TWI446992B - 利用由彎曲資料的反饋之奈米形貌控制及最佳化 - Google Patents

利用由彎曲資料的反饋之奈米形貌控制及最佳化 Download PDF

Info

Publication number
TWI446992B
TWI446992B TW097151687A TW97151687A TWI446992B TW I446992 B TWI446992 B TW I446992B TW 097151687 A TW097151687 A TW 097151687A TW 97151687 A TW97151687 A TW 97151687A TW I446992 B TWI446992 B TW I446992B
Authority
TW
Taiwan
Prior art keywords
wafer
grinding
nanotopography
double
processor
Prior art date
Application number
TW097151687A
Other languages
English (en)
Other versions
TW200946284A (en
Inventor
Sumeet S Bhagavat
Roland R Vandamme
Tomomi Komura
Tomohiko Kaneko
Takuto Kazama
Original Assignee
Memc Electronic Materials
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Memc Electronic Materials filed Critical Memc Electronic Materials
Publication of TW200946284A publication Critical patent/TW200946284A/zh
Application granted granted Critical
Publication of TWI446992B publication Critical patent/TWI446992B/zh

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/27Work carriers
    • B24B37/28Work carriers for double side lapping of plane surfaces
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/005Control means for lapping machines or devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B51/00Arrangements for automatic control of a series of individual steps in grinding a workpiece
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B7/00Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor
    • B24B7/20Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor characterised by a special design with respect to properties of the material of non-metallic articles to be ground
    • B24B7/22Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor characterised by a special design with respect to properties of the material of non-metallic articles to be ground for grinding inorganic material, e.g. stone, ceramics, porcelain
    • B24B7/228Machines or devices designed for grinding plane surfaces on work, including polishing plane glass surfaces; Accessories therefor characterised by a special design with respect to properties of the material of non-metallic articles to be ground for grinding inorganic material, e.g. stone, ceramics, porcelain for grinding thin, brittle parts, e.g. semiconductors, wafers

Landscapes

  • Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Constituent Portions Of Griding Lathes, Driving, Sensing And Control (AREA)
  • Grinding Of Cylindrical And Plane Surfaces (AREA)

Description

利用由彎曲資料的反饋之奈米形貌控制及最佳化
本發明之態樣一般係關於處理半導體晶圓,且更特定言之,係關於處理期間控制並最佳化晶圓奈米形貌。
半導體晶圓在積體電路(IC)晶片之生產中通常用作基板。晶片製造者要求晶圓具有極端平坦及平行的表面以確保可自每一晶圓製造最大數目的晶片。在從鑄塊經切片後,晶圓通常經受經設計以改良某些表面特徵(例如平坦度及平行性)的研磨及拋光程序。
同時雙面研磨在一晶圓之兩面上同時操作而且產生具有高度平坦化表面之晶圓。實行雙面研磨之磨床包含(例如)藉由光洋機械工業有限公司製造的磨床。此等磨床利用晶圓夾持裝置以在研磨期間保持該半導體晶圓。該夾持裝置通常包括一對靜水墊及一對研磨輪。以相對關係定向該等墊與輪以在垂直方位中保持其之間的晶圓。該等靜水墊在個別墊與晶圓表面之間有益地產生一流體阻障用於保持晶圓,而無需剛性墊在研磨期間實體接觸該晶圓。此減小可藉由實體夾持而引起的對晶圓之損害並允許該晶圓相對於墊表面以較小摩擦切向移動(旋轉)。雖然此研磨程序可改良該等研磨晶圓表面之平坦度及/或平行性,但其可引起該等晶圓表面之拓撲的降低。明確而言,已知靜水墊與研磨輪夾持平面之未對準引起此類降低。研磨後拋光在研磨晶圓上產生一高度反射、鏡面晶圓表面,但不解決拓撲降 低。
為了識別並解決拓撲降低關注,裝置及半導體材料製造者考量該等晶圓表面之奈米形貌。例如,半導體設備與材料國際協會(SEMI)、半導體工業之全球貿易協會(SEMI文件3089)將奈米形貌定義為晶圓表面在約0.2mm至約20mm的空間波長內之偏差。此空間波長以奈米級非常緊密地對應於處理半導體晶圓之表面特徵。奈米形貌測量該晶圓之一表面的高度偏差,而正如傳統平坦度測量並未考量該晶圓之厚度變化。光散射及干涉測量法兩種技術一般用於測量奈米形貌。此等技術利用從一拋光晶圓之一表面反射之光以偵測極小的表面變化。
儘管直到最終拋光後才測量奈米形貌(NT),但雙面研磨仍係影響完成晶圓之NT的一程序。特定言之,像C標記與B環之NT缺陷在研磨程序期間根據靜水墊與研磨輪夾持平面之未對準而形成並可引起實質上良率損失。經設計以減少藉由靜水墊與研磨輪夾持平面之未對準而引起的NT缺陷之當前技術包含手動重新對準夾持平面。遺憾地,研磨操作之動力學及研磨輪上之微分磨損的效應引起該等平面在相對較少操作後偏離對準。在藉由操作者實行時花費大量時間的對準步驟必須經常經重複以便使其成為一種控制該磨床之操作的商業上不實際的方式。此外,當前技術並未通知操作者應對夾持平面進行的特定調整。相反,僅將說明該晶圓之表面的資料提供給操作者而且接著操作者利用試驗及錯誤以發現減少奈米形貌降低之對準。因此,手 動對準在操作者中係不一致的而且經常未能改良晶圓奈米形貌。
此外,通常在藉由雙面磨床將不需要的奈米形貌特徵引入至一晶圓內的時間與其得到發現的時間之間存在一些滯後。在雙面研磨後,該晶圓經受各種後續程序(像邊緣拋光、雙面拋光及最終拋光)以及在藉由奈米成像儀(nanomapper)或類似物檢查NT前測量平坦度及邊緣缺陷。因此,在從磨床移除晶圓之時間附近並不知道晶圓奈米形貌。相反,在一拋光設備拋光研磨晶圓後僅藉由習知程序來決定奈米形貌。同樣地,直到拋光後才識別藉由該雙面磨床引入至該晶圓內之不需要的奈米形貌特徵。而且,直到加工晶圓之晶匣才測量該晶圓。若該磨床之次最佳設定引起NT缺陷,則可能晶匣中之所有晶圓將具有導致較大良率損失之此缺陷。在習知晶圓程序中除此不可避免的延遲外,操作者在從測量得到反饋前必須等待每一晶匣得到處理。此導致相當長的停機時間。若下一晶匣在接收反饋前已研磨,則在下一晶匣中由於不適當的磨床設定而存在甚至更多的良率損失之風險。
本發明之態樣允許較短時間內的奈米形貌反饋,允許進行調整以採用較短滯後時間改良待辨識及待實施的奈米形貌而用於改良品質控制及/或晶圓良率。依據本發明之一態樣,指示利用雙面磨床研磨之一晶圓的輪廓之資料係用於預測該研磨晶圓之奈米形貌。根據該預測奈米形貌來決 定用於改良其後研磨晶圓之奈米形貌的一研磨參數。依據該等決定研磨參數來調整該雙面磨床之操作。同樣地,本發明之態樣提供其後藉由雙面磨床研磨之晶圓的改良奈米形貌。在另一態樣中,本發明利用彎曲資料以提供奈米形貌反饋。例如,本發明可利用從一般用於晶圓處理中之一彎曲測量裝置獲得的彎曲資料。同樣地,本發明有利地提供一種用於改良奈米形貌之具成本效益的且方便的方法。
一種處理體現本發明之態樣的一晶圓之方法利用具有至少一對研磨輪之一雙面磨床。該方法包含接收藉由用於測量如藉由該雙面磨床研磨的一晶圓之彎曲的一彎曲測量裝置獲得的資料。該接收彎曲資料係指示測量彎曲。該方法亦包含根據該接收彎曲資料來預測該晶圓之一奈米形貌,並根據該晶圓之該預測奈米形貌來決定一研磨參數。依據該方法,根據該決定研磨參數來調整該雙面磨床之操作。
在另一態樣中,一種電腦實施方法改良藉由雙面磨床研磨之一晶圓的奈米形貌。該方法包含接收指示如藉由該雙面磨床研磨之一晶圓之輪廓的資料並執行一模糊邏輯演算法以根據該接收資料決定一研磨參數。該方法亦包含提供反饋至該雙面磨床。該反饋包含調整該磨床之操作的決定研磨參數。
一種用於處理一半導體晶圓之系統亦體現本發明之態樣。該系統包含具有用於研磨一晶圓之一對輪之一雙面磨床、用於測量指示該研磨晶圓之輪廓的資料之一測量裝置,以及經組態用於根據該測量資料及模糊邏輯演算法而 決定一研磨參數的一處理器。在該系統中,根據該決定研磨參數來調整該雙面磨床之該等輪的至少一者。
其他目標及特徵將在下文中部分明顯並加以部分指出。
現參考圖式,本發明之態樣允許較短時間內的奈米形貌反饋,允許進行調整以採用較短滯後時間改良待辨識及待實施的奈米形貌而用於改良品質控制及/或晶圓良率。在圖1中,一方塊圖說明用於依據本發明之一具體實施例處理一半導體晶圓之一系統。為說明而並未限制之目的,該系統包含一磨床101、一測量裝置103及具有與其相關聯之一儲存記憶體107之一處理器105。該磨床101研磨一晶圓而且該測量裝置103測量指示該研磨晶圓之輪廓的資料。在此點未蝕刻而且未拋光該研磨晶圓。該處理器105經組態用以提供反饋用於根據該測量資料而調整一研磨參數。例如,可移動磨床101之一或多個研磨輪以便改良其後藉由該磨床研磨之一晶圓的奈米形貌。
在一替代具體實施例中,該系統包含複數個磨床101,其每一者研磨一晶圓以依據圖1之系統而進一步處理。該測量裝置103測量指示藉由該複數個磨床101之每一者研磨之該等晶圓的輪廓之資料。該處理器105經組態用以根據分別對應於該複數個磨床101之每一者的測量資料而為該複數個磨床101之每一者提供反饋。
在圖1之說明具體實施例中,該系統進一步包含以下研磨後裝置之一或多者:用於蝕刻該研磨晶圓之一蝕刻裝置 109、用於測量該蝕刻晶圓之表面的一表面測量裝置111(例如,表面平坦度測量工具)、用於拋光該蝕刻晶圓之一拋光裝置113以及用於測量該拋光晶圓之奈米形貌的一奈米形貌測量裝置115。例如,一適當蝕刻裝置109係可自Atlas公司購得的XS300-0100 rev C。一適當表面測量裝置111係可自Lapmaster SFT公司購得的Wafercom 300。一適當拋光裝置113係自德國Peter Wolters GmbH公司的MICROLINE® AC 2000-P2。一適當奈米形貌測量裝置115係可自ADE相移公司購得的NANOMAPPER®。根據該拋光晶圓之該測量奈米形貌可進一步調整磨床101。
在一具體實施例中,該磨床101係雙面磨床。圖2說明此一雙面磨床之一晶圓夾持裝置201。該夾持裝置201包含一對靜水墊211及一對研磨輪209。該兩個研磨輪209係實質上相同,而且每一輪209係一般平坦。該等研磨輪209及靜水墊211保持分別界定夾持平面271與273而彼此獨立的半導體晶圓W(廣泛地一「工件」)。該晶圓W上之該等研磨輪209之夾持壓力集中於該等輪之旋轉軸線267,而該晶圓上之該等靜水墊211之夾持壓力集中於該晶圓之中心WC附近。
該等靜水墊211在操作期間保持固定而一般藉由參考數字241指定之驅動環相對於墊及研磨輪209旋轉移動該晶圓W。圖3說明一範例性靜水墊211。該靜水墊211包含每一者具有一流體注入埠261用於將流體引入至袋內之靜水袋221、223、225、227、229及231。墊主體217內之通道 263(藉由隱蔽線說明)使該等流體注入埠261a互連而且將該流體從一外部流體源(未顯示)供應至該等袋。強迫流體於操作期間在相對恆定壓力下進入袋221、223、225、227、229及231a內以使得該流體而非墊面229在研磨期間接觸該晶圓W。以此方式,在袋221、223、225、227、229及231之流體將晶圓W垂直保持於墊夾持平面273內,但仍提供允許該晶圓W在研磨期間以極低摩擦阻力相對於墊211旋轉之潤滑軸承區域或滑動阻障。在袋221、223、225、227、229及231主要提供墊211之夾持力。
再次參考圖2,如該技術中已知,該驅動環214之掣止或試片215嚙合一般在形成於該晶圓之周邊中的凹口N(藉由圖2中之虛線說明)處的晶圓W以移動在圍繞其中心軸線WC旋轉之晶圓。同時,該等研磨輪209嚙合該晶圓W並在彼此相反方向上旋轉。輪209之一者在與晶圓W相同方向上旋轉而且另一者在與該晶圓相反方向上旋轉。只要在研磨期間將夾持平面271與273保持一致,該晶圓保持於平面中(即,並不彎曲)並藉由輪209均勻研磨。
夾持平面271與273之未對準可在雙面研磨操作期間出現而且一般藉由該等研磨輪209相對於該等靜水墊211之移動而引起。參考圖4與5,未對準之三個模式或其組合係用於表現該等夾持平面271與273之未對準的特徵。在第一模式中,存在該等研磨輪209相對於該等靜水墊211沿該等研磨輪之旋轉軸線267(圖4)平移之橫向偏移S。藉由該等輪209透過個別研磨輪之中心圍繞水平軸線X(圖4與5)之垂直傾 斜VT來表現第二模式之特徵。圖4說明第一模式與第二模式之一組合。在第三模式中,存在該等輪209透過個別研磨輪209之中心圍繞垂直軸線Y(圖5)之水平傾斜HT。此等模式在圖式中經誇大以說明概念;應瞭解實際未對準可相對較小。此外,輪209之每一者能夠獨立移動另一者以使得左輪之水平傾斜HT可不同於右輪之水平傾斜HT,而且兩輪209之垂直傾斜VT亦如此。
如先前說明,夾持平面271與273之未對準引起如藉由奈米形貌測量裝置115所測量的不需要的奈米形貌特徵。該等不需要的奈米形貌特徵可由於該等晶圓之不均勻研磨及/或該等晶圓之彎曲而發展。此外,夾持平面271與273之未對準可使得研磨輪209不均勻磨損,其可進一步有助於晶圓W之研磨期間而引起的不需要的奈米形貌特徵之發展。在一些實例中,晶圓可發展不可藉由其後處理(例如,拋光)移除的不需要的特徵。有利地,本發明最小化該等夾持平面之未對準。特定言之,根據藉由該測量裝置103(而非等待直到藉由奈米形貌測量裝置115來偵測不需要的奈米形貌特徵)從研磨晶圓獲得之資料藉由該處理器105來調整該等研磨輪209。
在一具體實施例中,該測量裝置103係經組態用以與該處理器105介接之一彎曲測量裝置103。如藉由半導體晶圓製造者所利用,該彎曲測量裝置103獲得(例如,偵測)用於晶圓之彎曲資料並根據該彎曲資料來測量該晶圓之彎曲。在一具體實施例中,該彎曲測量裝置103包含用於獲得該 彎曲資料之一或多個電容式感測器。該獲得彎曲資料係指示支撐晶圓之輪廓(例如,晶圓形狀)。
例如,該彎曲測量裝置103可執行如藉由圖6說明的一線掃描程序。依據該線掃描程序,藉由與該晶圓之一第一表面605A接觸的一或多個支撐接針603來支撐該晶圓W。如藉由處於無重力狀態之該晶圓的形狀(採用參考數字607來指示)與處於支撐狀態之該晶圓的形狀(採用參考數字609指示)之間的一比較所說明,根據重力及晶圓W的質量偏轉該支撐晶圓之形狀609。彎曲測量裝置103包含一第一靜電電容式感測器621A,其用於沿該支撐晶圓609之直徑測量第一感測器621A與第一表面605A(例如,前表面)之間的複數個距離(例如,「距離B」)。同樣地,彎曲測量裝置103包含一第二靜電電容式感測器621B,其用於沿該支撐晶圓609之直徑測量第二感測器621B與第二表面605B(例如,後表面)之間的複數個距離(例如,「距離F」)。獲得的彎曲資料包含對應於該直徑之一線掃描資料集。該線掃描資料集包括沿該支撐晶圓609之直徑藉由第一感測器621A測量的複數個距離以及沿該支撐晶圓609之直徑藉由第二感測器621B測量的複數個距離。該線掃描資料集係指示沿該直徑之該晶圓輪廓。
圖7A與7B說明為獲得複數個線掃描資料集藉由一彎曲測量裝置103執行的一線掃描程序,該等複數個線掃描資料集各自指示沿一特定直徑的一晶圓輪廓。如藉由圖7A所說明,沿該晶圓之一第一直徑執行一第一線掃描(藉由箭 頭701指示)。特定言之,在沿該晶圓之第一直徑的一第一方向上於該第一表面605A上之平面中移動該第一感測器621A。該第一感測器621A測量該第一感測器621A與以預定義間隔(即,間距R,測量頻率)之該晶圓的該第一表面605A之間的距離。在圖7A中將預定義間隔說明為晶圓W的表面上具有標記。例如,該第一感測器621A可沿該晶圓之該第一直徑測量以1或2mm間隔的距離。在第一方向上於該第二表面605B下之一平面中同樣地移動該第二感測器621B以沿該晶圓之該第一直徑測量該第二感測器621B與該第二表面605B之間的距離。可根據一參考點定義該晶圓之該第一直徑。例如,在說明的程序中,該第一直徑穿透定位於該晶圓之周邊上的凹口N。
如藉由圖7B說明,在完成第一線掃描701後,旋轉(藉由箭頭709指示)該晶圓W。特定言之,上升定位於該等支撐接針603下的一旋轉台705以將該晶圓W升高至該等支撐接針603上之一位置(藉由參考數字707指示)。當在升高位置707中支撐該晶圓時,該旋轉台旋轉。因此,旋轉該晶圓若干度(θ)。降低該旋轉台705並在該等支撐接針603上重新定位該旋轉晶圓。採用圖7A與7B中之隱蔽線來指示相對於該晶圓之該第二表面的該等支撐接針603之位置。反過來,執行沿該晶圓之一第二直徑的一線掃描(藉由箭頭715指示)。依據說明程序,在分別對應於沿該晶圓之該第二直徑的一第二方向(例如,與該第一方向相反)中之第一與第二表面605A與605B之平面中移動第一與第二感測器 621A與621B。如以上結合該第一線掃描701說明,第一與第二感測器621A與621B分別測量該等感測器621A及621B與沿該晶圓之該第二直徑以預定義間隔的該晶圓之第一及第二表面605A及605B之間的距離。重複該旋轉709以及線掃描操作701與705以便獲得該複數個線掃描資料集之每一者。
在一具體實施例中,該彎曲測量裝置103利用自有質量補償演算法以決定無重力狀態之晶圓形狀607。該自有質量補償根據該等線掃描資料集、晶圓密度、彈性常數、晶圓之直徑以及該等支撐接針603之位置決定該晶圓之形狀。在一具體實施例中,彎曲測量裝置103根據該晶圓形狀測量一或多個晶圓參數。該等晶圓參數可包含以下之一或多者:彎曲、弓形、TTV(總厚度變化)及/或GBIR(球形後表面理想範圍)。參考圖8A,一般相對於一參考平面來決定彎曲及弓形。根據該等支撐接針603與該晶圓之表面605A之間的接觸點定義該參考平面。明確而言,將彎曲定義為參考平面的中間區域之最大偏差與最小偏差之間的差異之絕對值。該中間區域係與該晶圓之前表面605B及該晶圓的後表面605A相等距離的點之軌跡。將弓形定義為在晶圓中心與該參考平面之偏差量。參考圖8B,GBIR與TTV反映該晶圓之線性厚度變化,並可根據自該晶圓之後表面至參考平面的最大與最小距離之間的差異來計算。
再次參考圖1中說明的系統,將藉由用於測量如藉由該磨床101研磨的該晶圓之彎曲的該彎曲測量裝置103獲得的 資料發送至該處理器105。例如,可將該等線掃描資料集及/或決定晶圓形狀發送至該處理器105。該處理器105接收該彎曲資料並執行電腦可執行指令,用於實行處理該接收彎曲資料之複數個操作。特定言之,該處理器105根據該接收彎曲資料來預測該晶圓之一奈米形貌,並根據該晶圓之該預測奈米形貌來決定一研磨參數。相應調整該磨床101之操作。在一範例中,該處理器105可執行以一或多個軟體應用程式、應用程式或軟體內之組件、可執行程式庫檔案、可執行小型應用程式或類似物體現的電腦可執行指令。與該處理器105相關聯之該儲存記憶體107儲存藉由該處理器105存取之資訊及資料。例如,該儲存記憶體107可儲存由該處理器105所使用或由該處理器105存取之資料,例如軟體、應用程式、資料或類似物。
在一具體實施例中,該儲存記憶體107可為揮發性或非揮發性媒體、可移除及不可移除媒體,及/或可由一電腦或一群電腦(未顯示)存取的任何可用媒體。藉由範例而非限制,電腦可讀取媒體包含電腦儲存媒體。電腦儲存媒體係用於儲存資訊之任何方法或技術,該等資訊例如電腦可讀取指令、資料結構、程式模組或其他資料。例如,電腦儲存媒體包含RAM、ROM、EEPROM、快閃記憶體或其他記憶體技術、CD-ROM,數位多功能光碟(DVD)或其他光碟儲存器、磁性卡帶、磁帶、磁碟儲存器或其他磁性儲存裝置,或可用來儲存可由電腦存取之所需資訊之任何其他媒體。
在一具體實施例中,可將該處理器105與該儲存記憶體107併入至一或多個計算裝置內。如熟習此項技術者已知,計算裝置包含以下之一組合:一處理器105、一或多個電腦可讀取媒體、耦合至該等計算裝置內的各種組件之一內部匯流排系統、輸入/輸出裝置、一網路裝置及其他裝置。範例性計算裝置包含以下之一者或一組合:一個人電腦(PC)、一工作站、一數位媒體播放器以及任何其他數位裝置。在另一具體實施例中,該處理器105存取經由一網路藉由儲存記憶體107儲存之資料。
在一具體實施例中,該處理器105存取用於處理該接收彎曲資料之一反饋程式。該接收彎曲資料可包含該等線掃描資料集及/或該研磨晶圓之決定晶圓形狀。特定言之,該處理器105根據該接收彎曲資料來預測該晶圓之奈米形貌。因為當該測量裝置103測量該晶圓時,該晶圓尚未經受拋光,故預測而非實際測量該晶圓之奈米形貌。如先前說明,當前奈米形貌測量裝置利用依賴在拋光狀態中經測量之晶圓的技術。該處理器105根據該晶圓之該預測奈米形貌來決定一或多個研磨參數。在一具體實施例中,該處理器105決定一偏移參數。該偏移參數指示用於移動該對研磨輪209以便減少藉由該等研磨輪209之未對準而引起的奈米形貌降低之一量值及一方向。在另一具體實施例中,該處理器105另外或交替決定一傾斜參數。該傾斜參數指示用於相對於一晶圓定位該對研磨輪以便減少藉由該等研磨輪209之未對準而引起的奈米形貌降低之一角。
根據該等決定研磨參數來調整該磨床101之操作。例如,可將該等研磨輪調整為藉由決定偏移及/或傾斜參數指定。在一具體實施例中,根據決定偏移及/或傾斜參數以及先前定義補償量調整該等研磨輪209。在一具體實施例中,該磨床101經組態用以接收該等決定研磨參數並根據該等決定研磨參數調整該磨床101的一或多個組件。在另一具體實施例中,將該等決定研磨參數提供至一操作者而且該操作者組態該磨床101以根據該等決定研磨參數調整該磨床101的一或多個組件。
圖9A與9B說明依據本發明之一具體實施例處理一晶圓之一範例性方法。在903中,一磨床101研磨一晶圓。在905中,決定該研磨晶圓是否為第一晶圓。若決定該研磨晶圓為第一晶圓,則在907中,該測量裝置103獲得用於測量該第一晶圓之彎曲及/或厚度之資料。例如,該測量裝置103可獲得如藉由圖10說明的四個線掃描資料集。每一線掃描資料集指示該晶圓之一直徑輪廓。
參考圖9A中顯示的909至915,處理器105執行用於計算該第一晶圓之預測奈米形貌輪廓之操作。特定言之,在909中,該處理器105平整藉由該測量裝置103測量之該彎曲資料(例如,線掃描資料集)。在一具體實施例中,利用定義移動視窗中之最小平方擬合來平整該測量彎曲資料。在911中,處理器105經組態用於根據該平整資料計算一第一輪廓。明確而言,利用具有定義視窗大小之一第一篩選器(例如,低通篩選器)來平滑化該平整資料。在913中,根 據該平整資料計算一第二輪廓。明確而言,利用具有定義視窗大小之一第二篩選器來篩選該平整資料。該第二篩選器操作以實質上移除非奈米形貌波長。在915中,根據該等計算第一與第二輪廓計算該晶圓的一預測奈米形貌輪廓。在一具體實施例中,藉由從該第一輪廓減去該第二輪廓來計算預測NT輪廓。
依據本發明之態樣,處理器105重複909至915中的操作以計算藉由該測量裝置103獲得的每一線掃描資料集之一預測直徑奈米形貌輪廓。依據藉由圖10說明的範例,計算四個預測直徑NT輪廓。自該四個線掃描資料集之一者來計算四個預測直徑NT輪廓之每一者。自該四個預測直徑NT輪廓來決定八個預測半徑NT輪廓。八個預測半徑輪廓之每一者在沿該晶圓之一半徑(例如,範圍自0至150mm)的複數個位置表示預測NT高度資料。藉由根據該半徑平均化八個預測半徑輪廓之每一者的預測NT高度資料來計算一平均預測半徑NT輪廓。圖11係比較從彎曲資料獲得的一平均預測研磨後半徑NT輪廓與藉由奈米形貌測量裝置獲得的NT拋光後輪廓之圖表。
圖9B說明藉由該處理器105執行以根據該預測NT輪廓(例如,平均預測半徑NT輪廓)來決定該等研磨參數之操作。明確而言,該等說明操作表示應用於該預測NT輪廓以決定一偏移參數之一模糊邏輯演算法。該偏移參數具有用於指示該等研磨輪209之偏移的一方向成分及一量值成分。依據下文進一步詳細說明之操作,根據該預測NT輪 廓之B環區域來決定研磨參數。該B環區域涉及其中該半徑在100mm與150mm之間的該晶圓之一區域。該B環值涉及該平均預測半徑NT輪廓之B環區域中的最大峰至谷值。
一般而言,較低B環值(例如,小於5nm)對應於更需要的奈米形貌。圖12說明用於根據該平均預測NT輪廓之B環區域來決定該偏移參數之一範例性演算法。圖13係比較一平均預測NT輪廓與該晶圓之B環的實際測量的NT輪廓之圖表。在另一具體實施例中,執行一類似方法(未說明)以最佳化E標記。像該B環區域,該E標記區域涉及其中該半徑在100mm與150mm之間的該晶圓之一區域。該E標記值涉及自該等預測NT輪廓(而非平均預測半徑NT輪廓)每一者決定的最大峰至谷值。在另一具體實施例中,執行一類似方法(未說明)以最佳化C標記。該C標記區域涉及其中半徑在0mm與50mm之間的該晶圓之一區域。該C標記值涉及該平均預測半徑NT輪廓之C標記區域中的最大峰至谷值。圖14係比較一平均預測NT輪廓與該C標記區域之實際測量的NT輪廓之圖表。圖15係說明B環及C標記區域的該晶圓之一表面的範例性拓撲圖。
再次參考圖9B,在921中,處理器105決定用於預測NT輪廓之B環值。在923中,該處理器105決定該B環值是否小於定義為較低(即,5nm)的一B環值。若該B環值較低,則處理器105在925中決定沒必要進行調整(即,研磨參數之值為零)。或者,若該B環值並非較低(即,大於或等於5nm),則起始最佳循環,而且在最佳循環中目前晶圓係第 一晶圓。最佳化循環執行說明方法之下文說明的目前晶圓之剩餘操作並重複以上說明的其後晶圓之操作。重複該最佳化循環直到一其後晶圓依據該等研磨參數具有經決定係小於定義低值(即,5nm)的一B環值而藉由該磨床研磨。
依據該最佳化循環,該處理器105根據該B環區域中之預測NT輪廓來決定初步偏移方向。參考931,該處理器105決定B環區域中之預測NT輪廓是否具有一谷接著一峰(稱為「VP輪廓」)。若決定該預測NT輪廓在B環區域中具有一谷接著一峰,則該等研磨輪209之初步偏移方向向右。參考933,該處理器105同樣決定B環區域中之預測NT輪廓是否具有一峰接著一谷(稱為「PV輪廓」)。若決定該預測NT輪廓在B環區域中具有一峰接著一谷,則該等研磨輪209之初步偏移方向向左。
在決定該初步偏移方向後,該處理器105根據該B環值來決定偏移量值。在941中,該處理器105決定在該最佳化循環中該晶圓是否為第一晶圓。若在一最佳化循環中決定該晶圓為第一晶圓,則該處理器105根據預定準則來決定用於研磨藉由磨床研磨之下一晶圓(即,第二晶圓)的偏移量值。在一具體實施例中,該等預定準則包含複數個B環值範圍,其每一者與一特定偏移量值數值相關聯。選擇該特定偏移量值數值以改良其後藉由該磨床101研磨之晶圓的奈米形貌。依據說明方法,在943中,該處理器105決定該B環值是否大於18nm。若決定該B環值大於18nm,則偏移量值為15μm而且該偏移方向為決定初始偏移方向。在 944中,該處理器105決定該B環值是否大於8nm而小於或等於18nm。若決定該B環值大於8nm而小於或等於18nm,則偏移量值為10μm而且該偏移方向為決定初始偏移方向。在944中,該處理器105決定該B環值是否大於8nm而小於或等於18nm。若決定該B環值大於或等於5nm而小於或等於8nm,則偏移量值為1μm而且該偏移方向為決定初始偏移方向。
若該處理器105在941中決定在該最佳化循環中之該晶圓並非第一晶圓,則該處理器105在951中執行一最佳化程式以決定用於研磨下一晶圓之偏移參數。特定言之,識別該最佳化循環中之該晶圓的數目(n)而且根據該等B環值及n個晶圓之對應偏移參數值決定下一晶圓(n+1)之偏移參數。在一具體實施例中,利用(n-1)次的多項式擬合來擬合該等B環值及n個晶圓之對應偏移參數。當該B環值等於零時,利用第n個晶圓決定的該偏移參數對應於多項式之一值。
如說明,在於943、945、947或951中決定該偏移參數後,依據體現本發明之態樣之一範例性方法的處理返回至903。同樣,若該處理器105決定在925中不必對磨床101進行調整,則該最佳化循環結束而且該方法返回至903。在903中,該磨床101依據該決定研磨參數(例如,決定偏移參數)來研磨下一晶圓。在905中,該處理器105決定下一晶圓是否為第一晶圓。因為下一晶圓並非第一晶圓,所以該處理器105在961中決定以下條件之一或多者是否為真:先前晶圓之B環大於一預定值(例如,8nm);晶匣數目比 藉由該測量裝置103最後測量的晶圓之晶匣多2個。若該等條件之一或多者為真,則該測量裝置103在該方法如以上說明進行的情況下於907中獲得該晶圓之彎曲資料。若該等條件均不為真,則未對該晶圓實行說明方法之晶圓其後步驟而且該方法返回步驟903用於研磨一其後晶圓。
當引入本發明之元件或其較佳具體實施例時,冠詞「一」、「一個」及「該」意指存在該等元件之一或多者。術語「包括」、「包含」及「具有」意欲為包含的而且意指除所列元件外可能存在額外元件。
正如在不偏離本發明之範疇的情況下可在上文進行各種改變,意欲將包含於以上說明而且顯示於附圖中的所有內容解釋為說明性的而非限制性。
101‧‧‧磨床
103‧‧‧測量裝置
105‧‧‧處理器
107‧‧‧儲存記憶體
109‧‧‧蝕刻裝置
111‧‧‧表面測量裝置
113‧‧‧拋光裝置
115‧‧‧奈米形貌測量裝置
201‧‧‧夾持裝置
209‧‧‧研磨輪
211‧‧‧靜水墊
214‧‧‧驅動環
215‧‧‧掣止或試片
241‧‧‧驅動環
267‧‧‧旋轉軸線
271、273‧‧‧夾持平面
603‧‧‧支撐接針
605A‧‧‧第一表面
605B‧‧‧第二表面
607、609‧‧‧晶圓形狀
621A‧‧‧第一感測器
621B‧‧‧第二感測器
701‧‧‧第一線掃描
705‧‧‧旋轉台
707‧‧‧位置
W‧‧‧半導體晶圓
圖1係說明用於依據本發明之一具體實施例處理一半導體晶圓之一系統的方塊圖。
圖2係依據本發明之一具體實施例具有一晶圓夾持裝置及靜水墊之一磨床的示意性側視圖。
圖3係可依據本發明之一具體實施例利用的一靜水墊之晶圓側視圖。
圖4係類似於圖2的示意性側視圖,但顯示研磨輪之範例性橫向偏移及垂直傾斜。
圖5係說明一研磨輪之水平傾斜及垂直傾斜的其示意性正視圖。
圖6係說明依據本發明之一具體實施例藉由一測量裝置 執行的一範例性線掃描程序之圖式。
圖7A與7B係進一步說明依據本發明之一具體實施例藉由一測量裝置執行的一範例性線掃描程序之圖式。
圖8A係說明晶圓之彎曲參數及弓形參數之一晶圓的側視圖。
圖8B係說明晶圓之厚度參數之一晶圓的側視圖。
圖9A與9B係說明用於處理依據本發明之一具體實施例的一晶圓之一方法的範例性流程圖。
圖10係說明針對依據本發明之一具體實施例的晶圓獲得的掃描線之一晶圓的俯視圖。
圖11係比較依據本發明之一具體實施例從彎曲資料獲得的平均預測研磨後半徑奈米形貌輪廓與藉由一奈米形貌測量裝置獲得的奈米形貌拋光後輪廓之範例性圖表。
圖12係說明用於根據依據本發明之一具體實施例的一預測奈米形貌輪廓之B環區域來決定一偏移參數的一演算法之範例性圖表。
圖13係比較依據本發明之一具體實施例之一平均預測奈米形貌輪廓與用於一晶圓之B環的實際測量之奈米形貌輪廓的範例性圖表。
圖14係比較依據本發明之一具體實施例的一平均預測奈米形貌輪廓與用於一晶圓之C標記區域的實際測量之奈米形貌輪廓的範例性圖表。
圖15係說明B環及C標記區域的一晶圓之表面的範例性拓撲圖。
遍及圖式之若干視圖對應參考符號指示對應零件。
101‧‧‧磨床
103‧‧‧測量裝置
105‧‧‧處理器
107‧‧‧儲存記憶體
109‧‧‧蝕刻裝置
111‧‧‧表面測量裝置
113‧‧‧拋光裝置
115‧‧‧奈米形貌測量裝置

Claims (15)

  1. 一種利用一雙面磨床處理一晶圓之方法,該雙面磨床具有至少一對研磨輪,該方法包括:接收資料,該資料係藉由用於測量如藉由該雙面磨床研磨的一晶圓之彎曲之一彎曲測量裝置所執行之一線掃描程序而獲得,該經接收之彎曲資料係指示該經測量之彎曲,其中該彎曲測量裝置與該雙面磨床分離;根據該經接收之彎曲資料來預測該晶圓之一奈米形貌;根據該晶圓之該經預測之奈米形貌來決定一研磨參數;根據該經決定之研磨參數來調整該雙面磨床之操作。
  2. 如請求項1之方法,其中調整該雙面磨床之操作包括提供反饋至該雙面磨床,該反饋包含該經決定之研磨參數。
  3. 如請求項1之方法,其中該決定包含根據該晶圓之該經預測之奈米形貌來決定一偏移參數,該偏移參數指示用於移動該對研磨輪以改良其後藉由該雙面磨床研磨之一晶圓之奈米形貌的一量值。
  4. 如請求項1之方法,其中該決定包含根據該晶圓之該經預測之奈米形貌來決定一偏移參數,該偏移參數指示用於移動該對研磨輪以改良其後藉由該雙面磨床研磨之一晶圓之奈米形貌的一方向。
  5. 如請求項1之方法,其進一步包括篩選該經接收之彎曲 資料,且其中該預測包含根據該經篩選之彎曲資料來預測該晶圓之一奈米形貌。
  6. 如請求項1之方法,其中該決定包含將一模糊邏輯演算法應用於該晶圓之該經預測之奈米形貌。
  7. 如請求項1之方法,其中該預測包含計算該晶圓之一表面的一輪廓,且其中該決定包含根據該經計算之輪廓之一B環區域來決定一研磨參數。
  8. 一種用於處理一半導體晶圓之系統,該系統包括:一雙面磨床,其具有用於研磨一晶圓之一對輪;一與該雙面磨床分離的測量裝置,其用於藉由一線掃瞄程序測量指示該經研磨之晶圓之一輪廓的資料,其中該測量裝置係一用於從該經研磨之晶圓獲得彎曲資料之彎曲測量裝置;以及一處理器,其經組態用於執行一模糊邏輯演算法以根據該測量資料決定一研磨參數;其中根據該經決定之研磨參數來調整該雙面磨床之該等輪的至少一者。
  9. 如請求項8之系統,其中該經研磨之晶圓未經蝕刻而且未經拋光,而且其中該處理器係經組態用於根據該經測量之彎曲資料及一模糊邏輯演算法而決定一研磨參數的一處理器。
  10. 如請求項8之系統,其中該測量裝置包含用於測量指示該經研磨之晶圓之一輪廓的資料之一電容式感測器,該經研磨之晶圓未經蝕刻而且未經拋光。
  11. 如請求項8之系統,其中具有根據該經決定之研磨參數而經調整的該至少一個輪之該雙面磨床係研磨另一晶圓。
  12. 如請求項8之系統,其進一步包括:一蝕刻裝置,其用於蝕刻該經研磨之晶圓;一拋光裝置,其用於拋光該經蝕刻之晶圓;以及一奈米形貌測量裝置,其用於測量該經拋光之晶圓之奈米形貌。
  13. 如請求項8之系統,其中該處理器係經組態用於根據該經測量之資料及一模糊邏輯演算法而決定一偏移參數的一處理器,該偏移參數指示用於移動該對研磨輪以改良其後藉由該雙面磨床研磨之一晶圓之奈米形貌的一量值。
  14. 如請求項8之系統,其中該處理器係經組態用於根據該經測量之資料及一模糊邏輯演算法而決定一偏移參數的一處理器,該偏移參數指示用於移動該對研磨輪以改良其後藉由該雙面磨床研磨之一晶圓之奈米形貌的一方向。
  15. 如請求項8之系統,其進一步包括具有用於研磨另一晶圓之一對輪之一第二雙面磨床,且其中該測量裝置係用於測量指示該經研磨之晶圓之一第一輪廓的資料及用於測量指示該另一經研磨之晶圓之另一輪廓的資料之一單一測量裝置,且其中該處理器經組態用於根據指示該第一輪廓之該經測量之資料及一模糊邏輯演算法而決定一 研磨參數,並用於根據指示該另一輪廓的該經測量之資料及該模糊邏輯演算法而決定該研磨參數。
TW097151687A 2007-12-31 2008-12-31 利用由彎曲資料的反饋之奈米形貌控制及最佳化 TWI446992B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/967,743 US7930058B2 (en) 2006-01-30 2007-12-31 Nanotopography control and optimization using feedback from warp data

Publications (2)

Publication Number Publication Date
TW200946284A TW200946284A (en) 2009-11-16
TWI446992B true TWI446992B (zh) 2014-08-01

Family

ID=40538746

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097151687A TWI446992B (zh) 2007-12-31 2008-12-31 利用由彎曲資料的反饋之奈米形貌控制及最佳化

Country Status (7)

Country Link
US (2) US7930058B2 (zh)
EP (1) EP2225070B1 (zh)
JP (1) JP2011507719A (zh)
KR (1) KR20100110803A (zh)
CN (1) CN101909817A (zh)
TW (1) TWI446992B (zh)
WO (1) WO2009088832A1 (zh)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1735127B1 (en) * 2004-03-19 2013-07-31 MEMC Electronic Materials, Inc. Wafer clamping device for a double side grinder
US7544112B1 (en) * 2006-12-13 2009-06-09 Huffman Corporation Method and apparatus for removing coatings from a substrate using multiple sequential steps
US8221199B2 (en) * 2007-01-11 2012-07-17 Smith Abrasives, Inc Abrasive sharpener
DE102007056627B4 (de) * 2007-03-19 2023-12-21 Lapmaster Wolters Gmbh Verfahren zum gleichzeitigen Schleifen mehrerer Halbleiterscheiben
US8214178B2 (en) * 2008-06-04 2012-07-03 Vibration Technologies, Llc Method and system for optimizing the vibrational characteristics of a structure
US8360817B2 (en) * 2009-04-01 2013-01-29 Ebara Corporation Polishing apparatus and polishing method
DE102009024125B4 (de) * 2009-06-06 2023-07-27 Lapmaster Wolters Gmbh Verfahren zum Bearbeiten von flachen Werkstücken
US8697576B2 (en) * 2009-09-16 2014-04-15 Cabot Microelectronics Corporation Composition and method for polishing polysilicon
US8883034B2 (en) * 2009-09-16 2014-11-11 Brian Reiss Composition and method for polishing bulk silicon
US8815110B2 (en) * 2009-09-16 2014-08-26 Cabot Microelectronics Corporation Composition and method for polishing bulk silicon
JP5504901B2 (ja) 2010-01-13 2014-05-28 株式会社Sumco 研磨パッドの形状修正方法
US8712575B2 (en) * 2010-03-26 2014-04-29 Memc Electronic Materials, Inc. Hydrostatic pad pressure modulation in a simultaneous double side wafer grinder
JP5862492B2 (ja) * 2012-07-09 2016-02-16 信越半導体株式会社 半導体ウェーハの評価方法及び製造方法
JP5896884B2 (ja) * 2012-11-13 2016-03-30 信越半導体株式会社 両面研磨方法
WO2014105044A1 (en) * 2012-12-28 2014-07-03 Memc Electronic Materials, Inc. Methods for post - epitaxial warp prediction and control
CN104769704B (zh) * 2013-02-19 2017-10-13 胜高股份有限公司 半导体晶片的加工方法
US9375824B2 (en) * 2013-11-27 2016-06-28 Applied Materials, Inc. Adjustment of polishing rates during substrate polishing with predictive filters
US9490186B2 (en) * 2013-11-27 2016-11-08 Applied Materials, Inc. Limiting adjustment of polishing rates during substrate polishing
CN104108062B (zh) * 2014-06-17 2017-06-06 北京石晶光电科技股份有限公司济源分公司 一种超薄晶片纳米级抛光方法
JP6447472B2 (ja) * 2015-11-26 2019-01-09 株式会社Sumco ウェーハ研磨方法
TWI807987B (zh) 2016-11-30 2023-07-01 美商應用材料股份有限公司 使用神經網路的光譜監測
JP6443520B1 (ja) * 2017-10-02 2018-12-26 株式会社Sumco 半導体ウェーハの評価方法および該方法を用いた半導体ウェーハの製造方法
JP6436255B1 (ja) * 2018-02-27 2018-12-12 株式会社Sumco シリコンウェーハの反り量の予測方法およびシリコンウェーハの製造方法
CN108493116A (zh) * 2018-03-13 2018-09-04 英特尔产品(成都)有限公司 置球模块的制造方法及该方法制造的置球模块
DE102018221922A1 (de) * 2018-12-17 2020-06-18 Siltronic Ag Verfahren zur Herstellung von Halbleiterscheiben mittels einer Drahtsäge, Drahtsäge und Halbleiterscheibe aus einkristallinem Silizium
CN110193776B (zh) * 2019-06-11 2020-07-03 英特尔半导体(大连)有限公司 晶圆抛光的抛光压力控制方法、装置和设备
US11415971B2 (en) 2020-02-10 2022-08-16 Globalwafers Co., Ltd. Systems and methods for enhanced wafer manufacturing
US20210331287A1 (en) * 2020-04-22 2021-10-28 Industrial Technology Research Institute Grinding and polishing simulation method and system and grinding and polishing process transferring method
TWI763112B (zh) * 2020-04-22 2022-05-01 財團法人工業技術研究院 研磨拋光模擬方法、系統及研磨拋光製程轉移方法
CN112071765B (zh) * 2020-08-18 2024-07-30 中环领先(徐州)半导体材料有限公司 确定晶圆加工参数的方法和晶圆的加工方法
CN112259442B (zh) * 2020-09-11 2024-05-24 中环领先(徐州)半导体材料有限公司 晶圆双面减薄的方法和装置、存储介质
CN115194639B (zh) * 2022-06-30 2023-12-29 江西兆驰半导体有限公司 一种蓝宝石衬底片切割后的分类加工方法及外延片
CN116175397A (zh) * 2022-12-13 2023-05-30 西安奕斯伟材料科技有限公司 一种用于研磨硅片的设备和方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002307303A (ja) * 2001-04-10 2002-10-23 Koyo Mach Ind Co Ltd 薄板円板状ワークの両面研削方法および装置
US20030186546A1 (en) * 2002-02-26 2003-10-02 Dirk Wollstein Method and system for controlling the chemical mechanical polishing of substrates by calculating an overpolishing time and/or a polishing time of a final polishing step
TWI224037B (en) * 2003-12-30 2004-11-21 Ind Tech Res Inst Grinder structure for wafer
US20060009125A1 (en) * 2002-10-09 2006-01-12 Kenji Okura Both side grinding method and both side grinder of thin disc-like work
US20070100489A1 (en) * 2005-10-28 2007-05-03 Samsung Austin Semiconductor Fuzzy logic system for process control in chemical mechanical polishing
TWI289094B (en) * 2004-03-19 2007-11-01 Memc Electronic Materials Wafer clamping device for a double side grinder
WO2007130708A1 (en) * 2006-01-30 2007-11-15 Memc Electronic Materials, Inc. Double side wafer grinder and methods for assessing workpiece nanotopology

Family Cites Families (63)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2448751A (en) 1946-08-10 1948-09-07 Volkel Bros Machine Works Record edging lathe
KR920002268A (ko) * 1990-07-17 1992-02-28 유끼노리 가까즈 인텔리젠트가공장치
US5402354A (en) * 1990-10-12 1995-03-28 Mitsubishi Jukogyo Kabushiki Kaisha Control apparatus and control method for machine tools using fuzzy reasoning
JPH0577159A (ja) * 1991-09-18 1993-03-30 Mitsubishi Heavy Ind Ltd 研削盤の被削材たわみ量演算方法
US5700180A (en) * 1993-08-25 1997-12-23 Micron Technology, Inc. System for real-time control of semiconductor wafer polishing
JP3386548B2 (ja) * 1994-01-31 2003-03-17 トヨタ自動車株式会社 フィードバック式加工条件補正装置
JP3702496B2 (ja) * 1995-07-10 2005-10-05 三菱電機株式会社 数値制御装置を用いた加工方法
KR100227924B1 (ko) 1995-07-28 1999-11-01 가이데 히사오 반도체 웨이퍼 제조방법, 그 방법에 사용되는 연삭방법 및 이에 사용되는 장치
JP3620554B2 (ja) * 1996-03-25 2005-02-16 信越半導体株式会社 半導体ウェーハ製造方法
MY121670A (en) 1996-09-09 2006-02-28 Koyo Machine Ind Co Ltd Double side grinding apparatus for flat disklike work
WO1998014306A1 (en) * 1996-10-04 1998-04-09 Obsidian, Inc. A method and system for controlling chemical mechanical polishing thickness removal
US5816895A (en) 1997-01-17 1998-10-06 Tokyo Seimitsu Co., Ltd. Surface grinding method and apparatus
EP0875809A3 (en) * 1997-04-28 2000-09-06 Seiko Seiki Kabushiki Kaisha CAD/CAM apparatus and machining apparatus
JPH11198009A (ja) * 1998-01-13 1999-07-27 Koyo Mach Ind Co Ltd 薄板円板状ワークの両面研削装置および断面形状測定装置
JPH11254282A (ja) 1998-03-04 1999-09-21 Super Silicon Kenkyusho:Kk 両頭研削装置及び両頭研磨装置
JP2000015557A (ja) * 1998-04-27 2000-01-18 Ebara Corp 研磨装置
JP3292835B2 (ja) * 1998-05-06 2002-06-17 信越半導体株式会社 薄板ワークの平面研削方法およびその研削装置
US6428388B2 (en) * 1998-11-06 2002-08-06 Beaver Creek Concepts Inc. Finishing element with finishing aids
US6875085B2 (en) 1998-11-06 2005-04-05 Mosel Vitelic, Inc. Polishing system including a hydrostatic fluid bearing support
JP3951496B2 (ja) 1999-03-30 2007-08-01 光洋機械工業株式会社 薄板円板状ワークの両面研削装置
DE60036851T2 (de) * 1999-05-07 2008-08-07 Shin-Etsu Handotai Co., Ltd. Entsprechende verfahren und vorrichtungen zum schleifen und läppen gleichzeitig von doppelseitigen oberflächen
US6198294B1 (en) * 1999-05-17 2001-03-06 Vlsi Technology, Inc. In-situ backgrind wafer thickness monitor
KR100706626B1 (ko) 1999-09-24 2007-04-13 신에츠 한도타이 가부시키가이샤 박판 원판형 워크의 양면 연삭 방법 및 장치
US6479386B1 (en) 2000-02-16 2002-11-12 Memc Electronic Materials, Inc. Process for reducing surface variations for polished wafer
US6368881B1 (en) * 2000-02-29 2002-04-09 International Business Machines Corporation Wafer thickness control during backside grind
US20020052169A1 (en) * 2000-03-17 2002-05-02 Krishna Vepa Systems and methods to significantly reduce the grinding marks in surface grinding of semiconductor wafers
US20010024877A1 (en) * 2000-03-17 2001-09-27 Krishna Vepa Cluster tool systems and methods for processing wafers
DE10023002B4 (de) * 2000-05-11 2006-10-26 Siltronic Ag Satz von Läuferscheiben sowie dessen Verwendung
US20020086625A1 (en) * 2000-05-23 2002-07-04 Wafer Solutions, Inc. Vacuum mount wafer polishing methods and apparatus
US6556884B1 (en) * 2000-06-16 2003-04-29 Advanced Micro Devices, Inc. Method and apparatus for interfacing a statistical process control system with a manufacturing process control framework
WO2002001616A1 (fr) * 2000-06-29 2002-01-03 Shin-Etsu Handotai Co., Ltd. Procede de traitement d'une plaquette de semi-conducteur et plaquette de semi-conducteur
EP1307321A2 (en) 2000-08-07 2003-05-07 MEMC Electronic Materials, Inc. Method for processing a semiconductor wafer using double-side polishing
US6709981B2 (en) * 2000-08-16 2004-03-23 Memc Electronic Materials, Inc. Method and apparatus for processing a semiconductor wafer using novel final polishing method
US6556876B1 (en) * 2000-10-12 2003-04-29 National Semiconductor Corporation Hybrid fuzzy closed-loop sub-micron critical dimension control in wafer manufacturing
GB2368971B (en) * 2000-11-11 2005-01-05 Pure Wafer Ltd Process for Reclaimimg Wafer Substrates
US6672943B2 (en) * 2001-01-26 2004-01-06 Wafer Solutions, Inc. Eccentric abrasive wheel for wafer processing
JP2002343772A (ja) * 2001-05-18 2002-11-29 Speedfam Co Ltd 局所プラズマエッチング方法
US20020185053A1 (en) 2001-05-24 2002-12-12 Lu Fei Method for calibrating nanotopographic measuring equipment
US6594024B1 (en) * 2001-06-21 2003-07-15 Advanced Micro Devices, Inc. Monitor CMP process using scatterometry
JP4876345B2 (ja) * 2001-08-22 2012-02-15 株式会社ニコン シミュレーション方法及び装置、並びに、これを用いた研磨方法及び装置
DE10142400B4 (de) 2001-08-30 2009-09-03 Siltronic Ag Halbleiterscheibe mit verbesserter lokaler Ebenheit und Verfahren zu deren Herstellung
US6914000B2 (en) * 2001-09-04 2005-07-05 Matsushita Electric Industrial Co., Ltd. Polishing method, polishing system and process-managing system
JP3995926B2 (ja) 2001-09-18 2007-10-24 株式会社富士通長野システムエンジニアリング 構造解析プログラム、構造解析方法、構造解析装置および半導体集積回路の製造方法
US6630360B2 (en) * 2002-01-10 2003-10-07 Advanced Micro Devices, Inc. Advanced process control (APC) of copper thickness for chemical mechanical planarization (CMP) optimization
US6613591B1 (en) * 2002-03-07 2003-09-02 Memc Electronic Materials, Inc. Method of estimating post-polishing waviness characteristics of a semiconductor wafer
DE10314212B4 (de) * 2002-03-29 2010-06-02 Hoya Corp. Verfahren zur Herstellung eines Maskenrohlings, Verfahren zur Herstellung einer Transfermaske
US7363099B2 (en) * 2002-06-07 2008-04-22 Cadence Design Systems, Inc. Integrated circuit metrology
JP4464033B2 (ja) * 2002-06-13 2010-05-19 信越半導体株式会社 半導体ウエーハの形状評価方法及び形状評価装置
US7416962B2 (en) * 2002-08-30 2008-08-26 Siltronic Corporation Method for processing a semiconductor wafer including back side grinding
EP1457828A3 (en) 2003-03-10 2009-04-22 ASML Netherlands B.V. Focus spot monitoring in a lithographic projection apparatus
US7118446B2 (en) * 2003-04-04 2006-10-10 Strasbaugh, A California Corporation Grinding apparatus and method
DE102004005702A1 (de) * 2004-02-05 2005-09-01 Siltronic Ag Halbleiterscheibe, Vorrichtung und Verfahren zur Herstellung der Halbleiterscheibe
DE102004011996B4 (de) 2004-03-11 2007-12-06 Siltronic Ag Vorrichtung zum simultanen beidseitigen Schleifen von scheibenförmigen Werkstücken
JP4163145B2 (ja) * 2004-04-30 2008-10-08 株式会社ルネサステクノロジ ウェハの研磨方法
US7822500B2 (en) * 2004-06-21 2010-10-26 Ebara Corporation Polishing apparatus and polishing method
US7814456B2 (en) * 2004-11-22 2010-10-12 Tela Innovations, Inc. Method and system for topography-aware reticle enhancement
JP2006228843A (ja) * 2005-02-16 2006-08-31 Renesas Technology Corp 半導体デバイスのプロセス制御方法および製造方法
US7810383B2 (en) * 2005-04-08 2010-10-12 Shin-Etsu Handotai Co., Ltd. Method for evaluating semiconductor wafer, apparatus for evaluating semiconductor wafer, and method for manufacturing semiconductor wafer
US20070006652A1 (en) 2005-07-06 2007-01-11 Abnaki Systems, Inc. Load measuring sensor and method
US7601049B2 (en) * 2006-01-30 2009-10-13 Memc Electronic Materials, Inc. Double side wafer grinder and methods for assessing workpiece nanotopology
JP2008010818A (ja) * 2006-06-01 2008-01-17 Sumitomo Electric Ind Ltd 基板、基板検査方法、素子および基板の製造方法
DE102007056627B4 (de) * 2007-03-19 2023-12-21 Lapmaster Wolters Gmbh Verfahren zum gleichzeitigen Schleifen mehrerer Halbleiterscheiben
JP4985451B2 (ja) * 2008-02-14 2012-07-25 信越半導体株式会社 ワークの両頭研削装置およびワークの両頭研削方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002307303A (ja) * 2001-04-10 2002-10-23 Koyo Mach Ind Co Ltd 薄板円板状ワークの両面研削方法および装置
US20030186546A1 (en) * 2002-02-26 2003-10-02 Dirk Wollstein Method and system for controlling the chemical mechanical polishing of substrates by calculating an overpolishing time and/or a polishing time of a final polishing step
US20060009125A1 (en) * 2002-10-09 2006-01-12 Kenji Okura Both side grinding method and both side grinder of thin disc-like work
TWI224037B (en) * 2003-12-30 2004-11-21 Ind Tech Res Inst Grinder structure for wafer
TWI289094B (en) * 2004-03-19 2007-11-01 Memc Electronic Materials Wafer clamping device for a double side grinder
US20070100489A1 (en) * 2005-10-28 2007-05-03 Samsung Austin Semiconductor Fuzzy logic system for process control in chemical mechanical polishing
WO2007130708A1 (en) * 2006-01-30 2007-11-15 Memc Electronic Materials, Inc. Double side wafer grinder and methods for assessing workpiece nanotopology

Also Published As

Publication number Publication date
JP2011507719A (ja) 2011-03-10
EP2225070B1 (en) 2014-02-12
US20080166948A1 (en) 2008-07-10
EP2225070A1 (en) 2010-09-08
US20110045740A1 (en) 2011-02-24
US7930058B2 (en) 2011-04-19
WO2009088832A1 (en) 2009-07-16
US8145342B2 (en) 2012-03-27
TW200946284A (en) 2009-11-16
KR20100110803A (ko) 2010-10-13
CN101909817A (zh) 2010-12-08

Similar Documents

Publication Publication Date Title
TWI446992B (zh) 利用由彎曲資料的反饋之奈米形貌控制及最佳化
JP6146213B2 (ja) ワークの両面研磨装置及び両面研磨方法
JP6166383B2 (ja) エピタキシャル後反りの予測および制御方法
JP6013317B2 (ja) 同時両面ウエハ研削盤における静水圧パッド圧力調節
JP5983422B2 (ja) ガラス基板の研磨方法及び製造方法
US7927185B2 (en) Method for assessing workpiece nanotopology using a double side wafer grinder
JP2013524484A5 (zh)
JP2008288600A (ja) 基板の縁部除外領域の大きさを制御する方法及び装置
KR102041240B1 (ko) 반도체 웨이퍼의 매엽식 편면 연마 방법 및 반도체 웨이퍼의 매엽식 편면 연마 장치
JP5028354B2 (ja) ウェーハの研磨方法
US7601049B2 (en) Double side wafer grinder and methods for assessing workpiece nanotopology
JP6539467B2 (ja) 研削加工装置
TWI381906B (zh) 雙面晶圓研磨器及評估工作件奈米布局之方法
JP2019507027A (ja) ポリッシング測定装置およびその研磨時間の制御方法、ならびにそれを含んだポリッシング制御システム
CN108153111A (zh) 形成模板的衬底以及检测方法
JP6712841B2 (ja) 研削加工方法
JP7159861B2 (ja) 両頭研削方法
TWI467645B (zh) 化學機械研磨方法與系統
TW202406674A (zh) 晶圓的單面拋光方法、晶圓的製造方法、及晶圓的單面拋光裝置
TW202407790A (zh) 晶圓的單面拋光方法、晶圓的製造方法、及晶圓的單面拋光裝置
CN113547446A (zh) 研磨速率的修正方法
Langenkamp et al. Influence of the wafer shape on polishing performance for 300 mm prime wafer polishing