TWI353045B - - Google Patents

Download PDF

Info

Publication number
TWI353045B
TWI353045B TW093133798A TW93133798A TWI353045B TW I353045 B TWI353045 B TW I353045B TW 093133798 A TW093133798 A TW 093133798A TW 93133798 A TW93133798 A TW 93133798A TW I353045 B TWI353045 B TW I353045B
Authority
TW
Taiwan
Prior art keywords
spacer
electronic component
electrode
substrate
semiconductor device
Prior art date
Application number
TW093133798A
Other languages
English (en)
Other versions
TW200524101A (en
Inventor
Eiji Takaike
Original Assignee
Shinko Electric Ind Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shinko Electric Ind Co filed Critical Shinko Electric Ind Co
Publication of TW200524101A publication Critical patent/TW200524101A/zh
Application granted granted Critical
Publication of TWI353045B publication Critical patent/TWI353045B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/38Cooling arrangements using the Peltier effect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • H01L24/92Specific sequence of method steps
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/4201Packages, e.g. shape, construction, internal or external details
    • G02B6/4204Packages, e.g. shape, construction, internal or external details the coupling comprising intermediate optical elements, e.g. lenses, holograms
    • G02B6/4214Packages, e.g. shape, construction, internal or external details the coupling comprising intermediate optical elements, e.g. lenses, holograms the intermediate optical element having redirecting reflective means, e.g. mirrors, prisms for deflecting the radiation from horizontal to down- or upward direction toward a device
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/43Arrangements comprising a plurality of opto-electronic elements and associated optical interconnections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/11334Manufacturing methods by local deposition of the material of the bump connector in solid form using preformed bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/1147Manufacturing methods using a lift-off mask
    • H01L2224/1148Permanent masks, i.e. masks left in the finished device, e.g. passivation layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/119Methods of manufacturing bump connectors involving a specific sequence of method steps
    • H01L2224/11901Methods of manufacturing bump connectors involving a specific sequence of method steps with repetition of the same manufacturing step
    • H01L2224/11902Multiple masking steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16237Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area disposed in a recess of the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect not connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the semiconductor or solid-state body being mounted in a cavity or on a protrusion of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8312Aligning
    • H01L2224/83136Aligning involving guiding structures, e.g. spacers or supporting members
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83191Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83194Lateral distribution of the layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8389Bonding techniques using an inorganic non metallic glass type adhesive, e.g. solder glass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83894Direct bonding, i.e. joining surfaces by means of intermolecular attracting interactions at their interfaces, e.g. covalent bonds, van der Waals forces
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83909Post-treatment of the layer connector or bonding area
    • H01L2224/83951Forming additional members, e.g. for reinforcing, fillet sealant
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/9202Forming additional connectors after the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92142Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92144Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01007Nitrogen [N]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12043Photo diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18162Exposing the passive side of the semiconductor or solid-state body of a chip with build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Description

九、發明說明: 【發明所屬之技術領域】 本發明係有關於一種電子裝置及其製造方法,詳而言 之’有關於一種具有一以間隔件(interposer)為中介而將電 子元件電性連接於安裝基板的構造之電子裝置及其製造方 法0 一般,半導體裝置係具有一可使半導體晶片與間隔件 接合之構造。例如使用有引線架作為間隔件之半導體裝置 係具有一種構造,在一形成在成為間隔件之引線架上之晶 片接墊固定有半導體晶片,且藉使接線將引線架與半導體 晶片做電性連接者。 又’對應近年來半導體晶片高密度化及多插腳化,大 多採用被稱為BGA (Ball Grid An>ay ;球狀袼子陣列)、或 LGA (Land Grid Array)之封裝構造之半導體裝置。該半導 體裝置係'制-種構造,^於半導體晶片形成焊接凸塊, 並將該半導體晶片在成為間隔件之基板上做覆晶接合(flip chip)封裝者。 又,BGA & LGA利之間隔件係於表面形成有可與 谭接凸塊接σ之電㈣’並於背面形成有可與外部連接端 子(焊球或⑽)接合之電轉。叉,設於表面赠面之各電 極墊係-種結構,藉貫㈣隔件基材㈣成之通孔俾做電 性連接者。 又’按該封裝構造,使半a 干导體晶片及間隔件以凸塊做 電性且機械接合’因此半導體晶片與間隔件間之機械接合 性較弱。為此,在铸體晶片與間隔件⑼設有底層填充 樹脂’藉此可實現提高半導體晶片與間畴之接合位置上 之機械強度者。 另方面除了上述BGA或LGA外,還有諸如專利 文獻1所不之日日片尺寸封裝類型之半導體裝置(以下稱為 CSP)者。該CSP乃為-使封裝形狀作成略與半導體晶片(裸 晶)尺寸同等大小之半導體裝置。 該CSP疋形成有作為外部連接端子之焊接凸塊或立 柱(藉軟料接合於半導體W),且在安裝絲(該安裝基 板亦可認為一種間隔件)做覆晶接合安裝者。又,上述立枉 係做成焊接接合在半導體晶片上之電極之結構(參考諸如 曰本國特開2002-164369號公報)。 [發明之揭示] [發明欲解決之課題] 惟,對於半導體裝置所要求之高密度化需求日益愈 增,從以往150/zm之端子(插腳)間距演變到現在7〇//111之 狹窄間距這樣的要求。如果是150 " m之端子間距時,在設 計規則上可較為充裕,對於line and space而言亦是,例如 線寬及幅寬可同時設定在15ΑΠ1程度。 惟’窄距化之趨勢下端子間距一縮小到70μπι時,便 發生問題,即:靠半導體晶片之側’在line and space上就 不充裕,且進行覆晶接合時相鄰接之焊接凸塊間發生短路 者。又有如此問題點產生,即,靠間隔件之側上,間隔件 1353045 基材之表面暨背面上形成之各電極接墊、貫穿間隔件基材 而形成之通礼等等形成亦有微細化趨勢,而難以實現,因 此使間隔件之製造成本上升。 【發明内容】 5 [解決課題之手段] 本發明係用以解決上述習知技藝之課題而所構建成 者’其目的主要是提供一種業經改良且有用之電子裝置及 其製造方法。 詳而言之,本發明之目的係於提供一種電子裝置及其 10製造方法,可輕易且確實地對應窄距化,且可謀求製造成 本降低者。 為達成該目的’本發明係構建成一種電子裝置,其設 有:電子元件;及,間隔件,係具有與前述電子元件接合 之間隔件基材,及與前述電子元件之電極相連接之多數枉 15電極;其中前述電子元件與前述間隔件基材直接接觸,俾 使其等呈一體化,並使前述柱電極直接形成在前述電子元 件之電極上者。 又,為達成上述目的,本發明係構建成一種電子裝置, 其係設有:電子元件;及’間隔件,係具有可與前述電子 20 元件接合者及間隔件基材,及可與前述電子元件之電極相 連接且配置於形成在前述間隔件基材之貫通孔内之多數柱 電極者;將前述電子元件表面與前述間隔件基材表面直接 接觸,俾使其等呈一體化,並使前述柱電極直接形成在前 述電子元件之電極上者。 7 藉構建成如此構造’使電子元件與間隔件直接接合, 因此無須為了電子元件與間隔件間之接合上而設置凸塊或 底層填充樹脂,便可謀求零件數減少及電子裝置薄型化。 又’間隔件係藉柱電極而與f子元件做電性連接,因此可 使電極窄距化,形纽藉凸塊連接之連接構造下之間距還 窄’緣此可謀求電子裝置之高密度化者。進而,電子元件 與間隔件紐直接相_而[體化,m使用有凸塊 及底層填績狀接合力還強之接合力,將電子元件與間 隔件基材相接合者。 又,在上述發明中,可使前述電子元件之材質與前述 間隔件基材之材質同一者。 藉構建成如此構造,可使電子元件表面與間隔件基材 表面確貫且強固地呈一體化者。 又,在上述發明中,可同時將前述電子元件之材質盘 前述間隔件基材之材質為矽者。 Μ 又,在上述發明中,可使於前逃電子元件中至少在斑 前迷間隔件歸接合之位置上形料第i絕緣層,且使於 前述間隔件基材中至少在與前述電子元件接合之位置 成有第2絕緣層者。 & 藉構建成如此構造,將絕緣層形成在電子元件及間隔 縣材^接合位置上時,可縮小、接合上需要平滑性較 南之區域,易使絕緣材層之形成輕易化 成在電子元件及間隔件基材全面上緣形 作為唯護電$ 了使賴緣層發揮 作為.城f子_„龄歸 又,在上述發明中’亦可構建成:多數前述柱電極係 設置於前述貫通孔中之一個者。 藉構建成如此構造’在一個貫通孔内配置有多數前述 枉電極,可使貫通孔之形成精度降低而無須降低柱電極之 形成精度,因此可使貫通孔之形成輕易化者。 又,在上述發明中,在前述間隔件基材形成段差部, 因此可構建成一種將該電子元件收容在前述段差部内之構 造。 藉構建成如此構造,將電子元件收容在形成有間隔件 之段差部内,因此可圖謀電子裝置薄型化者。 又,在上述發明中,亦可構建成:在前述間隔件基材 載設有多數前述電子元件者。 藉構建成如此構造,在間隔件基材載設有多數前述電 子元件時,便可將柱電極等之佈線在多數電子元件上—體 形成’可將製造效率提升者。 又,在上述發明中,亦可構建成一種將前述間隔件基 材與則述電子元件之背面部相接合之構造。 藉構建成如此構造,令電子元件之背面部與間隔件基 材相接合時,可擴大電子元件與間隔件基材間之接合2 積,且可提高電子元件之安裝強度者。 又,在上述發明中,亦可構建成一種令用以密封前述 電子疋件之密封樹脂設置於前述間隔件基材之構造。a 藉構建成如此構造,將用以密封電子元件之密 設置於間隔件基材時,可使電子科是以—藉密封樹脂而日 1353045 密封在間隔件基材之狀態下加以固定,因此可瑞實地課求 對電子元件之保護,且可提高電子元件相對於間隔件基材 之安裝強度。 又,在上述發明中,可令前述電子元件為半導體晶片 5 者。 又,在上述發明中’可令前述電子元件為被動元件者。 . 又’為達成上述目的,本發明之電子裝置的製造方法 係具有下列步驟,即:-體化步驟,係將形成有貫通孔之 ' 間隔件基材之表面與電子元件之表面直接接觸,俾使前述 # 10間隔件基材與前述電子元件呈一體化者;柱電極形成步 驟,係於該-體化步驟結束後,在前述貫通孔内且電子元 件之電極上直接形成柱電極者;再佈線形成步驟,係形成 一可與前述柱電極做電性連接之再佈線層者;及,外部連 接電極形成步驟’係於前述再佈線層上形成外部連接電極 15 者。 藉上述發明,可在上述一體化步驟中使電子元件與間 隔件基材直接接觸而呈一體化,因此無須為了電子元件肖 Φ 間隔件間之接合上而設置凸塊或底層填充樹脂,便可謀求 製造方法之簡易化者。又,在-體化步驟結束後實施柱冑 ‘ 2〇極形成步驟,使於貫通孔内且電子元件的電極上直接形成 .. 柱電極時,可謀求電子元件與間隔件間之阻抗降低,且可 · 謀求電氣特性提昇者。又’可以間隔件基材所形成之貫通 孔為模具,形成柱電極,因此可謀求柱電極形成的簡化。 又,為達成上述目的,本發明之電子裝置之製造方法 10 1353045 係具有下列步驟,即:柱電極形成步騾,係於電子元件之 電極上直接形成柱電極者;-體化步驟,係於該柱電極形 成步驟結束後’將形成有貫通孔之間隔件基材之表面與電 子7G件之表面直接接觸,俾使前述間隔件基材與前述電子 元件呈一體化者,·再佈線形成步驟,係形成一可與前述柱 電極做電性連接之再佈線層m部連接電極形成步 驟,係於前述再佈線層上形成外部連接電極者。 _藉上述發明,可在上述一體化步驟中使電子元件與間 10 15 保件基材直接接觸而呈一體化,因此無須為了電子元件 間隔件間之接合上而設置凸塊或底層填充樹脂,便可課求 製造方法之簡化。又’可在柱電極形成步戰中在電子元件 之電極上直接形成柱電極’因此可謀求電子元件與間隔件 間之阻抗降低,且可謀求電氣特性提昇者。又’在柱電極 形成步驟結束後再實施一體化步驟時,可使柱電極之形成 不受形成在間隔件基材之貫通孔的限制下予以進行,因此 與-利㈣隔件基材之貫通孔以形成柱電極之方法相較之 下,更能謀求柱電極之微細化者。 又,在上述發明中,亦可具有一保護層形成步驟,藉 1材=前述電子元件形成—心保持前社電極且由絕 緣材構成之保護層者。 猎構建成如此結構,設有一保護層形成步驟藉 :子二牛=一可保持柱電極且由絕緣材構成之保護層 此柱電^持直接形成在電子元件上之桎電極,因 1使業經微細化,亦可確實地保護柱電極者。 20 1353045 又,為達成上述目的,本發明係構建成一種電子裝置, 其係具有:一電子元件及一可與前述電子元件接合之間隔 件者;其中前述電子元件與前述間隔件直接接觸而呈一體 化者。 5 藉構建成上述構造,可使電子元件與間隔件直接接 合,因此無須為了電子元件與間隔件間之接合上而設置凸 · 塊或底層填充樹脂,便可謀求零件數減少及電子裝置薄型 - 化。 · 又,在上述發明中,可構建成一種構造,即令前述電 10 子元件為光電元件,且前述間隔件上設有一可與前述光電 元件做光學式連接之光導波路。 藉構建成上述構造,可使光學元件與間隔件直接接 合,為此對於光學元件與間隔件之接合上無須設置凸塊或 底層填充樹脂,因此可防止光學元件之光學面受到焊料或 15 樹脂的污染者。 [發明之效果] 鲁 依本發明,無須為了電子元件與間隔件間之接合上而 設置凸塊或底層填充樹脂,可謀求零件數減少及電子裝置 薄型化。又,可使電極間間距窄距化,形成比藉凸塊連接 · 20 之連接構造下之間距還窄,緣此可謀求電子裝置之高密度 * 化者。進而,電子元件與間隔件基材直接相接觸而呈一體 化,可以比使用有凸塊及底層填充樹脂之接合力還強之接 合力,使電子元件與間隔件基材相接合者。 [圖式簡單說明] 12 1353045 第1圖係顯示本發明第1實施例之半導體裝置的剖視圖。 第2A圖係該第1實施例之半導體裝置之製造方法的說明圖 (其 1)。 第2B圖係該第1實施例之半導體裝置之製造方法的說明圖 5 (其 2)。 第2C圖係該第1實施例之半導體裝置之製造方法的說明圖 (其 3)。 第3A圖係該第1實施例之半導體裝置之製造方法的說明圖 (其 4)。 10 第3B圖係該第1實施例之半導體裝置之製造方法的說明圖 (其 5)。 第3C圖係該第1實施例之半導體裝置之製造方法的說明圖 (其 6)。 第4A圖係該第1實施例之半導體裝置之製造方法的說明圖 15 (其 7)。 第4B圖係該第1實施例之半導體裝置之製造方法的說明圖 (其 8)。 第4C圖係該第1實施例之半導體裝置之製造方法的說明圖 (其 9)。 20 第4D圖係該第1實施例之半導體裝置之製造方法的說明圖 (其 10)。 第5圖係顯示本發明第2實施例之半導體裝置的剖視圖。 第6A圖係該第2實施例之半導體裝置之製造方法的說明圖 (其 1)。 13 (其Μ該第2實施例之半導織置之製造方法的說明圖 第7圖係顯示本發明第3實施例之半導體裝置 (其ζΒΑ圖係該第3實施例之半導體裝置之製造方法的說明圖 的說明圖 第犯圖係該第3實施例之半導體裝置之製 (其 2)。 圖 第8C圖係該第3實施例之半導體裝置之製造方法的說明 (其 3)。 第9圖係顯示本發明第4實施例之半導體裝置的剖視圖。 法的說明圖 第1〇Α圖係該第4實施例之半導體t置之製造方 (其 1)。 15
第10B (其2) 圖係該第4實施例之半導體裝置之製造方法 的說明圖 圖係顯示本發明第5實施例之半導體裝置的剖視圖。 圖係該第5實施例之半導體裝置之製造方法的說明圖
第12A (其1) (其2) 20 圖係該第5實施例之半導體裝置之製造方法的說明圖 圖 (其=2C _該第5實施例之半導體裝置之製造方法的說明 Μ不本發明第6實施例之半導體 第14圖伤^ 第15圖 發明第7實施例之铸體裝置的剖視圖。 系-頁示本發明第8實施例之半導體裝置的剖視圖。 1353045 第16圖係顯示本發明第9實施例之半導體裝置的剖視圖。 第17圖係顯示本發明第9實施例之半導體裝置的立體圖。 第18圖係顯示本發明第10實施例之半導體裝置的剖視圖。 第19圖係顯示本發明第11實施例之半導體裝置的剖視圖。 5 第20圖係顯示本發明第12實施例之半導體裝置的剖視圖。 第21圖係顯示本發明第13實施例之半導體裝置的剖視圖。 第22圖係顯示本發明第13實施例之半導體裝置的立體圖。 第23圖係顯示本發明第14實施例之半導體裝置的剖視圖。 第24圖係顯示本發明第15實施例之半導體裝置的剖視圖。 10 第25圖係顯示本發明第15實施例之半導體裝置的立體圖。 第26圖係顯示本發明第16實施例之半導體裝置的剖視圖。 第27圖係顯示本發明第17實施例之半導體裝置的剖視圖。 第28圖係顯示本發明第18實施例之電子裝置的剖視圖。 第29圖係顯示本發明第19實施例之電子裝置的剖視圖。 15 第30圖係顯示本發明第20實施例之電子裝置的剖視圖。 第31圖係顯示本發明第21實施例之電子裝置的剖視圖。 第32圖係第31圖中之A-A線剖視圖。 I:實施方式3 其次,用圖說明用以實施本發明之最佳形態。 20 第1圖係顯示本發明第1實施例之電子裝置10A之剖 視圖》本實施例之電子裝置10A係一由半導體晶片及間隔 件20A所構成之簡單構造(以下將作為電子元件之使用有 半導體裝置之電子裝置稱為半導體裝置)。 半導體晶片11係業經高密度化之半導體晶片,具有一 15 1353045 於電路形成面側形成有多數電極13之結構。該電極13係 諸如鋁電極,在該上層形成有隔離層金屬14。該隔離層金 屬14,未於圖中顯示’但是一有多數金屬膜疊層之結構, 位於該最外層為銅(Cu)膜者。 5 又,在半導體晶片11之電路形成面上,用以形成電極 13之區域外的區域是一具有藉絕緣膜15被覆之結構。在本 實施例中,半導體晶片11係由矽基板所形成者,緣此絕緣 膜15為二氧化矽(Si02)。 該·一乳化碎係具馬電氣絕緣性及物理穩定性。因此, 10半導體晶片11上所形成之薄膜電路係藉絕緣膜15所保護 者。該絕緣膜15之預定位置,如後所述者,接觸於半導體 晶片11而與之呈一體化,但至少位於該接觸區域中之絕緣 膜15表面為高精度平滑面。 又’在第1圖中’為簡易顯示起見,而將相鄰接之電 15極I3間之距離擴大顯示,只是如前述,半導體晶片u是 呈高密度化者。藉此,亦可縮小相鄰接之電極13間之間距 (端子間間距)’具體上在本實施例中,作為目標對象之電極 1 3之端子間間距為1 〇〇 v m以下者。 另一方面’間隔件20A係藉間隔件基材21A、柱電極 20 22A、再佈線層23、外部連接端子24及第2絕緣層26等 所構建成者。間隔件基材21A係藉矽形成,又在與業已形 成在半導體晶片11上之電極13相對應之位置上形成有枉 電極22A。 柱電極22A係藉鋼(Cu)所形成。該柱電極22a係設於 16 1353045 業已形成在間隔件基材21A之貫通孔31八内。又,在間隔 件基材21八與柱電極22Α間形成有第!絕緣層25(以城 面表示),且使間隔件基材21Α與柱電極22Α呈不短路之狀 態。在本實施例中,f i絕緣層25係採用聚酿亞胺樹脂。 10
該柱電極22A之圖中下端部係、與隔離層金屬14直接接 合,又,上端部則是與再佈線層23做電性連接者。再佈線 層^與柱電極22A同樣,亦藉銅形成者,且具有預定圖案。 接著’再佈線層23中相對於與柱電極22八連接之連接位置 相反側之端部上,形成-具有外部連接端功能之外部連接 端子24。該外部連接端子24係使用諸如焊球。 進而,再佈線層23之上部形成有第2絕緣層26。第2 絕緣層26主要是為了保護再佈線層23而形成者。該第2 絕緣層26與第1絕緣層25 jgj樣,亦藉聚醯亞胺樹脂形成 者。 15 在此’以半導體晶片11與間隔件基材21A相接合之接
合結構、及電極13與柱電極22A之電氣連接結構為主,進 行如下說明。 首先’注意半導體晶片u與間隔件基材21A接合之接 合結構,本實施例中對於半導體晶片n與間隔件基材
21A 2〇相接合時並不使用接著材或蠟材,又,亦不採用藉熔著或 溶接之類的加熱方式之接合裝置。 在本實施例中’令位於半導體晶片U與間隔件基材 21A中各相接合之位置中的接合面為具有高精度之平滑面 (鏡面),將半導體晶片u及間隔件基材21A放在真空環境 17 1353045 下之後,再一邊同時按壓兩平滑面,一邊使其等相接觸者。 藉此,兩平滑面互相密接,不用黏著劑亦可使各平滑面一 體化,使半導體晶片11與間隔件基材21A形成強固接合之 狀態(該接合法稱為微小基材面接合法)。 5 此時,欲做接合之雙方材質宜為同一或同類者。即, 位於半導體晶片1丨之接合位置中之材質及位於間隔件基材 21A之接合位置中之材質宜為同一或同類者。藉此,可提 高半導體晶片11與間隔件基材21A相接合之接合力,且可 提咼半導體裝置10A之可靠性。 10 在本實施例中,半導體晶片11之接合位置係一藉Si02 形成之絕緣膜15,間隔件基材21A為矽。惟,雖未於圖中 顯示,間隔件基材21A之表面通常形成有Si〇2之薄膜層。 藉此,位於半導體晶片11之接合位置中之材質及間隔件基 材21A之接合位置中之材質為同一者。 15 進而,如前述’半導體晶片11及間隔件基材21A之接 合位置皆為平滑面。藉此,在本實施例中,在真空環境下, 將互呈平滑面之兩接合面相接觸並予以按壓,便可使半導 體晶片11與間隔件20A—體化者。 如此’在本實施例中,藉使半導體晶片11與間隔件 2〇 20A(間隔件基材21A)直接接觸而呈一體化,因此與習知所 實行之利用凸塊及底層填充樹脂而將半導體晶片與間隔件 相接合之結構相比,可以較強的接合力將半導體晶片11與 間隔件20A相接合者。 又,在本實施例中,並沒有設置用以密封半導體晶片 18 11之密封樹脂’藉此可謀求散熱特性提昇者。又,只單純 使其等在真空環境τ相接觸,便可將半導體晶片η與間隔 牛相接合,因此可謀求接合所需之零件數的減少者。 在本實施例中,構建成一種結構,即:藉使半導 5體411與間隔件胤相接合*於外部卿成之段差部設 置有接合輔助構件27者。藉此,可進一步提高半導體晶片 11與間隔件20Α之安裝強度,且可進—步提高半導體裝置 10Α之可靠性。 接著’對於f極13與㈣極22Α之·連接結構進行 10說明。如前述,柱電極22八係形成在間隔件基材Μ所形 成之貫通孔31Α内。 迄今,如前述,欲將半導體晶片與間隔件做電性連接 時,在半導體晶片形成焊接凸塊,將此在間隔件上做覆晶 接合而進行連接者。 15 對此,在本實施例中,則是以直接將柱電極22Α形成 在半導體晶片11之電極13上(詳而言之為隔離層金屬14 上)之結構為特徵所在。即,本實施例之半導體裝置1〇Α係 藉電鍵法(對此容予後述)等方法而直接將柱電極22Α形成 在電極13上,在柱電極22Α與電極13間沒有焊接凸塊等 20 其他導電性要素存在。 為此’依本實施例之半導體裝置10Α,不需要習知所 需之凸塊或底層填充樹脂,便可謀求零件數的減少。又, 不需要凸塊或底層填充樹脂時,亦可謀求半導體裳置10Α 之薄型化。進而,與使用有凸塊之習知連接結構相較之下, 19 1353045 可將相鄰接之柱電極22A之電極間間距窄距化,藉此可謀 求半導體裝置10A高密度化者。 接著’針對構建成上述構造之半導體裝置1〇A之製造 方法進行說明。第2A至4D圖係半導體裝置10A之製造方 5法的說明圖。此外第2A至4D圖中,針對與第^圖所示之 構成同-之構成附上同—標號,並省略其說明。 為製造半導體裝置1〇A,如第2A圖所示,準備半導體 晶片11及間隔件基材21A。半導體晶片u係一藉經過周 知之半導體製造步驟*製造者,電路㈣面側(圖中上面) 10形成有一藉隔離層金屬14所保護之電極13。 又’除形成電極13之形成位置外之位置係形成有由 Si〇2所構成之絕緣膜15,藉該絕緣膜15而保護有電路形 成面上所形成之電子電路。該絕緣膜15中至少與間隔件基 材21A相接合之部位係構成為具高精度之平滑化。 15 另一方面,間隔件基材21A係由矽晶圓所切割者,與 半導體晶片11上所形成之電極13相對應之位置上開設有 貫通孔31A。該貫通孔31A係構成為具有較電極13面積還 大之截面積。該間隔件基材21A係於全表面上形成有作為 保護膜之用之Si02膜(未圖示)。 20 進而,在間隔件基材21A之表面上至少與半導體晶片 11相接合之部位係構成為具高精度之平滑化。令該半導體 晶片11及間隔件基材21A所形成之接合面平滑化之方法可 想到各種方法’但以比較便宜的處理而言,可使用研磨 (lapping)等研削法’又,欲形成更具高精度之平坦面時,則 20 可適用CMP(化學機械研磨)或乾式_者。 具有上述結構之半導體晶片11及間隔件基材21A係放 進真空裝置内。接著,將貫通孔31A及電極13進行定位後, 如第2B圖所示,半導體晶片u及間隔件基材21八係使各 自的平坦面(鏡面)相接觸且持續加壓。藉此,使兩平滑面相 密接,不用接著劑,亦可使各平滑面一體化,藉此,使半 導體晶片11朗隔件紐21A形成㈣接合之狀態(一體 化步驟)。 在一體化步驟結束後,接著實施一在貫通孔31A内且 半導體晶片11之電極13(隔離層金屬14)上直接形成柱電極 22A之柱電極形成步驟。在該柱電極形成步驟中,首先如 第2C圖所示,形成一可密封貫通孔31 a且覆蓋間隔件基 材21A上面之第丨絕緣層25。該第1絕緣層25為聚醯亞 胺樹脂,使用旋塗法或封裝(p〇tting)法,可將之形成在間隔 件基材21A上面。 形成有第1絕緣層25後,接著如第3A圖所示,在第 1絕緣層25上部形成有設有預定開口部33之第1抗蝕材 32。接著,令該第丨抗蝕材32為遮蔽,進行用以除去第i 絕緣層25之處理。藉該除去處理之實施,如第3B圖所示, 形成電極用孔34,並於電極用孔34下端裸露有隔離層金屬 14。 其次’對電極用孔34内實施鍍銅,藉此,如第3C圖 所示’在電極用孔34内形成柱電極22A。此際,柱電極22A 係藉於隔離層金屬14上直接析出有銅而形成者,因此成為 柱電極22A直接形成在隔離層金屬14(即電極13)之結構。 此外,對於柱電極22A的形成,可採用電解電鐘法或無電 解電鍍法其中一種方法。 上述之柱電極形成步驟一結束後,接著實施形成再佈 5線層23之再佈線形成步驟。該再佈線形成步驟中,如第4A 圖所示,再佈線層23之形成位置上形成有設有開口部36 圖案之第2抗蝕材35。該第2抗蝕材35係藉將光阻材料塗 佈在間隔件基材21A上之後再進行曝光及顯影處理而形成 者。 1〇 俟形成有第2抗蝕材%後,接著在開口部36内實施 鋼鍍,藉此,如第4B圖所示,在開口部36内形成再佈線 層23。此時’在柱電極22A之上端部直接形成再佈線層23, 因此可使柱電極22A與再佈線層23間之電性連接性良好。 此外對於再佈線層23的形成,亦可採用電解電鍵法或無 5電解電鍍法其中一種方法。 俟上述之再佈線形成步驟一結束後,接著實施一於再 佈線層23上形成外部連接端子之外部連接電極形成步驟。 在外部連接電極形成步驟中,首先除去第2抗姓材%,並 如/藉此而裸露之第i絕緣層25及再佈線層Μ上部形成第2 邑緣層26。該帛2絕緣層26係藉與第1絕緣層25同質之 聚醯亞胺樹脂而形成者。 X第1、、、邑緣層25中與再佈線層23相對之預定位置上, 如,4C圖所示,形成有開口部37。在本實施例中,令開 〇形成在再佈線層23中與柱電極μ連接之端部相 22 1353045 反側之端部,但開口部37的形成位置可隨意選定者。又, 以開口部37之形成方法而言,可使用蝕刻法或雷射加工法 等方法。 其次,如第4D圖所示,在上述開口部37載設有藉焊 5球構成之外部連接端子24,且藉熱處理,使之與再佈線層 23相接合。藉以上一連串的步驟之實施,便製造第丨圖所 示之半導體裝置10A。 依上述製造方法,可在一體化步驟中使半導體晶片u 與間隔件基材21A直接相接觸而呈一體化者。為此對於半 10導體晶片11與間隔件20A之接合上,無須設置習知所需之 凸塊或底層填充樹脂,可謀求製造步驟的簡化。 又’在於一體化步驟結束後才實施之柱電極形成步驟 中,在貫通孔31A内形成有柱電極22A。此時,柱電極22A 係直接形成在半導體晶片11之隔離層金屬14(電極13),可 15 謀求半導體晶片11與間隔件20A間之阻抗的降低,且可謀 求電氣特性提昇。又,以形成在間隔件基材21A之貫通孔 31A(實際上是在内周形成有第1絕緣層25之膜)為模具, 以形成柱電極22A,因此可將柱電極22A的形成簡易化。 又,在上述實施例中,令半導體晶片11與間隔件基材 20 21A之接合位置中之材質為同一材質(Si02)者,但亦未必須 使位於半導體晶片11與間隔件基材21A之接合位置中之材 質為同一材質者。例如,即使是沒有Si〇2膜存在且只由Si 構成之間隔件基材21A,但兩接合面只要是平滑面,只要 與藉Si02所構成之絕緣膜15相接觸’就可進行接合者。 23 1353045 接著,針對本發明之第2實施例進行說明。第5圖係 顯不有本發明第2實施例之半導體裝置10B,又第6A、6B 圖係顯示半導體裝置10B之製造方法(但只示出一體化步 驟)。此外’在第5圖中,針對與先前說明中所使用過的第 5 1圖至第4D圖中所示之結構同一之部分,付予同一標號, 並省略相關說明。又,對於後面說明所用之第6A圖之後的 各圖亦同樣者。 本實施例之半導體裝置10B之特徵係於:在業已形成 在半導體晶片11之絕緣膜15表面上,形成晶片側聚醢亞 1〇胺膜相當於申請專利範圍中之第1絕緣層。以下稱為晶 片側PI膜16),且在可構成間隔件2〇b之間隔件基材21A 外周上形成有間隔件側聚醯亞胺膜28(相當於申請專利範 圍中之第2絕緣材層。以下稱為間隔件侧朽膜28)者。 在本實施例中,將晶片側!^膜16形成在絕緣膜15全 15表面(電極13之形成位置除外),又間隔件側PI膜28是形 成在間隔件基材21A之外周全面。惟,各ρι膜16、28也 未必一定要形成在絕緣膜15及間隔件基材21A之外周全面 才行’只要至少形成在半導體晶片u與間隔件基材21A之 接合位置上即可。 20 晶片侧PI膜16及間隔件側PI膜28各與半導體晶片
11及間隔件基材21A相接合之位置係形成為具有高度平滑 性之平滑面。在本實施例中,藉使半導體晶片n上所形成 之晶片側PI膜16及間隔件基材21A所形成之間隔件側ρι 膜28相接觸’便可做成使半導體晶片u與間隔件基材2iA 24 1353045 相接合之結構。 因此,依半導體裝置10Β之製造方法,在實施一體化 步驟時,如第6Α圖所示,事先在半導體晶片11之側,將 晶片側ΡΙ膜16形成在絕緣膜15上,又在靠間隔件基材21Α 5之側’在其表面(在本實施例中,指外周全面)上先形成間隔 件側ΡΙ膜28者。接著,做成上述結構之半導體晶片11及 間隔件基材21A係放入真空裝置内,在預定真空環境下, 使相互的平坦面(鏡面)兩相接觸,並持續加壓者。 藉此,如第6B圖所示,使兩方平滑面密接,即使不使 10用接著劑等,亦可使各平滑面一體化’藉此,可形成一使 半導體晶片11與間隔件基材21A強固接合之狀態。如此, 即使是半導體晶片11及間隔件基材21A表面上被覆有PI 膜16、28(樹脂膜)之狀態,亦可不用接著劑等,只須使其 等相接觸且按壓,便可將半導體晶片11與間隔件基材21A 15 相接合者。 此時,將PI膜16、28只形成在半導體晶片11及間隔 件基材21A之接合位置時,可將接合上所需之高度平滑性 之領域縮小’可輕易進行PI膜16、28之表面平滑化處理 者。又,將PI膜16、28形成在半導體晶片11及間隔件基 2〇 材21A之外周全面時,可使該PI膜16、28發揮作為用以 保護半導體晶片11及間隔件基材21A之保護層之功能。 又,一體化步驟結束後之步驟係與使用第2A圖至第 4D圖說明之第1實施例之半導體裝置1〇A之製造方法同 一,因此省略相關說明。 25 1353045 接著,針對本發明之第3實施例進行說明。第7圖係 顯示有本發明第3實施例之半導體裝置1〇c,又第8八 8C圖係顯示有半導體裝置1GC之製造方法(只顯示柱電^ 形成步驟及一體化步驟)。 5 10 本實施例之半導體裝置1()C之特徵在於:藉於實施一 體化步驟之前S實施柱電極形成步驟而製造者。即^ 施例之半導體裝置1GC,係藉於半導體日日日片u之電極叫隔 離層金屬u)上直接形成柱電極22B後,再將形成有該柱電 ^22B之半導體“ u直接與間隔件基材Μ接合而製
15 20 第8A圖所示,半導體晶片u形歧電極2: 形成使用諸^列方法。即,首先在半導體晶片11之電 二〜面上黏貼具有感光性之乾膜(dryfiim)e該乾膜之厚度 叹定為與杈電極22B之高度等 :: 曝光及糾* . T料料乾膜施, ‘”、貝办處理,在柱電極22B之形成位置形成貫通孔 離居在形騎财祕之㈣下,形餘其底部裸露有I 貫;金屬14之狀態。接著’進行銅電鑛,在乾膜所形成 2孔内形成柱電極22Α。此時,柱電極22Α係成為直; /成在隔離層金屬14(電極13)上之結構。接著,藉乾膜: 剝離,便可製造第8Α圖所示之形成有柱電極2 體晶片lh
、上述之柱電極形成步驟結束後,即接著實施一體化 步禪。t 放入該—體化步驟中,半導體晶片11及間隔件基材21B A真空裝置内,在預定的真S環境下,使互相的平坦面 26 1353045 (鏡面)相接觸’接著加壓。藉此,使兩平滑面密接,不用接 著劑,亦可使各平滑面呈一體化,如第8Β圖所示,半導體 晶片11及間隔件基材2ιβ形成強固接合之狀態。 在半導體晶片11與間隔件基材21Β形成一體化之狀態 5中,柱電極22Β則形成插通於間隔件基材21Α上所形成之 貫通孔31Α内之狀態。又,杈電極22Β之直徑相對於貫通 孔31Α直把來得小,因此在柱電極22Β外周面與貫通孔31Α 内周面間形成有間隙。 俟上述之—體化步驟結束後,便實施第1絕緣層25之 10形成處理。此時,如第8C圖所示,第1絕緣層25亦填滿 在柱電極22Β外周面與貫通孔31Α内周面間之間隙内。 又,在第1絕緣層25之形成處理結束後之步驟係與使用第 2Α至4D圖說明之第丨實施例之半導體裝置1〇Α之製造方 法同一’因此省略相關說明。 15 如上,依本實施例之半導體裝置10C及其製造方法, 在柱電極形成步驟結束後即實施一體化步驟,因此柱電極 22Β便可不受間隔件基材21Α上所形成之貫通孔31Α的限 制而形成者。即,與前述第1實施例之半導體裝置1〇Α之 製造方法不同,貫通孔31Α係不用做為用以形成柱電極22Β 20即所謂的模具,可使柱電極22Β及貫通孔31Α個別形成 (惟’有必要將柱電極22Β直徑小於貫通孔31Α直徑者)。 為此’利用形成在間隔件基材21Α之貫通孔3ια,與 形成柱電極22Α之第1實施例之製造方法相比,依本實施 例之半導體裝置10C的製造方法,可易於形成貫通孔31Α 27 1353045 者。 又,在第1實施例之製造方法中,以貫通孔31A為模 具而形成柱電極22A之構成,因此貫通孔31A直徑就這樣 成為決定柱電極22A直徑的主因所在。 5 對於間隔件基材21A之鑿孔加工係以機械加工或雷射 加工為主。對此,在本實施例中,藉具有感光性之乾膜進 行曝光及顯影處理,以形成柱電極22B形成用之貫通孔, 因此可謀求貫通孔微細化。藉此,可以柱電極22B之窄距 排列設置,可謀求半導體裝置10C之高密度化。 10 接著,針對本發明之第4實施例,進行說明之。第9 圖係顯示本發明第4實施例之半導體裝置10D,又第10A 及10B圖係顯示半導體裝置10D之製造方法(只顯示一體化 步驟)。 本實施例半導體裝置10D之特徵係於:多數(圖中只顯 15 示2支)柱電極22A排列在一個貫通孔31B内者。為此,如 第10A圖所示,形成在間隔件基材21B之貫通孔31B係做 成具有比前述第1至3實施例中之貫通孔31A還大之面積 的結構。又,在一體化步驟中,如第10B圖所示,形成一 於間隔件基材21B之形成有貫通孔31B之緣部係與半導體 20 晶片11直接接合之構造。 藉本實施例之結構,一個貫通孔31B内配置有多數柱 電極22A,因此與柱電極22A之形成精度相比之下,可降 低貫通孔31B之形成精度,藉此可使貫通孔31B輕易化。 接著,說明本發明之第5實施例。第11圖係顯示本發 28 1353045 明第5實施例之半導體裝置10E,又第12A至12C·圖係顯 示半導體裝置10E之製造方法(只顯示柱電極形成步驟及一 體化步驟)。 本實施例之半導體裝置10E亦與第3實施例之半導體 5 裝置10D同樣,做成將多數柱電極22B配設於一個貫通孔 31B内之構成。藉此,該柱電極22B亦做成一直接形成於 隔離層金屬14(電極13)之構成者。 又,柱電極22B係使用與前述第3實施例同樣之具有 感光性之乾膜而形成’又,柱電極22B之形成時機是比一 10體化步驟還早實施者。進而在本實施例中,在半導體晶片 11上形成有柱電極22B之後再形成可保護柱電極22B之保 護層17者為特徵所在❶ 保s蒦層17係由絕緣材所構成者。具體而言,在本實施 例中,是做成一於不使柱電極22B形成時所使用之乾膜剝 15離之狀態下,以該乾膜當做為保護層17使用之構造(保護 層形成步驟)。藉該構造,便可減少剝離乾膜之步驟,與設 有新保 17之構造概,可謀讀造步_減縮及零件 數的減少者。惟’保護層17之形成方法係、不限於本實施例 之製造方法’亦可使用其他方法(諸如利用光阻等之方法)。 扣#上述之形餘電極22B之柱電極形成步驟及形成保 »層17之保護層形成步驟結束時,便進行一體化步驟之實 ^及^體化步財,在職之真线打料導體晶片 ^嶋材训之平如(鏡面)相互接觸並加壓到參 气^第12_A圖)。 29 1353045 平滑=:=等亦可使平滑*相·,使各 卞/月囬㈣,如第12B圖所示 件基材加形成-強固接合n體^ u與間隔 第12B圖所示,構建成_使 態下’如
間形成有_者。 ㈣與貫通孔31B 俟上述之-體化步驟結束時,便進行第 形成處理。此時,如第12c 、名緣層25之 j 斯弟12C圖所不’第1絕緣 於保護層17外周面與貫通孔31 μ / ^ 1 a 〇c 周面之間的間隙内。 又弟U緣層25之形成處理結束後之
至4D圖做說明之第J眚始^丨认丄 使用第2A 月之第1實施例的半導體裝置1qa 法同一’因此省略相關說明。 15 如上,在本實施例中,是構建成以藉絕緣材料構成之 保護層Π保持柱電極22B之構造,因此即使㈣窄距化所 以柱電極22續細化,亦可確實保護直接形成在半導體晶 片11上之柱電極22B。進而,可防止當柱電極细插入= 通孔31B日夺,柱電極22B(尤其是靠近貫軌3m内周之柱 電極22B)衝撞到間隔件基材21B而破損者。 20 接著,說明本發明第6至8實施例。第13圖係顯示第 6實施例之半導體裝置10F,第14圖顯示第7實施例之半 導體裝置10G,又第15圖是顯示第8實施例之半導體裝置 10H者。各實施例之半導體裝置i〇G_10H係構建成在上述 第1至5實施例之半導體裝置10A-10E中更謀求薄型化者。 第13圖所示之半導體裝置10F之特徵在於:藉間隔件 基材21C及補強構件29構建成間隔件20F者。間隔件基材 30 1C係形成為比第i至5實施例之半導體震置i 〇a_ i 〇E所 使用之間隔件基材21A、21B還薄者。惟,該間隔件基材 2iC係構建成:其設有發揮增黏劑功能之補強構件,俾 維持預定機械強度者。 5 補強構件29係於中央形成有開口部38 ,該開口部38 面積係設定為比形成在間隔件基材21C<貫通孔31B之面 積及半導體晶片11之面積還大者。即構建成下列構造,即, 半導體晶片11直接與間隔件基材21C呈—體化之狀態下, 在補強構件29與間隔件基材21C間形成有段差部39,在 10該段差部39内收容有半導體晶片u者。藉該構造,半導 體晶片11係可收容於間隔件20F所形成之段差部39内(凹 陷部分)’因此可謀求半導體裝置1〇F之薄型化者。 第14圖所示之半導體裝置1〇G之特徵係於:在不另設 置補強構件29之狀態下’在間隔件基材2m上形成形成段 15差部30者。進而,第15圖所示之半導體裝置腦,係構 建成:將形成在間隔件基材21E之貫通孔31c的面積比半 導體晶>} 11之面積還大,俾可將半導體晶片^收容在貫 通孔31C内者。對於半導體裝置l〇G、10H之任一個構造 中’半導體晶片11之部分或全部高度係與間隔件基材 20 21D、21E的厚度重疊,因此可謀求半導體裝置㈣、應 之薄型化者。 接著,說明本發明之第9至12實施例。第16及17圖 係顯示第9實施例之半導體裝置⑼者。又,第18圖係第 ίο實施例之半導體裝置10J的剖視圖,第19圖係第n實 31 1353045 施例之半導體裝置10κ的剖視圖,第20圖係第12實施例 之半導體裝置1 〇L的剖視圖。 第16圖至第20圖所示之半導體裝置1〇1至l〇L之特 徵都在於間隔件201至21Η設有多數半導體晶片11者。 5 又’在第16圖之後的各圖中,針對與先前說明中所使用之 第1Α至15圖所示之構造同一之構成附與同一標號,並省 略說明。 第16圖及第17圖所示之第9實施例之半導體裝置101 係一於間隔件201之間隔件基材21F沒形成有貫通孔之構 10 造。即,間隔件基材21F,有多數空腔部40Α由間隔件基 材21F下面開始形成,各空腔部40Α的頂面部分係與半導 體晶片11接合,俾形成一使多數半導體晶片11配設於間 隔件201之構造。為此,如第17圖所示,半導體晶片11 隱藏在間隔件基材21F的頂板部42,形成一由半導體裝置 15 1〇1之外部看不到之構造。 又,各半導體晶片11係使其背面部11a接合在空腔部 40A,俾固定於間隔件基材21F上。又,半導體晶片11與 間隔件基材21F間之接合係與前述各實施例同樣,可使用 微小基材面接合方法予以接合者。 20 此時,多數半導體晶片11可同時一次接合在間隔件基 材21F。即,多數半導體晶片11對間隔件基材21F之接合 係藉所謂的批式處理進行者。藉此,可有效率地實施半導 體晶片11對間隔件基材21F之接合處理。 此外,如前述,使用微小基材面接合方法時’相接合 32 1353045 之兩材質是以同-或同種類者為佳。為此,在本實施例中, 間隔件基材21F係使用石夕或破墙者。藉此,可提高半導體 晶片與間隔件基材21F之接合力,且可提高半導體裝置1〇1 之可靠性。 5 又,對於將多數半導體晶片11接合在同-間隔件基材 21F之構造而言’為了提咼半導體裝置1〇1之可靠性之重點 來說,提咼每一個半導體晶片u對間隔件基材21F之接合 強度是有其必要。關於此點,在本實施例中,使半導體晶 片11之背面部11a全面與空腔部4〇A做微小積材面接合, 10因此可擴大半導體晶片11與間隔件基材21F之接合面積, 可提高半導體晶片11之安裝強度。 第18圖所示之第10實施例之半導體裝置1〇J之特徵 係於:由間隔件基材21G下面形成空腔部40B,並於與頂 板部42之半導體晶片11相對之預定部位形成有開口部43 15 者。在本實施例中’形成一使頂板部42之開口部43外周 緣與半導體晶片11之背面部11a做微小基材面接合之構 造》 如本實施例,藉於間隔件基材21G形成開口部43,便 形成一半導體晶片11之背面部11a裸露於外部之構造。藉 20 此,可有效率地將半導體晶片11所產生之熱予以散出,可 確實地防止半導體晶片11因熱而有進行錯誤動作或受到損 傷之情況發生者。 如第19圖所示之第11實施例之半導體裝置10K之特 徵係於:由間隔件基材21G下面形成空腔部40B,並於頂 33 板部42之開口部43及半導體晶片11之配設位置之外的部 位形成有接著劑44者。 本實施例之半導體裝置ιοκ,與第18圖所示之第η 實施例之半導體裝置10J同樣,在間隔件基材21G之頂板 5部42中與半導體晶片11背面部11a相對之位置上開口部 43,藉此以謀求半導體晶片U之散熱效率提昇者。惟,藉 開口部43之形成,可使用以提升散熱效率之頂板部42與 半導體晶片11之接合面積變窄,與第18所示之半導體裝 置10J相比,使得半導體晶片11對於間隔件基材21G之接 10 合強度減弱。 在此,在本實施例中,則構建成:將多數半導體晶片 11在間隔件基材21G做微小基材面接合之後,在空腔部 40B内配設接著劑44之構造。該接著劑44係諸如熱固化 型樹脂’選定具有一業經固化後可保護半導體晶片丨丨之強 15度者。藉此,依本實施例之半導體裝置ιοκ,可一邊維持 鬲度的半導體晶片11之散熱效率,且可提昇半導體晶片11 對於間隔件基材21G之機械強度。 第20圖所示之第12實施例之半導體裝置1〇L則構建 成.在間隔件基材21H,由上面形成有多數空腔部4〇b, 20且在各空腔部40B的底板部45形成有貫通孔31〇者。接 著,將半導體晶片11之絕緣膜15微小基材面接合在底板 部45之形成有貫通扎31D之緣部上,形成一固定於間隔件 基材21Η之構造。又,柱電極22Α係具有一藉貫通孔31D 而延伸到間隔件基材21H之下面側之構造。 34 進而,空腔部40C的深度係設定成略與半導體晶片u 之厚度相等者。因此形成一構造,即,在一使半導體晶片 U與間隔件基材21H相接合之狀態下,半導體晶片u係 位於間隔件基材21H之内部者。藉此,可縮小半導體晶片 11及絕緣層25、26由間隔件基材21H突出之量,可謀求 半導體裝置10L之薄型化。 接著,說明本發明之第13及14實施例。第21圖係第 13實施例之半導體裝置1〇m的剖視圖,第22圖係第13實 施例之半導體裝置10M之立體圖。又,第23圖係第14實 施例之半導體裝置10N之剖視圖。 該第21至23圖所示之半導體裝置i〇M、10N之特徵 係於:都設有接合補助構件27,俾提昇半導體晶片11相對 於間隔件20G、20H之接合強度者。 第21及22圖所示之第13實施例之半導體裝置10M 乃是一於第20圖所示之第12實施例之半導體裝置1〇L設 有接合補助構件27者。具體而言是一個構造,即:空腔部 4〇C内之底板部45的上面與半導體晶片^之外周側面之 間設有接合補助構件27者。為此,如第22圖所示,從外 觀看半導體裝置101V[時,是形成一於半導體晶片11的外 周位置有接合補助構件27由空腔部40C裸露之狀態。 又’第23圖所示之第14實施例之半導體裝置1〇M則 是一於第18圖所示之第10實施例之半導體裝置10J設有 接合補助構件27者。具體而言是做成一構造,即空腔部40C 的頂板部42上下兩面與半導體晶片丨丨之外周側面及背面 1353045 部lla之間設有接合補助構件27者。藉此,藉第a及μ 實施例之半導體裝置10Μ、10Ν,可—邊維持高度之半導 體晶片11之散熱效率,-邊提高半導體晶片^與間隔件 基材21G、21Η之機械強度者。 5 接著,說明本發明之第15至17實施例。第24圖係第 15實施例之半導體裝置1GP的剖視圖,第25圖係半導體 裝置10P之立體圖。又,第26圖係第16實施例之半導體 裝置10Q之剖視圖。第27圖係帛17實施例之半導體裝置 1 OR之剖視圖。 10 該第24至27圖所示之各半導體裝置i0P至1〇R之特 徵係於:都是在間隔件基材21G、21H、21I設有密封樹脂 46A、46B 者。 第24圖所示之半導體裝置1〇p是構建成:將半導體晶 片11接合在已形成在間隔件基材211之空腔部4〇D之後, I5在空腔告MOD與半導體晶片u之相隔部分配設有密封樹脂 46A者❶該密封樹脂46A係指:於成為基材之樹脂(諸如環 氧系樹脂)混人有作為填充物之⑦者。又,成為基材之樹脂 宜使用高熱傳導性之物質,以提昇散熱性者。 又,對於空腔部40D與半導體晶片丨丨間之相隔部分導 20入密封樹脂46A之具體方法,可使用孔版印刷法。實施該 孔版印刷法時,可在不使用篩網之狀態下,利用擠壓 (squeeze)而直接在接合有半導體晶片u之間隔件基材211 之上部進行孔版印刷者。使用有該方法時,不需要篩網, 因此可謀求用以配設密封樹脂46A之處理的簡易化。 36 1353045 如上述,藉於空腔部40D與半導體晶片11間之相隔部 位配設有密封樹脂46A’便可使半導體晶片11藉密封樹脂 46A予以密封之狀態下固定在間隔件基材211者。藉此, 可確實地謀求半導體晶片11的保護,並與設置接合補助構 5件27(參考第21至23圖)及接著劑44(參考第19圖)之形態 同樣’可提升半導體晶片11對於間隔件基材211之安裝強 度。 又’如上述,密封樹脂46A係可使用成為基材之樹脂 (諸如環氧系樹脂)混入有作為填充物之矽者。即,密封樹脂 10 46A係構造成混入有與間隔件基材211同一材質之填充物 者。藉此’可將密封樹脂46A與間隔件基材211間之熱膨 服差縮小’因此即使設有密封樹脂46A,亦可防止半導體 裝置10P產生勉曲者。 第26及27圖所示之半導體裝置10Q、10R之特徵係 15於:使用模製法形成密封樹脂46B者。使用模製法以形成 密封樹脂46B時,不同於第24及25圖所示之藉孔版印刷 法以形成密封樹脂46A之方法’是可提高欲形成之密封樹 脂46A形狀的自由度。 即’密封樹脂46B係使用模具(圖中未示)予以成型者, 20透過適當選擇模具所形成之空腔’便可形成具任一形狀之 密封樹脂46B者。第26及27圖所示之形態中,相對於間 隔件基材21G、21H表面,可形成一高出一高度δη之密封 樹脂46B者。 如此,不受限於間隔件基材21G、21H下形成密封樹 37 1353045 脂46B ’便可隨意設定半導體裝置10Q、10R的機械強度 者。又’藉用模製法形成密封樹脂46B,便可一次形成多 數密封樹脂46B,可提高製造效率者《此外亦可構造成: 在密封樹脂46B混入有與間隔件基材21G、21H同一材質 5之填充物,亦可防止半導體裝置10Q、10R產生翹曲者。 接著’說明本發明之第18至2〇實施例。第28圖係顯 示第18實施例之電子裝置1〇s之剖視圖,第29圖係顯示 第19實施例之電子裝置10τ之剖視圖,第30圖係顯示第 20實施例之電子裝置10U之剖視圖。 10 前述之各實施例之電子裝置10A至10R中,是顯示使 用半導體晶片11作為載設於間隔件基材21A至201之電子 元件之形態。對此’在第18至20實施例中,其中特徵係 於使用被動元件之晶片零件50A-50C作為電子元件者。該 晶片零件50A-50C ’具體而言是指晶片電容器、晶片電阻 15 之類。 該等各晶片零件50A-50C係指:將電阻或電容器形成 在晶圓等基板上之後,再將該基板切塊(dicing)成小片狀 者。欲進行切塊時’可適當選用切割刀片的刀尖角度及刀 刀寬度,又以切塊法而言,可使用半切塊,便可使各晶片 20零件5〇A-50C做成具有各種形狀之構造者。具體而言,晶 片零件50A為傾斜切割型之形態,晶片零件50B為階梯切 割型者,晶片零件50C則為V字形切割型者。 第28圖所示之電子裝置10S,係於形成在間隔件基材 2lJ之貫通孔51上裝設有晶片零件50A-50C者。該晶片零 38 1353045 件50A-50C與間隔件基材211係與前述各實施例同樣,可 使用微小基材面接合方法予以接合者。又,柱電極22A係 具有直接形成在晶片零件50A至50C之電極13之構造。 因此,與上述各實施例同樣,使用被動元件之晶片零 5件50A-50C’對於接合上亦不須設置凸塊或底層填充樹 脂,可謀求零件數的減少。又,間隔件2〇s係藉柱電極22A 而與晶片零件50A-50C做電性連接,與藉凸塊連接之連接 構ie相車父之下,可將電極間距縮小而呈窄距化,藉此可謀 求電子裝置10S之高密度化者。 10 進而,晶片零件50A_50C與間隔件基材21J係藉微小 基材面接合而直接接觸,俾達成一體化,因此亦可以使用 比凸塊或底層填充樹脂之接合力還強之接合力,將晶片零 件50A-50C與間隔件基材21J相接合者。藉此,可提昇電 子裝置10S之可靠性。 15 第29圖所示之電子裝置1〇Τ之特徵係於:使用藉矽構 成之平板基板’作為可構成間隔件20T之間隔件基材21K 者。又,晶片零件50A-50C之構造為:將其背面,藉微小 基材面接合而直接接合在間隔件基材21K者。 進而’第30圖所示之電子裝置ίου之特徵係於:在可 20 構成間隔件20U之間隔件基材21L形成空腔40E,在該空 腔40E内接合有晶片零件50A-50C者。在本實施例中,晶 片零件50A-50C做成將其背面藉微小基材面接合而直接接 合在間隔件基材21L之構造。依第29及30圖所示之電子 裝置10T、10U,晶片零件50A-50C的全背面以微小基材面 39 1353045 接合之方式接合在間隔件基材21尺、211^,因此可提高接合 強度’且可提昇電子裝置10T、10U的可靠性。 接著’說明本發明之第21實施例。第31圖係顯示第 21實施例之電子裝置10V之剖視圖,第32圖係第31圖中 5 之A-A線處之剖視圖。 前述各實施例之電子裝置(半導體裝置)l〇A-10R中,是 說明了使用半導體晶片U做為間隔件2〇a_2〇r上所載設之 電子元件之形態,又,第18_2〇實施例之1〇s_1〇v中,是 說明了使用被動元件之晶片零件50A_50C作為間隔件20S_ 10 2〇ϋ上所載設之電子元件之形態。 對此’本實施例之電子裝置1〇v之特徵係於使用光學 元件作為電子元件者。具體而言,在本實施例中,該光學 元件係具有一使用有發光元件55及受光元件56,藉光導波 路而將此等做光學式連接之構造。 15 電子裝置1〇V主要是藉間隔件20V、發光元件55、受 光元件56等所構造成者。間隔件2〇v之構造為:於間隔件 基材21M上疊層有第1護面層52、第2護面層53及核心 層54者。 間隔件基材21M是矽基板,配設有第丨護面層52之 20側的面為平滑面(鏡面又,該間隔件基材21M之預定位 置上,利用周知的薄膜形成技術進行圖案化,形成佈線圖 案59 〇 第1護面層52係由玻璃材料所構成,並於該預定位置 上以預定圖案而形成有用以形成核心層54之凹槽(參考第 40 1353045 32圖)。該凹槽内形成有核心層54β在形成有該核心層54 之第1 4面層52的表面上進而形成有第2護面層a該第 2護面層53係藉與第1護面層52同-材料之玻璃材料所形 成者。 5 又,核心層54之折射率nl係設定為大於第i護面層 52及第2濩面層53之折射率n2(nl>n2)。為此光在核心 層54中行進時,該光係於核心層54内反覆全反射。藉此, 形成一進入到核心層54之光在核心層54内傳送者。 形成上述構造之間隔件2 Ο V係於預定位置上形成有開 10 口部62、63 »開口部62係設於發光元件55之配設位置, 又,開口部63係設於受光元件56之形成位置。設有該開 口部62、63之位置上’形成一有呈鏡面之間隔件基材21M 的表面露出之狀態。 發光元件55係插入於形成在該間隔件基材21M之開 15 口部62内。同樣,受光元件56亦插入於形成在間隔件基 材21M之開口部63内。此時,發光元件55及受光元件56 之與間隔件基材21M相對之面係形成為平滑面(鏡面)者。 藉此’與上述之各實施例同樣,在真空環境下,將發 光元件55及受光元件56按壓於間隔件基材21M,而使兩 20 平滑面相密接者。藉此,發光元件55及受光元件56與間 隔件基材21M便可不用接著劑等而呈一體化,形成強固接 合之狀態(微小基材面接合方法)。 發光元件55為光二極體,且於側部形成有可發射光之 發光部55A。藉開口部62之形成,俾構建成:使裸露於該 41 1353045 開口部62之核心層54之圖中左端部與形成在發光元件% 之發光部55A相對向者。藉此,在發光元件55所產生之光 係進入位於該開口部62與開口部63間之核心層54。 又,發光元件55係於圖中下面形成有電極55B。該電 5極55B立設有柱電極6〇,且於該下端部形成有外部連接端 子24。 此外,如前所述,開口部63上配置有受光元件%。受 光元件56為光二極體,在本實施例中,受光部56八是形成 . 在圖中下方,電極56B則形成在圖中上方者。 · 10 開口部63之形狀係形成比受光元件56還大,構造成 可與受光元件56在内配置有反射構件57者。該反射構件 57係構造成:具有—反射面57A,該反射面5M係與露出 於開口部63之核心層54之圖中右端部相對向者。又,反 射面57A的角度係構建成:可使在發光元件55發光而由核 15心層54之右端部射出之光照射在受光元件56之受光部 56A 者。 ° 因此,藉使配設於間隔件2 〇 V之發光元件5 5及受光A _ 件56經由與作為導波路之用的第卜第2護面層52、= 及核心詹54而做光學式連接之構造,便可使發光元件55 · 20與受光元件56間進行信號發送者。藉此,可在電子裝置1〇v · 内進行無損失且精度高之信號發送者,可提昇電子 · 10V之可靠性。 、 又,形成在受光元件56之電極56B係與形成在間隔件 基材21M之佈線圖案59之圖中左端部電性連接者。又, 42 各濩面層52、53及核心層54之佈線圖案59之與圖 端°卩相對之位置上形成有貫通電極61。 該貫ϋ電極之圖t上端部係與佈線圖案59做電性 接’在下端部卿成料部連接端子24 ^又,發光元件 55之形成有電極MB之開口部a及第2護面層53的表面 上形成有絕緣層58 ,俾可做到間隔件2〇v的保護者。
如此,在本實施例中,亦使發光元件55及受光元件% 與=隔件20V(間隔件基材21M)直接接觸,而呈—體化者, 與驾知所執行之使用凸塊及底層填錢脂俾使半導體晶片 與間隔件相接合之結構相比,可以較強之接合力接合兩 又由於不使用凸塊(焊料)或底層填充樹脂,所以可防 止在發光7L件55及受光元件56與核心層54做光學式連接 之。卩位有焊料、助焊劑或樹脂等不要物侵入而受污染者, 實地進行光彳s说之接收或發送者。藉此,亦可提昇電 子裝置10V之可靠性。 15 【陶式簡單說明】
第1圖係顯示本發明第1實施例之半導體裝置的剖視圖。 第2A圖係該第〗實施例之半導體裝置之製造方法的說明 圖(其1)。 20 第2B圖係該第丨實施例之半導體裝置之製造方法的說明 圖(其2)。 第2C圖係該第丨實施例之半導體裝置之製造方法的說明 圖(其3)。 第3A圖係該第丨實施例之半導體裝置之製造方法的說明 43 1353045 圖(其4)。 第3B圖係該第1實施例之半導體裝置之製造方法的說明 圖(其5)。 第3C圖係第1實施例之半導體裝置之製造方法的說明圖 5 (其 6)。 第4A圖係該第1實施例之半導體裝置之製造方法的說明 圖(其7)。 第4B圖係該第1實施例之半導體裝置之製造方法的說明 圖(其8)。 10 第4C圖係該第1實施例之半導體裝置之製造方法的說明 圖(其9)。 第4D圖係該第1實施例之半導體裝置之製造方法的說明 圖(其1〇)。 第5圖係顯示本發明第2實施例之半導體裝置的剖視圖。 15 第6A圖係該第2實施例之半導體裝置之製造方法的說明 圖(其1)。 第6B圖係該第2實施例之半導體裝置之製造方法的說明 圖(其2)。 第7圖係顯示本發明第3實施例之半導體裝置的剖視圖。 2〇 第8A圖係該第3實施例之半導體裝置之製造方法的說明 圖(其1)。 第8B圖係該第3實施例之半導體裝置之製造方法的說明 圖(其2)。 第8C圖係該第3實施例之半導體裝置之製造方法的說明 44 1353045 圖(其3)。 第9圖係顯示本發明第4實施例之半導體裝置的剖視圖。 第10A圖係該第4實施例之半導體裝置之製造方法的說 明圖(其1)。 5 第10B圖係該第4實施例之半導體裝置之製造方法的說 明圖(其2)。 第11圖係顯示本發明第5實施例之半導體裝置的剖視圖。 第12A圖係該第5實施例之半導體裝置之製造方法的說 明圖(其1)。 10 第12B圖係該第5實施例之半導體裝置之製造方法的說 明圖(其2)。 第12C圖係該第5實施例之半導體裝置之製造方法的說 明圖(其3)。 第13圖係顯示本發明第6實施例之半導體裝置的剖視圖。 15 第14圖係顯示本發明第7實施例之半導體裝置的剖視圖。 第15圖係顯示本發明第8實施例之半導體裝置的剖視圖。 第16圖係顯示本發明第9實施例之半導體裝置的剖視圖。 第17圖係顯示本發明第9實施例之半導體裝置的立體圖。 第1S圖係顯示本發明第10實施例之半導體裝置的剖視圖。 20 第19圖係顯示本發明第11實施例之半導體裝置的剖視圖。 第20圖係顯示本發明第12實施例之半導體裝置的剖視圖。 第21圖係顯示本發明第13實施例之半導體裝置的剖視圖。 第22圖係顯示本發明第13實施例之半導體裝置的立體圖。 第23圖係顯示本發明第14實施例之半導體裝置的剖視圖。 45 1353045 第24圖係顯示本發明第15實施例之半導體裝置的剖視圖。 第25圖係顯示本發明第15實施例之半導體裝置的立體圖。 第26圖係顯示本發明第16實施例之半導體裝置的剖視圖。 第27圖係顯示本發明第17實施例之半導體裝置的剖視圖。 5 第28圖係顯示本發明第18實施例之半導體裝置的剖視圖。 第29圖係顯示本發明第19實施例之電子裝置的剖視圖。 第30圖係顯示本發明第20實施例之電子裝置的剖視圖。 第31圖係顯示本發明第21實施例之電子裝置的剖視圖。 第32圖係第31圖中之A-A線剖視圖。 10 【主要元件符號說明】 10A,…,10R...半導體裝置 25...第1絕緣層 10S,...,10V...電子裝置 26...第2絕緣層 11...半導體晶片 27...接合補助構件 11a...背面部 28...間隔件側ΡΙ膜 13...電極 29...補強構件 14...隔離層金屬 30,39…段差部 15...絕緣膜 31A,...,31D,51...貫通孔 16...晶片側PI膜 32...第1抗蝕材 17...保護層 33,36,37,38,43,62,63...開口部 20A, ...,20V...間隔件 34...電極用孔 21Α,..·,21Μ...間隔件基材 35…第2抗蝕材 22Α,22Β...柱電極 40Α,···,40Ε...空腔部(空腔) 23...再佈線層 42...頂板部 24...外部連接端子 46Α,46Β...密封樹脂 46 1353045 50A,50B,50C...晶片零件 57...反射構件 52...第1護面層 57A...反射面 53...第2護面層 58...絕緣層 54...核心層 59...佈線圖案 55...發光元件 60...柱電極 55A...發光部 61...貫通電極 55B...電極 56...受光元件

Claims (1)

135304-5—^——~ (00年 正替
第93133798號申請案100.05.26修正替換 十、申請專利範圍: 1. 一種電子裝置,係包含有: 電子元件; 間隔件,係具有可與前述電子元件相接合之間隔件基 材,及,可與前述電子元件之電極相連接之多數柱電極; 將前述電子元件表面與前述間隔件基材表面直接接 觸,俾使其等呈一體化,並使前述柱電極直接形成在前 述電子元件之電極上; 且,該電子元件的材質與前述間隔件基材的材質同為 10 石夕。 2. —種電子裝置,係包含有: 電子元件; 15 間隔件,係具有可與前述電子元件接合之間隔件基 材,及,配置於形成在前述間隔件基材之貫通孔内且可 與前述電子元件之電極相連接之多數柱電極者; 將前述電子元件表面與前述間隔件基材表面直接接 觸,俾使其等呈一體化,並使前述柱電極直接形成在前 述電子元件之電極上者; 且,該電子元件的材質與前述間隔件基材的材質同為 20 石夕。 3. 如申請專利範圍第1或2項之電子裝置,其中該電子元 件的材質與前述間隔件基材的材質係同一者。 4. 如申請專利範圍第1或2項之電子裝置,其中該電子元 件中至少與前述間隔件基材相接合之位置上形成有第1 48 1353045 第93133798號申請案⑽·〇5·26修正替換 絕緣材層, 並於前述間隔件基材中至少與前述電子元件相接合 - 之位置上形成有第2絕緣層者。 5.如申清專利範圍第2項之電子裝置,其中前述多數柱電 5 極係配置於一個前述貫通孔内者。 6·如申請專利範圍第1或2項之電子裝置,其中該間隔件 - 基材係形成有段差部’前述電子元件係收容於前述段差 . 部内者。 7. 如申明專利範圍第!或2項之電子裝置,其中該間隔件 φ 10 基材係載設有多數前述電子元件者。 8. 如申明專利㈣第1或2項之電子裝置,其十該間隔件 基材係與前述電子元件之背面部相接合者。 9·如申請專職圍第1或2項之電衫置,其中該間隔件 基材上設有用以密封前述電子元件之密封樹脂者。 15 10.如申請專利範圍第1或2項之電子裝置,其中該電子元 件為半導體晶片。 11♦如申請專利範圍第1或2項之電子裝置,其t該電子元 · 件為被動元件。 12.種電子裝置之製造方法係具有下列步驟,即: · 20 冑化步驟,係將形成有貫通孔m隔件基材之表自 . 與電子元件之表面直接接觸,俾使前述間隔件基材與前 述電子元件呈一體化者; 柱電極形成步驟,係於該一體化步驟結束後,在前述 貫通孔内且電子元件之電極上直接形成柱電極者; 49 1353045
10
第93133798號中請案100.05.26修正替換 再佈線形成步驟,係形成一可與前述柱電極做電性連 接之再佈線層者;及 — 外部連接電極形成步驟,係於前述再佈線層上形成外 部連接電極者。 13. —種電子裝置之製造方法,係具有下列步驟,即: 柱電極形成步驟,係於電子元件之電極上直接形成柱 電極者; · 一體化步驟,係於該柱電極形成步驟結束後,將形成 有貫通扎之間隔件基材之表面與電子元件之表面直接接 ® 觸,俾使前述間隔件基材與前述電子元件呈一體化者; 再佈線形成步驟,係形成一可與前述柱電極做電性連 接之再佈線層者;及 外部連接電極形成步驟,係於前述再佈線層上形成外 部連接電極者。 14. 如申請專利範圍第13項之電子裝置之製造方法,其係 更具有一保護層形成步驟,藉該保護層形成步驟,於前 | 述電子元件形成一用以保持前述柱電極且由絕緣材構成 之保護層者。 50
TW093133798A 2003-11-07 2004-11-05 Electronic device and process for manufacturing same TW200524101A (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2003377892 2003-11-07
JP2004130217 2004-04-26
PCT/JP2004/016244 WO2005045925A1 (ja) 2003-11-07 2004-11-01 電子装置及びその製造方法

Publications (2)

Publication Number Publication Date
TW200524101A TW200524101A (en) 2005-07-16
TWI353045B true TWI353045B (zh) 2011-11-21

Family

ID=34575923

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093133798A TW200524101A (en) 2003-11-07 2004-11-05 Electronic device and process for manufacturing same

Country Status (6)

Country Link
US (1) US7847411B2 (zh)
EP (1) EP1681717B1 (zh)
JP (1) JP4351214B2 (zh)
KR (1) KR100784454B1 (zh)
TW (1) TW200524101A (zh)
WO (1) WO2005045925A1 (zh)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006278906A (ja) * 2005-03-30 2006-10-12 Oki Electric Ind Co Ltd 半導体装置及びその製造方法
JP4716819B2 (ja) * 2005-08-22 2011-07-06 新光電気工業株式会社 インターポーザの製造方法
JP2007170830A (ja) * 2005-12-19 2007-07-05 Fujikura Ltd 半導体圧力センサ及びその製造方法
JP2007184426A (ja) * 2006-01-06 2007-07-19 Shinko Electric Ind Co Ltd 半導体装置の製造方法
KR100771874B1 (ko) * 2006-07-06 2007-11-01 삼성전자주식회사 반도체 탭 패키지 및 그 제조방법
JP4783692B2 (ja) * 2006-08-10 2011-09-28 新光電気工業株式会社 キャパシタ内蔵基板及びその製造方法と電子部品装置
US7659151B2 (en) * 2007-04-12 2010-02-09 Micron Technology, Inc. Flip chip with interposer, and methods of making same
JP5238182B2 (ja) * 2007-04-19 2013-07-17 株式会社フジクラ 積層配線基板の製造方法
US9610758B2 (en) 2007-06-21 2017-04-04 General Electric Company Method of making demountable interconnect structure
US9953910B2 (en) * 2007-06-21 2018-04-24 General Electric Company Demountable interconnect structure
JP2009224616A (ja) * 2008-03-17 2009-10-01 Shinko Electric Ind Co Ltd 電子部品内蔵基板及びその製造方法、及び半導体装置
CN101364568B (zh) * 2008-07-10 2011-11-30 旭丽电子(广州)有限公司 镜头模块的制造方法及以该方法所制成的镜头模块
KR101013551B1 (ko) * 2008-08-29 2011-02-14 주식회사 하이닉스반도체 반도체 패키지 및 이의 제조 방법
USRE48111E1 (en) 2009-08-21 2020-07-21 JCET Semiconductor (Shaoxing) Co. Ltd. Semiconductor device and method of forming interposer frame over semiconductor die to provide vertical interconnect
US8383457B2 (en) 2010-09-03 2013-02-26 Stats Chippac, Ltd. Semiconductor device and method of forming interposer frame over semiconductor die to provide vertical interconnect
US8169058B2 (en) 2009-08-21 2012-05-01 Stats Chippac, Ltd. Semiconductor device and method of stacking die on leadframe electrically connected by conductive pillars
US8237278B2 (en) * 2009-11-16 2012-08-07 International Business Machines Corporation Configurable interposer
ES2928766T3 (es) * 2010-02-22 2022-11-22 Swiss Tech Enterprise Gmbh Procedimiento para producir un módulo semiconductor
DE102010025966B4 (de) * 2010-07-02 2012-03-08 Schott Ag Interposer und Verfahren zum Herstellen von Löchern in einem Interposer
JP5537446B2 (ja) * 2011-01-14 2014-07-02 株式会社東芝 発光装置、発光モジュール、発光装置の製造方法
CN103748678B (zh) * 2011-08-16 2016-09-14 英特尔公司 用于大底座封装和大管芯层叠封装结构的偏移中介层
US9570883B2 (en) 2011-12-28 2017-02-14 Intel Corporation Photonic package architecture
US9288909B2 (en) * 2012-02-01 2016-03-15 Marvell World Trade Ltd. Ball grid array package substrate with through holes and method of forming same
US9761506B2 (en) * 2012-02-23 2017-09-12 Rohm Co., Ltd. Semiconductor device and fabrication method for the same
JP2014038910A (ja) * 2012-08-13 2014-02-27 Toshiba Corp 光電気集積パッケージモジュール
US9490240B2 (en) * 2012-09-28 2016-11-08 Intel Corporation Film interposer for integrated circuit devices
JP2014072494A (ja) * 2012-10-01 2014-04-21 Toshiba Corp 半導体装置及びその製造方法
US10483132B2 (en) 2012-12-28 2019-11-19 Taiwan Semiconductor Manufacturing Company, Ltd. Post-passivation interconnect structure and method of forming the same
US9721812B2 (en) * 2015-11-20 2017-08-01 International Business Machines Corporation Optical device with precoated underfill
WO2018198490A1 (ja) 2017-04-28 2018-11-01 国立研究開発法人産業技術総合研究所 光電子集積回路及びコンピューティング装置
JP6573415B1 (ja) * 2018-11-15 2019-09-11 有限会社アイピーシステムズ ビア配線形成用基板及びビア配線形成用基板の製造方法並びに半導体装置実装部品の製造方法
KR102301877B1 (ko) * 2019-12-27 2021-09-15 웨이브로드 주식회사 반도체 발광소자
WO2022209438A1 (ja) * 2021-03-29 2022-10-06 株式会社村田製作所 電子部品パッケージ、電子部品ユニットおよび電子部品パッケージの製造方法
US20230154813A1 (en) * 2021-11-15 2023-05-18 Texas Instruments Incorporated Integral redistribution layer for wcsp

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4811082A (en) * 1986-11-12 1989-03-07 International Business Machines Corporation High performance integrated circuit packaging structure
JPH0636407B2 (ja) * 1988-11-05 1994-05-11 信越半導体株式会社 半導体ウエーハ接合方法
US6586835B1 (en) * 1998-08-31 2003-07-01 Micron Technology, Inc. Compact system module with built-in thermoelectric cooling
US6306680B1 (en) * 1999-02-22 2001-10-23 General Electric Company Power overlay chip scale packages for discrete power devices
JP2000349194A (ja) * 1999-06-08 2000-12-15 Matsushita Electric Ind Co Ltd 半導体装置の製造方法および半導体装置
JP2001007236A (ja) * 1999-06-17 2001-01-12 Nitto Denko Corp ウェハー状積層体および半導体素子パッケージならびにウェハー状積層体の製造方法
JP2001223287A (ja) * 2000-02-07 2001-08-17 Mitsui High Tec Inc インターポーザーの製造方法
US7271491B1 (en) 2000-08-31 2007-09-18 Micron Technology, Inc. Carrier for wafer-scale package and wafer-scale package including the carrier
JP2002134545A (ja) * 2000-10-26 2002-05-10 Oki Electric Ind Co Ltd 半導体集積回路チップ及び基板、並びにその製造方法
JP2002164369A (ja) 2000-11-28 2002-06-07 Sony Corp 半導体装置およびその製造方法
US6937479B2 (en) * 2001-08-21 2005-08-30 The Charles Stark Draper Laboratory, Inc. Sensor isolation system
US7418163B2 (en) * 2002-03-28 2008-08-26 Chakravorty Kishore K Optoelectrical package
JP2004079701A (ja) * 2002-08-14 2004-03-11 Sony Corp 半導体装置及びその製造方法
JP2004140037A (ja) * 2002-10-15 2004-05-13 Oki Electric Ind Co Ltd 半導体装置、及びその製造方法
JP3808030B2 (ja) * 2002-11-28 2006-08-09 沖電気工業株式会社 半導体装置及びその製造方法

Also Published As

Publication number Publication date
KR100784454B1 (ko) 2007-12-11
JPWO2005045925A1 (ja) 2007-05-24
EP1681717A1 (en) 2006-07-19
EP1681717A4 (en) 2009-07-29
EP1681717B1 (en) 2017-03-29
JP4351214B2 (ja) 2009-10-28
US7847411B2 (en) 2010-12-07
WO2005045925A1 (ja) 2005-05-19
TW200524101A (en) 2005-07-16
KR20060080236A (ko) 2006-07-07
US20070158832A1 (en) 2007-07-12

Similar Documents

Publication Publication Date Title
TWI353045B (zh)
JP6315859B2 (ja) 撮像装置、半導体装置および撮像ユニット
US10515942B2 (en) Semiconductor device and method of manufacturing
KR101180815B1 (ko) 반도체 패키지 및 그 제조 방법
TWI358806B (en) Semiconductor image device package with die receiv
TWI296154B (en) Optical sensor module
KR20070040305A (ko) 하이브리드 모듈 및 그 제조 방법
KR20070113991A (ko) 기판 처리 방법 및 반도체 장치를 제조하는 방법
TW200849507A (en) CMOS image sensor chip scale package with die receiving through-hole and method of the same
JP2007311385A (ja) 半導体装置の製造方法および半導体装置
KR20090029660A (ko) 반도체 장치의 제조 방법
JP4601686B2 (ja) 半導体装置および半導体装置の製造方法
JP4482455B2 (ja) 裏面入射型ホトダイオードアレイ、その製造方法及び半導体装置
JP2008130706A (ja) 半導体装置の製造方法
US7615408B2 (en) Method of manufacturing semiconductor device
JP2011109104A (ja) 電子部品を封入する方法
US7868336B2 (en) Semiconductor device and method of manufacturing the same
JP5870626B2 (ja) 半導体装置及び半導体装置の製造方法
JP2005294444A (ja) 半導体装置及びその製造方法、疑似ウェーハ及びその製造方法、並びに半導体装置の実装構造及びその実装方法
JP7044653B2 (ja) 半導体装置および半導体装置の製造方法
CN112151560A (zh) 图像传感器封装件和相关方法
JP2004221418A (ja) 半導体装置およびその製造方法
JP2006173220A (ja) イメージセンサーチップパッケージ及びその製造方法
TW200924175A (en) Optical sensor chip package process and structure thereof