TWI333261B - Method for producing a layer arrangement, method for producing an electrical component, layer arrangement, and electrical component - Google Patents

Method for producing a layer arrangement, method for producing an electrical component, layer arrangement, and electrical component Download PDF

Info

Publication number
TWI333261B
TWI333261B TW095139070A TW95139070A TWI333261B TW I333261 B TWI333261 B TW I333261B TW 095139070 A TW095139070 A TW 095139070A TW 95139070 A TW95139070 A TW 95139070A TW I333261 B TWI333261 B TW I333261B
Authority
TW
Taiwan
Prior art keywords
layer
carbon
electrically insulating
insulating layer
carbide
Prior art date
Application number
TW095139070A
Other languages
English (en)
Other versions
TW200733303A (en
Inventor
Duesberg Georg
Liebau Maik
Kreupl Franz
Kapteyn Christian
Original Assignee
Kreupl Franz
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kreupl Franz filed Critical Kreupl Franz
Publication of TW200733303A publication Critical patent/TW200733303A/zh
Application granted granted Critical
Publication of TWI333261B publication Critical patent/TWI333261B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/26Deposition of carbon only
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/32Carbides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/3146Carbon layers, e.g. diamond-like layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/3148Silicon Carbide layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32051Deposition of metallic or metal-silicide layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76834Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53276Conductive materials containing carbon, e.g. fullerenes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02167Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon carbide not containing oxygen, e.g. SiC, SiC:H or silicon carbonitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02304Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment formation of intermediate layers, e.g. buffer layers, layers to improve adhesion, lattice match or diffusion barriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5223Capacitor integral with wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/30Self-sustaining carbon mass or layer with impregnant or other layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Inorganic Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Chemical Vapour Deposition (AREA)
  • Non-Insulated Conductors (AREA)
  • Insulating Bodies (AREA)
  • Electronic Switches (AREA)

Description

1333261 九、發明說明: 本發明與-種製造層裝置的方法、一種製造電紐件的 方法以及一種層裝置及電組件有關。 期望避免碳層受動於在該韻上形成―電 引起的損害。 s n
上根據本發明一實施例,提供一種製造層裝置的方法。 在该方法中,形成一本質上含有碳的電傳導碳層。在該碳 層上形成—保護層。在該保護層上形成—電絕緣層,= *層在該電絕緣層的形成期間避免該碳層受到損害。 且根據本發明另-實施例,提供一種層裝置,該層裝置 :有本貝上含有石厌的電傳導碳層、形成在該碳層上的一 =層,以及形成在該保護層上的—電絕緣層,該保護層 J用於避免該碳層受到該電絕緣層的損害。
^導體技術的目前發展之中,例;j由於碳具有非常 二:工性以及簡單形成處理的性質,利用-種電傳 $體或含碳金屬做為傳統金屬材料的替代,已經變的愈來 心党到重視。形成碳層的處理,舉例而言也可以與傳統的 =性氧化金屬半導體(CM〇s)處理相容。也可能形成 兀王的金屬化系統,而其互連本質上含有碳。 *電傳導碳層可以利用沉積方法形成於一基板上 。做為 W在種於基板中或基板上沉積碳材料的方法中可 以將-處理腔室的内部加熱至一預定溫度 。此外,將該基 板弓亥腔至之中’並將該處理腔室排氣到一預定壓力 或預疋麼力之下。另外f丨入一種至少具有碳的氣體,直 5 二預定壓力’其高於該第-預定壓力。該碳材 科便由—魏體沉積在縣_表面上或凹槽中。 2韻-項優點包括可⑽成—種與該金屬相較之 八-阻的碳層。特別是,利用碳做為 :=的是在小特徵尺寸,例如具有㈣ 特徵尺寸中,減少在電極中的電子散射過程, 增加,而這與在具有小於1〇〇奈米特徵尺寸的全屬情況 物為了= 絲外一項優點為與金屬相比之下具有較高的化學 性。因此,—碳層並不與例純、鶴及/或銅等等 進订反應’ _的’在形成所謂高k #數介電 频躺,能触抗例如超過觀麵度的溫度,:是 «兒’電絶緣層具有—較高的相對介電常數。 成—樹响韻,以例如形 在許多情況中都必須在處理步驟期間於 在電絕緣材料或絕緣體,也就是介電材料或 ^要__於碳材料所進行的氧化步驟,例如 人式之卜其中—項問題是氧化環境需要結 5-種破理溫度’其導致或可鱗賴_下 或疋該下方碳層的損害。換句話說,在例如利用侵略式氧 化環境與初期(或輕微)蝕刻形成一電絕緣層的期間,碳 層便受到攻擊。此造成該電絕緣層無法良好黏著於該碳層 上,而因此使該電絕緣層具有不良的絕緣行為(漏電絕緣 體)。 根據本發明一實施例,在一種製造層裝置的方法中, 形成一本質上含有碳的碳層。在該碳層上形成一保護層。 在該保護層上形成n縣’魏護層在該電絕緣層的 形成期間避免該碳層受到損害。 根據本發明另一實施例,提供—種層裝置, 具有-本質上含树的電料销 '形成在該碳層:的一 保護層’以及形成在該保護層上的—電絕緣層,該保護層 則用於避免§亥破層受到該電絕緣層的损宝。 根據本發明另-實施例’在—碳層上形成的一保護 層’其在-電絕緣層或介電質㈣軸_免該碳層受到 損害’因此該電絕緣層並不直接軸在該韻上,而是形 成在該碳層上賴層的上方,並藉此避賴釘方碳材料 所造成的損害。 舉例而言’如果與製造-電組件或電子組件概念結合 時’便可以有利細根據本發明—實施例製造層裝置的方 法’其預期在-碳層上形成_電絕緣層,並預期該碳層的 品質並不受到該電絕緣層所造成的不利影響。 根據本發明性—實施例,該碳層是形i為-種電傳導 碳層。這種電傳導碳層也可以稱做為—種含碳金屬詹。 根據本發明另-實施例,—電料碳層或是一含碳金 e可以形成一電組件或一電子組件的電極。 «本發明另—實施例,—電傳導碳層或是一含碳 路種電互連’例如在—電子組件或一積體電 岭之中的電互連。 兒 形成根據本發明另—實施例,該碳層是_—種沉積方法 根據本發明另—實施例,在形成該碳層的沉積方法期 曰w故為範例,可以將—處理腔室_部加熱至一預定溫 度,例如加熱至攝氏400度至攝氏1200度之間的溫度 例而言,攝氏600度或攝氏950度广此外,將一基板引入 至該腔室之中,並將該處理腔室排氣到一第一預定壓力, 其可以小於1帕(Pa),舉例而言,小於八分之一帕。此外 將具有至少碳的氣體,舉例而言一種像是甲烷(CH4)的有 機歲>體引入至s亥腔室之中,直到到達一第二預定壓力,其 尚於該第一預定壓力。該第二預定壓力例如可以介於百 帕(hPa)至1013百帕之間,舉例而言介於3〇〇百帕至7〇〇 百帕之間。該碳材料可以從該含碳氣體,例如該甲燒氣體 沉積在該基板的一表面上或一凹槽中。在該碳材料的沉積 之後,可以選擇性地進行例如攝氏1〇5〇度下的熱處理。 根據本發明另一實施例,該碳層具有介於1奈米至^ 奈米之間的厚度。 根據本發明另一實施例,該保護層是由一種黏性增進 ;};才料或黏著促進劑所形成。 根據本發明另一實施例’舉例而言可使用六甲基二石圭 1333261 胺烧材料(HMDS)做為該黏性增進材料或黏著促進劑。 根據本發明另一實施例,該保護層形成為一種碳化物 〇 根據本發明另一實施例’形成為該碳化物層的保護層 包括一種或多種下述材料·· 碳化硼(BXC); 碳化鉻(CrxCy); 碳化鈮(NbxCy); 碳化矽(SiC ); 碳化鈦(TiC ); 碳化铪(HfC ); 碳化鈕(TaC); 碳化鎢(WC ); 碳化鍅(ZrC)。 也可以替代使用其他的碳化物層做為該保護層。 根據本發明另一實施例,該碳化物層是利用一種沉積 方法形成。 根據本發明另一實施例,用來形成該碳化物層的沉積 方法可以是一種氣相沉積法,舉例而言,一種像是化學氣 相沉積(CVD)的化學氣相沉積法,例如其可能利用適當 的處理參數進行碳化物層沉積。 根據本發明另一實施例’在該碳層上形成碳化矽層例 如可以利用在攝氏600度至攝氏950度之間的溫度(一般 為攝氏850度)以及1托耳(t〇rr)至1〇〇托耳之間的壓力 9 (一般為10托耳)下’將該碳層暴露在一種包括氫氣(h2) 與四氣财(SiC14)的混合氣體巾所完成。根據本發明另 一實施例,該碳化矽層可以利用在攝氏4〇〇度至攝氏7〇〇 度之間的溫度(-般為攝氏度)以及〗托耳至100托 耳之間的壓力(-般為10托耳)下,將該碳層暴露在一種 包括氫氣、氬氣(Ar)與矽烷(紐4)的混合氣體中所完 成。 根據本發明另一實施例,在該碳層上形成碳化硼層例 如可以利用在攝氏400度至攝氏10〇〇度之間的溫度以及j 托耳至100托耳之間的壓力下,將該碳層暴露在一種包括 三氣化硼(BCI3)、氫氣與氬氣的混合氣體中所完成。根據 本發明另一實施例,該碳化硼層可以利用在攝氏4〇〇度的 溫度以及1托耳至1〇〇托耳之間的壓力下,將該碳層暴露 在一種包括雙硼烷(B2H6)與氫氣的混合氣體中所完成。 根據本發明另一實施例,在該碳層上形成碳化鉻層例 如可以利用在攝氏600度至攝氏1〇〇〇度之間的溫度以及 〇·1托耳至100托耳之間的壓力下,將該碳層暴露在一種包 括氣化鉻(CrCb或CrCl3)、氫氣與氬氣的混合氣體中所完 成。根據本發明另一實施例’該碳化硼層可以利用在攝氏 300度至攝氏500度之間的溫度以及〇.5托耳至50托耳之 間的壓力下,由分解Cr[(C6H5)C3H7]2所完成。 根據本發明另一實施例,在該碳層上形成碳化鈮層例 如可以利用在攝氏1500度的溫度以及10托耳至7〇〇托耳 之間的壓力下,將該碳層暴露在一種包括氣化鈮()、 1333261 四氣甲炫·(ecu)與氫氣的混合氣體中所完成β 根據本發明另一貫施例,在該碳層上形成碳化鈦層例 如可以利用在攝氏700度的溫度以及〇·;[托耳至1⑻托耳 之間的壓力下,將該碳層暴露在一種包括四氯化欽 (TiCLj)、氫氣與氬氣的混合氣體中所完成。 根據本發明另一實施例’在該碳層上形成碳化給層例 如可以利用在攝氏700度至攝氏900度之間的溫度以及1 托耳至大氣壓力之間的壓力下,將該碳層暴露在一種包括 四氣化給(HfClJ與甲烷的混合氣體中所完成,藉此根據 HfCLj + CH4 > HfC + 4HC1的反應形成該碳化铪層。根據 本發明另一實施例,該碳化姶層可以利用在攝氏7〇〇度至 攝氏1200度之間的溫度以及1托耳至100托耳之間的壓力 下’將該碳層暴露在一種包括四氣化給(HfCl4)、氫氣與 氬氣的混合氣體中所完成,藉此根據HfCl4 + CH4 HfC + 4HC1的反應形成該碳化銓層。 根據本發明另一實施例,在該碳層上形成碳化鈕層例 如可以利用在攝氏700度至攝氏1200度之間的溫度以及 〇·1托耳至100托耳之間的壓力下,將該碳層暴露在一種包 括四氯化鈕(TaCl4)、單氣甲烷(CH3C1)與氫氣的混合氣 體中所完成,藉此根據TaCl4 + CH3C1 + H2 TaC + 5HC1 的反應形成該碳化铪層。根據本發明另一實施例,該碳化 鉅層可以利用在攝氏600度至攝氏11 〇〇度之間的溫度以及 1托耳至100托耳之間的壓力下,將該碳層暴露在一種包 括四氯化鈕(TaCl4)、氫氣與氬氣的混合氣體中所完成。 1333261 根據本發明另一實施例’在該碳層上形成碳化鶴層例 如可以利用在攝氏650度至攝氏750度之間的溫度以及i 托耳至100托耳之間的壓力下,將該碳層暴露在一種包括 六氣化鎢(WCU)、曱烷與氫氣的混合氣體中所完成,藉此 根據WC16 + CH4 + H2 WC + 6HC1的反應形成該碳化給 層。根據本發明另一實施例,該碳化鎢層可以利用在攝氏 290度至攝氏650度之間的溫度以及1托耳至7〇〇托耳之 間的壓力下,將該碳層暴露在一種包括六氟化鎢(wf6)、 甲醇(CH3〇H)與氫氣的混合氣體中所完成,藉此根據 WF6 + CHgOH + H2 + WC + 6HF + H20的反應形成該碳化 铪層。根據本發明另一實施例,該碳化鎢層可以利用在攝 氏250度至攝氏600度之間的溫度以及丨托耳至2〇托耳之 間的壓力下’由分解W(CO)6所完成,藉此根據w(CO)6 + W + 6CO的反應形成該碳化铪層。 根據本發明另一實施例,在該碳層上形成碳化锆層例 如可以利用在攝氏1300度的溫度以及1托耳至1〇〇托耳之 間的壓力下,將該碳層暴露在一種包括四溴化锆(ZrBr4) 與曱烷的混合氣體中所完成,藉此根據ZrBr4 + CH4 + ZrC + 4HBr的反應形成該碳化給層。根據本發明另一實施例, 該碳化錯層可以利用在攝氏7〇〇度至攝氏13〇〇度之間的溫 度以及1托耳至1〇〇托耳之間的壓力下,將該碳層暴露在 一種包括四演化錯(ZrBr4)、氫氣與氬氣混合氣體中所完 成0 也可以利用類比的方法形成其他的碳化物層。 12 1333261 根據本發明另一實施例,該保護層具有介於0.1各来 至10奈米之間的厚度。 不一 根據本發明另一實施例,該電絕緣層由一種具 對介電常數的材料所臟,也就是說,—種高的係數k材 枓=以使驗何想要具有高k係數的材料,舉例而言, 像是氧化1S (Α1Α)、魏聽(HfSiO)或是氧^錯
一氧化步驟的方法所形成, 則利用水或臭氧所完成。 該電絕緣層是利用一種沉積 該電絕緣層是至少以具有 舉例而言,其至少一氧化步驟 根據本發明另一實施例, 方法形成。 沉積 學氣 用來形成該電絕緣層的沉積方法可以是一種氣相 法,舉例而言,-種像是化學氣相沉積(c 相積法。
根據本發明另-實施例,該電絕緣層是由— 屬材料所形成,舉例而言二氧化矽(Si〇2)。 根據本發明另-實施例,在該電絕緣層上形成至少一 附加層。換句話說,可以在該電絕緣層上形成—單4加 層或具有在彼此上德置的多_加層層糊。做為替° 代,也可能在該電絕緣層上形❹數附加層,對於該多數 附加層的每—層而言’都可能形成在電絕緣層的—部份 上。 可以看到本發明一實施例的一項優點,是在—含碳金 屬層上开>成一種非常薄的保護層(舉例而言一 2 13 米範圍厚度下厚度的碳化物層),其 化環境中進行-❹數後續沉積。該保護層具有2 果為使該碳層衫魏化步_攻擊,並因此在 ^ 層或-介電質(例如’以氧化物層_式)形成期間= 到損害。換句話說,可喊由在該碳層切辆保護層^ 協助下’避免因為氧化步驟對該碳層所造成的可能初期餘 刻。 根據本發明另-實施例,該至少―附加層的至少一層 是形成為一種本質上含有碳的碳層及/或一種金屬層。a 根據本發明另-實施例,形成做為一碳層的附加層可 以形成為一種電傳導碳層或是一含碳金屬層。 根據本發明另一實施例,提供一種製造電組件的方 法,此方法與利用根據本發明一實施例形成層裝置的方法 有關,並在該層裝置的電絕緣層上形成一電傳導層,因此 形成一電容器。 根據本發明另一實施例’該電傳導層是形成為一第二 本質上含有碳的碳層。該第二電傳導碳層也可以稱做為一 第一含蚊金屬層,因此根據此貫施例形成一種金屬—絕緣體 -金屬電(MIM)形式的電容器。 以上述方法所形成的電容器具有由該含碳金屬層所形 成的一第一電極,以及由該第二含碳金屬層所形成的一第 二電極。該電絕緣層或該介電質(例如,高k係數材料) 便形成在該第一電極與該第二電極之間,該保護層(例如, 一碳化物層)則形成在該電絕緣層與該第一電極或該含碳 1333261 金屬層之間。 根據本發明另-實施例,該電傳導層可以形成為一種 金屬層,因此同樣的形成一種金屬_絕緣體_金屬電(抓^) 形式電容ϋ,其具有由該含碳金屬層所形成的_第—電 極,以及由該金屬層所形成的一第二電極。 根據本發明另一實施例,其可能利用製造一層裝置的 方法,在-種氧化環境中例如利用沉積的方式,遍及—碳 層形成例如-電傳導碳層或含碳金屬層、—電絕緣層或二 電質在此情況中避免該碳層❹卜或多數氧化處理的 攻擊或損害m洲在該碳層上形成—_保護層所 達成’該保護層酬如由一讎性增進材料(黏著促進劑) 或是碳化物材料所製造。 舉例而言,當預期遍及一碳層形成用於電絕緣的—介 電質,例如氧化物層時,可以有利的應用根據本發明—實 施例的製造層裝置方法。因為該碳層_保護層的保護, 因此該下方碳層並不受到該氧化物層形成的損害。 可以在該氧化物層上,-般來說是在該電絕緣層上繼 續形成-或多數附加層。因此,可以例如利用在該電絕緣 層上形成-金屬層或—第二電料碳層的方式,形成—金 屬-絕緣體-金屬電(MIM)形式電容器。 ” 本發明另一實施例則使用該電傳導碳層使用做為一互 連,而對於藉由形成一電絕緣層(例如一氧化物層)做為 絕緣體而達成該互連電絕緣效果的方法而言,在該互連(也 就是該碳層)與該絕緣體(也就是該魏緣層)之間形成 15 該保護層,相避免該互連或該碳層受到財,例如形成 該絕緣體或該電絕緣層期間,於一種氧化環境中的初期餘 刻所造成的損害。 本發明另一實施例則提供一種利用該方法所製造耳有 多數金屬化平面(或金屬化層)的層裝置,在每_金屬化 平面中則形成具有電傳導材料的一或多數各互連。其中電 絕緣層(金制介電質,細)可以形成於各自的金屬仆 籲 平面之間,在-碳互連上形成一保護層(例如,碳化物層) 以避免該碳互連在形成該金屬間介電質(IMD)或該電曰 緣層的期間受到損害。 ' 〃根據本發明另—實施例,舉例而言可以形成做為一 第-,連的含碳金屬層,並在該碳層上形成_保護層(例 如’石反化物層)。在該保護層上可以形成一電絕緣層或—金 屬間介電質(IMD),該碳層或該第—互連便受到該保護層 的保護。在該電絕緣層上可以形成做為—第二互連的第2 • 電傳導碳層。在該第二互連上,再次形成-保護層,並^ 著形成-第二電絕緣層,該第二賴層騎免該第二碳声 受到該第二電絕緣層所造成的損害。藉由重複以上描述二 處理步驟’便可以軸具有财金屬化平硫量的層褒 Ϊ,並可以在每-金屬化平面中形成由含碳金屬所製造的 /或多數個互連。 在鄰近金屬化平面中所形成的互連,可以附加地利用 在該金屬化平面之間電絕緣層中形成一或多個接觸洞(通 道)的方式加以彼此電連接。 16 根據本發明製造層裝置的方法,可以例如在製造廣泛 變化的電組件或電子組件中朗,確切的說,無論當預期 形成一電絕緣層或是當同時預期避免該碳層在該電絕緣層 形成期間遭受由於例如氧化步驟所形成的攻擊或損害時, 本發明方法都可良好應用。 可見本發明示範實施例的優點是避免一碳層受到損 °而3亥損害是由於在該碳層上形成一電絕緣層所引起。 第1A圖顯示根據本發明一實施例,一層裝置製造方法 的第一方法步驟。 如同在第1A圖中所顯示的層裝置1〇〇,是利用在該第 —方法步驟中,舉例而言在一基板(未顯示)上形成一本 質上含有碳的碳層101的方式所獲得。該碳層1〇1是形成 為一種電傳導碳層101或是含碳金屬層101。該碳層1〇1 例如可以利用沉積方法所形成。 做為範例,可以將一處理腔室的内部加熱至一預定溫 度,例如加熱至攝氏400度至攝氏12〇〇度之間的溫度(舉 例而言’攝氏600度或攝氏950度)。此外,將一基板引入 至該腔室之中,並將該處理腔室排氣到一第一預定壓力, 其可以小於1帕,舉例而言’小於八分之一帕。此外將具 有至少碳的氣體,舉例而言一種像是曱烷的有機氣體引入 至該腔室之中,直到到達一第二預定壓力,其高於該第一 預定壓力。該第二預定壓力例如可以介於1〇百帕至1013 百帕之間,舉例而言介於300百帕至7〇〇百帕之間。該碳 村料可以從該含碳氣體,例如該甲烷氣體沉積在該基板的 1333261 一表面上,因此形成該碳層101。在該碳材料的沉積之後, 可以選擇性地進行例如攝氏1050度下的熱處理。 戎碳層具有介於1奈米至100奈米之間的厚度。 第1B圖顯示根據本發明一實施例,一層裝置製造方法 的第二方法步驟。 在第1B圖中所顯示的層裝置2〇〇,是利用在該第二方 法步驟中,於該碳層1〇1上形成一保護層1〇2的方式所獲 得。該保護層102是形成為一種碳化矽層。 在该碳層上形成做為一碳化矽層的該保護層1〇2可以 利用在攝氏600度至攝氏95〇度之間的溫度(一般為攝氏 850度)以及1托耳至⑽把耳之間的壓力(一般為川托 耳)下,.將該碳層HU暴露在一種包括氫氣與四氯化矽的 混合氣體中所完成。做為替代,該碳化梦層1()2可以利用 在攝氏400度至攝氏700度之間的溫度(-般為攝氏400 度)以及1托耳至1〇〇托耳之間的麼力(一般為托耳) 下’將該碳層101暴露在一種包括氫氣、氬氣與魏的混 合氣體中所完成。 做為替代或是另外來說,該保護層102可以形成為包 括-種或多種下述材料的碳化物層:碳化爛、碳化鉻、碳 化鈮、碳化鈦、碳化給、碳化组、碳化鶴、碳化錯。 形成做為一碳化硼層的該保護層102可以利用在攝氏 400度至攝氏1000度之間的溫度以及1托耳至議托耳之 ”下> _碳層1()1暴露在一種包括三氣化侧、氫 氣與氬氣的混合氣體中所完成。做為替代,形成做為一碳 18 化爛層的該保護層102可以利用在攝氏400度的温度以及 1托耳至1〇〇托耳之間的壓力下,將該碳層暴露在一種包 (B2H6)與氫氣的混合紐巾所完成。 形成做為一碳化鉻層的該保護層102可以利用在攝氏 60〇度至攝氏1〇00度之間的溫度以及〇1托耳至1〇〇托耳 之間的壓力下,將該碳層101暴露在一種包括氣化鉻(CrCl2 或Cl*Cl3)、氫氣與氬氣的混合氣體中所完成。做為替代, 形成做為一碳化鉻層的該保護層102可以利用在攝氏300 度至攝氏500度之間的溫度以及0.5托耳至50托耳之間的 壓力下,由分解Cr[(C6H5)C3H7]2所完成。 形成做為一碳化錕層的該保護層1〇2可以利用在攝氏 1500度的溫度以及1〇托耳至7〇〇托耳之間的壓力下,將 該碳層101暴露在一種包括氯化鈮(NbCl5)、四氯甲烷與 氫氣的混合氣體中所完成。 形成做為一碳化鈦層的該保護層1〇2可以利用在攝氏 700度的溫度以及〇 1托耳至⑽托耳之間的壓力下將該 碳層101暴露在一種包括四氣化鈦、氫氣與氬氣的混合氣 體中所完成。 形成做為一碳化給層的該保護層1〇2可以利用在攝氏 700度至攝氏900度之間的溫度以及丨托耳至大氣壓力之 間的壓力下,將該碳層1〇1暴露在一種包括四氯化給與曱 烧的混合氣體中所完成,藉此根據Hfci4 + CH4 + Hfc + 4HC1的反應形成該碳化铪層。做為替代,形成做為一碳化 給層的5玄保護層102可以利用在攝氏7〇〇度至攝氏12〇〇度 1333261 之間的溫度以及1托耳至100托耳之間的壓力下,將該碳 層101暴露在一種包括四氯化铪、氫氣與氬氣的混合氣體 中所完成’藉此根據HfCl4 + (¾ > HfC + 4HC1的反應形 成該碳化給層。 形成做為一碳化鈕層的該保護層1〇2可以利用在攝氏 700度至攝氏1200度之間的溫度以及〇.1托耳至1〇〇托耳 之間的壓力下’將該碳層1〇1暴露在一種包括四氣化钽、 單氯甲烷與氫氣的混合氣體中所完成,藉此根據TaCl4 + C^Cl + Hs > TaC + 5HC1的反應形成該碳化給層。做為替 代’形成做為一碳化鈕層的該保護層1〇2可以利用在攝氏 600度至攝氏11〇〇度之間的溫度以及1托耳至1〇〇托耳之 間的壓力下’將該碳層1〇1暴露在一種包括四氯化鈕、氫 氣與氬氣的混合氣體中所完成。 形成做為一碳化鎢層的該保護層102可以利用在攝氏 650度至攝氏750度之間的溫度以及1托耳至100托耳之 間的壓力下,將該碳層1〇1暴露在一種包括六氯化鶴、曱 垸與氫氣的混合氣體中所完成,藉此根據WC16 + CH4 + H2 WC + 6HC1的反應形成該碳化铪層。做為替代,形成做 為一碳化鎢層的該保護層102可以利用在攝氏290度至攝 氏650度之間的溫度以及1托耳至7〇〇托耳之間的壓力 下’將該碳層101暴露在一種包括六氟化鶴、甲醇與氫氣 的混合氣體中所完成,藉此根據WP6 + ch3oh + h2 WC + 0HF + H2〇的反應形成該碳化給層。此外,形成做為一碳 化鶴層的該保護層102可以利用在攝氏250度至攝氏600 20 1333261 度之間的溫度以及1托耳至2〇托耳之間的壓力下,由分解 W(CO)6所完成,藉此根據w(c〇)6 + w + 6C〇的反應形成 該碳化給層。 形成做為一碳化鍅層的該保護層1〇2可以利用在攝氏 1300度的溫度以及1托耳至1⑽托耳之間的壓力下,將該 碳層101暴露在一種包括四溴化鍅與甲烷的混合氣體中所 完成,藉此根據ZrBr4 + CH4 + ZrC + 4HBr的反應形成該 碳化铪層。做為替代,形成做為一碳化鍅層的該保護層1〇2 可以利用在攝氏700度至攝氏丨3〇〇度之間的溫度以及}托 耳至100托耳之間的壓力下,將該碳層1〇1暴露在一種包 括四溴化結、氫氣與氬氣混合氣體中所完成。 形成做為一碳化矽層的該保護層1〇2可以利用一種化 學氣相沉積方法所形成,舉例而言,化學氣相沉積。 在替代實施例中,利用一種黏性增進材料(例如, 由(六甲基二硅胺烷材料)形成)所形成的保護層1〇2可 以用來取代做為碳化物層的保護層。 第1C圖顯示根據本發明一實施例的一種層裝置。 該層裳置是湘根據本發明示範實施例製造層裝 置方法的該第三方法步驟’於該保護層1〇2上形成一電絕 緣層103的方式所獲得。該電絕緣層⑽_用一種氧化 物材料所形成;換句話說’該電絕緣層1G3是_ 一種氧 化步驟形成為-種氧化物層(例如,一種二氧化石夕層)。 ―做為替代,可以在該保護層1G2上沉積以任何^有要 求高k係數材料所形成的電絕緣層1〇3 (例如,氧化鋁、 21 矽氧化铪或是氧化錯)。 班該電絕緣層103或該氧化物層⑽的形成是在—種 化地中所元成’該薄保護層1〇2避免該碳層⑽於 絕緣層103或該氧化物層1〇3的形成期間受到由該氧: 驟所,成的損害。換句話說,舉例而言,該保護層102避 免该碳層ιοί為了形成該電絕緣氧化物層1〇 境所造成的攻擊。 利用該保護層1〇2的方式避免該韻1G]受到損 =達成的是,該電絕緣層1〇3可以更好地轉。該電_ 曰的較佳黏著便可則彡成該魏緣層或該介電質⑽ 的改善絕緣效果。 第2圖顯示根據本發明另—實施例的層裝置#⑻。 销襄置4〇0是利用在第lc圖中所顯示層裝置_ 電絕緣層1〇3上’形成一附加層刚的方式所獲得。該 附加層104是形成為-種第二電傳導碳们〇4,換 : 形成一種第二含碳金屬層1〇4。 、 5 ^ ,因此,該層裝置4〇〇形成一種電組件400,更精確地 °兒形成—種金屬-絕緣體-金屬電(MIM)形式的電容器, 其具有由該含礙金屬材料,換言之該電傳導碳層1〇1所形 成的一第一金屬電極,以及由該含碳金屬材料換言之該 第二電傳導層104所形成的一第二金屬電極,也在該第一 金屬電極101與該第二金屬電極104之間具有一介電質 1〇3,換言之該電絕緣層1〇3,該保護層1〇2則形成在該介 電質103與該第一金屬電極ιοί之間。 22 1333261 對於該電容器400的第二電極i〇4而言,也可以形成 一金屬層104以取代使用電傳導碳材料。 在該電容器400的電絕緣層1〇3也就是該介電質,以 及該第一電極101也就是該碳層101之間形成該保護層 102,可以避免該碳層101受到該電絕緣層1〇3的損害。因 此,可以獲得在該碳層101上或在該碳層101上形成保護 層102上所形成電絕緣層1〇3的改善黏著性質,而因此獲 • 得該電絕緣層103的一種改良絕緣行為,或使其具有較佳 的的絕緣效果。 第3圖顯示根據本發明另一實施例的層裝置5〇〇。 該層裝置500具有形成做為一第一電互連的電傳導碳 層(含碳金屬層)501。在該碳層501上形成一保護層5〇2 (例如,碳化物層)’而在該保護層5〇2上形成一電絕緣層 或=金屬間介電質(IMD) 503。在該電絕緣層503上形成 • Γ第二含碳金屬層5〇4,該第二含碳金屬層504則做為一 第一電互連。接著在該第二含碳金屬層5〇4或該第二電互 連504上形成一第一保護層505 (例如,第二碳化物層)。 在5亥第二保護層5〇5層上形成一第二電絕緣層506或一第 —金,間介電質(IMD) 506。在該第二電絕緣層506上形 成第二含碳金屬層507,該第三含碳金屬層507則做為 一第三電互連。 在該碳層501上形成該保護層5〇2,可以避免該碳層 5〇1叉到該電絕緣層5〇3的損害。類比的,該笫二保護層 保"蒦該苐一碳層504 ’避免該第二電絕緣層506所形成 23 1333261 的損害。 該碳層501與該第二碳層504利用形成在該電絕緣層 5〇3與該保護層502中的一第一接觸洞5〇8(第一通道邓㈧
相互電連接。該接觸洞508或通道5〇8可以在形成該電絕 緣層503之後利用傳統圖形化的方式形成(例如,微影方 法及/或蝕刻方法)。類比的,該第二碳層5〇4與該第三碳 層507利用一第二接觸洞5〇9彼此電接觸連接。 ,在第3圖中所顯示的層裝置5〇〇因此具有多數金屬化 平面,在每-金屬化平面之巾都形成—電互連。具體來說, *亥第-電互連501,也就是該碳層5G1是形成在_第一金 ,化平面之中’該第二電互連·,也就是該第二碳層5〇4 是,成在-第二金屬化平面之中,而該第三互連撕,也 就是該第三礙層5G7則形成在—第三金屬化平面之中。 做為替代或是另外來說,也可以在一或多數個金屬化
平面(未顯示)中形成具有電傳導碳材料_加電互連。 同樣的也可能形成除了在第3圖中所顯示金屬化平面以外 的附;^金屬化平面,其可以具有形成做為電互連的碳層, 並可能在兩金屬平面之間形成—或多數個電絕緣層(例 如,金屬間介電質(IMD))。 應該注意的是,在每次形成一附加的金屬化平面時, 炭層上利用形成—薄保護層(例如,碳化物層或 ㈣。:ί增進材料所製造的層)的方式,避免對該碳層 】如’在金屬間介電質形成期間由侵略式氧化 步驟所造成)。 24 1333261 在第3圖中所顯示的層裝置500則形成在一第三電絕 緣層510 (例如,二氧化矽層)上’該第三電絕緣層51〇 接著形成在一基板511 (例如’矽基板)上。該基板可以被 摻雜,例如P摻雜。在該基板中可以形成一摻雜井區域 512 ’其可以具有與該基板511摻雜形式所相反的摻雜形 式在一種P換雜基板的情況中’該井區域512可以例如 具有η摻雜形式。在該摻雜井區域512中形成一第一源極/ 汲極區域513,該第一源極/汲極區域513具有與該井區域 512摻雜形式相反’或是與該基板摻雜形式相同的摻雜形 式。在一種ρ摻雜基板511或是一種η摻雜井區域512的 情況中’舉例而言該第一源極/汲極區域513可以具有重度 Ρ摻雜形式(Ρ+)。該第一源極/没極區域513透過形成在該 第三電絕緣層510中的一第三接觸洞514(第三通道514), 與該第一電互連501,也就是該層裝置500的碳層5〇1電 連接。此外’在該第三電絕緣層51〇或該井區域512中形 成一第一閘區域515,該第一閘區域515可以具有例如一 苐一閘絕緣層以及形成在該第一閘絕緣層上的一第一傳導 閘層(第一閘極)(在第3圖中未顯示)。該第一源極/汲極 區域513與該第一閘區域515可以形成一第一場校電晶體 的邛刀’舉例而δ —種在ρ掺雜或p+摻雜源極/没極區域Si] 情況中的Ρ型金氧半電晶體(PM〇 s )。該ρ型金氧半電晶 體(PMOS)可以具有在該井區域512中所形成的另一 ρ 摻雜或P+摻雜源極/沒極區域(未顯示)。 在該基板511中另外形成一第二源極/汲極區域516, 25 1333261 該第二源極/汲極區域516具有與該基板5丨1摻雜形式相反 的捧雜形式。在一種P播雜基板511的情況中,舉例而古, 該第二源極/丨及極區域516可以具有重度η推雜(n+)形式。 該第二源極/没極區域516透過一第四接觸洞517 (第四通 道517) ’與該第一電互連501,也就是該層震置5〇〇的碳 層501電連接。此外’在該第三電絕緣層51〇或或該基板 511上形成一第二閘區域518’舉例而言’該第二閘區域518 可以具有一第二閘絕緣層以及形成在該第二閘絕緣層上的 一第二傳導閘層(第一閘極)(在第3圖中未顯示)。該第 二源極/汲極區域516與該第二閘區域518可以形成一第二 場校電晶體的部分,舉例而言一種在η摻雜或n+摻雜源極/ 汲極區域516情況中的N型金氧半電晶體(NMOS)。該N 型金氧半電晶體(NMOS)可以具有在該基板511中所形 成的另一 η摻雜或n+摻雜源極/汲極區域(未顯示)。 該P型金氧半電晶體(PMOS)場校電晶體的第一源 極/汲極區域513與該N型金氧半電晶體(NMOS)場校電 晶體的第二源極/汲極區域516則利用在該第三電絕緣層 51〇中所形成的該第三接觸洞514,在該第三電絕緣層510 中所形成的該第一電互連501 (也就是該層裝置500的含 碳金屬層501) ’以及在該第三電絕緣層510中所形成的第 四接觸洞517彼此電連接。 該P型金氧半電晶體(PMOS)場校電晶體與該N型 金氧半電晶體(NMOS)場校電晶體可以形成一積體電路 的部分’例如一種互補性氧化金屬半導體(CMOS)轉換 26 裔’而該層裴置500或形成在該裝置500中的該第一電互 連5〇1 (兔層5〇1 )、第二電互連504 (第二碳層504)與第 二電互連507 (第三碳層507),可以用於與該積體電路部 分元件的電接觸。 雖然本發明的示範實施例與其優點已經詳細描述,應 该注意的是,在不背離利用後續申請專利範圍所定義的本 發明精神與觀點下,可以進行不同的改變、替換與創新。 做為範例,其對於本領率技術者而言可立即體會在此描述 的許多特徵、功能、處理與材料可以利用由本發明觀點所 涵蓋的替代方式所改變。此外,其並不預期本發明觀點受 至J在描述中所提到特定實施例的處理、機械、製造、材料 、、且成裝置、方法或步驟所限制。從本發明的聲明,本領 域般技術者可以知道也能夠根據本發明使用目前現存或 未來發展巾’具有基本上滿足在此描述對應實施例相同工 作、或達成相同結果的處理、機械、製造、材料組成、裝 置方法或步驟。據此’該後續申請專利範圍將預期包含 其觀點之中的這域理、機械、製造、侧減、裝置、 方法或步驟。 【圖式簡單說明】 之後將參考圖式詳細說明 圖式中’為了方便表示,相實施例。在該 -樣的參考符號。在該圖式件職有相同或 性的描繪,ϋ此並不—定符合其相^尺寸^只疋做為結構 在該圖式中: 第1Α圖顯報據本㈣—實施例,—層 的第一方法步驟; 製乂方法 第1B圖顯示根據本發明一實施例,一層裝 & 的第二方法步驟; 蛻方法 第1C圖顯示根據本發明一實施例的一種層裝置; 第2圖顯示根據本發明另一實施例的層裝置;以及 第3圖顯示根據本發明另一實施例的層裝置。 【主要元件符號說明】 100、200、300、400、500 層裝置 101、501、504、507 碳層 102、502、505 保護層 103、503、506、510 電絕緣層 104 電傳導層 508、509、514、517 接觸洞 511 基板 512 井區域 513 、 516 源極/汲極區域 515 、 518 闊區域

Claims (1)

1333261 十、申請專利範圍: 1. 二觀於f造-層裝置的方法,包括: 形成-本質上含有碳的一電傳導碳層; 在該碳層上形成一保護層; g 在該保護層上形成一電絕緣層該 層,以避免該碳層在該電絕緣層的开;^f層保護該碳 2. 如申請專利範圍第!項所述的方法1』間雙到損害。 該碳層是藉由一沉積方法而形成。 3. 如申請專利範圍第1項所述的方法, 該碳層的厚度是介於1奈米至100奈米之間。 4. 如申請專利範圍第1項所述的方法,'、曰。 該保護層是由一黏性增進材料形成。 5·如申請專利範圍第4項所述的方法, 使用六甲基二娃胺烧材料做為該黏性增進材料。 6·如申請專利範圍第1項所述的方法, 3亥保δ蔓層係形成為一種碳化物層。 7.如申請專利範圍第6項所述的方法, 該碳化物層包括下述材料中的一種或多種材料: 碳化硼(BXC); 碳化鉻(CrxCy); 碳化鈮(NbxCy); 碳化矽(SiC ); 碳化鈦(TiC ); 碳化铪(HfC ); 29 1333261 碳化组(TaC ), 碳化鎢(wc); 碳化結(ZrC)。 8. 如申請專利範圍第7項所述的方法, 該碳化物層是藉由一沉積方法而形成。 9. 如申請專利範圍第8項所述的方法, 該沉積方法是一化學氣相沉積法。 10. 如申請專利範圍第1項所述的方法, 該保護層的厚度是介於0.1奈米至10奈米之間。 11. 如申請專利範圍第1項所述的方法, 該電絕緣層是由一種具有高相對介電常數的材料所形 成。 12. 如申請專利範圍第1項所述的方法, 該電絕緣層是藉由至少一氧化步驟所形成。 13. 如申請專利範圍第12項所述的方法, 該至少一氧化步驟係使用水或臭氧而執行。 14. 如申請專利範圍第1項所述的方法, 該電絕緣層是藉用一沉積方法所形成。 15. 如申請專利範圍第14項所述的方法, 該沉積方法是一化學氣相沉積法。 16. 如申請專利範圍第1項所述的方法, 該電絕緣層是由一氧化物材料所形成。 Π.如申請專利範圍第1項所述的方法, 更包括形成至少一附加層於該電絕緣層上,或覆蓋該 30 電絕緣層。 】8.如申請專利範圍第項所述的方法, •破層,或 形成該至少一附加層做為本質上含有碳的 做為一金屬層。 19. 如申請專利範圍第Μ項所述的方法, 形成該至少一附加層做為一電傳導碳層。
20. -種用於製造一電組件的方法,包括·曰 藉由如申清專利範圍第18項所述的用於製造^層裝置 的方法來形成一層裝置; 在該電絕緣層上形成—電傳導層㈣彡成—電容器。 .如申凊專利範圍第20項所述的方法, 該,傳導層是形成做為本¥上含有碳的—碳廣,或做 為金屬層,以形成一金屬_絕緣體-金屬電之電容器。 二一種層装置,包括:
本質上含有碳的一電傳導碳層; —保護層,其形成於該碳層上; ―電絕緣層,其軸於娜護層上,娜護層係用於 >避免該電絕緣層損害。 '一種電組件,包括: 根據申凊專利範圍第22項所述的—層裝置; 〜電傳導層,其形成於該電絕緣層上,以形成一電容 4’如申請專利範圍第23項所述的電組件, 遠電傳導層係形成做為本質上含有碳的一碳層,或一 31 1333261 金屬層,以形成一金屬-絕緣體·金屬電之電容器。
32
TW095139070A 2005-11-25 2006-10-23 Method for producing a layer arrangement, method for producing an electrical component, layer arrangement, and electrical component TWI333261B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE102005056262A DE102005056262A1 (de) 2005-11-25 2005-11-25 Verfahren zum Herstellen einer Schichtanordnung, Verfahren zum Herstellen eines elektrischen Bauelementes, Schichtanordnung und elektrisches Bauelement

Publications (2)

Publication Number Publication Date
TW200733303A TW200733303A (en) 2007-09-01
TWI333261B true TWI333261B (en) 2010-11-11

Family

ID=38037656

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095139070A TWI333261B (en) 2005-11-25 2006-10-23 Method for producing a layer arrangement, method for producing an electrical component, layer arrangement, and electrical component

Country Status (4)

Country Link
US (1) US7910210B2 (zh)
CN (1) CN100456419C (zh)
DE (1) DE102005056262A1 (zh)
TW (1) TWI333261B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100779392B1 (ko) * 2006-11-13 2007-11-23 동부일렉트로닉스 주식회사 반도체 소자 및 그 제조 방법
JP4774080B2 (ja) * 2007-08-02 2011-09-14 株式会社神戸製鋼所 硬質皮膜被覆材および冷間塑性加工用金型
US8133793B2 (en) 2008-05-16 2012-03-13 Sandisk 3D Llc Carbon nano-film reversible resistance-switchable elements and methods of forming the same
US8569730B2 (en) * 2008-07-08 2013-10-29 Sandisk 3D Llc Carbon-based interface layer for a memory device and methods of forming the same
US20100108976A1 (en) * 2008-10-30 2010-05-06 Sandisk 3D Llc Electronic devices including carbon-based films, and methods of forming such devices
US8835892B2 (en) * 2008-10-30 2014-09-16 Sandisk 3D Llc Electronic devices including carbon nano-tube films having boron nitride-based liners, and methods of forming the same
US8895352B2 (en) 2009-06-02 2014-11-25 International Business Machines Corporation Method to improve nucleation of materials on graphene and carbon nanotubes
JP5411171B2 (ja) * 2010-02-05 2014-02-12 東京エレクトロン株式会社 アモルファスカーボン膜を含む積層構造を形成する方法
JP5588856B2 (ja) * 2010-12-27 2014-09-10 東京エレクトロン株式会社 カーボン膜上への酸化物膜の成膜方法及び成膜装置
CN103834929B (zh) * 2014-03-13 2016-03-23 中国兵器工业第五九研究所 一种含铪的碳化物涂层及其制备方法
JP2018046175A (ja) * 2016-09-15 2018-03-22 東京エレクトロン株式会社 SiC膜の成膜方法及び成膜装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5368938A (en) * 1984-09-24 1994-11-29 Air Products And Chemicals, Inc. Oxidation resistant carbon and method for making same
DE19616217C2 (de) * 1996-04-23 2000-01-05 Man Technologie Gmbh Schutzbeschichtung und Verfahren zur Beschichtung eines Werkstücks
US6144546A (en) * 1996-12-26 2000-11-07 Kabushiki Kaisha Toshiba Capacitor having electrodes with two-dimensional conductivity
US5973913A (en) * 1997-08-12 1999-10-26 Covalent Associates, Inc. Nonaqueous electrical storage device
US6303972B1 (en) * 1998-11-25 2001-10-16 Micron Technology, Inc. Device including a conductive layer protected against oxidation
US6821571B2 (en) * 1999-06-18 2004-11-23 Applied Materials Inc. Plasma treatment to enhance adhesion and to minimize oxidation of carbon-containing layers
US6440878B1 (en) * 2000-04-03 2002-08-27 Sharp Laboratories Of America, Inc. Method to enhance the adhesion of silicon nitride to low-k fluorinated amorphous carbon using a silicon carbide adhesion promoter layer
JP4342131B2 (ja) * 2001-10-30 2009-10-14 富士通マイクロエレクトロニクス株式会社 容量素子の製造方法及び半導体装置の製造方法
DE10345393B4 (de) 2003-09-30 2007-07-19 Infineon Technologies Ag Verfahren zur Abscheidung eines leitfähigen Materials auf einem Substrat und Halbleiterkontaktvorrichtung
DE10359889A1 (de) * 2003-12-19 2005-07-14 Infineon Technologies Ag Steg-Feldeffekttransistor-Speicherzelle, Steg-Feldeffekttransistor-Speicherzellen-Anordnung und Verfahren zum Herstellen einer Steg-Feldeffekttransistor-Speicherzelle

Also Published As

Publication number Publication date
US20070122621A1 (en) 2007-05-31
TW200733303A (en) 2007-09-01
CN100456419C (zh) 2009-01-28
US7910210B2 (en) 2011-03-22
CN1971847A (zh) 2007-05-30
DE102005056262A1 (de) 2007-05-31

Similar Documents

Publication Publication Date Title
TWI333261B (en) Method for producing a layer arrangement, method for producing an electrical component, layer arrangement, and electrical component
US6548313B1 (en) Amorphous carbon insulation and carbon nanotube wires
TWI311772B (zh)
TW432476B (en) A silicon carbide deposition for use as a barrier layer and an etch stop
US7663239B2 (en) Semiconductor device and method for fabricating the same
TWI402887B (zh) 用以整合具有改良可靠度之超低k介電質之結構與方法
JP3712356B2 (ja) 成膜方法および半導体装置の製造方法
US20080070396A1 (en) Group II element alloys for protecting metal interconnects
US20100081271A1 (en) Method of forming a diffusion barrier and adhesion layer for an interconnect structure
TW200845206A (en) Method for manufacturing insulated gate field effect transistor
US20080083989A1 (en) Semiconductor Device and Method for Fabricating the Same
JP2011523780A (ja) 導電性コンタクトの組み込みのための構造体及びプロセス
JP5141761B2 (ja) 半導体装置及びその製造方法
TWI424473B (zh) 半導體裝置及其製造方法
TW200411765A (en) Improved etch stop layer
TW200839871A (en) Interlayer insulating film, wiring structure, electronic device and method of producing the same
JP2010199349A (ja) 半導体装置の製造方法
TW200839948A (en) Removal of etching process residual in semiconductor fabrication
JP5387176B2 (ja) 半導体装置の製造方法
KR20080001254A (ko) 반도체 소자의 금속 배선 형성 방법
TWI495059B (zh) 半導體元件與半導體裝置與其形成方法
TW200901320A (en) Interlayer insulating film and wiring structure, and methods of producing the same
TW201019398A (en) Method for manufacturing semiconductor device
CN114121782A (zh) 形成互连结构的方法
TW517271B (en) Method of manufacturing semiconductor device

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees