TWI284972B - Leadframe, resin encapsulating mold, and method for making semiconductors using such leadframe and mold - Google Patents

Leadframe, resin encapsulating mold, and method for making semiconductors using such leadframe and mold Download PDF

Info

Publication number
TWI284972B
TWI284972B TW091123896A TW91123896A TWI284972B TW I284972 B TWI284972 B TW I284972B TW 091123896 A TW091123896 A TW 091123896A TW 91123896 A TW91123896 A TW 91123896A TW I284972 B TWI284972 B TW I284972B
Authority
TW
Taiwan
Prior art keywords
resin
exhaust port
mold
lead frame
exhaust
Prior art date
Application number
TW091123896A
Other languages
English (en)
Inventor
Isao Ochiai
Kazumi Onda
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Application granted granted Critical
Publication of TWI284972B publication Critical patent/TWI284972B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Moulds For Moulding Plastics Or The Like (AREA)
  • Injection Moulding Of Plastics Or The Like (AREA)

Description

1284972 五、發明說明(1) 【發明所屬之技術領域】 本發明為有關可提昇樹脂封裝所形成之半導體裝置的 生產效率及製造品質之導線架、樹脂封裝模具、以及使用 該導線架及模具之半導體裝置的製造方法。 【先前技術】 近年來,隨著半導體裝置的容量逐漸變大,形成各種 信號線的導線端子數月來越多。伴隨此趨勢,使用導線端 子由4方向導出之QFP(Quad Flat Package)型的半導體裝 置也日趨增多。例如:揭示於日本特開平8 - 1 8 11 6 0號公報 裝置係為其中1實施例。 以下,參佐圖面,說明以往的實施例。第1 6圖係導線 架平面圖、第1 7圖係模具斜視圖、第1 8圖係樹脂封裝後的 導線架平面圖。 第1 6圖所示之導線架1係以沖壓加工或蝕刻所形成, 在此乃設有6個單元,該6個單元上分別安裝有半導體元 件。而各個單元具有供半導體元件載置用之大致呈正方形 的平台31&忌6(晶島,丨31311(1)2,以及延伸於平台2的四周 之導線端子2。而且,模具於封裝區域的隅角部,具有作 f樹脂流道的注入口部4與樹脂封裝時用以排出空氣的孔
*又,如第1 7圖所示,與該導線架i相對應的模具 杈7及下模8所構成。而且,這些上模7和下模8具·、 線架的平台2相對應的複數個模穴(cavity)9;樹严/、 亦即是加熱筒部(P〇t)10;以及連結模穴9與加熱^ ^ ^
1284972 五、發明說明(2) 而成為供樹脂充填於模穴9内用的路徑之樹脂流道1 1 繼之,說明半導體裝置之製造方法。首先,藉由接合 劑亦即是銀銲膏等,將半導體元件載置於第1 6圖所示之導 線架1的平台2。該圖面雖無顯示半導體元件,然而該半導 體元件的表面乃具有複數個電極部,並且載置固定於平台 上。之後,藉由引線搭接將該電極部與導線端子3予以電 性連接。 如上所述地載置完半導體元件之後,如第1 7圖所示地 將導線架1放置於上模7和下模8之間。然後,封閉模具而 形成充填區域所屬之模穴。 以預定壓力將熔融的樹脂從上模7的加熱筒1 0注入。 樹脂流入上模7的模穴及下模8,並經由樹脂流道1 1充填模 穴9而封裝住半導體元件。樹脂充填之前,模穴9内尚存有 空氣,然而當樹脂進入模穴内之後,樹脂推壓空氣,使得 空氣跑到設置於上模7的排氣口。而且,該排氣口的空隙 大小係為樹脂無法通過的尺寸。 充填後,待樹脂冷卻硬化,則可打開模具將導線架1 取出。第1 8圖係表示此狀態下的導線架。而為使樹脂流道 的區分簡單化,以虛線來表示樹脂封裝時加熱筒及樹脂流 道存在的部分。如第1 8圖所示,樹脂從置於4個封裝區域 的中央部分之加熱筒1 0,經由注入口部4流入。因此,樹 脂包覆載置於平台的半導體元件及其周圍部分的部分導線 端子3,而成為1個封裝體1 2。 之後,切斷導線端子3的連結部分,依需要進行已分
314106.ptd 第7頁 1284972
離之各導線端子3的彎折加 置。 進而完成QFP型的半導體裝 〇斤,,習知的半導體裝置之製造方法中,如 置2於模穴内的空氣被擠麗到模穴9的端部,並 時’導線架1和上模7,或導線架1和匕 '產生树脂溢料的情形。由於該樹脂溢料的厚度乃 為30" mA右之薄,所以當封裝體丨2由模具6脫 ^ 脂溢料並不會與封裝體12一起分離,而有殘留在模且=: 情形。然❿,若該樹脂溢料仍殘留在模具内則下; 樹脂模塑時,會堵塞住模穴9内空氣的流通路徑'社丁 空氣無法排出外部而被壓縮而存留在模穴9内, 封裝體上形成有氣孔(void)、或未充填區域的問題。 ㈣若考慮設置於模具側的排氣口。在相對應於 该排乱口的# ’原本應具有沒有成為導線端子的部分導 線ΛΤ/在此上面,與上述情形相同地,也形成有^ d右的树脂溢料。而在脫模時,亦會出現樹脂殘留在導 線架材1 3的狀態下分離之情形。於是,進行下一步驟之彎 折加工時,殘留於導線架13上的樹脂溢料破碎,進而造成 於導線彎折加工步驟中,有樹脂殘留於彎折加工模且上之 情形。該彎折加工模具於下次彎折加工進行時,模具上仍 殘存有溢料,所以進行導線彎折加工時,導線會因破碎的 樹脂溢料而產生打痕、導線變形等不良情形。 又,QFN(Quad Flat Non-Leaded Package)型的半導
1284972 五、發明說明(4) 體裝置中,其背面係為安裝面,故藉由從背面露出的導線 來電性連接安裝基板上的導電圖案。然而,習知的製造方 法中,至少在與封裝體連接的導線架1 3上會產生樹脂溢 料。因此,將上述半導體裝置安裝於安裝基板時,則會產 生因封裝體端部所形成的樹脂溢料等而造成安裝不良的問 題。 【發明内容】 本發明係有鑒於上述問題而開發者,本發明之導線架 的特徵在具備:至少1個晶島(island);以包圍上述晶島 之方式配置的一對第1連結條體及第2連結條體; 由上述第1及第2連結條體延伸於上述晶島附近的複數 導線;使上述導線成為一體且以包圍上述晶島之方式配置 的繫條(tie bar);及形成於上述第1及第2連結條體交叉 區域附近的排氣口配置區域,而於上述排氣口配置區域具 有:與該排氣口配置區域及上述晶島之間的導線形成區域 貫通的第1排氣口 ,以及獨立形成於上述第1排氣口附近的 第2排氣口。 此外,本發明之導線架中,上述排氣口配置區域與上 述2條繫條一體形成,且位於上述2條繫條的隅角部。 本發明係有鑒於上述先前技術之問題而開發者,所以 本發明樹脂封裝模具的特徵在具備:由上模及下模構成, 至少可收納導線架及半導體元件且實質上為六面體的模 穴;及由上述六面體的隅角部延伸於至少上述上模或上述 下模的抵接面,具有排氣溝。
314106.ptd 第9頁 1284972 五 發明說明(5) _ 角部再ΐ J ” ΐ"旨封裝模具的特徵在具備:於上述隅 :自獨iii 下模所推壓之上述導線架…ΐΐ 1端1有:Λ ί氣口及第2排氣口,且上述隅角部的至少 而具有樹脂充填注入口 王夕 入口的-端係形成於由上述二則之上; 而上述掏m Λ η Μ 述^八£域分開的上述抵接面, 由於曰/ ^ 、一端與上述第1排氣口係連續形成。 發明#瀑j ί鑒於上述先前技術之問題而開發者,所以本 體Γ之製造方法中,▲特徵在具備下列步驟 及第2排^^ —支持複數導線的繫條,且形成有第1排氣口 模星口,且載置半導體元件的導線架,於樹脂封f 以Κίίπί,而該樹脂封裝模具係具備:二 架,j籌成貫為上為六面體的模穴;介著上述導線 個隅角部於ί Ϊ上t及下模相抵接的面之上述六面體的四 面星有排二t 隅角部延伸於至少上模或下模的抵接 口了7 =氣溝、,及令上述模六内的空氣通過上述第i排氣 内而# 2 ί氣溝及上述第2排氣口,且使樹脂充填於模穴 門而形成樹脂封裝體。 述導ί ί明半導體裝置的製造方法中’其特徵在具備:上 樹脂备$,上述模具脫模之後,至少上述第1排氣口内的 步驟^邊於δ亥第1排氣口内,並且在將上述繫條切斷的 【實施方Γ】夺去除上述第1及第2排氣口。 脂封5下,參佐第1圖至第15圖,詳述本發明導線架、樹 曰、、模具、以及使用該導線架及模具之半導體裝置之製
1284972 _ ^---------' ------------ 五、發明說明(6) 造方法 首先,參佐第1圖至第3圖,說明導線架。第1圖係本 發明第1實施型態之導線架的平面圖。第2圖係將第1圖所 示之導線架中的1個單元加以放大的平面圖。第3係本發明 導線架之特徵部位的放大圖。 如第1圖所示,在導線架2 1上形成有複數個載置部 2 4,且該載置部2 4係表示相對應於一點鏈線所示之1個半 導體裝置的單元。第1圖中僅圖示4個載置部24,然而亦可 至少配置有1個。上述載置部24係由向紙面的左右方向延 伸之一對第1連結條體2 2,以及向紙面的上下方向延伸之 一對第2連結條體2 3所圍繞而成。藉由該第1及第1連結條 體2 2、2 3,可在1片導線架2 1上配置有複數載置部2 4。此 外,導線架2 1係由以厚度約1 0 0至2 5 m的銅為主材料之 樞架所構成。惟亦可以F e - N i或其他金屬材料來作為主材 料。 如第2圖所示,1個載置部主要構造係包括:晶島2 6 ; 支持晶島2 6的吊導線3 1 ;位於晶島2 6四周,並朝第1及第2 連結條體2 2、2 3延伸而包圍該其四周的複數導線2 7 ;位於 吊導線3 1的延伸方向,且被劃分為2的吊導線3 1與第1及第 2連接體所包圍的區域3 2 ;以及設置於區域3 2的第1排氣口 29及第2排氣口 30,而該區域32係由吊導線31兩側的2條導 線2 7與第1及第2連接條體2 2、2 3所包圍。本實施型態中, 分別在3個排氣口形成區域3 2上形成有第1排氣口 2 9及第2 排氣口 3 0,然而也可至少於1個區域形成有排氣口。此
314106.ptd
1284972 五、發明說明(7) 外,至少需要1個樹脂充填口,在此,乃設於符號〇3 3的 右下角4處沒有設置排氣口。又,樹脂充填口的位置 不一疋要"又置於四個隅角部,在四個隅角全部的排氣口形 成區域32上’分別形成有第1排氣〇 29及第2排氣口 3〇亦 "vj" Ο 第3圖係放^大2個排氣口 2 9、3 〇的圖。第3圖(A)係吊導 線31僅形成於,1排氣口 29的雨側之圖。第3圖(B)係吊導 線31僅形,=,1排氣口 29的〆側之圖。第3圖係吊導 線31僅!! L ί1排氣口29内之圖。在該排氣口形成區域 32上,^ t 、有-作為獨立的孔之第1排氣σ 29及第2排氣 口 3〇。2點f ^所示的線34係樹脂封裝體外側的線,具有 第丨排氣口 ^的一部份包含於該封裝體内之特徵。換言 之’本發明中’在排氣口形成區域32上,形成有2個第认 第2排氣口 2 9 3 0 ’且將第丨排氣口與模穴4 6 (參佐第4圖) 連接。而且,,本實施型態中,設置於導線架之排氣口形成 區域的2個孔係分別定義為第1排氣口 29和第 。 m 具體而言,例如:將第i排氣口 29形成為τ字型,使其 一端的一部份包含於模穴46内。亦即,形成有第1排氣口 29之部分的模穴46係為設有將模穴46内的空氣及樹脂排出 外部的孔(空隙)°第4圖(B)中,係為左側之2個箭頭所示 的部分29A。而且,由於導線架21的厚度約為1〇〇至25〇// 左右,所以該孔2 9 A係為導線架2 1厚度左右,並朝上下打 開。另一方面’在弟1排氣口 2 9的延長線上,第2排氣口 3 0 由第1排氣口 2 9獨立而形成。而且,兩者藉由設置於後述
314106.ptd 第12頁 1284972 五、發明說明(8) 之樹脂封裝模具的排氣溝44相連結。 也就是說,第2排氣口 30具有先前技術所示之孔5以 ==圖)的功能,基本上,第2排氣口 30的目的係使t入 ,具有使樹脂流入第2排氣口 3 0之目的。在此1 '兄木下2 :中第2 非,口 30與第i排氣口 29同樣地,也可全部充填,或者, ^少充填包含與排氣溝44的相連結的部分亦可。因此,
解決以下的問題。 J 構成曰封裝體的封裝材料係以環氧與填料為主材料, lut ί ^量成分的蠟、難燃材料等。與先前技術的導線架 县5 照第1 3圖)地,由於排氣溝44過於狹窄,填料不 挪廣Ϊ "所以該部分硬化後的樹脂強度較小。而且,由於 Π 位於第2排氣孔3 〇旁邊,塑模時壓力不足,所以、 Ϊ Ϊif、多孔而環氧樹脂與蠟呈分離狀態的樹脂溢 以從模:t =樹脂溢料對於導線架21的密接性較低,所 Μ具,離時容易枯在模具上且容易由導線架21剝落。斤 2排翁本發明的導線架21中,將樹脂充填於第1及第 ^ π 2 9 _30 ’使排氣溝44内硬化的樹脂與第1及第2排 =口 29、30内硬化的樹脂辨 内硬化的樹脂係為不易:一,此,、有排乳溝44 使上述3部分的㈣二的=°然而,若 成型品從;;的情形發生。所以,得以防止 内硬化的樹脂〔 殘存於模具内,尤指在排氣溝44 314106.ptd 第13頁 1284972
此外,因為具備上述構造’故導線架21具有以下特 氣邻2tJ—徵係:如第3圖所示,設置於導線架21之第1排 裝時=—部份(HL1)乃包含於封裝體中,因此,樹脂封 部。殘留在模穴46内的空氣可確實地排到模穴46的外 ,P由於導線架2 1的厚度2 9 A係為例如:1 〇至2 0 0// m =^,所以模穴46内的空氣及樹脂可從具有此厚度的第1 29排到外部。目此,封裝體的隅角部不會出現未充 =月日的區域。即便仍有殘存的空氣’未充填區域也會集 中在第1排氣口 29的HL2側。
第2特徵係·樹脂由模穴46直接流到第1排氣口 29内, 所以第1排氣口 29内的硬化樹脂係以導線架21的厚度而與 封裝體47成為-體。’亦即,當封裝體47從模具脫模時,第 1排氣口 29内的樹脂相較於習知的樹脂溢料,具有數倍的 厚度,所以封裝體47及導線架2丨乃在一體的狀態下由模具 分離,並不會殘留在模具内。結I,可實現由模穴46流出 的樹脂不會污染模具内的導線架。
、第3特徵係:使第丨排氣口 2'9與第2排氣口 3〇各自獨立 形成,第2排氣口 3 0具有先前技術的排氣口功能。即,將 連結第1排氣口 29與第2排氣口 3〇的排氣溝44(參照圖) 設置於後述的樹脂封带H,並將殘留於模穴46内的空氣 從=2排'口 30排f。接著,如第3圖(A)所示,在& w的 狀匕、下使"亥:1排#氣口 2 9盡可能遠離模穴4 6的端部地形 成。因此,若排氣溝44内殘留有樹脂,第丨排氣口 29和第:
1284972
五、發明說明(ίο) 排氣口 30也填滿樹脂,則模穴46内的空氣會殘留在第 氣的端部H L 2。結果,封裝體的樹脂未充填區域則會消 失。於此,W係第1排氣口 29的寬度,而L係第1排氣口 延伸長度。 此外,本實施型態中’第1排氣口 2 9係以τ字型來表 示,然而在此並無特定的限制,亦可是圓形或四方形,而 且,若其一部份包含在第3圖一點鏈線所示的模穴内,則 可獲致相同的效果。此外,在不脫離本發明的要旨内,亦 可進行各種變更。 繼之,參佐第4圖至第1 〇圖,說明樹脂封裝模具。 首先,參佐第4圖至第6圖,說明第1實施型態。第4圖 (A)係上模内部的平面圖,第4圖(Β )係樹脂模塑時排氣口 形成區域部的剖視圖。 如第4圖(A)所示,在上模1 4之模穴4 6的隅角部上,於 3處形成與第2圖所示之排氣口形成區域3 2相吻合之抵接 面。而該抵接面4 3具有與下模4 2吻合,且可將導線架2 1支 持於模穴内之作用。此外,也具有介著排氣溝4 4來連結形 成於導線架2 1之第1及第2排氣口 2 9、3 0之作用。本發明的 特徵係:該上模4 1的抵接面4 3上形成有排氣溝4 4,以連結 第1及第2排氣口 2 9、3 0。而且,如第4圖(B)所示,該排氣 溝44係位於將分離第丄及第2排氣口 29、30之導線架21的一 部份35予以覆蓋的部位。具體言之,排氣溝44的深度可形 成例如:與抵接面43距離1 0至5 0/z m左右。且,排氣溝44 的長度係為:在連結第1排氣口 2 9及第2排氣口 3 0的狀態下
1284972 發明說明(11) 與兩者稍微重疊之長度。再者,如圖示,下模42與上模41 相同地亦可預先形成有用以連結第1及第2排氣口 2 9、3 0之 排氣溝。再者,如圖所示,上模41中,排氣溝44也可完全 覆蓋第2排氣口 3 0地形成;如點線所示,從模穴4 6相連續 而形成亦可。在此情況下,如點線所示,排氣溝44和第i 排氣口 29的寬度大致相等,且,排氣溝44位於第1排氣口 2 9上下部的抵接面4 3。因此,如上所述,排氣溝4 4產生的 溢料係與弟1及第2排氣口 2 9、3 0内的樹脂形成一體地硬 化。結果’不會有如先前技術由排氣溝44產生的溢料成為 3 0至5 0# m左右的樹脂溢料之情形。 其次,參照第4圖(B ),說明模穴4 6内空氣的流動, 尤指形成有第1及第2排氣口 2 9、3 0的抵接面之模穴4 6隅角 部的空氣流動。如圖所示,樹脂模塑時,被擠壓到模穴内 隅角部的空氣及樹脂會流入第1排氣口 2 9。此狀態下,導 線架2 1的厚度係為例如:1 〇 〇至2 5 0// m左右,所以第1排氣 口 2 9的寬度也同樣地例如:1 〇 〇至2 5 〇 m左右。因此,不 僅只有空氟會流入第1排氣孔2 9内,樹脂也會一起流入。 然後,於第1排氣孔29内,空氣聚集在HL2附近,並介著設 置於上模4 1或下模4 2的排氣溝4 4,流入第2排氣口 3 0。在 此情況下’排氣溝4 4係形成例如:3 0至5 0 // m左右的寬 度。因此,導線架21中說明的問題雖會發生,然而,如上 所述地此問題可以解決,故在此省略說明。此外,如圖 示,因考慮到脫模性,所以將模具4卜4 2的側面設成傾斜 狀,故模穴4 6實際上係由六面體所構成。
1284972 五、發明說明(12) 使用上述的樹脂封裝模具時,如第5圖及弟6圖所 示,封裝體47係以覆蓋導線架21之方式形成於每個栽置部 2 4。第5圖係放大導線架2丨上的以固載置部2 4之平面圖。第 6圖係第5圖所示之載置部2 4的第1及第2排氣口 2 9、3 0部的 平面圖。換言之,如第6圖所示,使用本發明樹脂封裝模 =:使由模穴46流出的樹脂於第丨排氣口、排氣溝44及第2 ^氣口的至少一部分硬化。亦即,如上所述’封裝體在脫 ^寺導線架2 1及樹脂封裝體4 7係成〆體地刀離。然後, 由第4圖(B)的箭頭所示,模穴a内的空氣巧*經由排氣溝44 氣口^卜氣部3 〇排到外部。本發明中,導線架2 1上没有2個排 外2 9、3 0,可將模穴4 6内的空氣排出原來封裝體區域的 樹^、、’_進而’得以實現與排氣口部位相對應之模具較少被 q 染的樹脂封裝體模具。 έ塵夕 (Α)係 參佐第7圖至第9圖,說明第2實施型態。第7圖 形成、d上模内部的平面圖,第7圖(Β )係樹脂模塑時排氣口 要素^域部的剖視圖。此外’與第1實施型態相同的構成 相同的符號來表示。 樹脂充$ ’第2實施型態中,如第8圖所示,使用在對應於 第2排/真注入口 45的排氣口形成區域32上,形成有第1及 4 1的2 9、3 0之導線架4 9。如第7 ( A )圖所示’於上模 面4 ^八4 6之隅角部的4個部位形成抵接面4 3 ’且該抵接 43氣^第8圖所示之排氣口形成區域32吻合。該抵接面 用。又、下模42接合,使導線架49支持於模穴46内的作 ’具有藉由排氣溝44連結形成於導線架49的第1及
1284972 五、發明說明(13) 第2排氣口 2 9、3 0的作用。而該構造係與第1實施型態的構 造相同,故可參照第1實施型態的說明,在此,則省略說 明。 第2實施型態的特徵係:樹脂充填注入口部45的前端 沒有與模穴4 6相連接,而形成於與模穴4 6分開的抵接面 4 3。具體言之,如第7圖(B)所示,設於上模4 5的注入口部 4 5沒有直接與模穴4 6連接,其前端部乃位於第1排氣口 2 9 的HL2側。因此,如箭頭所示,從注入口 45流入的樹脂經 由第1排氣口 29流入模穴46内。然後,與其他隅角部同樣 地,在注入口部45中,上模41的抵接面43係位於第1排氣 口 2 9上面。結果,可以實現如第9圖所示,在注入口 4 5 中,形成有第1及第2排氣口 2 9、3 0的區域3 2上不會產生樹 脂溢料的構造。 換言之,如本實施型態所示,不僅可利用第1排氣口 29來排氣,在注入口 45中亦利用第1排氣口 29來注入樹 脂,因此可防止在封裝體4 7連接的區域上產生樹脂溢料。 尤其,可防止在封裝體4 7的四個隅角部產生樹脂溢料。因 此,如QFN型半導體裝置所示,即使為少許的樹脂溢料即 容易形成安裝不良的背面安裝型裝置亦可獲致良好的效 果。而且,本實施型態中,乃說明形成第1及第2排氣口之 情形,然而在該第2實施型態中,則無需特定的限制。即 使至少具有第1排氣口 ,也可獲致相同的效果。 再者,上述第1及第2實施型態中,如第1 0圖(A )、( B ) 所示,在使用預先形成有電鍍膜5 0之導線架2 1時,尤其電
314106.ptd 第18頁 1284972 五 發明說明(14) 錢膜50的厚度為20至3〇//制寺,則會發生以下的問題。 樹脂模塑時,藉由模具4 1推壓導線架2 1 3,而此時, ^為與模具41的抵接面之電鍍膜50在藉由模具41的壓力押 壓之下’排氣溝44内的電鍍膜50會向上隆起。因此,變= 例如30至50// m左右的溝,或更窄的溝,進而導致模穴^ 内未充填區域容易產生的問題。然而,本發明的樹脂^封裳 |模具中,乃一併使用上述的導線架,故至少可確保^線^ 21的厚度為空氣可流通厚度。因此’不會在封裝^4 ^ |形成未充填區域。 而σ 最後,參佐第1圖至第1 5圖,說明使用上述導線架、 樹脂封裝模具之半導體裝置之製造方法。 木 於此,若與上述導線架及樹脂封裝模具的說明所使用 之圖面及各構成要素的符號有共用部位,本實施例的說明 亦使用之。 , 如第11圖所示,本發明半導體裝置的製造方法下述兩 種方法·,其一為如第11圖(A)所示,包括··準備導線架的 步驟、晶片搭接及引線搭接步驟、樹脂模塑步驟、繫條切 斷及排氣口切斷步驟、電锻步驟、導線彎折步驟的製^方 I法;另一為如第11圖(B)所示,包括準備導線架的步驟、 丨晶片搭接及引線搭接步驟、樹脂模塑步驟、電鍍步驟、繫 條切斷及排氣口切斷步驟、導線彎折步驟的製造方法。接 |著,如後詳述,本發明製造方法之最大特徵係為:同時進 |行繫條切斷及排氣口切斷步驟。以下,說明可藉由此特徵 |實現之第11圖(B)的製造方法。
314106.ptd 第19頁 1284972 五、發明說明(15) 如第1圖所示,第1步驟係準備導線架之步驟。 本實施型態之半導體裝置的製造方法中,可參佐第1 圖至第3圖來使用導線架2 1。因此,本步驟可參照上述導 線架2 1的說明,故在此則省略說明。 如第1 2圖所示,第2步驟係將半導體元件5 1晶片搭接 在導線架2 1的晶導2 6上,並以金屬細線5 2引線搭接以連接 邊半導體元件5 1的晶片銲墊與導線架2 1的導線2 7之步驟。 本步驟中,在導線架21的各載置部24上,藉由Ag膏等 導電膏,將半導體元件51晶片搭接固定於晶島26表面。 且,上述細線係由例如AU線構成。此時,金屬細線5 2係藉 由超音波熱壓接引線搭接,球形接合於銲墊部,而導線2曰7 ,則以針腳式接合來連接。此外,雖無圖示,然而若考慮 阳島2 6上導電膠的粘接性時,也有施行鍍銀或鍍金之情 :铲二Ϊ考慮導線27上金屬細線26的粘接性時,也4施 μ 1銀或鍍鎳。其他,按用途之不同,也可使用由A 治、銲劑等焊材、絕緣材構成的粘接材或者薄膜。 之步^步驟係使用樹脂封裝模具,並以樹脂模塑導線架 2’再本者步,驟Λ特佐#丨圖至* 3圖來使用導線架 冉者可參佐第4圖至第6圖來說明使用上述之 衣柄具以進行樹脂模塑。 導 日封 後,‘势,。 ^綠木2 1由模具脫模之 八如第13圖所示,在導線架21上之封裝體47、浐、f 二,樹脂產生硬化。而本步驟的詳細說明係可參=^° 1圖至第6圖的說明,故在此則省略說明^ 述的
1284972 五、發明說明(16) 又,本實施型態半導體裝置之製造方法的 一種QFP型半導體裝置之導線安裝型的說明。而QFp型^ ,裝置之背面安裝型的型態係以第參佐7圖至第9圖所說= 的树脂模塑步驟較佳。此型態的說明亦 灸日” 至第9圖的說明,故在此省略說明。 $ ^上返弟7圖 步驟第4步驟係在由封裝體47露出的導線27上施加電鍍之 在導itri考ΐ到防止導線氧化、銲劑潤濕性等,因此 在此情況下,於形成有複數載Κ 2 4之¥、,泉架2 1整體貫施電鍍。例如:在
導線架21的電鍍補助架側,準備陰極 y I 進供塔托㊉k ^ 干W ^位電極,在電鍍浴槽側 卓備%極電極,在複數的導線架上電 浴漕中,準備有Pd、Sn、 Ni、Sn_p人在此電鍍 Sn-Cu、 Au-Ag、 Sn_Ag_Su等Sn-Bi^ Sn-Ag-的组人,可$,丨、t + f/寺電鍍液,糟由利用這些電鍍液 導線架21上採用Pd電料導f27上。而且,欲在 使用預先已施行Pd電铲的Y树舳杈塑步驟進行之前, Pd電鑛的導線架21的< J = f架21。次外,使用預先施行 如第14圖所示,第5;亦驟疋相同的。 繫條切斷之同時亦去除^驟係在切斷一體支持導線27的 本步驟中,沖切二_ 1及第2排氣口 2 9、3 0之步驟。 各自獨立分離。此時,體^持導線27的繫條28,令導線27 第2排氣口 2 9、3 0。如上本發明的特徵係:同時沖切第1及 方法中,由膜槽46流°出6/\述’本發明半導體裝置之製造 勺樹脂在第1排氣口 2 9内硬化。因
314106.ptd
第21頁 1284972 五、發明說明(17) 此,不會在導線架2 1上形成樹脂溢料。此外,導線架2 1具 有例如·· 1 0 0至2 5 0// m左右的厚度,所以樹脂在第1排氣口 29、排氣溝44及第2排氣口 30内成為一體地硬化。亦即, 可使樹脂形成於預定的位置。結果,沖切第]及第2排氣口 2 9、3 0時,樹脂溢料可與導線架2 1—併去除,所以,進行 下次的導線彎折加工時’則不會附著有樹脂溢料。而且, 冲切繫條2 8時’形成於導線2 7之間的樹脂溢料也可去除。 此時,如圖所示,可以具有曲線的形狀53來沖切第第2 排氣口 29、30,或以圓形、四方型等形狀來沖切亦可。然 而,會殘留下導線架21的一部份54,由於其係與第第2 連結條體22、23連結,所以載置部24不會由導線架以分 離。 1 5圖 將各 驟中 ,將 支持 後, JC1 〇 ,所 台座 可抑 象。 域, 如第 ,亦 本步 5 7上 導線 〇 缺 η'、 的加 去除 落在 大致 的現 填區 所不,第 個半導體 ,首先, 半導體裝 機構5 8。 藉由沖壓 本步驟中 以不會有 5 6上之情 制破碎的 結果,如 且,導線 同時 56^ 5 6及 5 7上 彎折 完全 料散 中, 不良 未充 5步驟係在進行導線的彎折加工之 裝置由導線架2 1分離之步驟。 將施以電鍍的導線2 7載置於台座 置的封I體47及導線27固定於台座 此時’將導線2 7的前端設置於台座 5 5切斷導線2 7,以進行使其他部分 ’由於封I體4 7外部的樹脂溢料可 因該作業的衝擊等而破碎的樹脂溢 形备生。因此,此導線彎折加工 樹脂溢料在導線27產生壓痕或成型 第1 5圖(Β )所示,封裝體4 7上沒有 27上也沒有壓痕或成型不良,故可
1284972
五、發明說明(18) m 完成製品品質優良的半導體裝置。尤其,在例如:丨 以下的薄導線架,或5 〇 〇# m以下之精細節距導線之情、“ 下,亦可獲致上述效果。 ’兄 如上所述,本發明半導體裝置之製造方法具有同 行繫條切斷步驟及排氣口切斷步驟之特徵。因此,般、進 斷步驟及導線彎折加工步驟可作為一貫步驟來進行。^刀 果,可成作業時間的縮短及投資設備的減少。 〜 此外,本實施型態中,說明第1丨圖(B)所示的半導— 裝置之製造方法,然而,第11圖(A)所示的半導體裝复趙 製造方法,亦可獲致相同的效果。該第丨丨圖(A)的情况之 下’電鍍步驟亦可在繫條切斷、排氣口切斷步驟及導 折步驟之間進行,所以可在更確實除去樹脂溢料的,彎 進行導線彎折之步驟。此外,在不脫離本發明要旨=下 内,亦可進行各種變更。 9範圍 【發明之效果】 獨 於模 第一、根據本發明之導線架,可在第1連結條 連結條體之交又部附近的排氣口形成區域上,形第 立的第1排氣口及第2排氣口。而且,具有第i排氣1 =於樹脂模塑時,形成與模穴相連接的特徵。因此的 :Ξ的ϊ Ϊ可介著該第1排氣口確實地排到模穴的外邻 :果,可實現模穴内不會殘存有空氣,樹脂可卜/ 八,,有未充填區域之封裝體之的導線架。 、正固杈 導線ίί致rm之導線架,第1及第2排氣口… 導線木大致相專的厚度。…樹脂模塑時,樹脂在二壓
1284972
五、發明說明(19) 模穴内存留的空氣之同時,亦流出,可確實地令該樹脂積 存於第1、第2排氣口及排氣溝内。如此地,雖然流出的樹 脂會硬化而變成封裝體外部的樹脂溢料,然而樹脂溢料會 介著第1、第2排氣口及排氣溝而與導線架成為一體。結日 果,可實現半導體裝置的製造步驟中,不會產生樹脂溢料 破碎而使製品品質惡化且在脫模時殘存於模具内之導線 架0 第 獨立形 位於封 成於該 穴内的 排氣口 實地將 第 導線架 端部分 脂溢料 内硬化 脂溢料 成製品 第 部的前 之,注
三、 根據本發明之導線架,第1及第2排氣口係分另, 成。而且具有:將第_氣口相較於第2排氣口,销 裝體形成區域的較外側部位,且該第2排氣口係形 第1排氣口的前端側。因此,可盡量推擠存留於模 空氣使其排到封裝體外部。結果,可實現即使第i 及第2排氣口之間的連結部被樹脂等充填,也可確 空氣擠壓到模穴外部之導線架。 四、 本發明樹脂封襞模具之特徵係:將形成於上过 1及第2排氣口予以連結的排氣溝形成於由模穴 而置因此’封裝體的外側面不會形成薄的接 的料日匕并占円硬化的樹脂可與第1及第2排氣口 的树月日一並處理。钍 ^ ^ ^ ^ ^ 、、、σ果,封裝體脫模時,不會有接
石反碎殘存於模具内 口所亞仆从、内的情形發生,因此得實現不會綠 口口貝惡化的樹脂封裝模具。 五、 本發明樹脂封萝捃目' / 踹祀Α> 7裝杈具之特徵係:使樹脂注入仁 X 〇 ^ θ . 刀開之上模及下模的抵接面。換1 入口部亦具有使用 用上迷第1排氣口以注入樹脂的構
1284972
造。因此,注入口部中在封裝體外側面形成薄的樹脂溢料 之情形亦會消失。結果,尤其得以實現無導線型 (1 e a d 1 e s s )半導體装置的安裝不良減少之樹脂封裝模具。 第六、根據本發明半導體裝置之製造方法,其特&在 具備··使用上述的導線架及樹脂封裝模具來進行樹脂模 塑。因此’得以一併處理封裝體外部的樹脂溢料及導線, 所乂 了同日守進行繫條切斷步驟及將第1及第2排氣口形成區 域切斷的步驟。結果,在進行下次步驟的導線彎折加工步 驟$ ’封震體外部的樹脂溢料得以全部去除,所以進行導 線、’f折加工步驟時,便不會有破碎的樹脂溢料在導線上形 成壓,或成型不良之情形發生。 第七、根據本發明半導體裝置之製造方法,其特徵在 具備·如第五效果所述,可同時進行繫條切斷步驟及排氣 口切斷步驟。因此,作為後者的步驟之導線彎折加工步驟 1在—貫步驟中進行。結果,得以達成作業時間的縮短及 投資設備的減少。
1284972 圖式簡單說明 【圖式簡單說明】 第1圖係說明本發明之導線架的平面圖。 第2圖係說明本發明之導線架的平面圖。 第3圖(A )至(C)係說明本發明之導線架的平面圖。 第4圖(A)及(B)係說明本發明第1實施型態之樹脂封裝 模具的圖。 第5圖係說明使用本發明第1實施型態之樹脂封裝模具 而形成的封裝體之圖。 第6圖係說明使用本發明第1實施型態之樹脂封裝模具 而形成的封裝體之圖。 第7圖(A)及(B )係說明本發明第2實施型態之樹脂封裝 模具的圖。 第8圖係說明使用於本發明第2實施型態之樹脂封裝模 具的導線架之圖。 第9圖係說明使用本發明第2實施型態之樹脂封裝模具 而形成封裝體之圖。 第1 0圖(A )及(B )係說明本發明半導體裝置之製造方法 的圖。 第1 1圖(A )及(B )係說明本發明半導體裝置之製造方法 的圖。 第1 2圖係說明本發明半導體裝置之製造方法的圖。 第1 3圖係說明本發明半導體裝置之製造方法的圖。 第1 4圖係說明本發明半導體裝置之製造方法的圖。 第1 5圖(A )及(B)係說明本發明半導體裝置之製造方法
314106.ptd 第26頁 1284972 圖式簡單說明 的圖。 第1 6圖係說明習知半導體裝置之製造方法的圖。 第1 7圖係說明習知半導體裝置之製造方法的圖。 第1 8圖係說明習知半導體裝置之製造方法的圖。 21 導線架 2 2 第1連結條體 23 第2連結條體 24 載置部 2 6 晶島 2 7 導線 2 8 繫條 2 9、3 0 排氣口 31 吊導線 3 2、3 3 排氣口形成區域 3 5 繫條 41 上模 4 2 下模 4 3 抵接面 4 4 排氣溝 4 5 注入口 4 6模穴
314106.ptd 第27頁

Claims (1)

  1. 扑按修(笑)正本 f................二__羞t思油896_%年/月日 修正_ 六、申請專利範圍 1. 一種導線架,其特徵在具備: 至少1個晶島; 以包圍上述晶島之方式配置的一對第1連結條體及 第2連結條體; 由上述第1及第2連結條體延伸於上述晶島附近的 複數導線; 使上述導線成為一體且以包圍上述晶島之方式配 置的繫條;及
    形成於上述第1及第2連結條體交叉區域附近的排 氣口配置區域, 與位於樹脂封裝模具之模穴内之導線架之貫通孔 貫通,而貫通至前述排氣口配置區域之第1排氣口 ,以 及獨立形成於上述第1排氣口附近的第2排氣口。 2 ·如申請專利範圍第1項之導線架,其中,上述排氣口配 置區域與上述2條繫條一體形成,且位於上述2條繫條 的交叉區域附近。 &
    3. 如申請專利範圍第1項之導線架,前述第1排氟口具有 形成為比位於與上述模穴之境界之上述貫通孔之寬度 更狹窄之寬度W,上述第1排氣口之以上述寬度W延伸之 長度L係形成為長於上述寬度W。 4. 如申請專利範圍第1或3項之導線架,其中,上述第1排 氣口的一部份係包含於樹脂封裝體形成區域。 5. 如申請專利範圍第1或3項之導線架,其中,上述第2排 氣口相較於上述第1排氣口,係形成於與上述晶島距離
    314106(修正版).ptc 第28頁 1284972 _案號 91123896_%年 / 月 />曰__ 六、申請專利範圍 較遠的部位,且上述第1排氣口與上述第2排氣口係介 著形成於上述樹脂封裝模具的排氣溝而貫通。 6. 如申請專利範圍第1或3項之導線架,其中,上述第2排 氣口係為將空氣排出外部的孔。 7. —種樹脂封裝模具,其特徵在具備:由上模及下模構 成,至少可收納導線架及半導體元件且實質上為六面 體的模穴;及 具有形成於位於上述六面體的隅角部之上述上模 或上述下模的抵接面之排氣溝。 8. 如申請專利範圍第7項之樹脂封裝模具,其中,於上述 隅角部的至少一端,形成有上述排氣溝。 9. 如申請專利範圍第7或8項之樹脂封裝模具,其中,於 上述隅角部,由上述上模及下模所推壓之上述導線架 上,形成有各自獨立的第1排氣口及第2排氣口,且上 述第1及第2排氣口係介著上述排氣溝連結。 1 0 .如申請專利範圍第9項之樹脂封裝模具,其中,上述排 氣溝係與上述模穴連接地形成,且位於上述第1排氣口 的大致上面或下面。 1 1.如申請專利範圍第9項之樹脂封裝模具,其中,在由上 模及下模構成的模穴中,包含有上述第1排氣口的一部 份。 1 2.如申請專利範圍第8項之樹脂封裝模具,其中,位於上 述模穴側之上述排氣溝的一端係形成於由上述模穴區 域分開的上述抵接面。
    314106(修正版).ptc 第29頁 1284972 修正 A>a ----_ 案號 91123896 六、申請專利範圍 1 3·^申請專利範圍第7項之樹脂封裝模具,其中,於上 =角部,由上述上模及下模所推壓之上述導線架上, =成有各自獨立的第1排氣口及第2排氣口,且上述 =部的至少1端具有樹脂充填注入口,位於上述模穴側 上述樹脂注入口的一端係形成於由上述模穴區域 汗,上述抵接面,而上述樹脂注入口的一端與上述第 徘氧口係連接地形成。 1 4·==請專利範圍第7項之樹脂封裝模具,其中,與上 =二連接設置之上述抵接面的境界周邊,係成為上述 導:^抵f :與上述下模之抵#面之分開距離與上述 ^線架之厚度相等。 < 15^種ί導體裝置之製造方法,其特徵在具備下列步 導線Ϊ 2 ^ 1支持複數條導•,支持上述複數條 具内之模穴之i ϊ f,以及形成有與位於樹脂封裝模 半二=之貫通孔連通之第1排氣口且載置 於樹脂封裳模具中收納 裝模具係具備: 工述令綠木而該樹脂封 的模穴;及位於上^下核構成且實質上為六面體 模的抵接面之排之隅角部之上述上模或下 抵接面的境界周=作=上;模:連接設置之上述 下模之抵接面之分門為上述上杈之抵接面與上述 令上述模穴内=與上述導線架之厚度相等; 氣溝而排出於上述模經由上述第1排氣口及上述排 、八外部’且使樹脂充填於模穴内
    1284972 _案號91123896_%年/月/>曰 修正_ 六、申請專利範圍 而形成樹脂封裝體。 1 6 .如申請專利範圍第1 5項之半導體裝置的製造方法,其 中,上述導線架具有與上述第1排氣口分開,貫通對應 於上述第1排氣口外側之領域而形成之第2排氣口 ,且 上述第1排氣口與上述第2排氣口係經由上述排氣溝連 結。 1 7.如申請專利範圍第1 5或1 6項之半導體裝置的製造方 法,其中,上述第1排氣口的另一端與上述模六内連 接,且以樹脂充填至少上述第1排氣口。
    1 8 .如申請專利範圍第1 5或1 6項之半導體裝置的製造方 法,其中,上述導線架由上述樹脂封裝模具脫模之 後,至少上述第1排氣口内的樹脂會殘留於該第1排氣 口内,並且在將上述繫條切斷的步驟中,同時去除上 述第1及第2排氣口。 1 9.如申請專利範圍第1 5或1 6項之半導體裝置的製造方 法,其中,上述導線架由上述樹脂封裝模具脫模之 後,連續進行將上述繫條切斷的步驟,以及將上述導 線彎折成所期望的形狀的步驟。 2 0 .如申請專利範圍第1 5或1 6項之半導體裝置的製造方
    法,其中,上述導線上至少可形成有1層電鍍層。 2 1.如申請專利範圍第2 0項之半導體裝置的製造方法,其 中,上述電鍍層係以由Pd、Sn、Sn-Pb、Sn-Bi、 Sn-Ag、Sn-Cu、Au-Ag、Sn-Ag-Su選擇的組合來施行。 2 2 .如申請專利範圍第1 5項之半導體裝置的製造方法,其
    314106(修正版).ptc 第31頁 1284972 _案號 91123896_#年 / 月 />曰_^_ 六、申請專利範圍 中,上述隅角部的至少1端具有樹脂充填注入口 ,位於 上述模穴側之上述樹脂充填注入口的一端係位於由上 述模穴分開的上述抵接面,且上述樹脂充填注入口的 一端與上述第1排氣口相連接,以令上述樹脂由上述第 1排氣口充填於上述模穴内。 2 3 .如申請專利範圍第1 5項之半導體裝置的製造方法,其 中,上述隅角部的至少1端具有樹脂充填注入口,位於 上述模穴側之上述樹脂充填注入口及上述排氣溝的一 端係位於由上述模穴分開的上述抵接面,且上述樹脂 充填注入口的一端與上述第1排氣口相連接,並經由上 述第1排氣口將上述樹脂充填於上述模穴内,且經由上 述第1排氣口將上述空氣排出上述模穴。
    314106(修正版).ptc 第32頁
TW091123896A 2001-11-12 2002-10-17 Leadframe, resin encapsulating mold, and method for making semiconductors using such leadframe and mold TWI284972B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001346408 2001-11-12
JP2002020296A JP3773855B2 (ja) 2001-11-12 2002-01-29 リードフレーム

Publications (1)

Publication Number Publication Date
TWI284972B true TWI284972B (en) 2007-08-01

Family

ID=26624484

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091123896A TWI284972B (en) 2001-11-12 2002-10-17 Leadframe, resin encapsulating mold, and method for making semiconductors using such leadframe and mold

Country Status (5)

Country Link
US (2) US6724072B2 (zh)
JP (1) JP3773855B2 (zh)
KR (1) KR100702080B1 (zh)
CN (1) CN1312768C (zh)
TW (1) TWI284972B (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6969918B1 (en) * 2001-08-30 2005-11-29 Micron Technology, Inc. System for fabricating semiconductor components using mold cavities having runners configured to minimize venting
JP2005159103A (ja) 2003-11-27 2005-06-16 Renesas Technology Corp 半導体装置およびその製造方法
JP4654670B2 (ja) * 2003-12-16 2011-03-23 日亜化学工業株式会社 発光装置及びその製造方法
JP3786946B1 (ja) 2005-01-24 2006-06-21 株式会社三井ハイテック 永久磁石の樹脂封止方法
US7525180B2 (en) * 2005-10-24 2009-04-28 Panasonic Corporation Semiconductor mount substrate, semiconductor device and method of manufacturing semiconductor package
JPWO2007077909A1 (ja) * 2005-12-28 2009-06-11 株式会社ルネサステクノロジ 半導体装置の製造方法
JP4857791B2 (ja) * 2006-02-01 2012-01-18 日亜化学工業株式会社 半導体装置の製造方法
KR101133309B1 (ko) 2006-05-12 2012-04-04 덴끼 가가꾸 고교 가부시키가이샤 세라믹 분말 및 그의 용도
US7618249B2 (en) * 2006-09-22 2009-11-17 Asm Technology Singapore Pte Ltd. Memory card molding apparatus and process
US7927923B2 (en) 2006-09-25 2011-04-19 Micron Technology, Inc. Method and apparatus for directing molding compound flow and resulting semiconductor device packages
US7863738B2 (en) * 2007-05-16 2011-01-04 Texas Instruments Incorporated Apparatus for connecting integrated circuit chip to power and ground circuits
CN101236935B (zh) * 2008-03-07 2010-06-02 日月光半导体制造股份有限公司 具嵌入元件的承载器及其制作方法
JP4971243B2 (ja) * 2008-05-15 2012-07-11 新光電気工業株式会社 配線基板
US20110237633A1 (en) * 2008-12-11 2011-09-29 Bijoy Panicker Small molecule modulators of hepatocyte growth factor (scatter factor) activity
JP2010010715A (ja) * 2009-10-13 2010-01-14 Renesas Technology Corp 半導体装置の製造方法
JP5507344B2 (ja) * 2010-06-08 2014-05-28 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
CN102626975A (zh) * 2011-02-03 2012-08-08 宝理塑料株式会社 模具、热塑性树脂密封电子基板及其制造方法
JP5865038B2 (ja) 2011-11-30 2016-02-17 日東電工株式会社 素子接続用基板、その製造方法および発光ダイオード装置
JP5755186B2 (ja) * 2012-06-25 2015-07-29 三菱電機株式会社 半導体装置の製造方法および半導体装置
CN103050469B (zh) * 2012-12-18 2014-05-14 苏州日月新半导体有限公司 无外引脚半导体封装构造的导线架条
US8884414B2 (en) * 2013-01-09 2014-11-11 Texas Instruments Incorporated Integrated circuit module with dual leadframe
JP6214337B2 (ja) * 2013-10-25 2017-10-18 キヤノン株式会社 電子部品、電子機器および電子部品の製造方法。
CN104867839B (zh) * 2014-02-21 2018-06-01 三垦电气株式会社 半导体装置的制造方法和半导体装置
CN103996684B (zh) * 2014-05-20 2017-06-20 格科微电子(上海)有限公司 图像传感器结构及其封装方法
JP6526463B2 (ja) * 2015-03-31 2019-06-05 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US11342260B2 (en) * 2019-10-15 2022-05-24 Win Semiconductors Corp. Power flat no-lead package

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100199261B1 (ko) * 1990-04-27 1999-06-15 가나이 쓰도무 반도체장치 및 그 제조방법 그리고 그것에 사용되는 성형장치
JPH0637231A (ja) 1992-07-17 1994-02-10 Hitachi Ltd リードフレームおよびそれを用いたレジンモールド形半導体装置
US5293065A (en) * 1992-08-27 1994-03-08 Texas Instruments, Incorporated Lead frame having an outlet with a larger cross sectional area than the inlet
JPH06310642A (ja) * 1993-04-21 1994-11-04 Fujitsu Miyagi Electron:Kk リードフレーム
US5441684A (en) * 1993-09-24 1995-08-15 Vlsi Technology, Inc. Method of forming molded plastic packages with integrated heat sinks
JPH07111305A (ja) 1993-10-12 1995-04-25 Fujitsu Miyagi Electron:Kk 半導体装置の製造方法及びこれに使用する金属支持枠及びモールド金型
JPH07183317A (ja) * 1993-12-22 1995-07-21 Matsushita Electric Ind Co Ltd 電子部品の製造装置及び製造方法
KR0121112B1 (ko) * 1994-03-31 1997-11-10 황인길 반도체의 패키지 몰드 금형구조
JPH08181160A (ja) 1994-12-26 1996-07-12 Fujitsu Ltd 半導体装置の製造方法
JP2704128B2 (ja) 1995-02-21 1998-01-26 九州日本電気株式会社 半導体装置用リードフレームおよびその製造方法
JPH08236683A (ja) * 1995-02-28 1996-09-13 Nec Corp リードフレーム
JPH09121014A (ja) 1995-08-23 1997-05-06 Shinko Electric Ind Co Ltd リードフレーム
JPH0964079A (ja) * 1995-08-25 1997-03-07 Hitachi Ltd 樹脂製品の成形方法およびそれに用いるリードフレーム
CA2180807C (en) * 1996-07-09 2002-11-05 Lynda Boutin Integrated circuit chip package and encapsulation process
KR980012363A (ko) * 1996-07-22 1998-04-30 김광호 성형성을 향상시키기 위한 에어벤트 홀이 형성된 리드 프레임
JPH10217286A (ja) * 1997-02-03 1998-08-18 Apic Yamada Kk 樹脂モールド金型
KR100350046B1 (ko) * 1999-04-14 2002-08-24 앰코 테크놀로지 코리아 주식회사 리드프레임 및 이를 이용한 방열판이 부착된 반도체패키지
JP3956335B2 (ja) * 2000-03-06 2007-08-08 シャープ株式会社 樹脂注型用金型を用いた半導体装置の製造方法
JP3660861B2 (ja) * 2000-08-18 2005-06-15 株式会社ルネサステクノロジ 半導体装置の製造方法
US6534859B1 (en) * 2002-04-05 2003-03-18 St. Assembly Test Services Ltd. Semiconductor package having heat sink attached to pre-molded cavities and method for creating the package
US6969640B1 (en) * 2004-09-02 2005-11-29 Stats Chippac Ltd. Air pocket resistant semiconductor package system

Also Published As

Publication number Publication date
US6724072B2 (en) 2004-04-20
US7326041B2 (en) 2008-02-05
KR100702080B1 (ko) 2007-04-02
US20030090877A1 (en) 2003-05-15
US20040155365A1 (en) 2004-08-12
JP3773855B2 (ja) 2006-05-10
JP2003209216A (ja) 2003-07-25
KR20030039314A (ko) 2003-05-17
CN1419286A (zh) 2003-05-21
CN1312768C (zh) 2007-04-25

Similar Documents

Publication Publication Date Title
TWI284972B (en) Leadframe, resin encapsulating mold, and method for making semiconductors using such leadframe and mold
TW511260B (en) Semiconductor device and its manufacture method
US7410834B2 (en) Method of manufacturing a semiconductor device
TWI336912B (en) Partially patterned lead frames and methods of making and using the same in semiconductor packaging
KR101645771B1 (ko) 반도체 장치 및 그 제조 방법
JP5380244B2 (ja) 半導体装置の製造方法
JP4094515B2 (ja) 半導体装置の製造方法
TW200845351A (en) Semiconductor device, leadframe and manufacturing method of semiconductor device
JP2014007363A (ja) 半導体装置の製造方法および半導体装置
TWI650840B (zh) 引線支架、半導體裝置及引線支架之製造方法
JP2014220439A (ja) 半導体装置の製造方法および半導体装置
TW200805526A (en) Semiconductor device, and method of manufacturing the same
TW200418149A (en) Surface-mount-enhanced lead frame and method for fabricating semiconductor package with the same
TWI573235B (zh) 半導體裝置及其製造方法
JP2912134B2 (ja) 半導体装置
US9171740B2 (en) Quad flat non-leaded semiconductor package and fabrication method thereof
JP3751496B2 (ja) リードフレーム及びそれを用いた樹脂封止型半導体装置の製造方法
US9099484B2 (en) Method of manufacturing semiconductor device
TW200302559A (en) Semiconductor device and manufacturing method thereof
JP2016192523A (ja) 半導体装置の製造方法
JP4286242B2 (ja) 半導体装置の製造方法
JP2017038051A (ja) 半導体パッケージ及びその製造方法
JP2017108191A (ja) 半導体装置
JP4294034B2 (ja) 半導体装置
JP2004235237A (ja) 樹脂封止金型及びそれを用いた半導体装置の製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees