TWI266200B - A computer network, a computer readable medium, a computer system and method for processing programs and data - Google Patents

A computer network, a computer readable medium, a computer system and method for processing programs and data Download PDF

Info

Publication number
TWI266200B
TWI266200B TW091105599A TW91105599A TWI266200B TW I266200 B TWI266200 B TW I266200B TW 091105599 A TW091105599 A TW 091105599A TW 91105599 A TW91105599 A TW 91105599A TW I266200 B TWI266200 B TW I266200B
Authority
TW
Taiwan
Prior art keywords
memory
data
processing
processor
program
Prior art date
Application number
TW091105599A
Other languages
English (en)
Inventor
Masakazu Suzuoki
Takeshi Yamazaki
Shigehiro Asano
Atsushi Kunimatsu
Harm Peter Hofstee
Original Assignee
Sony Computer Entertainment Inc
Ibm
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Computer Entertainment Inc, Ibm, Toshiba Corp filed Critical Sony Computer Entertainment Inc
Application granted granted Critical
Publication of TWI266200B publication Critical patent/TWI266200B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4843Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system
    • G06F9/485Task life-cycle, e.g. stopping, restarting, resuming execution
    • G06F9/4856Task life-cycle, e.g. stopping, restarting, resuming execution resumption being on a different machine, e.g. task migration, virtual machine migration
    • G06F9/4862Task life-cycle, e.g. stopping, restarting, resuming execution resumption being on a different machine, e.g. task migration, virtual machine migration the task being a mobile agent, i.e. specifically designed to migrate
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/3005Arrangements for executing specific machine instructions to perform operations for flow control
    • G06F9/30054Unconditional branch instructions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/32Address formation of the next instruction, e.g. by incrementing the instruction counter
    • G06F9/322Address formation of the next instruction, e.g. by incrementing the instruction counter for non-sequential address
    • G06F9/323Address formation of the next instruction, e.g. by incrementing the instruction counter for non-sequential address for indirect branch instructions
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L63/00Network architectures or network communication protocols for network security
    • H04L63/16Implementing security features at a particular protocol layer
    • H04L63/168Implementing security features at a particular protocol layer above the transport layer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/01Protocols
    • H04L67/10Protocols in which an application is distributed across nodes in the network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L65/00Network arrangements, protocols or services for supporting real-time applications in data packet communication
    • H04L65/1066Session management
    • H04L65/1101Session protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/34Network arrangements or protocols for supporting network services or applications involving the movement of software or configuration parameters 

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Security & Cryptography (AREA)
  • Computing Systems (AREA)
  • Multi Processors (AREA)
  • Stored Programmes (AREA)

Description

1266200 A7 B7 五、發明説明(1 ) 發明背景 本發明與一種電腦處理器架構及電腦網路有關,尤其與 一種寬頻環境中的電腦處理器架構及電腦網路有關。本發 明進一步與此類架構的程式設計模組有關。 目前電腦網路(例如,辦公室網路中使用的區域網路 (LAN)及如網際網路之類的全域性網路)的電腦及計算裝置 大部份係針對單機計算所設計。在電腦網路上共用資料和 應用程式不是這些電腦及計算裝置的主要設計目標。這些 電腦及計算裝置通常係使用各製造商(例如,Motorola、 Intel、Texas Instruments、Sony及其他製造商)所製造的各 種不同處理器所設計而成。每個這些處理器均具有自己特 有的指令集和指令集架構(ISA),即自己特有的組合語言 、指令集,以及用於執行這些指令·:的主要計算單元與記憶體 單元結構。因此,程式設計人員必、須瞭解每種處理器指令 '集以及IS A才能撰寫這些處理器的應用程式。現今電腦網 路上異質結合的電腦及計算裝置使資料和應用程式的處理 及共用更加複雜。另外,通常還需要同一應用程式的多重 版本才能適應此種異質環境。 連接至全域網路(尤其是網際網路)的電腦及計算裝置類 型包羅萬象。除了個人電腦(PC)和伺服器以外,這些計算 裝置包括行動電話、行動電腦、個人數位助理(PDA)、視 訊轉換器、數位電視等等。在各種電腦和計算裝置之間共 用資料和應用程式會浮現許多問題。 為了克服這些問題.,已採用一些技術。尤其,這些技術 -4- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 1266200
包括鬲/t發展的介面及複雜的程式設計技術。$些解決方 案迥常需要貫%上增強處理能力才能實施。進而通常會導 致實質上增加處理應用程式及透過網路傳㈣料所需的 間。 通常會透過網際網路分開傳輪資料與對應的應用裎式。 這種做法避免必須同時傳送應用裎式與對應於該應用程式 的每組傳輸資料。雖然這種做法可使所需的頻寬量降至最 低限度,但是通常會導致使用者之中無法進行傳輸。用卢 端電腦可能無法取得傳輸資料所需的正確應用程式或最通 用的應用程式。這種做法也需要撰寫每種應用程式的多重 版本,以配合網路上處理器所採用的多重不同ISA與指令 集。 "
Java模組嘗試解決這個問題。:這項模組採用一種符合嚴 格安全性通訊協定的小型應用程式·( r applet」)。applet係 透過用戶端電腦(「用戶端」)執行的網路上的伺服器電腦 傳送。為了避免必須將同一 applet的不同版本傳送至採用 不同ISA的用戶端,會在用戶端的Java虛擬機器上執行所 有的Java applet。Java虛擬機器是模擬具有Java 1$八及Java 指令集〈電腦的軟體。但是,這個軟體係在用戶端的ISA 及用戶端的指令集上執行。Java虛擬機器版本轉提供以適 用於用戶端的每種不同IS A和指令集。因此,不需要每個 applet的多重不同版本。每台用戶端只下載適用於其特定 ISA和指令集的正確java虛擬機器就可執行所有的java applet ° -5- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 1266200 A7 ______ B7____ 五、發明説明(3 ) 雖然提供一種解決必須撰寫適用於每種不同1s A和指令 集 < 應用程式不同版本之問題的方案,但是Java處理模組 需要用戶端電腦上具有額外的軟體層。這層額外軟體層顯 著降低處理器的處理速度。對於即時、多媒體應用程式而 言,速度降低特別顯著。下載的Java applet也可能含有病 毒、處理功能不正常等等。這些病毒及功能不正常會毀壞 用戶端資料庫,並且造成其他損壞。雖然,Java模組中採 取的安全性通訊協定嘗試藉由實施軟體r沙箱」(即’ Java applet無法將資料寫入至該處的用戶端記憶體空間)來克服 這個問題,但是這項軟體驅動式安全性模式通常無法確保 其實施的安全性,並且需要更多處理。 即時、多媒體、網路應用程式愈來愈重要。這些網路應 、用程式需要極快速的處理速度。:未來,此類的應用程式可 能需要每秒上千兆位元資料。目前的網路架構(尤其是網 際網路架構)及目前内嵌於(例如)J ava模組中的程式設計模 組極難以到達如此的處理速度。 因此,需要一種新電腦架構、新電腦網路架構及新程式 設計模組。這種新架構及程式設計模組應克服在網路各成 員之間共用資料和應用程式的問題,而不會增加額外的計 算負擔。這種新電腦架構及程式設計模組也應克服在網路 各成員之間共用資料和應用程式固有的安全性問題。 發明概要 在一項觀點中,本發明提供一種新電腦架構、計算裝置 及電腦網路。在另一項觀點中,本發明提供一種適用於這 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1266200 五、發明説明( 知的“單兀’以供任何網路成員處理。每個軟體單元均 ;、Ί彳同、°構’並且可包含應用程式和資料。由於該模組 :巧腦架構提供高速處理及傳輸速度,所以可迅速處理該 “兀應、用裎式的程式碼最好係以相同的通用指令集與 ISA^基礎。每個軟體單元最好均包含-全域識別(全域ID) 及資訊,用以描述該軟體單元處理所需要的計算資源量。 由1所有的计异貧源均具有相同的基本架構並且採用相同 的IS A戶/f以執ίτ處理的特定資源可位於網路上的任何位 置並且可動態指派。 ,本處理模組疋一項處理器元件(ΡΕ)。ΡΕ最好包括一處 理單7C (PU)、一直接記憶體存取控制器及一複數 個I付屬處理單7C (APU)。在較佳具體實施例中,包括八 個APU PU和APU與一共用動態隨機存取記憶體(dram) 互動,S共用動態隨機存取記憶體..最好具有縱橫制架構。 pu排程及精心安排APU執行的資料與應用程式處理。洲 以平ί丁且獨1方式來執行這項處理。dmac控制與八叫 存取儲存於共用DRAM中的資料與應用程式。 根據這項模組化結構,網路成員採用的pE數量係以該 成K所而的/处理旎力為基礎。例如,伺服器可採用四個 PE、工作站可採用兩個pE,而pDA可採用一個pE。指派用 以處理特定軟體單元之吒的八叫數量取決於該軟體單元内 之程式和資料的複雜度及數量。 在較佳具體實施例中,複數個pE與一共用dram有關。 DRAM最好被分隔成複數個記憶區段(mem〇ry smion),並 •8- 本纸張尺度適用中國國豕襟準(CNS) A4規格(210X297公著) 裝 訂 1266200 A7 ___B7 五、發明説明(6 ) 且每個兄饭、區段均被b 1¾成挺數個兄憶組(mern〇ry bank)。 在特定較佳具體實施例中’ DRAM包括六十四個記憶組, 每組記憶組均具有一百萬位元組的儲存容量。DRAM的每 個6己丨思區段瑕好均被一 ό己彳思姐把制器控制,並且p £的每個 D M A C最好均存取每個i己憶組控制器。因此,在本具體實 施例中,每個PE的DMAC均可存取該共用DRAm的任何部 份。 在另一項觀點中’本發明提供一種適用於APU自該共用 DRAM讀取資料及窝入資料至該共用DRAM的同步化系統 及方法。該系統避免共用該D R A Μ的多重AP U與多重P E之 間發生衝突。根據該系統及方法,DRAM的區域被指定用 於儲存複數個滿-空白(full-empty)位元。這些滿-空白位元 '的每位位元均對應於指定的DRAM區域。該同步化系統被 整合至D R A Μ硬體中,因此,避免 '於軟體中實施資料同步 化方案的計算内部操作。 本發明也在DRAM内實施沙箱,以提供防止某一 apu正 在處理之程式的資料因另一 APU正在處理之程式的資料而 毀損的安全性。每個沙箱均定義特定APU或一組APU無法 讀取或寫入資料的共用DRAM區域。 在另一項觀點中,本發明提供一種適用於Pu發佈命令 至APL;以起始APU處理應用程式和資料的系統及方法。這 些命令(稱為APU遠端程序呼叫(A[lpc)M^ pu能夠精心安裝 及協調A P U的應用程式與資料平行處理,而不需要a p u執 汙共處理器的角色。 -9- I266200 A7 ^^________ 五、發明説明(7 ) 在另一項觀點中,本發明提供一種用於建立用以處理即 收即播(streaming)資料之專用管線結構的系統及方法。根 據衣發明該系統及方法,一組協調APU及與這些APU相關 的一組協調記憶體沙箱皆是由PU建置而成,以處理這些 資料。於未發生資料處理的週期期間,管線的專用Apu及 記憶體沙箱仍然專屬於該管線。換言之,於這些週期期 間,專用APU及其相關沙箱均處於保留狀態。 在另一項觀點中,本發明提供一種用於處理工作的絕對 計時器。該絕對計時器非相依於APU處理應用裎式和資料 時採用的時脈頻率。應用程式係依據該絕對計時器定義的 工作時間週期為基礎所撰寫而成。如果因(例如)Apu提升 而增加APU採用的時脈頻率,則該絕對計時器定義之终定 工作的時間週期維持不變。這項·、方案使較新版A p U能夠會 兔增加處理時間,而不需停止這·些apLi處理針對較签版 APU之較慢速處理時間所撰寫的較舊版應用程式。 本發明還提供一種替代方案,以准許較新版Apu具有梦 快的處理131度來處理針對較舊版A P u之較慢速處理時間戶斤 撰寫的較舊版應用程式。在該替代方案中,於處理有關藉 由增強速度所建立之APU平行處理之協調問題期間,會二 析正在處理這些舊版應用程式之APU所採用的特定指令戈 微程式碼(m1Croc〇de)。 「無運算」(「N〇〇P」)指令被插入 至這些APU之一部份所執行的指令中,以維持程式所預期 的連續完成APU處理。藉由將這些N〇〇P插入至這些指卞 中’維持A P U執彳于所有指令的正確時序。 -10-
1266200 A7 B7 五、發明説明(8 ) 在另一項觀點中,本發明提供一種包含一已整合一光波 ,足積體電路的晶片封裝。 圖式簡單說明 圖1顯示根據本發明之電腦網路整個架構的圖式。 圖2顯示根據本發明之處理器元件(PE)結構的圖式。 圖3顯示根據本發明之寬頻引擎(BE)結構的圖式。 圖4顯示根據本發明之附屬處理單元(APU)結構的圖式。 圖5顯示根據本發明之處理器元件、視覺化器 (visualizer ; VS)及光學介面之結構的圖式。 圖6顯示根據本發明之處理器元件組合之一的圖式。 圖7顯示根據本發明之處理器元件另一項組合的圖式。 圖8顯示根據本發明之處理器元件還有另一項組合的圖 圖9顯示根據本發明之處理器元'件還有另一項組合的圖 圖1 0顯示根據本發明之處理器元件還有另一項組合的圖 式。 圖Π A顯示根據本發明之'於晶片封裝内集成光學介面的 圖式: 圖1 1 B顯示使用圖1 1 A所示之光學介面之處理器一種組 態的圖式。 圖1 1 C顯示使用圖1 1 A所示之光學介面之處理器另一種 組態的圖式。 圖1 2 A顯示根據本發明之記憶體系統結構的圖式。 -11- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
裝 玎
1266200 A7 B7 五、發明説明(9 ) 圖1 2 B顯示根據本發明之將資料從第一寬頻引擎寫入至 第二寬頻引擎的圖式。 圖Π顯示根據本發明之處理器元件之共用記憶體結構的 圖式。 圖1 4 A顯示圖1 3所示之記憶組之一種結構的圖式。 圖14B顯示圖13所示之記憶組另一種結構的圖式。 圖1 5顯示根據本發明之直接記憶體存取控制器結構的圖 式。 圖1 6顯示根據本發明之直接記憶體存取控制器之替代結 構的圖式。 圖1 7A至1 70顯示根據本發明之資料同步化作業的圖 圖18顯示根據本發明資料同步化方案之記憶體位置各種 狀態的三態記憶體圖。 ' — 圖丨9顯示根據本發明之硬體沙箱之識別碼控制表結構的 圖式。 圖20顯示根據本發明之用以儲存硬體沙箱之記憶體存取 鍵之配置的圖式。 — 圖2 1顯示根據本發明之硬體沙箱之記憶體存取控制表結 構的圖式。 圖22顯示使用圖1 9所示之識別碼控制表及圖2 1所示之記 憶體存取控制表來存取記憶體沙箱之步驟的流程圖。 圖2 3顯示根據本發明心軟體單元結構的圖式。 圖24顯示根據本發明之用以向APU發佈遠端程序呼叫之 -12- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1266200 A7 -— —__B7 — — 五、發明説明(1〇 ) 步驟的流程圖。 圖2 5 ’頭示根據本發明之用以處理即收即播貧料之 線結構的圖式。 圖26A至26B顯示根據本發明之圖25所禾之用以 收即播貧料足專用管線所執行之步驟的流程圖。 圖27顯示根據本發明之用以處理即收即播資料之 線替代結構的圖式。 圖28顯示根據本發明之用以供ap[j協調應用程式 之平行處理之絕對計時器配置的圖式。 較佳具體實施例詳細說明 圖I顯示根據本發明之電腦系統I 〇 I的整體架構。 如圖所示,系統1〇1包括網路1〇4,其中複數個電 、算裝置均連接至該網路。網路丨,:〇4可能是LAN、如 路(類的全域性網路或任何其他電、.腦網路。 例如’連接至網路1 04的電腦及計算裝置(網路 員」)包括用戶端電腦106、伺服器電腦1〇8、個人 理(PDA) 110、數位電視(DTV) H2及其他有線或無 及計算裝置。網路1 04的成·.員採用的處理器皆是從 通用計算模組所建構而成。這些處理器最好也皆具 的1SA,並且根據相同的指令集來執行處理。内含 特定處理器的模組數量取決於該處理器所需的處理 例如,由於系統1 〇 1的伺服器108執行的資料和應 處理多於用户端1 0 6,所以伺服器1 〇 8包含的計算模 用戶端1 0 6 1另一方面,P D A丨1 0執彳亍最少處理量: -13- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 專用管 處理即 專用管 與資料 腦及計 網際網 的「成 數位助 線電腦 相同的 有相同 於任何 能力。 用程式 組多於 因此, 1266200
五、發明説明(11 ) PDA 110包括最少計算模組數量。DTV 1丨2執行的處理層 級介於用戶端丨處理層級與伺服器1〇8處理層級之間。因 此,DTV 112包含的計算模組數量介於用戶端1〇6的計算模 組數量與伺服器丨〇8的計算模組數量之間Q如下文所述, 每個計算模組均包含一處理控制器及複數個完全一樣的處 理單元,用以執行平行處理透過網路丨04傳輸的資料和應 用程式。 系統1 0 1的同質組態促進適應性、處理速度及處理效 旱。因為乐統1 〇丨的母個成員均使用一個或一個以上(戈甘 分段)的同一計异模组,所以特定電腦或計算裝置不可能 執行實際的資料和應用程式處理。另外,可在網路成員之 間分擔特定應用程式和資料的處理。藉由單獨地識別整個 、系統中包括系統1 〇丨處理之資料和應用程式的軟體單元, 可將處理結果傳輸至要求處理的電.腦或計算裝置,而不論 這項處理發生於何處。因為執行這項處理的模組具有通用 結構並且採用通用ISA,所以可避免為了達成處理器之間 的相容性所需的軟體附加層的計算I荷。這種架構及程式 設計模組促進執行(例如)即時、多媒體應用程式所需的處 理速度。 為了進一步利用系統10 1所促進的處理速度及效率,會 对k個糸统理的U科和應用程式封裝成唯一識別、制式 格式化的欢體犟元1 02。每個軟體單元1 〇2均包含或可包含 應用程式和資料。每個軟體單元也包含一·lD,用以在整個 網路1 04和系統1 0 1中全域識別軟體單元。結構或軟體單元 -14- 本紙張尺度適用中國國家標準(CNS) A4規;^"(21〇X297公釐) 1266200 五、發明説明(12 ) ::'1式性及整個網路二軟體單元的唯-識別可促進在網路 的任何電腦或計算裝置上處理應用程式和資料。例如,用 =1 %可用公式表示軟體單元102,但是因為用戶端⑽ =理能力有限’所以會將這個敕體單元傳輸至词服器 ’以利用词服器處理軟體單元。因此,以網路處理資 々、的可使用性為基礎,教# 利處理 ' —’人…可在整個網路丨。4邊移以 系統丨〇丨之處理器及軟體單元的同質結構也避多現今里 質網路的許多問題。例如,冑免任何無效率的"設計模 、‘且,k些碑效率的程式設計模組需使用任何指令集(例 如,java虛擬機器之類的虛擬機器)進行搜尋,以准許在任 可丨SA上處理應用铨式。因此,系統1〇ι所實施的寬頻處理 、比現今網路的寬頻處理具有更高效率且有效。 網路104之所有成員的基本處、理模組是處理器元件 (PE)。圖2顯示一 PE的結構。如圖所示,PE 2〇丨包括一處 理單元(PU) 203、一直接記憶體存取控制器(DMac) 205及 複數個附屬處理單元(APU),即,APU 207、APU 209、 APU211、APU213、APU215、APLi2l7、APU219&APU 22 h —區域PE匯流排22 3在APU、DM AC 205和PU 203之間 傳輸資料和應用程式。例如,區域PE匯流排223可具有傳 統架構或被實施成封包交換式網路。雖然實施成封包交換 式網路需要更多硬體,但是可增加可用的頻寬。 可使用用於實施數位邏輯的各種方法來建構PE 20 1 :但 是,PE 20 1最好被建構成在矽基板上採用互補金屬氧化物 15- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 裝 訂 線 1266200 A7 B7 五、發明説明(13 ) 丰導體(CMOS)的鞏一積體電路。基板的替代材料包括钟 化鎵、砷化鎵鋁及採用各種摻雜物之其他所謂的合成 物。也可能使用超導電材料(例如,迅速單流井(rapld s 1 n g I e - ίΊ u X - q u a n t u m ; R S F Q)邏輯)來實施 p e 2 0 I。 透過南頻見記憶體連接2 2 7,使p e 2 0 1與動態隨機存取 記憶體(DHAM) 225密切相關。DRAM 225係當作pE 2〇1的 主記憶體°雖然DRAM 225最好是動態隨機存取記憶體, 但是也可使用其他裝置來實施DRAM 225,例如,靜雖隨 機存取記憶體(SRAM)、磁性隨機存取記憶體、夫 學記憶體或全像式記憶體。DMAC 205促進介於DRAM 2)5 與PE 20 1的APU和PU之間的資料傳送。如下文中的進—步 說明,DMAC 205指定每個APU在DRAM 225中的專用區, '在專用區中只有該APU可寫入資料,並且只有該Apu可從 該處讀取資料。這個專用區被稱為「沙箱」。 例如,PU 203可能是能夠獨立處理資料和應用程式的標 準處理器。在操作過程中,PU 203排程及精心安排APU執 行的貧料與應用程式處理。APU最好是單指令多重資料 (S1MD)處理器。在PU 203检制下,APU以平行且獨立方式 來執行這些貧料和應用程式處理。DMAC 205控制PU 203 與APU存取儲存於共用Dram 225中的資料盥庳用裎式。 雖然心⑴最好包含八個則,但是可視所需:;處理二 而疋’在PE中採用較多或較少數量的APU。再者,可將一 些PE(如PE 201)聯結或封裝在一起,以提供增強的處理能 力。 -16- 本紙張尺度適用中國國家標準(cns)7^71〇 χ 297公釐) 1266200 A7 B7 五、發明説明(14 例如·如圖3所示,可在一個或一個以上晶片封裝内將 四個PE聯結或封裝在一起,以構成適用於網路|〇4之一成 員的單一處理器。這項組態被稱為寬頻引擎(βΕ)口圖3 所示’ BE 301包含四個ΡΕ,即ΡΕ 3〇3、ρΕ 3〇5、ρΕ —和 ΡΕ 309。這些ΡΕ之間的通訊係透過βΕ匯流排311。廣頻寬 3己憶體連接3 1 3提供介於D RAM 3 1 5與這些ΡΕ之間的通訊。 BE 30 1之PE之間的通訊可透過dRAM 3 15與這項記憶體連 接發生,以取代B E匯流排3 1 1。 輸入/輸出(丨/0)介面3丨7及外部匯流排3丨9提供介於官頻 引擎3〇丨與網路丨〇4之其他成員間的通訊。BE 3〇丨的每ς p£ 均是以平行且獨立方式來執行資料和應用程式處理,類似 於PE之APU以平行且獨立方式來執行資料和應用程式處 '理。 圖4顯示APU的結構。APU 402自括戸坤、 一估域死憶體4〇6、暫 存器4丨0、四個浮點運算單元4 1 ? to 7 π 兀 夂四個整數運算單元 4 1 4。再者,但是可視所需的處理能, u刀而疋,可採用較多 或較少數量的浮點運算單元5 12及整數通μ π 一 、异單元414在較佳 具體實施例中,區域記憶體406包括丨τ - 8千位元組儲存空 間,而暫存器4 1 0是容量為1 28 X 1 28仿- 仫疋。浮點運算單元 4 12的運作速度最好是每秒32億浮點運窗, \ Ή 〇 2 G F L Ο P S),而 整數運算單元414的運作速度最好早一 ι 乂取灯疋母秒32億運算(32 GOPS)。 區域記憶體402不是快取記憶體:區域記憶體4〇2最好被 建搆成SRAM,不需要支援APU的快取相干性 -17- 本紙張尺度適用中國國家標準(CNS) A4規格(21〇 X 297公釐) 1266200 A7 B7
coherency)。PU可能需要支援PU所起始之直接記憶體存取 的快取相干性。但是’針對APU起始的直接記憶體存取或 存取外部裝置’則不需要快取相干性支援。 APU 402進一步包括匯流排404’用以在APU間來回傳輸 應用程式和資料。在較佳具體實施例巾,這個匯流排的寬 度為1,024位位疋。ΑΡϋ 402進一步包括内部匯流排4〇8、 420和418。在較佳具體實施例中,匯流排4〇8的寬度為256 位位元,並且提供介於區域記憶體4〇6與暫存器4丨〇之間的 通況。匯;氣排4 2 0和4 1 8提供分別介於暫存器4 1 〇與浮點運 异單元412之間的通訊,及介於暫存器4iQ與整數運算單元 4丨4之間的通訊。在較佳具體實施例中,匯流排418和42〇 之從暫存器4 1 0至浮點運算單元或整數運算單元的寬度為 3 84位位元,,匯流排4 1 8和420之從浮點運算軍元或整數 運算單元至暫存器410的寬度為128、位位元。這些匯流排之 從暫存备4 1 0主浮點運异單元或整數運算單元的寬度寬於 k浮點運异單元或整數運算單元至暫存器4 1 〇的寬度,以 適應於處理期間來自於暫存器4丨〇的較大資料流量。每項 計算均需要三個字組的最大,值。但是,每項計算的結果通 常只是一個字組。 圖)至1 0進一步顯示網路丨〇4之成員的處理器模組化結 構。例如,如圖5所示,處理器可包括一個單一 pE 502。 如上文所述,.這個PE通常包括PLJ、DMAC及八個APU。每 個A P U皆包括區域儲存區(LS) σ另一方面,處理器可包括 視覺化卷(\/5) 505結構。如圖5所示,\/8 505包含?1;512、 -18- ^張尺度適财 S K ^(CNS) A4^(21〇l^¥) 1266200 A7 B7 五、發明説明(16 ) DM AC 5 14 及四個 API),即 ΑΡϋ 5 16、APU 5 18、APU 520和 APU 5 22 .在此情況下,晶片封裝内通常被ΡΕ的其他四個 APU佔用的空間會被像素引擎508、影像快取記憶體5 1〇及 陰極射線管控制器(CRTC) 504。視PE 502或VS 505所需的 通訊速度而定,晶片封裝内也可包含光學介面5 06。 使用這項標準化、模祖化結構,可輕易且高效率建構許 多其他的處理器變更版。例如,圖6所示的處理器包括兩 個晶片封裝,即,晶片封裝602包含一 BE,而晶片封裝604 包括四個VS。輸入/輸出(I/O) 606提供介於晶片封裝602的 BE與網路1 04之間的介面。匯流排608提供介於晶片封裝 602與晶片封裝604之間的通訊。輸入輸出處理器([〇p) 6 1〇 控制流入及流出I/O 606的資料流。I/O 606可被製造成專用 積體電路(ASIC)。來自於VS的輸出是視訊信號612。 圖7顯示具有兩個光學介面704和706之BE 702的晶片封 裝,用以提供與網路1 04其他成員(或區域連接的其他晶片 封裝)之間的超高速通訊。例如’ BE 702可當作網路104上 的伺服器。 圖8所示的晶片封裝包括兩個PE 802和804及兩個VS 806 和808。I/O 8 10提供介於晶片封裝與網路1〇4之間的介面。 來自於晶片封裝的輸出是視訊信號。例如,這項組態可當 作圖形工作站。 圖9顯示尚有另一種組態。這個组態的處理能力是圖8所 示之組態處理能力的二分之一,其配備一個PE 902而不是 配備兩個PE,並且配備一個VS 904而不是配備兩個VS : -19- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
裝 訂
1266200 A7 B7
I/O 906的頻寬是圖8所示之[/〇頻寬的二分之一。 ^疋,這 樣的處理器也可當作圖形工作站。 u 圖1 0顯示最後組態。處理器僅係由一單一 V S 1 〇 〇7及 I/O 1004所組成。例如,這項組態可當作PDA。 圖Π A顯示將光學介面整合至網路1 〇4處理器+曰p丄 的圖式。這些光學介面將光學信號轉換成電子信號及爿夺= 子信號轉換成光學信號,並且可由各種材料(例如,包括 砷化鎵、砷化鎵鋁、鍺及其他元件或合成物)所建構而 成。如圖所示,光學介面1丨04和1 ] 06被製造在B E 1 1 〇7的 晶片封裝上。BE匯流排1 108提供BE 1 102之PE(即,PE 1110、PE 1 1 12、PE 1114、PE 1 1 16)與這些光學介面之間 的通訊。光學介面1 104包括兩個連接埠(即,連接埠丨丨丨8 •及連接淳Π 2 0 ),而光學介面1 1 0 6也包括兩個連接埠(即, 連接埠1122及連接埠1124)。連接埠1118、1120、1122和 1124分別被連接至光學波導1126、1128、1130和1132。光 學信號係經由光學介面1 1 04和丨1 06的連接埠,透過這些光 學波導在B E丨1 02間來回傳輸。 在各種組態中,可使用此類的光學波導及每個BE的四 個光學連接璋將複數個B E連接在一起。例如,如圖1 1 B所 示,可透過此類的光學連接埠將兩個或兩個以上B E (例 如,BE 1 152、BE 1 154和BE丨丨56)串聯連接在一起。在本 實例中,BE 11 52的光學介面1丨66係透過其光學連接埠連 接至BE丨154的光學介面1 160。在類似的方法中,BE 1 154 之光學介面1 162上的光學連接埠被連接至BE I 156之光學 -20- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
裝 訂
k 1266200 A7 B7 五、發明説明(18 ) 介面Μ 64的光學連接埠。 _ I I C顯示一種矩陣組態。在這個組態中,每個Β Ε的先 子介面皆是連接至另兩個Β Ε。如圖所示,Β ε I 1 7 2之光學 介面Π 88的光學連接埠之一被連接至be 1 176之光學介面 〜的光學連接淳。光學介四1 1 8 8的另一光學連接蜂被 連接至BE 1 178之光學介面1 184的一光學連接埠。在類似 的方法中’ be 1 1 74之光學介面1 1 90上的一個光學連接埠 被連接至B£ 1 178之光學介面1 184的其他光學連接埠。光 學介面丨19〇的另一光學連接埠被連接至be 1 180之光學介 面1 1 86的一光學連接埠。可用類似的方法將這個矩陣配置 擴充至其他B E。 使用率聯組態或矩陣組態,網路丨〇4的處理器均可被建 ’構成任何所期望的大小及能力。當然,可將額外連接埠加 入主BE的光學介面,或加入至具有多於或少於^一個BE之 pE數量的處理器,以構成其他組態。 圖12A顯示BE之DRAM的控制系統及結構。在具有其他 大小且包含更多或更少PE的處理器中採用類似的控制系統 及結構。如圖所示,一縱橫制開關將包含BE 120 1之四個 PE的每個dm AC 1 2 10連接至八個記憶組控制1206。每個記 憶組控制1206均控制DRAM 1204的八組記憶组1208(圖中只 有顯示四個)。因此,DRAM 1204包括總共六十四組記憶 組。在較佳具體實施例中,DRAM 1 204的容量為64兆位元 組,並且每組記憶組均具有1百萬位元組的儲存容量。在 衣較诖具體實施例中,每組記憶組内的最小可定址單元是 -21- 本纸張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1266200 A7 __ —_ B7____ 五、發明説明(19 ) I 024位位元的記憶區塊。 BE 1201還包括開關單元12丨2。開關單元丨212促使緊密 搞合至BE 120 1之BE上的其他APU能夠存取DRAM 1204。
Q此叮暑 第一 B E緊奋轉合至第一 B E,並且每個B E的 每個APU均可定址一 APU通常可存取之記憶體位置數量的 兩倍。透過如開關單元12 12之類的開關單元,可在第一 BE 的DRAM與第二be的DRAM之間進行直接讀取和寫入資 料。
例如,如圖12B所示’為了實現此類的寫入,第一 be的 APU(例如,BE 1222的APU 1220)將一寫入命令發佈至第二 BE之DRAM之記憶體位置(例如,be 1226的DRAM 1228, 而不是如慣常情況,發佈至BE 1222的DRAM 1224)。BE 、1222的DM AC 1230透過縱橫制開關1221將寫入命令傳送至 記憶組控制丨234,而記憶組控制1 )34將命令傳輸至連接至 記憶組控制1 234的外部連接埠1232。BE 1226的DMAC 1238 接收寫入命令,並且將該寫入命令傳送至BE 1 226的開關 單元1240 開關單元1240識別内含於該寫入命令中的 DRAM位址,並且將要儲存於該位址中的資料透be 1226的 記憶組控制1242傳送至DRAM 1228的記憶組1244。因此, 開關單元1240促使DRAM 1224及DRAM 1228均可當作BE 1222之APU的單一記憶體空間。 圖丨3顯示DR A Μ之六十四組記憶組的組態。這些記憶組 被排列成八列(即,列1 302、1 3 04、1 306、1 3 08、1 3丨0、 1 3 1 2、1 3 1 4 和 1 3 1 6)及八行(即,f’亍 1 3 2 0、1 3 2 2、1 3 2 4、 -22- 本紙張尺度通用中國國家標準(CNS) A4規格(210 X 297公釐) 1266200 A7 B7 五、發明説明( 21 間,第一 APU可處理其區域儲存區中的特定資料。此時, 如果將資料從共用DRAM提供給第二APU,因為第一 APU 進行中的處理會變更資料值,所以資料可能無效。因此, 此時如果第二處理器接收到來自於共用DRAM的資料,則 第一處理备會產生錯誤結果。例如,資料可能全域變數的 特定值。如果第一處理器於其處理期間變更該值,則第二 處理斋會接收到過時的值。因此,需要一種用以同步化 APU讀取共用ORAM内記憶體位置資料及寫入資料至共用 DRAN/1内i己憶體位置的方案。這項方案必須防止從另一 A PU目前正在其區域儲存區中運作的記憶體位置讀取資料 (因此,這些資料不是現行資料),以及防止將資料寫入至 正在儲存現行資料的記憶體位置。 為了克服這些問題,針對D RAM的每個可定址記憶體位 置’會在DRAM中配置額外的記憶體區段,用以儲存與記 憶體位置中所儲存之資料相關的狀態資訊。這些狀態資訊 包括一滿/空(F/E)位元、向記憶體位置請求資料之APU的 識別(APU ID)以及應至該處讀取正請求資料之APU區域儲 存區的位址(LS位址)。DRAM的可定址記憶體位置可能是 任何大小。在較佳具體實施例中,這個大小為1024位位 元。 F/E位元設定值為1時指示儲存於相關記憶體位置中的資 料是現行資料。另一方面,F/E位元設定值為0時指示儲存 於相關記憶體位置中的資料不是現行資料。當F/E位元設 定值為0時,如果APU請求資料,則會防止APU立即讀取 -24- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
裝 訂
1266200 A7 B7 五、發明説明(22~' 貧料。在此情;兄下,當貧料變成現行資料時,則會將用以 識別請求貧料之A P U的A P LM D,以及用以識別要至該處讀 取請求貧料〈A P U區域儲存區内4 1己憶體位置的l $位址輸 入至額外記憶體區段。 額外記憶體區段也是配置給APU之區域儲存區内的每個 記憶體位置。這個額外記憶體區段儲存一位位元,用以標 示「忙碌中位元」。忙碌中位元係用來保留用於儲存要從 DRAM擷取之特定資料的相關LS記憶體位置。如果區域儲 存區中4 一特定記憶體位置的忙綠中位元被設定為1,則 APU只能使用該記憶體位置以寫入這些特定資料。另一方 面’如果區域儲存區中之一特定記憶體位置的忙碌中位元 被設定為0,則A P U可使用該記憶體位置以寫入任何資 料。 圖丨7A至170所示的實例展示使用· F/E位元、APU ID、LS 位址及忙碌中位元以同步化PE之共用DRAM的讀取資料和 寫入資料操作。 如圖17A所示,一個或一個以上pe(例如,PE 1720)與 DRAM 1702互動。PE 1720 包含 APU 1722和 APU 1740。APU 1722包括控制邏輯1724,而APU 1740包括控制邏輯1742。 APU 1722也包括區域儲存區1726。這個區域儲存區包括複 數個可定址記憶體位置1 728。APU 1740包括區域儲存區 I 744 ’並且這.個區域儲存區也包括複數個可定址記憶體位 置1746。所有可定址記憶體位置的大小最好是1〇24位位 元。 -25- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公愛) 1266200 A7 _B7 五發明説明(23~) 一額外記憶體區段與每個LS可定址記憶體位置相關。例 如,記憶體區段1729和1734分別與區域記憶體位置丨731和 17j2相,而β己丨思體區段1752與區域記憶體位置175〇相 關。如上文所述的「忙碌中位元」係儲存於每個額外記憶 體區段中。圖中使用數個X來標示區域記憶體位置1732, 以指示該记憶體位置含有資料。 DRAM 1702包含複數個可定址記憶體位置17〇4,包括記 憶體位置1706和1708。這些記憶體位置的大小最好是1〇24 位位元。一額外記憶體區段也與每個記憶體位置相關。例 如’額外記憶體區段1760與記憶體位置17〇6相關,而額外 1己憶體區段1 7 6 2與i己憶體位置1 7 0 8相關。與儲存於每個記 憶體位置中之資料相關的狀態資訊被儲存於與該記憶體位 、置相關的記憶體區段中。如上文.所述,這些狀態資訊包括 F/E位元、APU ID及LS位址。财如,針對記憶體位置 1708,這個狀態資訊包括?/£位元1712、八?1;1〇1714和1^ 位址1 7丨ό。 使用這些狀態資訊及忙碌中位元,就可達成圖Ρ Ε的A P U 間或PE群組間之共用DRAM的同步化讀取資料和寫入資料 操作。 圖17B顯示開始將資料從APU 1722的LS記憶體位置1732 同步寫入至DRAM 1702的記憶體位置1708。APU 1 722的控 制1 724起始這些資料的同步化寫入作業。由於記憶體位置 1708是空白,所以將F/E位元17 12設定為0。結果,可將LS 位置1 732中的資料寫入至記憶體位置1 708。另一方面,如 -26- 本紙張尺度適用中國國家樣準(CNS) A4規格(210X297公釐) 裝 訂
1266200 A7 _ __B7 五、發明説明(24 ) 果將這個位元設定1以指示該記憶體位置1 708已滿並且含 有現行的有效值’則控制1 722將接收到錯誤訊息,並且禁 止將資料寫入至這個記憶體位置° 圖1 7C顯示將資料成功同步寫入至記憶體位置1 708的結 果。寫入的資料被儲存於記憶體位置1 708中,並且將F/E 位元17 12設定為1 °這項設定值指示記憶體位置1708已 滿,並且指示這個記憶體位置中的資料是現行且有效的資 料。 圖1 7D顯示開始將資料從DRAM 1 702的記憶體位置1 708 同步讀取至區域儲存區1744的LS記憶體位置1750。為了起 始這項讀取作業,LS記憶體位置1 750之記憶體區段1 752中 的忙綠中位元被設定為1,以為這些資料保留這個記憶體 、位置。將這個忙碌中位元設定值為1時可防止APU 1740將 其他資料儲存至這個記憶體位置中 如圖17E所示,接著,控制邏輯1742發佈DRAM 1702之 記憶體位置1 708的同步讀取命令。由於與這個記憶體位置 相關的F/E位元1 7 1 2被設定為1,所以儲存於記憶體位置 1 708中的資料被認為是現行且有效的資料。結果,F/E位 元1 7 1 2被設定為0,以準備將資料從記憶體位置1 708傳送 至LS記憶體位置1 750。圖17F顯示這項設定值。這個位元 設定值為〇時指示,在讀取這些資料後,儲存於記憶體位 置1708中的資.料會變成無效資料。 如圖1 7G所示,接著,將記憶體位置I 708中的資料從記 憶體位置1708讀取至LS記憶體位置1750。圖17H顯示最後 -27- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 1266200 A7 ______B7 五、發明説明(25 ) 狀態。記憶體位置丨708中之資料的複本被儲存至以記憶體 仏置1 7〕0中F/E位凡1 7 1 2被設定為〇以指示儲存於記憶體 位置1 708中的貝料是無效資料。這是因為這些資料被 1740改變而導致資料無效。記憶體區段1752中的忙碌中位 元也被設定為〇。這個設定值指示,現在Αρυ丨74〇可使用 LS記憶體位皇1 7:)〇以進行各項作業,即,這個LS記憶體 位置不再處於等诗接收特定資料的保留狀態。因此,現在 APU 1740可存取LS記憶體位置1 750以進行各項作業。 圖171主170顯不當DRAM 1702之記憶體位置的ργΕ位元 被α足為〇以彳日示该屺憶體位置中的資料不是現行或有效 資料時,將資料從DRAM 1 702的記憶體位置(例如,記憶 體位置1708)同步讀取至APU區域儲存區的LS記憶體位置 、(例如’區域儲存區1744的LS記憶體位置1752)。如圖pi 所不,為了起始這項傳送作業,LS記憶體位置丨750之記憶 體區段1 752中的忙碌中位元被設定為1,以為傳送資料來 保留這個L S έ己憶體位置。如圖1 7 J所示,接著,控制邏輯 1742發佈DRAM 1702之記憶體位置17〇8的同步讀取命令。 由於與這個记憶體位置相關的F / E位元(p7 £位元1 7 1 2)被設 定為0 ’所以緒存於1己憶體位置1 7 〇 8中的資料是無效的資 料。結果’一封鎖信號被傳輸至控制邏輯1 742,以阻止立 即從這個記憶體位置讀取資料。 如圖1 7 K所示,接著’將這個讀取命令的a p υ ID 1 7丨4和 L S位址1 7丨6寫入至1己憶體區段1 7 6 2 :在此情;兄下,會將 APU 1740的APU 1D和LS記憶體位董175〇的LS記憶體位置 -28- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 1266200 A7 _________B7___ 五、發明説明(26 ) 寫入至記憶體區段1 762。因此,當記憶體位置1. 708中的資 料變成現行·資料時,會使用APU ID和LS記憶體位置來決 定要將現彳于資料傳輸至哪一個位置。 當APU將資料寫入至記憶體位置1 708時,這個記憶體位 置中的資料變成有效及現行資料。圖17L顯示將資料從(例 如)APU 1722的記憶體位置1732同步寫入至記憶體位置 1708。因為這個記憶體位置的F/E位元丨712被設定為0,所 以准許同步寫入這些資料。 如圖17M所示,在寫入這些資料後,記憶體位置1708中 的資料變成現行且有效的資料。因此,立即從記憶體區段 1762讀取記憶體區段1 762中的APUID 17 14和LS位址1716, 然後從這個記憶體區段刪除這項資訊。F/E位元1 7 12被設 、定為0以預期立即讀取記憶體位置1708中的資料。如圖 17N所示,讀取APU ID 1714和LS位址1716之後,立即使用 這項資訊以將記憶體位置1 708中的有效資料讀取至APU 1740的LS記憶體位置1 750。圖丨70顯示最後組態。圖中顯 示從記憶體位置1 708複製至記憶體位置口50的有效資料、 記憶體區段1 752中的忙碌中位元被設定為〇 ’以及記憶體 區段1762中的F/E位元1712被設定為0。這個忙碌中位元的 設定值為0指示,現在APU 1740可存取LS記憶體位置1750 以進行各項作業。F/E位元設定值為〇時指示記憶體位置中 1 708的資料不再是現行且有效的資料。 圖丨8依據對應於記憶體位置之記憶體區段中儲存之 位元、APU ID及LS位址的狀態,概述如上文所述的作 -29- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1266200 A7
業,以及DRAM之記憶體位置的各種狀態。記憶體具有二 種狀態。這三種狀態為:空白狀態丨88〇,其中位元被 =定為〇,並且沒有提供APU 1D或LS位址的資訊;全滿^ 態1882,其中F/E位元被設定為卜並且沒有提供洲⑴或 LS位址的資訊;封鎖狀態丨8料,其中F/E位元被設定為〇, 並且有提供APU 1D和LS位址的資訊。 如圖所示 業,並且導 處於在空白 料,所以同 在全滿狀 致轉換至空 •下進行同步 在全滿狀態 會將錯誤訊 ,在空白狀態1880中,准許進行同步化寫入作 致轉換至全滿狀態丨882。但是,當記憶體位置 狀態時,因為記憶體位置中的資料不是現行資 步化讀取作業會導致轉換至封鎖狀態1 884。 態1882中,准許進行同步化讀取作業,並且導 白狀態1 880。另一方面,禁止在全滿狀態1882 化寫入作業,以防止覆寫有效資料。如果嘗試 下進行寫入作業,則不、會發生狀態變更,並且 息傳輸至A P U的對應控制邏輯。 在封鎖狀態丨884中,准許將資料同步化寫入至記憶體位 置’並且導致轉換至空白狀態丨88〇。另一方面,禁止在封 鎖狀態1884下進行同步化讀.取作業,以防止與導致這個狀 態之先前同步化讀取作業衝突。如果嘗試在封鎖狀態丨884 下進行同步化讀取作業,則不會發生狀態變更,並且會將 錯疾況息傳輸至A P U的對應控制邏輯。 如上文所述足用於共用DRAM之同步化讀取資料和寫入 與料作業的7;案也可用來排除通常專用於處理器從外部裝 置讀取資料及寫入資料至外部裝置的計算資源。可執 -30- 本紙張尺度適用中國國家標準(CMS) A4规格(210X297公憂) 1266200 A7 _____ B7 五、發明説明(28 ) 汁fti’i入/輸出(1 /〇)功能。但是,使用這項同步化方案修改 版時,執ί于適當程式的APU可執行這項功能。例如,運用 這項方案,接收到一外部裝置起始之從I/O介面傳輸資料 (中斷請求的P U可將這些請求處理委派給這個a p U。然 後,APU發出一同步化寫入命令至1/〇介面。接著,介面 向外部裝置發佈現在無法將資料寫入至DRAM的信號。接 著’ APU發出一同步化讀取命令至dram,以將DRAM的 相關圮憶體間設定成封鎖狀態。APU也將要接收資料 所需之A P U區域儲存區之記憶體位置的忙碌中位元設定為 1。在封鎖狀態中,與DRAM之相關記憶體空間有關的額 外尤憶體區段包含A P U的ID及A P U區域儲存區之相關記憶 體位置的位址。接著,外部裝置發出同步化寫入命令,以 、將資料直接寫入至DRAM的相關記憶體空間。由於這個記 憶體S間處於封鎖狀態,所以會立.即從這個記憶體空間讀 取與料主於額外記憶體區段中識別之A p (J區域儲存區的記 憶體。然後,將這些記憶體位置的忙碌中位元設定為〇。 當外部裝置完成寫入資料時,APU向PU發出傳輸完成的信 號。 因此,運用這個方案,可使用最小PLHt算負載來處理 從外部裝置傳送資料。但是,被委派這項功能的Apu應能 夠發出中斷請求至PU,並且外部裝置應具有直接存取 D R A Μ的存取.權。
每個PE的D RAM皆包括複數個「沙箱」。沙箱定義特定 APU或一組APL丨無法讀取或寫入資料的共用DRAM區域Q -31- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公f) 1266200 A7 _____ B7 五、發明説明(2^ ^ " 一一" ^ "箱提供防止某一 A P U正在處理的資料因另一 a p u正 在^理的R料而毁損的安全性°這些沙箱也准許將軟體單 元攸I㈤路1 04 F載至特定沙箱,使軟體單元無法毀損整個 '1丨的H料°在本發明中,沙箱係在DRAM和DMAC的硬 把中H他/·藉由以硬體而不是軟體來實施這些沙箱,可獲 得速度及安全性方面的優點。 的P U把制指派給a p u的沙箱。由於p u通常只運作受 仏任的程式(如,作業系統),所以這項方案無損於安全 性/根據這項方案,PU建置及維護一識別碼控制表。圖 1 9顯7F這個識別碼控制表。如圖所示,識別碼控制表1902 中的每筆項目均包含APU的識別(ID) 1904、該APU的APU 4 /7】碼1 906及識別碼遮罩丨9〇8。下文解說這個識別碼遮罩 、的用途。識別碼控制表1902最好是儲存於相當快速的記憶 體中(如靜態隨機存取記憶體(SRAM)),並且與dmAC相 關。識別碼控制表1902中的項目被PU控制。當_ apu要求 爲入貝料土 DRAM的特定儲存區位置或從DRAM的特定儲 存區位置讀取資料時,DMAC對照與該儲存區位置相關的 义體存取識別碼(mem〇ry access key),以評估識別碼控 制表1 9 0 2中指派給該a p u的A P U識別碼1 9 0 6。 如圖20所示,一專用記憶體區段20 10被指派給dram -0 0 _的母個可足址倚存區位置2 〇 q 6。儲存區位置的記情體 存取識別碼2 Q 1 2被儲存至這個專用記憶體區段中。如上文 所述’進一步額外的專用記憶體區段2〇〇8(也與每個可定 址儲存區位置2006相關)儲存用於寫入資料至儲存區位置 -32- 本紙張尺度適用中國國家標準(CNS) A4規格(21〇 X 297公釐) 1266200 A7 ___ B7 五、發明説明(31 ) 以識別所請求存取的特定的沙箱。於步驟2204,DM AC使 用APU的ID 1904查詢識別碼控制表1902中的請求方APU識 別碼I 9 0 6。於步驟2 2 0 6 ’ D M A C使用命令中的沙箱I d 2丨〇 4 查詢記憶體存取控制表2 I 02中與該沙箱相關的記憶體存取 識別碼2 1 1 0。於步驟2208,DMAC比較指派給請求方APLf 的APU識別碼1906與該沙箱相關的存取識別碼2 π〇。於步 驟2_2 1 0 ’決定這識別碼與存取識別碼是否匹配。如果識別 碼與存取識別碼不匹配,則處理程序進彳亍至步驟22丨2,不 會繼續執行DM Α命令,並且會將錯誤訊息傳輸至請求方 APU、PU或兩者。另一方面,於步驟22 1 0,如果識別瑪與 存取識別碼匹配,則處理程序進行·到步驟9 ? Μ,其中 DN1AC執行DMA命令。 A P U識別碼的識別碼遮罩及記憶體存取識別碼提供這個 系統極大的彈性。識別碼的識別碼、遮罩將遮罩位元轉換成 萬用字元。例如’如果與APU識別碼1906相關之識別踽遮 箪丨908的最後兩位位元被設定為「遮摹。(例如,將識別 碼遮罩1 908中.的這些位元設定為1來標示遮罩),則Αρϋ識 別碼可能是1或0,並且仍然匹配記憶體存取識別碼3例 如,APU識別碼可能是10 1 0。這個APU識別碼通常只允許 存取具有ίο ίο存取識別碼的沙箱。但是,如果將這個ApU 識別碼的APU識別碼遮罩設定為oooi,則可使用這個 誠別碼來存取具有丨0 10或1 0 1 1存取識別碼的沙箱。同槔 地’具有丨010或1〇丨1之APU識別碼的八叫可存取具有設定 為〇 〇〇 1之識別碼遮罩的存取識別碼1 〇丨〇。由於可同時使用 -3 4 - 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公董) 1266200
A P U 4 /7彳碼遮罩及έ己憶體誠別碼遮罩,所以可建置a p u广 取沙ί自的許多存取能力變化。 本發明還提供一種適用於系統丨01之處理器的新程式設 计模組。這個程式設計模組採用軟體單元1 Q 2。可將這此 軟體單元傳輸至網路104上任何處理器以進行處理。這個 新程式設計模組也利用系統1 〇 1的唯一模組化架構及系統 1 〇丨的處理器。 A P U從A P U的區域儲存區直接處理軟體單元。a ρ υ不直 接操作DRAM中的任何資料或程式。在apu處理這個資料 和程式之前,會先將DRAM中的任何資料或程式讀取至 APU的區域儲存區。因此,APU的區域儲存區包括程式計 數為、堆疊及執行這些程式所需的其他軟體元件。PU控 •制APU的方式為,發出直接記憶體存取(DMA)命令至 DMAC 〇 圖23顯示軟體單元1 〇2的結構。如圖所示,軟體單元(例 如,軟體單元2302)包含投送資訊區段23〇4及主體23〇6。内 含於投送貧訊區段2304中的資訊取決於網路W4的通訊協 4。投送貧訊區段23 04包含標題23 08、目的地I d 23 1 0、來 源ID 2312及回覆ID 2314。目的地id包括一網路位址。例 如’依據TCP/1P通訊協定’網路位址是網際網路通訊協定 (1P)位址。目的地1D 23 10進一步包括應將軟體單元傳輸至 4處以利處理足p E和A P U的識別。來源I d 2 3 14包含網路位 址並且識別軟體單元起源的PE及APU,如有必要,促使目 的地P E及A P U能夠獲得關於該軟體單元的額外資訊。.回覆 -35- 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 1266200 A7 B7 五、發明説明( 令時映射至貧體[D之A P U的虛擬| d。 1D ° DMA命令2340還包括
3 8的資料或其他資
DMA命令清單23 34還包括一系 列啟動(kick)命令,例 如,啟動(kick)命令2355和2358。啟動(1<1(:1<)命令是由pLJ發 出至APU的命令,用以起始軟體單元的處理。DMa啟動 (kick)命令23 55包括虛擬 APU ID 23 52、啟動(l<lck)命令 23 54 及程式計數合2 3 5 6。虛凝A P U 1D 2 3 5 2識別要啟動(k i c k)的 APU ’啟動(kick)命令2 j 54提供相關的啟動(kick)命令,而 程式計數器2 3 5 6提供用於執行程式之程式計數器的位址。 DM A啟動(kick)命令2358提供同一 APU或其他APU的類似資 訊。 · 如所述,P U將A P U視為非相依性處理器,而不是視為共 處理器。因此’為了控制APU的處理,PU利用類似於遠端 程序呼叫的命令。這些命令被任名為「A P U遠端程序呼 叫」(ARPC) ' PU實施ARPC的方式為,發出一系列DMA 命令至DM AC : DM AC將APU程式及其相關堆疊框架(Stack Frame)載入至APU的區域儲存區。然後,PU發出起始啟動 本紙張尺度適用中國國家標準(CNS) A4規格(210χ 297公爱) 1266200 A7 _ B7 五、發明説明(35 ) (kick)至APU以執行APU程式。 圖24顯示用於執行一 apUlet之ARPC的步.驟。圖24的第— 部份2402顯示在指定的AP[J起始處理apulet的過程中PLJ執 行的步驟’而圖24的第二部份2404顯示在處理apulet的過 程中指定之A P U執行的步驟。 於步驟2410,PU評估apulet,然後指定用於處理該 apulet的APU。於步驟2412,PU配置DRAM中用來執行 apulet的空間,其方式是發出DMA命令至DMAC,以設定 所需之沙箱的記憶體存取識別碼。於步騾2414,PU啟動所 指定APU的中斷請求,以發出apUiet完成信號。於步驟 2418,PU發出DMA命令至DMAC,以將apulet從DRAM載入 至APU的區域儲存區。於步.驟2420,執行DMA命令,並且 -將apulet從DRAM讀取至APU的區域儲存區。於步.驟2422, PU發出DMA命令至DMAC,以將與該apulet相關的堆疊框 架從DHAM載入至APU的區域儲存區。於步驟2423,執行 DMA命令,並且將堆疊框架從dram讀取至APU的區域儲 存區。於步驟2424 ’ PU發出DMA命令至DMAC,以將一識 別碼指派給APU,允許APU從於步,驟24 12指定的硬體沙箱 讀取資料或寫入資料至硬體沙箱。於步驟2426 ’ DMAC使 用指派給APU的識別碼來更新識別碼控制表(KtaB)。於步 .¾ 24*2S ’ PU發出DMA啟動(kick)命令至APU,以啟動程式 的處理。視特定apulet而定,在執行特定ARPC過程中,PU 可發出其他的D Μ A命令。 如上文所述,圖24的第二部份24〇4顯示在執行邛山以的 -38- 本紙張尺度適$中國國家標準(CNS) A4規格’Ϊ210Χ297公董了
裝 訂
1266200 A7 B7 五、發明說明(36 ) 過红中APU執行的步驟。於步驟2430,APL;開始執行 apUlet,以響應於步驟2428發出的啟動(klck)命令。於步騾 2432,按照apulet的指示,Αρυ評估邛“Μ的相關堆疊框 木於步驟2434,ΑΡϋ發出多重dmA命令至DMAC,以將 按知、堆®框架需求所指定資料從DRAM載入至ΑΡϋ的區域 储存區於步驟2436,執行這些dmΑ命令,並且將資料從 DRAM喝取至APU的區域儲存區。於步驟執行 apulet並且產生結果。於步驟244〇,Apu發出命令至 DMAC,以將結果存入DRAM。於步驟2442,執行DMA命 令,並且將apulet的結果從Apu的區域儲存區寫入至 DRAM。於步驟2444,APU發出中斷請求至PU,以發出 ARPC芫成信號。 APU以非相依於PU指示的方式執行工作的能力促使叫 能夠扣毛一組APU及該組APU相關的記憶體資源執行擴充 工作。例如,pu可指定一個或一個以上APU及與該等一個 或一個以上APU相關之一組記憶體沙箱,透在一延長週期 期間接收透過網路104傳輸的資料,並且於該週期期間將 所接收資料導向至一個或一個以上其他Apu及其相關記憶 體沙箱來進一步處理資料。這項能力特別有助於處理透過 網路1 04傳輸的即收即播資料,例如,即收即播MpEG或即 收即播ATRAC音訊或視訊資料。pu可指定一個或一個以 上APU及其相‘關的記憶體沙箱接收這些資料,並且指定一 個或一個以上其他APU及其相關記憶體沙箱來解壓縮及進 一步處理這些資料。換言之’ PU可建置一組apu及其相關 -39- 紙張尺度適财® »家標準(CNS) A4規格(210X297公釐) 1266200 A7 B7 五、發明説明(37 ) 記憶體沙箱之間的專用管線關係以處理此類的資料。 但疋’為了南政率執彳亍此類的處理,於未發生包括資料 流之apulet的處理期間,管線的專用APU及記憶體沙箱仍 然專屬於該管線。換言之,於這些週期期間,專用八叫及 其相關沙箱應處於保留狀態。在完成apulet處理之後立即 保留A P U及其相關I己憶體沙箱被稱為「常駐終土」。常駐 終止發生以響應來自於PU的指令。 圖25、26A及26B顯示專用管線結構的建置,其中專用 管線結構包括一組APU及其相關記憶體沙箱,用於處理即 收即播資料,例如,MPEG資料。如圖25所示,這個管線 結構的組件包括PE 2502和DRAM 2518。PE 2502包含PU 2504、DMAC 2506及複數個 APU,即 APU 2508、APU 2510 和八?112512。?11 2504、〇!\4八(:25 06與這些八?11之間透過 PE匯流排25 14進行通訊。廣頻寬匯流排25 16將DMAC 2506 連接至DRAM 25 18。DRAM 25 18包含複數個沙箱,例如, 沙箱2520,沙箱2522,沙箱2524和沙箱2526。 圖26A顯示建立專用管線的步驟。於步驟2610,PU 2504 指派APU 2508以處理網路apulet。網路apulet包括用於處理 網路丨04之網路通訊協定的程式。在此情況下,‘使用的通 訊協定是傳輸控制通訊協定/網際網路通訊協定 (transmission control protocol/lnternet protocol; TCP/IP)。 會透過網路104傳輸符合這項通訊協定的TCP/IP資料封 包。接收到資料封包後,APU 2508處理這些封包,並且將 封包中的資料組裝成軟體單元1 02。於步.驟26 1 2,在完成 -40- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1266200 A7 B7 五、發明説明(39 ) 的一般用途沙箱’由非包含於專用管線内的其他A P U來處 理其他資料。APU 2508也將這項傳輸通知ρυ 2504。 另一方面,如果軟體單元包含MPEG資料,則於步,驟 263 8,APU 2508檢查軟體單元的前一軟體單元丨d 2330(圖 23),以識別軟體單元所屬的MPEG資料流。於步驟2640, APU 2508選取用於處理該軟體單元之專用管線的APU。在 此情況下,APU 2508選用APU 25 1 0來處理這些資料。這是 依據前一軟體單元ID 2330及負載平衡因素來進行選擇。 例如,如果前一軟體單元ID 2330指示軟體單元所屬之 MPEG資料流的前一軟體單元被傳送至APU 25 10以處理資 料’則現行軟體單元通常也會被傳送至APU 25 10以處理資 料。於步驟2642,APU 2508發出同步化寫入命令,以將 MPEG資料寫入至沙箱2520。由於已事先將這個沙箱設定 為封鎖狀態,所以於步驟2644,自動將MPEG資料從沙箱
2520讀取至APU 25 10的區域儲存區。於步驟2646,APU 2 5 1 0在其區域儲存區中處理Μ P E G資料以產生視訊資料。 於步驟2648,八?1;2510將視訊資料寫入至沙箱2522。於步 驟2 6 5 0,A P U 2 5 10發出同步化讀取命令至沙箱2 5 2 0,以使 這個沙箱準備好接收額外MPEG資料。於步驟2652,APU 25 10處理常駐終止。於APU等待處理MPEG資料流中的額 外Μ P EG資料期間’這項處理會導致AP LJ進入保留狀態。 可在一組A.PU及其相關沙箱之間建置其他的專用結構以 處理其他類型的資料。例如,如圖27所示,一組專用APU (例如’ APU 2 702,2708和27 14)可被建置以執行三維物件 -42- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公董) 裝 訂
1266200
的幾何變換,以產生兩維顧上 甘a * β π β單。其他APU可進一步處 理(重現)這些兩維顯示清單以洚斗斤毛,之』丨 1以屋生镎素貧料。為了執行這 項處理’沙箱專用於APU,7(P, 2708和2414,以儲存三維 物件及處理這些物件所產生的趣+、主# y r 王自0,項777清早。例如,來源沙箱 2704,27 10和27丨6係專用於儲户 、W 孖 ΑΡϋ 2702,APU 2708 和 APU 27 Μ分別處理的三維物件。 择仍1干。在類似的万法中,目的地 沙箱讓,2712和2718係專用於儲存Αρυ 27〇2,柳27〇8 和APU27M分別處理三維物件所產生的顯示清單。 協調者A P U 2 7 2 0係專用方人左甘π > ;在其區域儲存區中接收來自於 目的地沙箱2 7 0 6,2 7 1 2和2 7丨S沾% -、太-口 不z /丨8的頭7F清早。APU 2720仲裁 這些顯示清單’並且將顧示:主语 、, 丁項不μ早傳迗至其他APU,以重現 像素資料。 系、《疋1 0 1的處理器Α接田必丄 、 I 土时也杈用、纟巴對計時器。絕對計時器將時 脈信號提供給APU及ΡΕ i仙-从 夂i t的其丨也兀件,,並且非相依於且快於 用以驅動這歧元伴的n去抓β π 、、L戒。圖2 8顯示這個絕對計時器 的用法。 如圖所示’絕對計時器建置APu執行之工作的時間預 异。這個時間預算提供完成工作 於 APU處理工作所雲的祛門 ^ 欠万、 n 斤而的時間。結[針對每項工作,在時間 預异内具有—私典士 , ; <月及待命週期。所有apulet被寫入 以依據這個時間預嘗垮、 、斤處理 <,而不論APU實際的處理時間 期Hi針對PE的特定APU,於時間預算2804的忙綠中週 月間可執汗特定工作。由於忙碌中週期2802短於時 本紙張尺度如 -43- 297公釐) 1266200 五、發明説明( 間預异2804,所以於時間 於待命週期期間,APU進 APU消耗較低功率。 民以’於睡眠模式期間 f WPE的其他元件不會預 到時間預算2804到期。因此,^ 作,果直 預算,—定會協調APU的處理 Μ時益建置的時間 理速度。 〇蜒垤、4果,而不管APU實際的處 =’ 的處理速度會更快速。但 置的時間預算維持不變。例 ^ ^因此,忙碌中週期测料忙碌中週期则,並且待 1期2川長於待命週期·6。但是,由於 依據絕對計時器建置的同—時間預算來處理,所以奋唯持 協调则之間的處理結果。,结果,較快的则可處理針對 k'kAPU所寫入的程式,而不會導致預期處理結果之時間 方面的衝突。 針對增強或不同操作速度所建立的柳切處理協調方 面的問題’ PD或-個或—個以上指定Apu分析正在吏理 -丨et之APU執行的特定指令或微程式碼,以取代用以建 置APU《間協碉的絕對計時器3 「無運算」(「N〇〇p」)指 令可被插入至指令中並且由APU之一部份負責執行,以維 持apulet所預..期的適當連續完成Apu處理。藉由將這此 NOOP插入至指令中’可維持APU執行所有指;的:::; 序。 *44- 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) (42 ) — ~ ^1266200 A7 B7 五、發明説明 雖然本文 應明白,i| 用。因此, 且可設計出 中定義的本 中已參考特定具體實施例來說明本發明,但是 些具體實施例僅僅是解說本發明的原理及應 應知道解說的具體實施例能夠進行許多變更並 其他排列,而不會脫離如隨附的申請專利範圍 發明範疇及精神。 -45- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)

Claims (1)

  1. 访*1*****^801·”**“*—-^·----η π 126域雜〇55"號專利申請案 戠^华々刃 > 唯:雜'.齊| 中文申請專利範圍替換本(95年4月〉CS ^-…一一——.,一——._J 六、申請專利範園 1· 一種電腦網路,包括·· 複數個處理器,其連接至該網路,該等處理器皆包括 具有相同指令集架構的複數個第一處理單元及一用於控 制該等第一處理單元的第二處理單元,該等第一處理單 元可被操作以處理透過該網路傳輸的軟體單元,該等軟 體單元皆包括一相容於該指令集架構的程式、與該程式 相關的資料及一用於在透過該網路傳輸之所有該等軟體 單元之中獨一無二地識別出該軟體單元的識別子。 2·如申請專利範圍第1項之網路,其中該第二處理單元控 制該等第一處理單元,其方式是決定該等第一處理單元 處理之該等軟體單元的程式。 3·如申請專利範圍第2項之網路,其中每個該第一處理單 元皆包括一與該第一處理單元專有相關的一區域記憶 體,並且該第一處理單元從該區域記憶體處理該等程 式。 4. 如申請專利範圍第1項之網路,其中每個該處理器皆進 一步包括一主記憶體,該主記憶體包括複數個記憶組, 每個該記憶組皆包括複數個記憶區塊,每個該記憶區塊 皆是該主1己憶體的最小可定址單元,並且具有一位於該 主記憶體中的相關記憶體空間,用以儲存關於儲存於該 記憶區塊中之資料狀態的資訊、一第一處理單元的識別 及一與該第一處理單元相關之區域記憶體的位址。 5. 如申請專利範圍第4項之網路,其中該等第一處理單元 包括一裝置,其用於使用該相關記憶體空間以同步化該 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1266200
    月曰修(
    A8 B8 C8 D8 六、申請專利範圍 等第一處理單元從該等記憶區塊讀取資料及寫入資料至 該等區塊。 6. 如申請專利範圍第1項之網路,其中每個該處理器均進 一步包括一直接記憶體存取控制器。 7. 如申請專利範圍第4項之網路,其中每個該第一處理單 元皆可被操作,以發出一同步化讀取命令,以將資料從 該主記憶體讀取至一與該第一處理單元相關的區域記憶 體,以及發出一同步化寫入命令,以將資料從該區域記 憶體寫入至,主記憶體。 8. —種用於儲存一透過一電腦網路傳輸之軟體單元的電腦 可讀取媒體,該電腦網路包括複數個處理器,該軟體單 元包括: 一程式,由一個或一個以上之該等處理器負貴處理該 程式; 與該程式相關的資料;以及 一全域識別,用於在透過該網路傳輸之所有該等軟體 單元之中獨一無二地識別出該軟體單元。 9. 如申請專利範圍第8項之電腦可讀取媒體,其中該軟體 單元進一步包括用於透過該網路投送該軟體單元的資 訊。 10. 如申請專利範圍第9項之電腦可讀取媒體,其中該資訊 包括該等複數個處理器之一的識別,所識別出之該處理 器是要將該軟體單元傳輸至該處以處理該軟體單元的i 理器。 -2- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
    1266200 々、申請專利範圍 11. 如申請專利範圍第10項之電腦可讀取媒體,其中該識別 包括一網際網路通訊協定位址。 12. 如申請專利範圍第9項之電腦可讀取媒體,其中該資訊 包括一該等複數個處理器之一的識別,所識別出之該處 理器是產生該軟體單元的處理器。 13. 如申請專利範圍第9項之電腦可讀取媒體,其中該資訊 包括一該等馥數個處理器之一的識別,所識別出之該處 理器是要將關於該軟體單元之處理資訊傳輸至該處的處 理器。 _ 14. 如申請專利範圍第8項之電腦可讀取媒體,其中該軟體 單元進一步包括用於提供適用於該等處理器之複數個直 接記憶體存取命令的資訊。 15. 如申請專利範圍第14項之電腦可讀取媒體,其中針對用 於實施該等直接記憶體存取命令的該處理器,該資訊包 括該處理器的一虛擬識別,以及一與該處理器相關之記 憶體的位址。 16. 如申請專利範圍第8項之電腦可讀取媒體,其中該全域 識別係基於該等複數個處理器之一的身份、該建立時間 與日期,而該所識別出之該處理器是建立該軟體單元的 處理器。 17. 如申請專利範圍第8項之電腦可讀取媒體,其中該全域 識別係基於該等處理器之一的身份、該傳輸時間與日 期,而該所識別出之該處理器是傳輸該軟體單元的處理 -3- 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1266200 f\ as ______·_ι_, 广^ Q —一一一一 ^—〜一— U Ο _________ _ · D8_ 六、申請專利範圍、 18. —種電腦系統,包括 一包括複數個處理器之電腦網路;及 複數個軟體單元,其配置用於透過該電腦網路傳輸,每 個該軟體單元皆包括: 一程式,由一個或一個以上之該等處理器負責處理該 程式; 與該程式相關的資料;以及 一全域識別,用於在透過該網路傳輸之所有該等軟體 單元之中獨一無二地識別出該軟體單元。 19·如申請專利範圍第丄8項之電腦系統,其中該軟體單元進 一步包括用於透過該網路投送該軟體單元的資訊。 20·如申請專利範圍第19項之電腦系統,其中該資訊包括一 該等複數個處理器之一的識別,所識別之該處理器是要 將該軟體單元傳輸至該處以處理該軟體單元的處理器。 21·如申請專利範圍第20項之電腦系統,其中該識別包括一 網際網路通訊協定位址。 22.如申請專利範圍第19項之電腦系統,其中該資訊包括一 該等複數個處理器之一的識別,所識別之該處理器是產 生該軟體單元的處理器。 23·如申請專利範圍第19項之電腦系統,其中該資訊包括一 該等複數個處理器之一的識別,所識別之該處理器是要 將關於該軟體單元之處理資訊傳輸至該處的處理器。 24·如申請專利範圍第1 8項之電腦系統,其中每個該軟體單 元均進一步包括用於提供適用於該等處理器之一之複數 -4- 本紙張尺度適用中國國家標準(CNS) Α4規格(210 X 297公釐) 1266200 晕月曰修(¢)正憶A8 ----------—— D8 六、申請專利範圍 個直接記憶體存取命令的資訊。 25·如申請專利範圍第24項之電腦系統,其中針對用於實施 該直接記憶體存取命令的該處理器,該資訊包括該處理 器的一虛擬識別,以及一與該處理器相關之記憶體的位 址。 26. 如申請專利範圍第18項之電腦系統,其中該全域識別係 基於該等處理器之一的身份、該建立時間與日期,而該 所識別之該處理器是建立該軟體單元的處理器。 27. 如申請專利範圍第18項之電腦系統,其中該全域識別係 基於該等複數個處理器之一的身份、該傳輸時間與日 期,而該所識別之該處理器是傳輸該軟體單元的處理 器。 28. —種用於在一電腦處理器上處理程式及與該等程式相關 資料之方法,該電腦處理器包括一主記憶體、一記憶體 控制器、複數個第一處理單元以及一第二處理單元,而 每個該第一處理單元皆包括一與該第一處理單元專有相 關的區域記憶體,該方法包括: 將該等程式及與該等程式相關的該資料儲存於該主記 憶體中; 使用該第二處理單元來指示該等第一處理單元之任一 第一處理單元來處理該等程式之一; 使用該第二處理單元來指示該記憶體控制器,以將所 處理之該程式及與所處理之該程式相關的資料從該主記 憶體傳輸至與處理程式和資料之該第一處理單元專有相 -5- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 1266200
    A8 B8 C8 D8
    關的區域記憶體; 使用該第二處理單元來指示處理程式和資料之該第一 處理單元從處理程式和資料之該第—虛二—二 ~理早兀的區域記 憶體來起始處理要處理之該程式;以及 響應該指示,以使用處理程式和資料之該第一處理單 元以從處理程式和資料之該第一處理軍 里早7C專有相關的區 域記憶體來處理要處理之該程式及其相關資料。 29·如申請專利範圍第28項之方法,其中哕士 —味_ σ ^ 升甲邊王記憶體是一動 態隨機存取記憶體。 30.如申請專利範圍第28項之方法,其中該主記憶體包括複 數個記憶體位置,每個該記憶體位置皆包括一與該記憶 體位置專有相關的記憶體區段。 31·如申請專利範圍第30項之方法,該方法進一步包括將狀 態資訊儲存於每個該記憶體區段中,該狀態資訊顯示儲 存於該記憶體區段之相關記憶體位置中之資料的狀賤、 一第一處理單元的身份及一記憶體位址。 32. 如申請專利範圍第31項之方法’其中該狀態資訊指示儲 存於該記憶體區段之相關記億體位置中之資料的有效 性’該身份顯示該等第一處理單元之一特定第一處理單 元的身份’而該記憶體位址顯示一與該特定第一處理單 元專有相關之區域記憶體内的儲存區位址。 33. 如申請專利範圍第28項之方法,其中該等第—處理單元 之每個第一處理單元皆是一單一指令多重資料處理器。 34·如申請專利範圍第28項之方法,其中該等第_處理單元 -6- 本纸張尺度適用中國國家標準(CNS) Α4規格(210X 297公釐) 1266200 4. A8 B8 C8 D8 六、申請專利範園 之每個第一處理單元皆包括一組暫存器、複數個浮點運 算單元及用於將該組暫存器連接至該等複數個浮點運算 單元的一個或一個以上匯流排。 35.如申請專利範圍第34項之方法,其中該等第一處理單元 之每個第一處理單元均進一步包括複數個整數運算單元 及用於將該等複數個整數運算單元連接至該組暫存器的 一個或一個以上匯流排。 36·如申請專利範圍第28項之方法,其中該電腦處理器包括 一光學介面>一連接至該光學介面的光學波導,並且該 方法進一步包括將該處理器產生的電子信號轉換成用以 透過該波導從該電腦處理器傳輸的光學信號,以及將透 過該波導傳輸至該處理器的光學信號轉換成電子信號。 37.如申請專利範圍第28項之方法,其中該區域記憶體是一 靜態隨機存取記憶體。 38·如申請專利範圍第28項之方法,其中該電腦處理器進一 步包括一描緣引擎(Rendering Engine)、一訊框緩衝器及 一顯示控制器,並且該方法進一步包括使用該描繪引擎 產生像素資料,將該像素資料暫時儲存於該訊框緩衝器 中’以及使用該顯示控制器將該像素資料轉換成一视訊 信號。 39·如申請專利範圍第28項之方法,其中與所處理之該程式 相關的資料包括一堆疊框架(stack Frame:)。 40·如申請專利範圍第28項之方法,進一步包括,與處理該 程式及與該程式相關的該資料期間,響應該第一處理單 本紙張尺度適用t a s家鮮(CNS) Μ規格(训χ 297公羞)
    元對該記憶體控制器的指示,使用該記憶體控制器將進 一步資料從該主記憶體傳送至與該第一處理單元專有相 關的£域$己憶體’之後’使用該第一處理單元從與該第 處理單元專有相關的區域記憶體來處理該進一步資 料。 、 41·如申請專利範圍第28項之方法,其中該主記憶體包括複 數個記憶組控制器及一縱橫制開關,用以提供一介於該 等第一處理單元之每個處理單元與該主記憶體之間的連 接。 42·如申請專利範圍第28項之方法,該方法進一步包括使用 該記憶體控制器以禁止每個該第一處理單元從該第一處 理單元非專有相關的該等區域記憶體之任一區域記憶體 讀取資料或窝入資料至該區域記憶體。 43·如申請專利範圍第28項之方法,進一步包括,在處理該 程式及與該程式相關的該資料之後,響應該第一處理單 元對該記憶體控制器的指示,使用該記憶體控制器傳送 處理該程式及與該程式相關之該資料所產生的處理資料 至該主記憶體。 44. 如申請專利範圍第28項之方法,其中該記憶體控制器是 一直接記憶體存取控制器。 45. 如申請專利範圍第28項之方法,其中該電腦處理器被連 接至一網路,並且該程式被納入一軟體單元内,該軟體 單元包含一用於在透過該網路傳輸之所有該等軟體單元 之中唯一識別該軟體單元的全域識別。 -8- 本紙張尺度適用中國國家標準(CNS) A4規格(210X 297公釐) 1266J⑻腦99號專利申請案 中文圖式替換頁(93年5月) t年5月丨日修(最^正替換頁:
    • ·
TW091105599A 2001-03-22 2002-03-22 A computer network, a computer readable medium, a computer system and method for processing programs and data TWI266200B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/816,004 US7233998B2 (en) 2001-03-22 2001-03-22 Computer architecture and software cells for broadband networks

Publications (1)

Publication Number Publication Date
TWI266200B true TWI266200B (en) 2006-11-11

Family

ID=25219414

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091105599A TWI266200B (en) 2001-03-22 2002-03-22 A computer network, a computer readable medium, a computer system and method for processing programs and data

Country Status (7)

Country Link
US (11) US7233998B2 (zh)
EP (2) EP1370968B1 (zh)
JP (2) JP2002366533A (zh)
KR (2) KR100891063B1 (zh)
CN (1) CN100412848C (zh)
TW (1) TWI266200B (zh)
WO (1) WO2002077845A1 (zh)

Families Citing this family (228)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6826662B2 (en) * 2001-03-22 2004-11-30 Sony Computer Entertainment Inc. System and method for data synchronization for a computer architecture for broadband networks
US6526491B2 (en) 2001-03-22 2003-02-25 Sony Corporation Entertainment Inc. Memory protection system and method for computer architecture for broadband networks
US7233998B2 (en) * 2001-03-22 2007-06-19 Sony Computer Entertainment Inc. Computer architecture and software cells for broadband networks
US20040012600A1 (en) 2002-03-22 2004-01-22 Deering Michael F. Scalable high performance 3d graphics
US8015303B2 (en) * 2002-08-02 2011-09-06 Astute Networks Inc. High data rate stateful protocol processing
US7814218B1 (en) 2002-10-17 2010-10-12 Astute Networks, Inc. Multi-protocol and multi-format stateful processing
US7596621B1 (en) * 2002-10-17 2009-09-29 Astute Networks, Inc. System and method for managing shared state using multiple programmed processors
US8151278B1 (en) 2002-10-17 2012-04-03 Astute Networks, Inc. System and method for timer management in a stateful protocol processing system
US7225301B2 (en) * 2002-11-22 2007-05-29 Quicksilver Technologies External memory controller node
US20050044301A1 (en) * 2003-08-20 2005-02-24 Vasilevsky Alexander David Method and apparatus for providing virtual computing services
US8776050B2 (en) * 2003-08-20 2014-07-08 Oracle International Corporation Distributed virtual machine monitor for managing multiple virtual resources across multiple physical nodes
US7318218B2 (en) * 2003-09-25 2008-01-08 International Business Machines Corporation System and method for processor thread for software debugging
US7444632B2 (en) 2003-09-25 2008-10-28 International Business Machines Corporation Balancing computational load across a plurality of processors
US7516456B2 (en) * 2003-09-25 2009-04-07 International Business Machines Corporation Asymmetric heterogeneous multi-threaded operating system
US7415703B2 (en) * 2003-09-25 2008-08-19 International Business Machines Corporation Loading software on a plurality of processors
US7549145B2 (en) * 2003-09-25 2009-06-16 International Business Machines Corporation Processor dedicated code handling in a multi-processor environment
US7496917B2 (en) * 2003-09-25 2009-02-24 International Business Machines Corporation Virtual devices using a pluarlity of processors
US7523157B2 (en) * 2003-09-25 2009-04-21 International Business Machines Corporation Managing a plurality of processors as devices
US7478390B2 (en) * 2003-09-25 2009-01-13 International Business Machines Corporation Task queue management of virtual devices using a plurality of processors
US7389508B2 (en) * 2003-09-25 2008-06-17 International Business Machines Corporation System and method for grouping processors and assigning shared memory space to a group in heterogeneous computer environment
US20050071828A1 (en) * 2003-09-25 2005-03-31 International Business Machines Corporation System and method for compiling source code for multi-processor environments
US7236998B2 (en) * 2003-09-25 2007-06-26 International Business Machines Corporation System and method for solving a large system of dense linear equations
US20050071578A1 (en) * 2003-09-25 2005-03-31 International Business Machines Corporation System and method for manipulating data with a plurality of processors
US7475257B2 (en) * 2003-09-25 2009-01-06 International Business Machines Corporation System and method for selecting and using a signal processor in a multiprocessor system to operate as a security for encryption/decryption of data
US7146529B2 (en) * 2003-09-25 2006-12-05 International Business Machines Corporation System and method for processor thread acting as a system service processor
US7321958B2 (en) * 2003-10-30 2008-01-22 International Business Machines Corporation System and method for sharing memory by heterogeneous processors
US7793276B2 (en) * 2003-11-14 2010-09-07 Intel Corporation Apparatus and method for automatically parallelizing network applications through pipelining transformation
US7908603B2 (en) * 2004-01-29 2011-03-15 Klingman Edwin E Intelligent memory with multitask controller and memory partitions storing task state information for processing tasks interfaced from host processor
US8108870B2 (en) 2004-01-29 2012-01-31 Klingman Edwin E Intelligent memory device having ASCII-named task registers mapped to addresses of a task
US7984442B2 (en) * 2004-01-29 2011-07-19 Klingman Edwin E Intelligent memory device multilevel ASCII interpreter
US7856632B2 (en) * 2004-01-29 2010-12-21 Klingman Edwin E iMEM ASCII architecture for executing system operators and processing data operators
US7823161B2 (en) * 2004-01-29 2010-10-26 Klingman Edwin E Intelligent memory device with variable size task architecture
US7882504B2 (en) * 2004-01-29 2011-02-01 Klingman Edwin E Intelligent memory device with wakeup feature
TW200532466A (en) * 2004-02-03 2005-10-01 Sony Corp Information processing device, information processing method, information processing system and information processing program of accessible media
US7614053B2 (en) 2004-02-20 2009-11-03 Sony Computer Entertainment Inc. Methods and apparatus for task management in a multi-processor system
US8028292B2 (en) 2004-02-20 2011-09-27 Sony Computer Entertainment Inc. Processor task migration over a network in a multi-processor system
US20090006156A1 (en) * 2007-01-26 2009-01-01 Herbert Dennis Hunt Associating a granting matrix with an analytic platform
JP2005235019A (ja) 2004-02-20 2005-09-02 Sony Corp ネットワークシステム、分散処理方法、情報処理装置
US7565653B2 (en) 2004-02-20 2009-07-21 Sony Computer Entertainment Inc. Methods and apparatus for processor task migration in a multi-processor system
JP2005242598A (ja) * 2004-02-26 2005-09-08 Sony Corp 情報処理システム及び情報処理方法、並びにコンピュータ・プログラム
JP4586526B2 (ja) 2004-02-27 2010-11-24 ソニー株式会社 情報処理装置、情報処理方法、情報処理システムおよび情報処理用プログラム
JP4325438B2 (ja) 2004-03-01 2009-09-02 ソニー株式会社 情報処理システム及び情報処理方法、並びにコンピュータ・プログラム
WO2005088462A1 (en) * 2004-03-05 2005-09-22 Finisar Corporation Hierarchical and byte-configurable memory in an optical transceiver
US8224639B2 (en) 2004-03-29 2012-07-17 Sony Computer Entertainment Inc. Methods and apparatus for achieving thermal management using processing task scheduling
JP4855655B2 (ja) * 2004-06-15 2012-01-18 株式会社ソニー・コンピュータエンタテインメント 処理管理装置、コンピュータ・システム、分散処理方法及びコンピュータプログラム
JP2006004008A (ja) * 2004-06-15 2006-01-05 Sony Computer Entertainment Inc 処理管理装置、コンピュータ・システム、分散処理方法及びコンピュータプログラム
JP3805344B2 (ja) * 2004-06-22 2006-08-02 株式会社ソニー・コンピュータエンタテインメント プロセッサ、情報処理装置およびプロセッサの制御方法
JP4465598B2 (ja) 2004-07-05 2010-05-19 ソニー株式会社 集積回路およびその処理制御方法、並びに、プログラム
JP4552540B2 (ja) * 2004-07-09 2010-09-29 ソニー株式会社 コンテンツ記録装置、コンテンツ再生装置、コンテンツ記録方法、コンテンツ再生方法及びプログラム
JP2006031480A (ja) * 2004-07-16 2006-02-02 Sony Corp 情報処理システム及び情報処理方法、並びにコンピュータプログラム
JP4599923B2 (ja) * 2004-07-16 2010-12-15 ソニー株式会社 情報処理システム及び情報処理方法、並びにコンピュータプログラム
JP2006033646A (ja) 2004-07-20 2006-02-02 Sony Corp 情報処理システム及び情報処理方法、並びにコンピュータプログラム
JP2006031525A (ja) 2004-07-20 2006-02-02 Sony Corp 情報処理装置および情報処理方法、並びに、プログラム
US7363397B2 (en) * 2004-08-26 2008-04-22 International Business Machines Corporation System and method for DMA controller with multi-dimensional line-walking functionality
US7240137B2 (en) * 2004-08-26 2007-07-03 International Business Machines Corporation System and method for message delivery across a plurality of processors
US7780533B2 (en) * 2004-08-30 2010-08-24 Panasonic Corporation Client terminal for executing multiplayer application, group forming method, and group forming program
JPWO2006025322A1 (ja) * 2004-08-30 2008-05-08 松下電器産業株式会社 記録装置
JP2006079280A (ja) 2004-09-08 2006-03-23 Sony Corp 情報処理システムおよび方法、情報処理装置および方法、並びにプログラム
US7240182B2 (en) * 2004-09-16 2007-07-03 International Business Machines Corporation System and method for providing a persistent function server
US8001294B2 (en) * 2004-09-28 2011-08-16 Sony Computer Entertainment Inc. Methods and apparatus for providing a compressed network in a multi-processing system
US7290112B2 (en) * 2004-09-30 2007-10-30 International Business Machines Corporation System and method for virtualization of processor resources
US20060070069A1 (en) * 2004-09-30 2006-03-30 International Business Machines Corporation System and method for sharing resources between real-time and virtualizing operating systems
JP2007334379A (ja) 2004-10-05 2007-12-27 Matsushita Electric Ind Co Ltd 処理装置
US20060080661A1 (en) * 2004-10-07 2006-04-13 International Business Machines Corporation System and method for hiding memory latency
US7506325B2 (en) 2004-10-07 2009-03-17 International Business Machines Corporation Partitioning processor resources based on memory usage
WO2006041218A2 (en) * 2004-10-15 2006-04-20 Sony Computer Entertainment Inc. Methods and apparatus for supporting multiple configurations in a multi-processor system
US7512699B2 (en) * 2004-11-12 2009-03-31 International Business Machines Corporation Managing position independent code using a software framework
US8020141B2 (en) * 2004-12-06 2011-09-13 Microsoft Corporation Operating-system process construction
US7512936B2 (en) * 2004-12-17 2009-03-31 Sap Aktiengesellschaft Code diversification
US7689814B2 (en) 2004-12-20 2010-03-30 Sony Computer Entertainment Inc. Methods and apparatus for disabling error countermeasures in a processing system
US7644255B2 (en) * 2005-01-13 2010-01-05 Sony Computer Entertainment Inc. Method and apparatus for enable/disable control of SIMD processor slices
US7337291B2 (en) * 2005-01-14 2008-02-26 Microsoft Corporation Software memory access control
US20090210599A1 (en) * 2005-01-19 2009-08-20 Matsushita Electric Industrial Co., Ltd. Electronic Circuit
US20060184296A1 (en) * 2005-02-17 2006-08-17 Hunter Engineering Company Machine vision vehicle wheel alignment systems
US20080162877A1 (en) * 2005-02-24 2008-07-03 Erik Richter Altman Non-Homogeneous Multi-Processor System With Shared Memory
US8239238B2 (en) * 2005-03-21 2012-08-07 Microsoft Corporation Methods and apparatus for encoding a work item type definition
US8849968B2 (en) * 2005-06-20 2014-09-30 Microsoft Corporation Secure and stable hosting of third-party extensions to web services
US7522168B2 (en) * 2005-09-27 2009-04-21 Sony Computer Entertainment Inc. Cell processor task and data management
US8037474B2 (en) * 2005-09-27 2011-10-11 Sony Computer Entertainment Inc. Task manager with stored task definition having pointer to a memory address containing required code data related to the task for execution
JP4536618B2 (ja) * 2005-08-02 2010-09-01 富士通セミコンダクター株式会社 リコンフィグ可能な集積回路装置
US20070030277A1 (en) * 2005-08-08 2007-02-08 Via Technologies, Inc. Method for processing vertex, triangle, and pixel graphics data packets
US7659898B2 (en) * 2005-08-08 2010-02-09 Via Technologies, Inc. Multi-execution resource graphics processor
US20070030280A1 (en) * 2005-08-08 2007-02-08 Via Technologies, Inc. Global spreader and method for a parallel graphics processor
US7659899B2 (en) * 2005-08-08 2010-02-09 Via Technologies, Inc. System and method to manage data processing stages of a logical graphics pipeline
US20070038984A1 (en) * 2005-08-12 2007-02-15 Gschwind Michael K Methods for generating code for an architecture encoding an extended register specification
US7421566B2 (en) * 2005-08-12 2008-09-02 International Business Machines Corporation Implementing instruction set architectures with non-contiguous register file specifiers
US7694107B2 (en) * 2005-08-18 2010-04-06 Hewlett-Packard Development Company, L.P. Dynamic performance ratio proportionate distribution of threads with evenly divided workload by homogeneous algorithm to heterogeneous computing units
US8316220B2 (en) * 2005-09-27 2012-11-20 Sony Computer Entertainment Inc. Operating processors over a network
US8141076B2 (en) * 2005-09-27 2012-03-20 Sony Computer Entertainment Inc. Cell processor methods and apparatus
US7506123B1 (en) 2005-09-27 2009-03-17 Sony Computer Entertainment Inc. Method and system for performing memory copy function on a cell processor
US7734827B2 (en) * 2005-09-27 2010-06-08 Sony Computer Entertainment, Inc. Operation of cell processors
US7975269B2 (en) * 2005-09-27 2011-07-05 Sony Computer Entertainment Inc. Parallel processor methods and apparatus
US20070094435A1 (en) * 2005-10-25 2007-04-26 Fry Walter G Computer docking system and method
US8074231B2 (en) 2005-10-26 2011-12-06 Microsoft Corporation Configuration of isolated extensions and device drivers
US20070094495A1 (en) * 2005-10-26 2007-04-26 Microsoft Corporation Statically Verifiable Inter-Process-Communicative Isolated Processes
JP2007156987A (ja) * 2005-12-07 2007-06-21 Toshiba Corp ソフトウェア部品およびソフトウェア部品管理システム
US8595747B2 (en) * 2005-12-29 2013-11-26 Sony Computer Entertainment Inc. Efficient task scheduling by assigning fixed registers to scheduler
US7725682B2 (en) * 2006-01-10 2010-05-25 International Business Machines Corporation Method and apparatus for sharing storage and execution resources between architectural units in a microprocessor using a polymorphic function unit
US8622837B2 (en) 2006-03-20 2014-01-07 Sony Computer Entertainment America Llc Managing game metrics and authorizations
US8010953B2 (en) * 2006-04-04 2011-08-30 International Business Machines Corporation Method for compiling scalar code for a single instruction multiple data (SIMD) execution engine
US8904151B2 (en) 2006-05-02 2014-12-02 International Business Machines Corporation Method and apparatus for the dynamic identification and merging of instructions for execution on a wide datapath
WO2007149026A1 (en) * 2006-06-22 2007-12-27 Nordnav Technologies Ab Software-based spread spectrum signal processing
US8032898B2 (en) * 2006-06-30 2011-10-04 Microsoft Corporation Kernel interface with categorized kernel objects
US8132169B2 (en) * 2006-07-21 2012-03-06 International Business Machines Corporation System and method for dynamically partitioning an application across multiple processing elements in a heterogeneous processing environment
US7987464B2 (en) * 2006-07-25 2011-07-26 International Business Machines Corporation Logical partitioning and virtualization in a heterogeneous architecture
US7529849B2 (en) * 2006-07-27 2009-05-05 International Business Machines Corporation Reduction of message flow between bus-connected consumers and producers
US8028290B2 (en) * 2006-08-30 2011-09-27 International Business Machines Corporation Multiple-core processor supporting multiple instruction set architectures
US20080126761A1 (en) * 2006-09-26 2008-05-29 Fontenot Nathan D Method and apparatus for scheduling optimization
US7620797B2 (en) * 2006-11-01 2009-11-17 Apple Inc. Instructions for efficiently accessing unaligned vectors
US7624251B2 (en) * 2006-11-01 2009-11-24 Apple Inc. Instructions for efficiently accessing unaligned partial vectors
US7934179B2 (en) * 2006-11-20 2011-04-26 Et International, Inc. Systems and methods for logic verification
US11244727B2 (en) * 2006-11-29 2022-02-08 Rambus Inc. Dynamic memory rank configuration
US20090006309A1 (en) 2007-01-26 2009-01-01 Herbert Dennis Hunt Cluster processing of an aggregated dataset
WO2008092147A2 (en) * 2007-01-26 2008-07-31 Information Resources, Inc. Analytic platform
US9262503B2 (en) 2007-01-26 2016-02-16 Information Resources, Inc. Similarity matching of products based on multiple classification schemes
US20090006788A1 (en) * 2007-01-26 2009-01-01 Herbert Dennis Hunt Associating a flexible data hierarchy with an availability condition in a granting matrix
US9390158B2 (en) * 2007-01-26 2016-07-12 Information Resources, Inc. Dimensional compression using an analytic platform
US8160984B2 (en) * 2007-01-26 2012-04-17 Symphonyiri Group, Inc. Similarity matching of a competitor's products
US8504598B2 (en) 2007-01-26 2013-08-06 Information Resources, Inc. Data perturbation of non-unique values
US7747634B2 (en) * 2007-03-08 2010-06-29 Microsoft Corporation Rich data tunneling
US8789063B2 (en) 2007-03-30 2014-07-22 Microsoft Corporation Master and subordinate operating system kernels for heterogeneous multiprocessor systems
US20080244507A1 (en) * 2007-03-30 2008-10-02 Microsoft Corporation Homogeneous Programming For Heterogeneous Multiprocessor Systems
JP4913685B2 (ja) * 2007-07-04 2012-04-11 株式会社リコー Simd型マイクロプロセッサおよびsimd型マイクロプロセッサの制御方法
CN101369233A (zh) * 2007-08-14 2009-02-18 国际商业机器公司 程序编译方法和编译器
US9710384B2 (en) * 2008-01-04 2017-07-18 Micron Technology, Inc. Microprocessor architecture having alternative memory access paths
US8095735B2 (en) 2008-08-05 2012-01-10 Convey Computer Memory interleave for heterogeneous computing
US8156307B2 (en) 2007-08-20 2012-04-10 Convey Computer Multi-processor system having at least one processor that comprises a dynamically reconfigurable instruction set
US8561037B2 (en) 2007-08-29 2013-10-15 Convey Computer Compiler for generating an executable comprising instructions for a plurality of different instruction sets
US8122229B2 (en) * 2007-09-12 2012-02-21 Convey Computer Dispatch mechanism for dispatching instructions from a host processor to a co-processor
US9015399B2 (en) 2007-08-20 2015-04-21 Convey Computer Multiple data channel memory module architecture
CN101398803B (zh) 2007-09-28 2011-04-06 国际商业机器公司 管理数据移动的方法和使用该方法的细胞宽带引擎处理器
US8296743B2 (en) * 2007-12-17 2012-10-23 Intel Corporation Compiler and runtime for heterogeneous multiprocessor systems
US8923510B2 (en) 2007-12-28 2014-12-30 Intel Corporation Method and apparatus for efficiently implementing the advanced encryption standard
US7916295B2 (en) * 2008-09-03 2011-03-29 Macronix International Co., Ltd. Alignment mark and method of getting position reference for wafer
US8755515B1 (en) 2008-09-29 2014-06-17 Wai Wu Parallel signal processing system and method
US8732716B2 (en) 2008-09-30 2014-05-20 International Business Machines Corporation Virtualization across physical partitions of a multi-core processor (MCP)
US8438404B2 (en) * 2008-09-30 2013-05-07 International Business Machines Corporation Main processing element for delegating virtualized control threads controlling clock speed and power consumption to groups of sub-processing elements in a system such that a group of sub-processing elements can be designated as pseudo main processing element
US8205066B2 (en) * 2008-10-31 2012-06-19 Convey Computer Dynamically configured coprocessor for different extended instruction set personality specific to application program with shared memory storing instructions invisibly dispatched from host processor
US20100115233A1 (en) * 2008-10-31 2010-05-06 Convey Computer Dynamically-selectable vector register partitioning
US20100153934A1 (en) * 2008-12-12 2010-06-17 Peter Lachner Prefetch for systems with heterogeneous architectures
US8694689B2 (en) * 2009-01-09 2014-04-08 Hitachi, Ltd. Storage system having plural microprocessors, and processing allotment method for storage system having plural microprocessors
US8667476B1 (en) * 2009-01-20 2014-03-04 Adaptmicrosys LLC Instruction grouping and ungrouping apparatus and method for an adaptive microprocessor system
US8881157B2 (en) * 2009-09-11 2014-11-04 Empire Technology Development Llc Allocating threads to cores based on threads falling behind thread completion target deadline
US9569270B2 (en) * 2009-04-21 2017-02-14 Empire Technology Development Llc Mapping thread phases onto heterogeneous cores based on execution characteristics and cache line eviction counts
US9189282B2 (en) * 2009-04-21 2015-11-17 Empire Technology Development Llc Thread-to-core mapping based on thread deadline, thread demand, and hardware characteristics data collected by a performance counter
US20110066830A1 (en) * 2009-09-11 2011-03-17 Andrew Wolfe Cache prefill on thread migration
KR101603202B1 (ko) * 2009-09-21 2016-03-14 삼성전자주식회사 이기종 멀티프로세서 시스템 온 칩에서의 rpc 데이터 배치 방법 및 장치
US8423745B1 (en) 2009-11-16 2013-04-16 Convey Computer Systems and methods for mapping a neighborhood of data to general registers of a processing element
WO2011079942A1 (en) 2009-12-28 2011-07-07 Hyperion Core, Inc. Optimisation of loops and data flow sections
US8862827B2 (en) * 2009-12-29 2014-10-14 International Business Machines Corporation Efficient multi-level software cache using SIMD vector permute functionality
US20110202845A1 (en) * 2010-02-17 2011-08-18 Anthony Jon Mountjoy System and method for generating and distributing three dimensional interactive content
US9645854B2 (en) * 2010-12-15 2017-05-09 Advanced Micro Devices, Inc. Dynamic work partitioning on heterogeneous processing devices
US9235458B2 (en) 2011-01-06 2016-01-12 International Business Machines Corporation Methods and systems for delegating work objects across a mixed computer environment
US9052968B2 (en) * 2011-01-17 2015-06-09 International Business Machines Corporation Methods and systems for linking objects across a mixed computer environment
US9038088B2 (en) * 2011-03-10 2015-05-19 Nec Laboratories America, Inc. Load balancing on hetrogenous processing cluster based on exceeded load imbalance factor threshold determined by total completion time of multiple processing phases
US8914515B2 (en) 2011-10-28 2014-12-16 International Business Machines Corporation Cloud optimization using workload analysis
JP6083714B2 (ja) 2011-12-16 2017-02-22 インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation プロセッサによるメモリの共有のための方法、システム、およびコンピュータ・プログラム
US10430190B2 (en) 2012-06-07 2019-10-01 Micron Technology, Inc. Systems and methods for selectively controlling multithreaded execution of executable code segments
US20140068581A1 (en) * 2012-08-30 2014-03-06 International Business Machines Corporation Optimized division of work among processors in a heterogeneous processing system
US8938796B2 (en) 2012-09-20 2015-01-20 Paul Case, SR. Case secure computer architecture
US20140189666A1 (en) * 2012-12-27 2014-07-03 Scott A. Krig Automatic pipeline composition
US9448829B2 (en) 2012-12-28 2016-09-20 Intel Corporation Hetergeneous processor apparatus and method
US9329900B2 (en) 2012-12-28 2016-05-03 Intel Corporation Hetergeneous processor apparatus and method
US9639372B2 (en) 2012-12-28 2017-05-02 Intel Corporation Apparatus and method for heterogeneous processors mapping to virtual cores
US9672046B2 (en) 2012-12-28 2017-06-06 Intel Corporation Apparatus and method for intelligently powering heterogeneous processor components
US8909219B2 (en) 2013-01-17 2014-12-09 Qualcomm Incorporated Methods and apparatus for providing unified wireless communication through efficient memory management
US9578664B1 (en) 2013-02-07 2017-02-21 Sprint Communications Company L.P. Trusted signaling in 3GPP interfaces in a network function virtualization wireless communication system
US9727345B2 (en) 2013-03-15 2017-08-08 Intel Corporation Method for booting a heterogeneous system and presenting a symmetric core view
US9600346B2 (en) * 2013-07-10 2017-03-21 International Business Machines Corporation Thread scheduling across heterogeneous processing elements with resource mapping
KR101529877B1 (ko) * 2013-07-26 2015-06-18 서울시립대학교 산학협력단 원격 데이터 연산 방법 및 시스템
US9805114B2 (en) 2013-09-30 2017-10-31 Microsoft Technology Licensing, Llc Composable selection model through reusable component
GB2516995B (en) 2013-12-18 2015-08-19 Imagination Tech Ltd Task execution in a SIMD processing unit
CN107408331B (zh) * 2014-04-04 2021-06-18 通用电子有限公司 用于配置便携式设备的遥控功能的系统和方法
DE102015006670A1 (de) * 2014-06-26 2015-12-31 Intel Corporation Befehle und logik zum bereitstellen von kryptographischer allzweck-gf(256)-simd- arithmetikfunktionalität
US9910721B2 (en) 2014-12-09 2018-03-06 Intel Corporation System and method for execution of application code compiled according to two instruction set architectures
WO2016156908A1 (en) * 2015-03-27 2016-10-06 Intel Corporation Apparatus and method for inter-strand communication
US11422943B2 (en) 2015-03-27 2022-08-23 Intel Corporation Efficient address translation
US9565168B1 (en) * 2015-05-05 2017-02-07 Sprint Communications Company L.P. System and method of a trusted computing operation mode
US9686240B1 (en) 2015-07-07 2017-06-20 Sprint Communications Company L.P. IPv6 to IPv4 data packet migration in a trusted security zone
US9749294B1 (en) 2015-09-08 2017-08-29 Sprint Communications Company L.P. System and method of establishing trusted operability between networks in a network functions virtualization environment
US10542115B1 (en) 2015-10-01 2020-01-21 Sprint Communications Company L.P. Securing communications in a network function virtualization (NFV) core network
US9811686B1 (en) 2015-10-09 2017-11-07 Sprint Communications Company L.P. Support systems interactions with virtual network functions in a trusted security zone
US9781016B1 (en) 2015-11-02 2017-10-03 Sprint Communications Company L.P. Dynamic addition of network function services
US9733911B2 (en) * 2015-11-11 2017-08-15 National Instruments Corporation Value transfer between program variables using dynamic memory resource mapping
WO2017125161A1 (en) * 2016-01-21 2017-07-27 Hewlett Packard Enterprise Development Lp Resource allocation
US11513805B2 (en) 2016-08-19 2022-11-29 Wisconsin Alumni Research Foundation Computer architecture with synergistic heterogeneous processors
US10250498B1 (en) 2016-10-03 2019-04-02 Sprint Communications Company L.P. Session aggregator brokering of data stream communication
US10365824B2 (en) 2017-04-24 2019-07-30 Advanced Micro Devices, Inc. Silent active page migration faults
US10310985B2 (en) 2017-06-26 2019-06-04 Ati Technologies Ulc Systems and methods for accessing and managing a computing system memory
US10318344B2 (en) * 2017-07-13 2019-06-11 Advanced Micro Devices, Inc. Predicting page migration granularity for heterogeneous memory systems
TWI779069B (zh) * 2017-07-30 2022-10-01 埃拉德 希提 具有以記憶體為基礎的分散式處理器架構的記憶體晶片
US10348488B1 (en) 2017-08-25 2019-07-09 Sprint Communications Company L.P. Tiered distributed ledger technology (DLT) in a network function virtualization (NFV) core network
US11526278B2 (en) 2017-12-21 2022-12-13 Advanced Micro Devices, Inc. Adaptive page close prediction
US10691658B2 (en) 2018-05-09 2020-06-23 International Business Machines Corporation Automatically optimizing resource usage on a target database management system to increase workload performance
US11379155B2 (en) 2018-05-24 2022-07-05 Alibaba Group Holding Limited System and method for flash storage management using multiple open page stripes
US11816043B2 (en) 2018-06-25 2023-11-14 Alibaba Group Holding Limited System and method for managing resources of a storage device and quantifying the cost of I/O requests
CN108900639B (zh) * 2018-08-10 2021-04-06 乾元云硕科技(深圳)有限公司 集群式云计算系统
US11327929B2 (en) 2018-09-17 2022-05-10 Alibaba Group Holding Limited Method and system for reduced data movement compression using in-storage computing and a customized file system
US10915370B2 (en) * 2018-11-29 2021-02-09 International Business Machines Corporation Inter-host communication without data copy in disaggregated systems
US11061735B2 (en) 2019-01-02 2021-07-13 Alibaba Group Holding Limited System and method for offloading computation to storage nodes in distributed system
WO2020150728A1 (en) * 2019-01-18 2020-07-23 Quadric. Io, Inc. Systems and methods for virtually partitioning a machine perception and dense algorithm integrated circuit
US10860223B1 (en) 2019-07-18 2020-12-08 Alibaba Group Holding Limited Method and system for enhancing a distributed storage system by decoupling computation and network tasks
US11617282B2 (en) 2019-10-01 2023-03-28 Alibaba Group Holding Limited System and method for reshaping power budget of cabinet to facilitate improved deployment density of servers
US11449455B2 (en) 2020-01-15 2022-09-20 Alibaba Group Holding Limited Method and system for facilitating a high-capacity object storage system with configuration agility and mixed deployment flexibility
US11379447B2 (en) 2020-02-06 2022-07-05 Alibaba Group Holding Limited Method and system for enhancing IOPS of a hard disk drive system based on storing metadata in host volatile memory and data in non-volatile memory using a shared controller
US11449386B2 (en) 2020-03-20 2022-09-20 Alibaba Group Holding Limited Method and system for optimizing persistent memory on data retention, endurance, and performance for host memory
US11385833B2 (en) 2020-04-20 2022-07-12 Alibaba Group Holding Limited Method and system for facilitating a light-weight garbage collection with a reduced utilization of resources
US11301173B2 (en) 2020-04-20 2022-04-12 Alibaba Group Holding Limited Method and system for facilitating evaluation of data access frequency and allocation of storage device resources
US11281575B2 (en) 2020-05-11 2022-03-22 Alibaba Group Holding Limited Method and system for facilitating data placement and control of physical addresses with multi-queue I/O blocks
US11461262B2 (en) 2020-05-13 2022-10-04 Alibaba Group Holding Limited Method and system for facilitating a converged computation and storage node in a distributed storage system
US11494115B2 (en) 2020-05-13 2022-11-08 Alibaba Group Holding Limited System method for facilitating memory media as file storage device based on real-time hashing by performing integrity check with a cyclical redundancy check (CRC)
US11556277B2 (en) 2020-05-19 2023-01-17 Alibaba Group Holding Limited System and method for facilitating improved performance in ordering key-value storage with input/output stack simplification
US11507499B2 (en) 2020-05-19 2022-11-22 Alibaba Group Holding Limited System and method for facilitating mitigation of read/write amplification in data compression
US11263132B2 (en) 2020-06-11 2022-03-01 Alibaba Group Holding Limited Method and system for facilitating log-structure data organization
US11422931B2 (en) 2020-06-17 2022-08-23 Alibaba Group Holding Limited Method and system for facilitating a physically isolated storage unit for multi-tenancy virtualization
US11354200B2 (en) 2020-06-17 2022-06-07 Alibaba Group Holding Limited Method and system for facilitating data recovery and version rollback in a storage device
US11354233B2 (en) 2020-07-27 2022-06-07 Alibaba Group Holding Limited Method and system for facilitating fast crash recovery in a storage device
US11372774B2 (en) 2020-08-24 2022-06-28 Alibaba Group Holding Limited Method and system for a solid state drive with on-chip memory integration
EP3979248A1 (en) * 2020-09-30 2022-04-06 Imec VZW A memory macro
US11847205B1 (en) 2020-10-26 2023-12-19 T-Mobile Innovations Llc Trusted 5G network function virtualization of virtual network function elements embedded on a system-on-chip
US11467995B2 (en) * 2020-12-01 2022-10-11 Micron Technology, Inc. Pin mapping for memory devices
US11487465B2 (en) 2020-12-11 2022-11-01 Alibaba Group Holding Limited Method and system for a local storage engine collaborating with a solid state drive controller
US11734115B2 (en) 2020-12-28 2023-08-22 Alibaba Group Holding Limited Method and system for facilitating write latency reduction in a queue depth of one scenario
US11416365B2 (en) 2020-12-30 2022-08-16 Alibaba Group Holding Limited Method and system for open NAND block detection and correction in an open-channel SSD
US11726699B2 (en) 2021-03-30 2023-08-15 Alibaba Singapore Holding Private Limited Method and system for facilitating multi-stream sequential read performance improvement with reduced read amplification
US11461173B1 (en) 2021-04-21 2022-10-04 Alibaba Singapore Holding Private Limited Method and system for facilitating efficient data compression based on error correction code and reorganization of data placement
US11476874B1 (en) 2021-05-14 2022-10-18 Alibaba Singapore Holding Private Limited Method and system for facilitating a storage server with hybrid memory for journaling and data storage
US11902129B1 (en) 2023-03-24 2024-02-13 T-Mobile Usa, Inc. Vendor-agnostic real-time monitoring of telecommunications networks

Family Cites Families (272)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US517972A (en) * 1894-04-10 Billiard-ball
US3576544A (en) * 1968-10-18 1971-04-27 Ibm Storage protection system
US4073005A (en) * 1974-01-21 1978-02-07 Control Data Corporation Multi-processor computer system
US4037214A (en) * 1976-04-30 1977-07-19 International Business Machines Corporation Key register controlled accessing system
JPS5412643A (en) 1977-06-30 1979-01-30 Hitachi Ltd Main memory protective device
JPS54146555A (en) 1978-05-09 1979-11-15 Nec Corp Data transfer system between processors
US4332009A (en) * 1980-01-21 1982-05-25 Mostek Corporation Memory protection system
JPS5812613B2 (ja) 1980-02-08 1983-03-09 工業技術院長 並列デ−タ処理装置
JPS5835295B2 (ja) 1980-03-03 1983-08-02 オムロン株式会社 マスタ・スレ−ブ・システムにおけるデ−タ転送方式
US4430705A (en) * 1980-05-23 1984-02-07 International Business Machines Corp. Authorization mechanism for establishing addressability to information in another address space
JPS576952A (en) 1980-06-16 1982-01-13 Nippon Telegr & Teleph Corp <Ntt> Storage protecting system
JPS57176456A (en) 1981-04-22 1982-10-29 Fanuc Ltd Data processing system
DE3171379D1 (en) * 1981-04-28 1985-08-22 Ibm Bus arrangement for interconnectiong circuit chips
US4394727A (en) 1981-05-04 1983-07-19 International Business Machines Corporation Multi-processor task dispatching apparatus
JPS58134357A (ja) * 1982-02-03 1983-08-10 Hitachi Ltd ベクトルプロセッサ
AU542447B2 (en) * 1982-02-27 1985-02-21 Fujitsu Limited System for controlling key storage unit
JPS5958700A (ja) * 1982-09-29 1984-04-04 Fujitsu Ltd 記憶保護判定方式
US4545016A (en) * 1983-01-07 1985-10-01 Tandy Corporation Memory management system
US4622631B1 (en) * 1983-12-30 1996-04-09 Recognition Int Inc Data processing system having a data coherence solution
US5159700A (en) * 1984-01-16 1992-10-27 Texas Instruments Incorporated Substrate with optical communication systems between chips mounted thereon and monolithic integration of optical I/O on silicon substrates
JPS61180352A (ja) 1984-12-30 1986-08-13 Fujitsu Ltd プログラムダウンロ−ド方式
IT1184553B (it) * 1985-05-07 1987-10-28 Honeywell Inf Systems Architettura di sistema a piu' processori
US4972314A (en) * 1985-05-20 1990-11-20 Hughes Aircraft Company Data flow signal processor method and apparatus
US4945479A (en) 1985-07-31 1990-07-31 Unisys Corporation Tightly coupled scientific processing system
US4732446A (en) * 1985-10-02 1988-03-22 Lamar Gipson Electrical circuit and optical data buss
AU571377B2 (en) * 1985-11-13 1988-04-14 Fujitsu Limited Main storage access control system
US4787057A (en) 1986-06-04 1988-11-22 General Electric Company Finite element analysis method using multiprocessor for matrix manipulations with special handling of diagonal elements
JPS6319058A (ja) 1986-07-11 1988-01-26 Fujitsu Ltd メモリ装置
US4823286A (en) * 1987-02-12 1989-04-18 International Business Machines Corporation Pixel data path for high performance raster displays with all-point-addressable frame buffers
JP2960415B2 (ja) * 1987-05-22 1999-10-06 株式会社日立製作所 記憶保護方法および装置
JPS6412364U (zh) 1987-07-11 1989-01-23
JPH0719704Y2 (ja) 1987-07-31 1995-05-10 シャープ株式会社 生産ラインの生産管理装置
US4862407A (en) * 1987-10-05 1989-08-29 Motorola, Inc. Digital signal processing apparatus
JP2594979B2 (ja) 1987-10-23 1997-03-26 株式会社日立製作所 マルチプロセツサシステム
US5261113A (en) * 1988-01-25 1993-11-09 Digital Equipment Corporation Apparatus and method for single operand register array for vector and scalar data processing operations
JP2677589B2 (ja) 1988-02-26 1997-11-17 株式会社東芝 携帯可能電子装置およびicチップ
US5056000A (en) * 1988-06-21 1991-10-08 International Parallel Machines, Inc. Synchronized parallel processing with shared memory
JPH0212361A (ja) 1988-06-29 1990-01-17 Fujitsu Ltd 階層化バスによる並列計算機システム
US4939682A (en) * 1988-07-15 1990-07-03 The Boeing Company Integrated electro-optic arithmetic/logic unit and method for making the same
US5179669A (en) * 1988-08-22 1993-01-12 At&T Bell Laboratories Multiprocessor interconnection and access arbitration arrangement
JP2837413B2 (ja) 1988-08-24 1998-12-16 株式会社日立メディコ 複数端末cpuを有するct装置
EP0369052A1 (en) * 1988-11-17 1990-05-23 International Business Machines Corporation Data base access system
JPH02210542A (ja) 1989-02-10 1990-08-21 Fujitsu Ltd 仮想計算機システムにおける実行制御方式
CA2011807C (en) 1989-03-20 1999-02-23 Katsumi Hayashi Data base processing system using multiprocessor system
EP0424618A3 (en) * 1989-10-24 1992-11-19 International Business Machines Corporation Input/output system
JPH0640324B2 (ja) * 1989-10-26 1994-05-25 インターナショナル・ビジネス・マシーンズ・コーポレーション マルチプロセッサ・システムおよびそのプロセス同期方法
US5037173A (en) * 1989-11-22 1991-08-06 Texas Instruments Incorporated Optical interconnection network
US5179702A (en) 1989-12-29 1993-01-12 Supercomputer Systems Limited Partnership System and method for controlling a highly parallel multiprocessor using an anarchy based scheduler for parallel execution thread scheduling
EP0509055A4 (en) * 1990-01-05 1994-07-27 Maspar Computer Corp Parallel processor memory system
DE69130086T2 (de) 1990-06-15 1999-01-21 Compaq Computer Corp., Houston, Tex. 77070 Mehrstufeneinschluss in mehrstufigen Cache-Speicherhierarchien
US5093879A (en) * 1990-06-22 1992-03-03 International Business Machines Corporation Electro-optical connectors
US5144691A (en) * 1990-07-20 1992-09-01 Cray Research, Inc. Computer signal interconnect apparatus
DE69133025T2 (de) * 1990-08-31 2002-11-21 Texas Instruments Inc., Dallas Multiprozessorsystem
EP0481735A3 (en) * 1990-10-19 1993-01-13 Array Technology Corporation Address protection circuit
US5765011A (en) * 1990-11-13 1998-06-09 International Business Machines Corporation Parallel processing system having a synchronous SIMD processing with processing elements emulating SIMD operation using individual instruction streams
US5630162A (en) * 1990-11-13 1997-05-13 International Business Machines Corporation Array processor dotted communication network based on H-DOTs
KR940004404B1 (ko) * 1990-11-30 1994-05-25 삼성전자 주식회사 불휘발성 반도체 메모리장치
US5131054A (en) * 1991-01-09 1992-07-14 Thinking Machines Corporation Character recognition system using massively parallel computer that identifies a query character using degree of similarity with plurality of training characters of known identity
US5978831A (en) 1991-03-07 1999-11-02 Lucent Technologies Inc. Synchronous multiprocessor using tasks directly proportional in size to the individual processors rates
JPH04284754A (ja) * 1991-03-14 1992-10-09 Fujitsu Ltd Atm交換装置
JPH04288643A (ja) 1991-03-18 1992-10-13 Nec Corp マルチプロセッサシステムのメモリマッピング方式
US5440752A (en) * 1991-07-08 1995-08-08 Seiko Epson Corporation Microprocessor architecture with a switch network for data transfer between cache, memory port, and IOU
EP0523544B1 (en) 1991-07-12 2002-02-27 Matsushita Electric Industrial Co., Ltd. Apparatus to solve a system of linear equations
US5519875A (en) * 1991-08-08 1996-05-21 Hitachi, Ltd. Distributed processing system for modules, each having modularized objects
US5630128A (en) 1991-08-09 1997-05-13 International Business Machines Corporation Controlled scheduling of program threads in a multitasking operating system
US5185861A (en) 1991-08-19 1993-02-09 Sequent Computer Systems, Inc. Cache affinity scheduler
JPH0554009A (ja) 1991-08-29 1993-03-05 Nec Eng Ltd プログラムロード方式
US5361370A (en) * 1991-10-24 1994-11-01 Intel Corporation Single-instruction multiple-data processor having dual-ported local memory architecture for simultaneous data transmission on local memory ports and global port
JP3364937B2 (ja) 1991-11-29 2003-01-08 株式会社日立製作所 並列演算装置
US5359721A (en) 1991-12-18 1994-10-25 Sun Microsystems, Inc. Non-supervisor mode cross address space dynamic linking
US5394547A (en) * 1991-12-24 1995-02-28 International Business Machines Corporation Data processing system and method having selectable scheduler
US5268973A (en) * 1992-01-21 1993-12-07 The University Of Texas System Wafer-scale optical bus
JPH05242057A (ja) 1992-02-27 1993-09-21 Sanyo Electric Co Ltd マルチプロセッサシステムの起動方式
JPH05324589A (ja) * 1992-03-25 1993-12-07 Nippon Sheet Glass Co Ltd 並列コンピュータ装置および光結合装置
JPH0612333A (ja) 1992-06-25 1994-01-21 Hitachi Ltd 情報処理装置の記憶保護方式
JPH0644110A (ja) 1992-07-23 1994-02-18 Fuji Xerox Co Ltd インストール方法
US5423051A (en) * 1992-09-24 1995-06-06 International Business Machines Corporation Execution unit with an integrated vector operation capability
US5437042A (en) * 1992-10-02 1995-07-25 Compaq Computer Corporation Arrangement of DMA, interrupt and timer functions to implement symmetrical processing in a multiprocessor computer system
EP0680640A1 (en) 1993-01-22 1995-11-08 University Corporation For Atmospheric Research Multipipeline multiprocessor system
JP2826028B2 (ja) * 1993-01-28 1998-11-18 富士通株式会社 分散メモリ型プロセッサシステム
EP0610583A1 (en) * 1993-02-08 1994-08-17 International Business Machines Corporation Multizone relocation facility computer memory system
US5619671A (en) * 1993-04-19 1997-04-08 International Business Machines Corporation Method and apparatus for providing token controlled access to protected pages of memory
US5438513A (en) * 1993-11-19 1995-08-01 Chrysler Corporation Automotive electronics test system
US5560030A (en) 1994-03-08 1996-09-24 Texas Instruments Incorporated Transfer processor with transparency
US5487146A (en) * 1994-03-08 1996-01-23 Texas Instruments Incorporated Plural memory access address generation employing guide table entries forming linked list
JP3639323B2 (ja) 1994-03-31 2005-04-20 富士通株式会社 メモリ分散型並列計算機による連立1次方程式計算処理方法および計算機
US5692193A (en) 1994-03-31 1997-11-25 Nec Research Institute, Inc. Software architecture for control of highly parallel computer systems
JPH07287064A (ja) 1994-04-20 1995-10-31 Mitsubishi Electric Corp レーダ信号処理装置
DE69519449T2 (de) * 1994-05-05 2001-06-21 Conexant Systems, Inc. Raumzeigersdatenpfad
US5513337A (en) * 1994-05-25 1996-04-30 Intel Corporation System for protecting unauthorized memory accesses by comparing base memory address with mask bits and having attribute bits for identifying access operational mode and type
US5535419A (en) * 1994-05-27 1996-07-09 Advanced Micro Devices Sytem and method for merging disk change data from a floppy disk controller with data relating to an IDE drive controller
KR100289826B1 (ko) 1994-05-31 2001-05-15 아끼구사 나오유끼 다른 오퍼레이팅 시스템간 작업 실행 시스템 및 방법
JPH0895757A (ja) 1994-09-19 1996-04-12 Internatl Business Mach Corp <Ibm> マイクロカーネル・データ処理システム用のマスタ・サーバ・プログラム・ロード方法および装置
US5754817A (en) 1994-09-29 1998-05-19 Intel Corporation Execution in place of a file stored non-contiguously in a non-volatile memory
US5548798A (en) 1994-11-10 1996-08-20 Intel Corporation Method and apparatus for solving dense systems of linear equations with an iterative method that employs partial multiplications using rank compressed SVD basis matrices of the partitioned submatrices of the coefficient matrix
JP3493772B2 (ja) 1994-11-18 2004-02-03 富士ゼロックス株式会社 制御ソフトウェア仕様変更システム
JPH08161283A (ja) 1994-12-07 1996-06-21 Sony Corp 複数プロセツサシステム
US5754436A (en) * 1994-12-22 1998-05-19 Texas Instruments Incorporated Adaptive power management processes, circuits and systems
JPH08180018A (ja) 1994-12-26 1996-07-12 Toshiba Corp 分散処理システム及び分散処理方法
US5537606A (en) * 1995-01-31 1996-07-16 International Business Machines Corporation Scalar pipeline replication for parallel vector element processing
JPH08212178A (ja) 1995-02-08 1996-08-20 Hitachi Ltd 並列計算機
JP2731742B2 (ja) 1995-02-28 1998-03-25 甲府日本電気株式会社 クラスタ構成の並列計算機
CA2170468A1 (en) 1995-02-28 1996-08-29 Noriyuki Ando Multi-processor system with virtually addressable communication registers and controlling method thereof
JPH08249261A (ja) 1995-03-08 1996-09-27 Mitsubishi Electric Corp メッセージ管理システム
DE19508723A1 (de) * 1995-03-10 1996-09-12 Siemens Ag Mehrbenutzerdatenverarbeitungsanlage mit Speicherschutz
WO1996029646A1 (fr) * 1995-03-17 1996-09-26 Hitachi, Ltd. Processeur
US5850534A (en) * 1995-06-05 1998-12-15 Advanced Micro Devices, Inc. Method and apparatus for reducing cache snooping overhead in a multilevel cache system
US5819065A (en) * 1995-06-28 1998-10-06 Quickturn Design Systems, Inc. System and method for emulating memory
US5956509A (en) * 1995-08-18 1999-09-21 Microsoft Corporation System and method for performing remote requests with an on-line service network
US6331856B1 (en) * 1995-11-22 2001-12-18 Nintendo Co., Ltd. Video game system with coprocessor providing high speed efficient 3D graphics and digital audio signal processing
FR2742248B1 (fr) * 1995-12-06 1998-01-23 Thomson Multimedia Sa Procede de traitement de donnees dans des reseaux matriciels dans un systeme d'estimation de mouvement
JP3786993B2 (ja) * 1995-12-14 2006-06-21 株式会社日立製作所 データ記憶ユニット及び該ユニットを用いたデータ記憶装置
US6886167B1 (en) * 1995-12-27 2005-04-26 International Business Machines Corporation Method and system for migrating an object between a split status and a merged status
US6088783A (en) * 1996-02-16 2000-07-11 Morton; Steven G DPS having a plurality of like processors controlled in parallel by an instruction word, and a control processor also controlled by the instruction word
JPH09198361A (ja) 1996-01-23 1997-07-31 Kofu Nippon Denki Kk マルチプロセッサシステム
US5729712A (en) * 1996-01-26 1998-03-17 Unisys Corporation Smart fill system for multiple cache network
US6446070B1 (en) 1998-02-26 2002-09-03 Sun Microsystems, Inc. Method and apparatus for dynamic distributed computing over a network
JP3926866B2 (ja) 1996-05-10 2007-06-06 株式会社ソニー・コンピュータエンタテインメント 情報処理装置、情報処理方法、及び描画システム
JPH09311839A (ja) 1996-05-21 1997-12-02 Hitachi Ltd データ共用方式
US5940870A (en) * 1996-05-21 1999-08-17 Industrial Technology Research Institute Address translation for shared-memory multiprocessor clustering
US5787309A (en) * 1996-05-23 1998-07-28 International Business Machines Corporation Apparatus for protecting storage blocks from being accessed by unwanted I/O programs using I/O program keys and I/O storage keys having M number of bits
US5724551A (en) * 1996-05-23 1998-03-03 International Business Machines Corporation Method for managing I/O buffers in shared storage by structuring buffer table having entries include storage keys for controlling accesses to the buffers
US5900019A (en) * 1996-05-23 1999-05-04 International Business Machines Corporation Apparatus for protecting memory storage blocks from I/O accesses
AT1751U1 (de) * 1996-09-30 1997-10-27 Kuehn Eva Koordinations-system
JPH10126771A (ja) 1996-10-15 1998-05-15 Toshiba Corp 画像データ転送システムにおける画像データ送出レート制御方法および画像データ転送方法
US6006315A (en) * 1996-10-18 1999-12-21 Samsung Electronics Co., Ltd. Computer methods for writing a scalar value to a vector
US5745500A (en) * 1996-10-22 1998-04-28 The United States Of America As Represented By The Secretary Of The Army Built-in self testing for the identification of faulty integrated circuit chips in a multichip module
US6513057B1 (en) * 1996-10-28 2003-01-28 Unisys Corporation Heterogeneous symmetric multi-processing system
US5835775A (en) * 1996-12-12 1998-11-10 Ncr Corporation Method and apparatus for executing a family generic processor specific application
US5961628A (en) * 1997-01-28 1999-10-05 Samsung Electronics Co., Ltd. Load and store unit for a vector processor
JP3421526B2 (ja) * 1997-02-14 2003-06-30 モトローラ株式会社 デ−タ処理装置
US6424988B2 (en) * 1997-02-19 2002-07-23 Unisys Corporation Multicomputer system
US6192514B1 (en) * 1997-02-19 2001-02-20 Unisys Corporation Multicomputer system
US6289434B1 (en) * 1997-02-28 2001-09-11 Cognigine Corporation Apparatus and method of implementing systems on silicon using dynamic-adaptive run-time reconfigurable circuits for processing multiple, independent data and control streams of varying rates
DE19710504C2 (de) * 1997-03-13 2001-06-13 Siemens Ag Optisch-elektrisches Modul
JP3681026B2 (ja) * 1997-03-27 2005-08-10 株式会社ソニー・コンピュータエンタテインメント 情報処理装置および方法
JP3739888B2 (ja) 1997-03-27 2006-01-25 株式会社ソニー・コンピュータエンタテインメント 情報処理装置および方法
US6212605B1 (en) * 1997-03-31 2001-04-03 International Business Machines Corporation Eviction override for larx-reserved addresses
GB9707861D0 (en) * 1997-04-18 1997-06-04 Certicom Corp Arithmetic processor
JPH1139215A (ja) 1997-05-22 1999-02-12 Matsushita Electric Ind Co Ltd キャッシュメモリおよびキャッシュメモリを制御する方法
JPH10334055A (ja) 1997-06-03 1998-12-18 Sony Corp マルチプロセッサ・システム
JP3490256B2 (ja) 1997-06-12 2004-01-26 三菱電機株式会社 エージェント方式
US5892966A (en) * 1997-06-27 1999-04-06 Sun Microsystems, Inc. Processor complex for executing multimedia functions
US6360303B1 (en) * 1997-09-30 2002-03-19 Compaq Computer Corporation Partitioning memory shared by multiple processors of a distributed processing system
US7197625B1 (en) * 1997-10-09 2007-03-27 Mips Technologies, Inc. Alignment and ordering of vector elements for single instruction multiple data processing
US6567839B1 (en) * 1997-10-23 2003-05-20 International Business Machines Corporation Thread switch control in a multithreaded processor system
US6209065B1 (en) * 1997-10-24 2001-03-27 Compaq Computer Corporation Mechanism for optimizing generation of commit-signals in a distributed shared-memory system
US6199179B1 (en) 1998-06-10 2001-03-06 Compaq Computer Corporation Method and apparatus for failure recovery in a multi-processor computer system
US6542926B2 (en) * 1998-06-10 2003-04-01 Compaq Information Technologies Group, L.P. Software partitioned multi-processor system with flexible resource sharing levels
US6965974B1 (en) * 1997-11-14 2005-11-15 Agere Systems Inc. Dynamic partitioning of memory banks among multiple agents
US6173389B1 (en) * 1997-12-04 2001-01-09 Billions Of Operations Per Second, Inc. Methods and apparatus for dynamic very long instruction word sub-instruction selection for execution time parallelism in an indirect very long instruction word processor
US6128724A (en) 1997-12-11 2000-10-03 Leland Stanford Junior University Computation using codes for controlling configurable computational circuit
KR100257046B1 (ko) * 1998-03-03 2000-05-15 윤종용 인터페이스 기능 전환을 위한 지능형 입/출력 제어기
US6192467B1 (en) * 1998-03-31 2001-02-20 Intel Corporation Executing partial-width packed data instructions
US6105111A (en) * 1998-03-31 2000-08-15 Intel Corporation Method and apparatus for providing a cache management technique
US6473897B1 (en) * 1998-04-13 2002-10-29 Intel Corporation Method and apparatus for generating multiple processor-specific code segments in a single executable
US6049668A (en) * 1998-04-13 2000-04-11 Intel Corporation Method and apparatus for supporting multiple processor-specific code segments in a single executable
US6167430A (en) * 1998-05-12 2000-12-26 Unisys Corporation Multicomputer with distributed directory and operating system
US6292822B1 (en) 1998-05-13 2001-09-18 Microsoft Corporation Dynamic load balancing among processors in a parallel computer
US6088511A (en) * 1998-05-13 2000-07-11 Microsoft Corporation Nested parallel 2D Delaunay triangulation method
US6292935B1 (en) 1998-05-29 2001-09-18 Intel Corporation Method for fast translation of java byte codes into efficient native processor code
US6336187B1 (en) * 1998-06-12 2002-01-01 International Business Machines Corp. Storage system with data-dependent security
US6209066B1 (en) * 1998-06-30 2001-03-27 Sun Microsystems, Inc. Method and apparatus for memory allocation in a multi-threaded virtual machine
JP3224782B2 (ja) 1998-08-03 2001-11-05 インターナショナル・ビジネス・マシーンズ・コーポレーション 処理分担動的変更方法及びコンピュータ
US6415353B1 (en) * 1998-10-01 2002-07-02 Monolithic System Technology, Inc. Read/write buffers for complete hiding of the refresh of a semiconductor memory and method of operating same
US6643708B1 (en) * 1998-10-29 2003-11-04 International Business Machines Corporation Systems, methods and computer program products for chaining Java servlets across networks
US6480818B1 (en) 1998-11-13 2002-11-12 Cray Inc. Debugging techniques in a multithreaded environment
US6714217B2 (en) 1998-12-18 2004-03-30 Sprint Communication Company, L.P. System and method for providing a graphical user interface to, for building, and/or for monitoring a telecommunication network
US6381693B2 (en) * 1998-12-31 2002-04-30 Intel Corp. Arrangements having firmware support for different processor types
US6381659B2 (en) 1999-01-19 2002-04-30 Maxtor Corporation Method and circuit for controlling a first-in-first-out (FIFO) buffer using a bank of FIFO address registers capturing and saving beginning and ending write-pointer addresses
JP3790060B2 (ja) 1999-01-29 2006-06-28 株式会社山武 演算処理装置
US6308252B1 (en) * 1999-02-04 2001-10-23 Kabushiki Kaisha Toshiba Processor method and apparatus for performing single operand operation and multiple parallel operand operation
US6341338B1 (en) * 1999-02-04 2002-01-22 Sun Microsystems, Inc. Protocol for coordinating the distribution of shared memory
JP4123621B2 (ja) * 1999-02-16 2008-07-23 株式会社日立製作所 主記憶共有型マルチプロセッサシステム及びその共有領域設定方法
US6480941B1 (en) * 1999-02-23 2002-11-12 International Business Machines Corporation Secure partitioning of shared memory based multiprocessor system
US6647208B1 (en) * 1999-03-18 2003-11-11 Massachusetts Institute Of Technology Hybrid electronic/optical switch system
US6728961B1 (en) 1999-03-31 2004-04-27 International Business Machines Corporation Method and system for dynamically load balancing a process over a plurality of peer machines
US6845498B1 (en) 1999-05-11 2005-01-18 Microsoft Corporation Method and apparatus for sharing data files among run time environment applets in an integrated circuit card
US6477170B1 (en) * 1999-05-21 2002-11-05 Advanced Micro Devices, Inc. Method and apparatus for interfacing between systems operating under different clock regimes with interlocking to prevent overwriting of data
US6463521B1 (en) 1999-06-23 2002-10-08 Sun Microsystems, Inc. Opcode numbering for meta-data encoding
DE60039554D1 (de) * 1999-06-25 2008-09-04 Canon Res Ct France S A Verteilte Verwaltung von Datenobjekten in einem Kommunikations-Netzwerk
US6446218B1 (en) 1999-06-30 2002-09-03 B-Hub, Inc. Techniques for maintaining fault tolerance for software programs in a clustered computer system
US6467012B1 (en) * 1999-07-08 2002-10-15 International Business Machines Corporation Method and apparatus using a distributed system structure to support bus-based cache-coherence protocols for symmetric multiprocessors
US7124170B1 (en) 1999-08-20 2006-10-17 Intertrust Technologies Corp. Secure processing unit systems and methods
US6578068B1 (en) 1999-08-31 2003-06-10 Accenture Llp Load balancer in environment services patterns
US6668317B1 (en) * 1999-08-31 2003-12-23 Intel Corporation Microengine for parallel processor architecture
US6401175B1 (en) * 1999-10-01 2002-06-04 Sun Microsystems, Inc. Shared write buffer for use by multiple processor units
US6530011B1 (en) * 1999-10-20 2003-03-04 Sandcraft, Inc. Method and apparatus for vector register with scalar values
JP2001167066A (ja) * 1999-12-08 2001-06-22 Nec Corp プロセッサ間通信方法及びマルチプロセッサシステム
US6577311B1 (en) * 1999-12-16 2003-06-10 Picture Iq Corporation Techniques for automatically providing a high-resolution rendering of a low resolution digital image in a distributed network
US6564328B1 (en) * 1999-12-23 2003-05-13 Intel Corporation Microprocessor with digital power throttle
US6694380B1 (en) * 1999-12-27 2004-02-17 Intel Corporation Mapping requests from a processing unit that uses memory-mapped input-output space
JP2001195230A (ja) * 2000-01-14 2001-07-19 Mitsubishi Electric Corp 描画処理システム、及び描画演算を行う半導体集積回路
US6694336B1 (en) * 2000-01-25 2004-02-17 Fusionone, Inc. Data transfer and synchronization system
US7137115B2 (en) 2000-01-25 2006-11-14 Fujitsu Limited Method for controlling multithreading
JP3543942B2 (ja) 2000-03-02 2004-07-21 株式会社ソニー・コンピュータエンタテインメント 画像生成装置
JP2001319243A (ja) 2000-03-03 2001-11-16 Sony Computer Entertainment Inc 画像生成装置、画像生成装置におけるジオメトリ処理形態の切換方法、記録媒体、コンピュータプログラム、半導体デバイス
TW501045B (en) 2000-03-03 2002-09-01 Sony Computer Entertainment Inc Entertainment device and computer system having exchangeability
US7080234B2 (en) * 2000-03-08 2006-07-18 Sun Microsystems, Inc. VLIW computer processing architecture having the problem counter stored in a register file register
US6988181B2 (en) * 2000-03-08 2006-01-17 Sun Microsystems, Inc. VLIW computer processing architecture having a scalable number of register files
KR20020091116A (ko) * 2000-03-08 2002-12-05 선 마이크로시스템즈, 인코포레이티드 온칩의 동적 램을 구비한 브이엘아이더블유 컴퓨터 처리구성
US6738967B1 (en) * 2000-03-14 2004-05-18 Microsoft Corporation Compiling for multiple virtual machines targeting different processor architectures
US6578155B1 (en) * 2000-03-16 2003-06-10 International Business Machines Corporation Data processing system with adjustable clocks for partitioned synchronous interfaces
US6857061B1 (en) * 2000-04-07 2005-02-15 Nintendo Co., Ltd. Method and apparatus for obtaining a scalar value directly from a vector register
US6701424B1 (en) * 2000-04-07 2004-03-02 Nintendo Co., Ltd. Method and apparatus for efficient loading and storing of vectors
US6799207B1 (en) * 2000-04-10 2004-09-28 International Business Machines Corporation Method and system for downloading software managed trees in a network processing system
US20030188045A1 (en) 2000-04-13 2003-10-02 Jacobson Michael B. System and method for distributing storage controller tasks
US6684390B1 (en) 2000-04-17 2004-01-27 Koninklijke Philips Electronics N.V. Multi-processor JAVA subsystem
US6950848B1 (en) 2000-05-05 2005-09-27 Yousefi Zadeh Homayoun Database load balancing for multi-tier computer systems
US7103664B1 (en) 2000-05-31 2006-09-05 International Business Machines Corporation Method, system and program products for ordering lists of service addresses to provide load balancing of a clustered environment
US6791555B1 (en) * 2000-06-23 2004-09-14 Micron Technology, Inc. Apparatus and method for distributed memory control in a graphics processing system
JP4640880B2 (ja) 2000-07-14 2011-03-02 国立大学法人東京工業大学 マイクロプロセッサシステム
US6892298B2 (en) * 2000-07-26 2005-05-10 Times N Systems, Inc. Load/store micropacket handling system
US7681018B2 (en) * 2000-08-31 2010-03-16 Intel Corporation Method and apparatus for providing large register address space while maximizing cycletime performance for a multi-threaded register file set
US6704926B1 (en) 2000-09-28 2004-03-09 International Business Machines Corporation Bimodal Java just-in-time complier
JP2002207685A (ja) 2000-10-12 2002-07-26 Sony Computer Entertainment Inc 仮想世界システム、サーバコンピュータおよび情報処理装置
US6895479B2 (en) * 2000-11-15 2005-05-17 Texas Instruments Incorporated Multicore DSP device having shared program memory with conditional write protection
US6433043B1 (en) 2000-11-28 2002-08-13 Transitions Optical, Inc. Removable imbibition composition of photochromic compound and kinetic enhancing additive
US6865631B2 (en) * 2000-12-14 2005-03-08 International Business Machines Corporation Reduction of interrupts in remote procedure calls
US6779049B2 (en) * 2000-12-14 2004-08-17 International Business Machines Corporation Symmetric multi-processing system with attached processing units being able to access a shared memory without being structurally configured with an address translation mechanism
US7020871B2 (en) * 2000-12-21 2006-03-28 Intel Corporation Breakpoint method for parallel hardware threads in multithreaded processor
US6748501B2 (en) * 2000-12-30 2004-06-08 International Business Machines Corporation Microprocessor reservation mechanism for a hashed address system
US6751753B2 (en) 2001-02-27 2004-06-15 Sun Microsystems, Inc. Method, system, and program for monitoring system components
US7165108B2 (en) 2001-03-19 2007-01-16 Sun Microsystems, Inc. Method and apparatus for providing application specific strategies to a JAVA platform including load balancing policies
JP3716753B2 (ja) 2001-03-21 2005-11-16 日本電気株式会社 マルチプロセッサ構成の計算機間におけるトランザクション負荷分散方法及び方式並びにプログラム
US6990598B2 (en) * 2001-03-21 2006-01-24 Gallitzin Allegheny Llc Low power reconfigurable systems and methods
US6779045B2 (en) * 2001-03-21 2004-08-17 Intel Corporation System and apparatus for increasing the number of operations per transmission for a media management system
US7093104B2 (en) 2001-03-22 2006-08-15 Sony Computer Entertainment Inc. Processing modules for computer architecture for broadband networks
US7233998B2 (en) 2001-03-22 2007-06-19 Sony Computer Entertainment Inc. Computer architecture and software cells for broadband networks
US6826662B2 (en) 2001-03-22 2004-11-30 Sony Computer Entertainment Inc. System and method for data synchronization for a computer architecture for broadband networks
US6809734B2 (en) 2001-03-22 2004-10-26 Sony Computer Entertainment Inc. Resource dedication system and method for a computer architecture for broadband networks
US6526491B2 (en) 2001-03-22 2003-02-25 Sony Corporation Entertainment Inc. Memory protection system and method for computer architecture for broadband networks
US6966015B2 (en) 2001-03-22 2005-11-15 Micromuse, Ltd. Method and system for reducing false alarms in network fault management systems
US6922726B2 (en) * 2001-03-23 2005-07-26 International Business Machines Corporation Web accessibility service apparatus and method
US6578128B1 (en) * 2001-03-29 2003-06-10 Emc Corporation Address management for a shared memory region on a multi-processor controller board
US6966057B2 (en) 2001-03-30 2005-11-15 Intel Corporation Static compilation of instrumentation code for debugging support
US7210022B2 (en) 2001-05-15 2007-04-24 Cloudshield Technologies, Inc. Apparatus and method for interconnecting a processor to co-processors using a shared memory as the communication interface
JP2003033576A (ja) 2001-05-18 2003-02-04 Sony Computer Entertainment Inc エンタテインメントシステム、通信システム、通信プログラム、通信プログラムを格納したコンピュータ読み取り可能な記録媒体、及び通信方法
US7162543B2 (en) 2001-06-06 2007-01-09 Sap Ag Process for synchronizing data between remotely located devices and a central computer system
KR100441115B1 (ko) 2001-06-27 2004-07-19 주식회사 인터와이즈 정보 단말기의 자바 프로그램 처리 속도 향상을 위한 자바컴파일 온 디멘드 서비스 시스템 및 그 방법
US7178145B2 (en) * 2001-06-29 2007-02-13 Emc Corporation Queues for soft affinity code threads and hard affinity code threads for allocation of processors to execute the threads in a multi-processor system
US6862608B2 (en) * 2001-07-17 2005-03-01 Storage Technology Corporation System and method for a distributed shared memory
US6839828B2 (en) * 2001-08-14 2005-01-04 International Business Machines Corporation SIMD datapath coupled to scalar/vector/address/conditional data register file with selective subpath scalar processing mode
US20030074650A1 (en) 2001-10-17 2003-04-17 Tankut Akgul Debugger operating system for embedded systems
JP2003140912A (ja) 2001-10-29 2003-05-16 Sony Corp データ処理システム及びデータ処理方法、並びに記憶媒体
JP3673245B2 (ja) * 2002-06-28 2005-07-20 株式会社東芝 情報処理装置および同装置における電源制御方法
US7093258B1 (en) 2002-07-30 2006-08-15 Unisys Corporation Method and system for managing distribution of computer-executable program threads between central processing units in a multi-central processing unit computer system
US7167916B2 (en) 2002-08-30 2007-01-23 Unisys Corporation Computer OS dispatcher operation with virtual switching queue and IP queues
JP2004103347A (ja) * 2002-09-09 2004-04-02 Sumitomo Wiring Syst Ltd コネクタ
US7127709B2 (en) 2002-09-25 2006-10-24 Microsoft Corporation System and method for jointly managing dynamically generated code and data
US20060047754A1 (en) * 2002-11-15 2006-03-02 Infineon Technologies Ag Mailbox interface between processors
US7043579B2 (en) 2002-12-05 2006-05-09 International Business Machines Corporation Ring-topology based multiprocessor data access bus
US7080242B2 (en) * 2002-12-19 2006-07-18 Hewlett-Packard Development Company, L.P. Instruction set reconciliation for heterogeneous symmetric-multiprocessor systems
US7146542B2 (en) 2002-12-20 2006-12-05 Hewlett-Packard Development Company, L.P. Method and apparatus for diagnosis and repair of computer devices and device drivers
US8423976B2 (en) 2003-03-13 2013-04-16 Northrop Grumman Corporation Extreme pipeline and optimized reordering technology
US20040193838A1 (en) * 2003-03-31 2004-09-30 Patrick Devaney Vector instructions composed from scalar instructions
US7114042B2 (en) * 2003-05-22 2006-09-26 International Business Machines Corporation Method to provide atomic update primitives in an asymmetric heterogeneous multiprocessor environment
US6981072B2 (en) 2003-06-05 2005-12-27 International Business Machines Corporation Memory management in multiprocessor system
US7133978B1 (en) * 2003-06-19 2006-11-07 Xilinx, Inc. Method and apparatus for processing data stored in a memory shared among a plurality of processors
US7472112B2 (en) 2003-06-23 2008-12-30 Microsoft Corporation Distributed query engine pipeline method and system
US7134007B2 (en) * 2003-06-30 2006-11-07 Intel Corporation Method for sharing firmware across heterogeneous processor architectures
US7200689B2 (en) * 2003-07-31 2007-04-03 International Business Machines Corporation Cacheable DMA
US20050028148A1 (en) 2003-08-01 2005-02-03 Sun Microsystems, Inc. Method for dynamic recompilation of a program
US7478390B2 (en) * 2003-09-25 2009-01-13 International Business Machines Corporation Task queue management of virtual devices using a plurality of processors
US6981074B2 (en) 2003-10-14 2005-12-27 Broadcom Corporation Descriptor-based load balancing
US7321958B2 (en) * 2003-10-30 2008-01-22 International Business Machines Corporation System and method for sharing memory by heterogeneous processors
GB2409067B (en) * 2003-12-09 2006-12-13 Advanced Risc Mach Ltd Endianess compensation within a SIMD data processing system
WO2006041218A2 (en) * 2004-10-15 2006-04-20 Sony Computer Entertainment Inc. Methods and apparatus for supporting multiple configurations in a multi-processor system
US20060179277A1 (en) * 2005-02-04 2006-08-10 Flachs Brian K System and method for instruction line buffer holding a branch target buffer
US7840954B2 (en) * 2005-11-29 2010-11-23 International Business Machines Corporation Compilation for a SIMD RISC processor
US20070174825A1 (en) * 2006-01-25 2007-07-26 Eichenberger Alexandre E Apparatus and method for optimizing scalar code executed on a SIMD engine by alignment of SIMD slots
US7809925B2 (en) * 2007-12-07 2010-10-05 International Business Machines Corporation Processing unit incorporating vectorizable execution unit

Also Published As

Publication number Publication date
US8091078B2 (en) 2012-01-03
US20060190614A1 (en) 2006-08-24
EP1370968B1 (en) 2011-11-16
JP2002366533A (ja) 2002-12-20
US20080256275A1 (en) 2008-10-16
US20050081181A1 (en) 2005-04-14
KR20030085037A (ko) 2003-11-01
US7720982B2 (en) 2010-05-18
KR100959748B1 (ko) 2010-05-25
US7496673B2 (en) 2009-02-24
WO2002077845A1 (en) 2002-10-03
US20050268048A1 (en) 2005-12-01
US20080250414A1 (en) 2008-10-09
US7233998B2 (en) 2007-06-19
CN100412848C (zh) 2008-08-20
EP2296090A2 (en) 2011-03-16
US7509457B2 (en) 2009-03-24
US7392511B2 (en) 2008-06-24
JP2003271570A (ja) 2003-09-26
EP2296090A3 (en) 2011-03-23
US20070168538A1 (en) 2007-07-19
EP1370968A4 (en) 2010-03-03
KR20080108588A (ko) 2008-12-15
US20050138325A1 (en) 2005-06-23
US20070186077A1 (en) 2007-08-09
US20050160097A1 (en) 2005-07-21
US20020138637A1 (en) 2002-09-26
KR100891063B1 (ko) 2009-03-31
EP1370968A1 (en) 2003-12-17
EP2296090B1 (en) 2013-02-13
JP4455822B2 (ja) 2010-04-21
US20070288701A1 (en) 2007-12-13
CN1494690A (zh) 2004-05-05

Similar Documents

Publication Publication Date Title
TWI266200B (en) A computer network, a computer readable medium, a computer system and method for processing programs and data
TW594492B (en) System and method for data synchronization for a computer architecture for broadband networks
TWI227401B (en) Method and system for establishing a temporary, dedicated pipeline in a processor apparatus for processing data being received by said processing apparatus
TW574653B (en) Processing modules for computer architecture for broadband networks
US8321866B2 (en) System and method for data synchronization for a computer architecture for broadband networks
US7921151B2 (en) Managing a plurality of processors as devices
US7748006B2 (en) Loading software on a plurality of processors
US7549145B2 (en) Processor dedicated code handling in a multi-processor environment
KR100939398B1 (ko) 광대역 네트워크들을 위한 컴퓨터 아키텍쳐에서의 외부데이터 인터페이스

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent