TWI223962B - QOS aware expansion mechanism - Google Patents
QOS aware expansion mechanism Download PDFInfo
- Publication number
- TWI223962B TWI223962B TW089103796A TW89103796A TWI223962B TW I223962 B TWI223962 B TW I223962B TW 089103796 A TW089103796 A TW 089103796A TW 89103796 A TW89103796 A TW 89103796A TW I223962 B TWI223962 B TW I223962B
- Authority
- TW
- Taiwan
- Prior art keywords
- interface
- patent application
- scope
- atm
- phy
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/40—Constructional details, e.g. power supply, mechanical construction or backplane
- H04L49/405—Physical details, e.g. power supply, mechanical construction or backplane of ATM switches
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/30—Peripheral units, e.g. input or output ports
- H04L49/3081—ATM peripheral units, e.g. policing, insertion or extraction
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0428—Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
- H04Q11/0478—Provisions for broadband connections
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5614—User Network Interface
- H04L2012/5615—Network termination, e.g. NT1, NT2, PBX
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5638—Services, e.g. multimedia, GOS, QOS
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5672—Multiplexing, e.g. coding, scrambling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5678—Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
- H04L2012/5679—Arbitration or scheduling
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Amplifiers (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
- Spinning Or Twisting Of Yarns (AREA)
- Seal Device For Vehicle (AREA)
- Paper (AREA)
- Supply And Distribution Of Alternating Current (AREA)
- Control Of Multiple Motors (AREA)
- Train Traffic Observation, Control, And Security (AREA)
Description
經濟部智慧財產局員工消費合作社印製 1223962 A7 ---- B7 五、發明說明(1 ) 本發明揭示一個需要支援不同即時性需求之界面的系統 如何透過使用共同匯流排得到支援。 一個適當建置的系統,包含子系統,可以透過使用匯流 排或切換式星狀網路來架構。匯流排系統,例如 Multibus、SCSI、ISA及PCI已經被用來連接子系統或單獨 裝置。這些匯流排的缺點是沒有明確的提供服務的品質並 因而當子系統或晶片連接到這種匯流排時,處理器有義務 要知道這種子系統的特質。這表示不可能以簡單模組化方 法擴充一系統’因爲增加一個新裝置將需要考慮到系統的 母個其他裝置。這表示所支援功能的範圍成長,測試與設 計的複雜度有指數的增加。 有設計來支援服務品質的匯流排而這些的範例包含USB 及IEE1394 (其爲網路上之個別組織;www u,h 及 奶y—W_ieee.org所保有的公共標準)。這些匯流排典型的被 設計在大型子系統間工作並利用_列界面來將所需界面腳 位的數目降到最少。通常只會支援兩種傳輸形態;同步與 非同步的。這的確可以降低非Q〇s匯流排的複雜度,但需 要更廣泛QOS的裝置出現,仍然代表明顯的負擔。 一系統同時包含它所支援界面的硬體與軟體元件。此系 統的處理器通常執行一作業系統以及針對每個的 驅動程式。一驅動程式要完成幾個功能: …、 (i ) 啓動界面 (i i )資料傳送進出界面 (iii)管理界面 ------;-----11 ---I--11 ^. 11--I--- (請先閱讀背面之注意事項再填寫本頁)
1223962 五、發明說明( 力把通$在與處理器的互動的速率上有不同的限 :例=是ί中—個活動,其必須在此界面操作之前 ^ 胃專送疋即時活動’其特性取決於界面以及所支 援的資料形態。界面的管理將取料界面的複雜度,來自 管理系統之要求的頻度等等。 因此特疋的驅動程式必須考慮到界面的不同即時限制來 撰驅動程式接著必須以整個系統的部份來考量而其中 (一重要考量爲其他出現的驅動程式是什麼。通常一系統 有一組界面,其有著相互衝突的需求而結果的複雜度造成 整合、測試及除錯時間的增加。 本發明之一目的在闡明並克服這些複雜度、測試及有限 的QOS瞭解的限制。 本發明由隨附的申請專利範圍所定義。 現在將説明本發明的具體實例,藉由範例的方式,參考 到隨付的圖示,其中·· 圖1概要的説明本發明具體實例的系統。 一般性的説明首先提供本發明的背景。 ATM疋一種網路技術,其廣泛的使用來支援有著不同服 務品質需求的應用程式。爲數眾多的標準,由團體如 ATM論壇及ITU所產生,説明應用程式如何要求不同程度 的服務品質使用,在最基礎的層級上,在預先定義欄位的 細胞;這些欄位被端點以及中間節點使用傳遞此細胞,以 確保它們的服務品質並提供介於其間網路的有關狀態的回 授。 -5- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) · --------^---------$ (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1223962 A7 B7 五、發明說明(7 長的封包來VBR傳輸類別。在這種系統中,周邊裝置只必 項有兩個細胞(9 6位元組)的緩衝,而不是更普通的兩個 封包(〜3000位元組)此ATM SAR及排程器提供集中化的 儲存以及排程裝置。周邊裝置的減少複雜度可允許更簡易 的測試並有機會整合更多這樣的周邊。這也提供自然的機 制來支援乙太網路本身的服務品質-服務品質的重要考量 變得更普遍。 在此UTOPIA ’或等效的匯流排爲内部的系統中,周邊 不必要完全的使用ATM細胞中預定義的欄位。此周邊由 UTOPIA埠數目所定義。在出現的案例中,可以進一步的 簡化周邊設計來使用這些欄位做其他用途。例如,如果架 構又璋d己憶體利用此技術來架構’則此ATM細胞的 VPI/VCI欄位可以用來當做此雙埠記憶體中位置的位址。 這在,例如,MPEG解碼器被定址時且視訊流必須以保證 的QOS遞送以便維持解碼器的畫面品質時會很重要的。 經 濟 部 智 慧 財 產 局 (請先閱讀背面之注音?事項再填寫本頁) 因此可見到的藉由周邊所需要的重新配送功能,可以簡 化周邊裝置的設計引導至較低的成本及大小,共用的中央 資源更有效率,提供一擴充機制輕易的擴充來提供不同的 服務需求。對於有著較大的處理能力的ATm SAR及排程 器’也變得可以考量以軟體實做出更多的周邊功能,引導 出更可改變的解決方案。 消費 合 作 社 印 製 10- 297公釐)
Claims (1)
1223962 第〇89丨〇3796號專利申請案 益 中力由玄軎皇4丨ί益阁接4名士 άι c 口、 C8
1· 一種資料通訊系統,包含複數個具有個別界面的周邊裝 置’孩等界面有裝置驅動程式並連結到一共同匯流排來 Μ 言理系統進行通訊,此通訊包含即時的資料傳輸, 藉此每個界面的管理取決於界面的形態以及正在傳輸的 資料形態,該等界面具有不同的即時性需求;其特徵在 於該系統備有一 ATM SAR及排程器,其採用一具不同 層級服務的預定PHY層級界面,該PHY界面作為用於當 做從屬裝置的周邊裝置的感知Q〇S (服務品質)的共同主 控一從屬匯流排,藉此基於使用每一週邊之A τ M排程 與服務品質性質而簡化或消除個別的驅動程式需求。 2·如申請專利範圍第1項的系統,其中預定的ρΗγ層級界 面在此定義為UTOPIA,該定義係根據ATM論壇,其中 每個周邊裝置由該ATM SAR及排程器所定址作為分別 的UTOPIA從屬埠。 3·如申請專利範圍第2項的系統,其中該ATM SAR及排程 器利用預定的ATM流量類別提供該PHY層級界面的調 速功能。 4 ·如申請專利範圍第1至3項的任一項之系統,其中該 ATM SAR及排程器實施一流量類別VBR。 5.如申凊專利乾圍第1至3項的任一項之系統,其中定作 而與分時多工(TDM)界面工作的周邊裝置藉由利用PHY 層級界面做為訊框時序邏輯以及_列化的匯流排而加以簡化 (a)在硬體部份,及/或藉由認定該TDM界面作為CBR 資料流而減化(b )在軟體部份,或者是前兩者都是。 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) 1223962 A B c D
六、申請專利範圍 6·如申請專利範圍第1至3項之任一項的系統,其中通常 以HDLC界面工作的界面裝置被簡化(a)在硬體部份夢 由利用PHY層級界面做匯流排來模擬時序邏輯,率列化 邏輯以及細胞緩衝器,以及/或(b )在硬體部份藉由認為 HDLC界面為峰值細胞速率(PCR)等於HDLC控制器線路 速率而激爆大小等於封包長度的VBR資料流。 7. 如申請專利範圍第6項的系統,其中的VPI/VCI襴位用 作HDLC位址來簡化驅動程式緩體並提供服務品質給個 別封包到指定的位址。 8. 如申請專利範圍前面第1至3項之任一項的系統,其中 周邊裝置通常以共用記憶體來工作而其相關的即時資料 流需求被簡化,藉由重新定義ATM VPI/VCI為共用記憶 體中的位址,而留下其他的流量控制欄位來提供處理器 的組合。 9. 如申凊專利範圍前面第1至3項之任一項的系統,其中 適合使用乙太網路介面之周邊裝置藉由程式化排程器來 實現具PCR等於乙太網路線速率且叢發大小等於最長的 乙太網路封包的VBR傳輸類別而簡化。 10. 如申請專利範圍第i項的系統,其中預定義的ρ Η γ層級 界面為内部的而其中此周邊由個別的埠數目定址。 1 1 ·如申凊專利範圍第1 〇項的系統,其中一雙埠記憶體的 架構係利用ATM細胞VPI/VCI襴位做為在雙埠記憶體中 位置的位址。 12·如申請專利範圍第1 1項的系統,其中一MPEG解碼器被定址 而視訊流以保證的Q0S遞送以便維持解碼器畫面品質。 -2- 本紙張尺度適用中國國家標準(CNS) Μ規格_ χ撕公董) ·; 裝 訂
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB9916329A GB2352142B (en) | 1999-07-12 | 1999-07-12 | QOS aware expansion mechanism |
Publications (1)
Publication Number | Publication Date |
---|---|
TWI223962B true TWI223962B (en) | 2004-11-11 |
Family
ID=10857108
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW089103796A TWI223962B (en) | 1999-07-12 | 2000-03-17 | QOS aware expansion mechanism |
Country Status (7)
Country | Link |
---|---|
US (1) | US8036228B2 (zh) |
EP (1) | EP1069799B1 (zh) |
AT (1) | ATE367072T1 (zh) |
DE (1) | DE60035462T2 (zh) |
GB (1) | GB2352142B (zh) |
IL (1) | IL135907A (zh) |
TW (1) | TWI223962B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7324501B1 (en) | 2001-12-28 | 2008-01-29 | Cisco Technology, Inc. | Method and system for multicasting over a UTOPIA bus |
WO2010022770A1 (en) * | 2008-08-27 | 2010-03-04 | Telefonaktiebolaget Lm Ericsson (Publ) | Side processing at packet interface |
Family Cites Families (34)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3586796T2 (de) * | 1984-12-03 | 1993-05-13 | John Leslie Hullett | Protokoll fuer warteschlange. |
KR920009679B1 (ko) * | 1990-06-27 | 1992-10-22 | 재단법인 한국전자통신연구소 | 스위칭 메모리를 갖는 고속 atm 셀 동기 교환장치 |
JP2825961B2 (ja) * | 1990-10-18 | 1998-11-18 | 富士通株式会社 | Hdlc系データのatmセル処理装置 |
DE69319757T2 (de) * | 1992-01-10 | 1999-04-15 | Digital Equipment Corp | Verfahren zur Verbindung einer Leitungskarte mit einer Adressenerkennungseinheit |
US6804227B1 (en) * | 1992-07-10 | 2004-10-12 | Fujitsu Limited | Trunk line bandwidth reservation system for asynchronous transfer mode switching system |
FR2722929B1 (fr) * | 1994-07-21 | 1996-08-23 | Boyer Pierre | Reservation de debit dans des noeuds de commutation d'un reseau asynchrone |
US5485456A (en) * | 1994-10-21 | 1996-01-16 | Motorola, Inc. | Asynchronous transfer mode (ATM) system having an ATM device coupled to multiple physical layer devices |
US6185197B1 (en) * | 1995-06-02 | 2001-02-06 | Airspan Networks, Inc. | Control message transmission in telecommunications systems |
GB2337895B (en) * | 1995-06-05 | 2000-01-19 | Fujitsu Ltd | Detecting congestion in ATM networks |
JP2965907B2 (ja) * | 1995-07-17 | 1999-10-18 | ピーエムシー−シエラ・リミテッド | Atm層装置 |
JP2723097B2 (ja) * | 1995-12-04 | 1998-03-09 | 日本電気株式会社 | Qosルーティング装置 |
US5920561A (en) * | 1996-03-07 | 1999-07-06 | Lsi Logic Corporation | ATM communication system interconnect/termination unit |
US5771350A (en) * | 1996-04-09 | 1998-06-23 | Electronics And Telecommunications Research Institute | Asynchronous transfer mode(ATM) network adaptor for the simultaneous processing of the multi-channel traffic |
JP3436845B2 (ja) * | 1996-06-18 | 2003-08-18 | 日本電信電話株式会社 | マルチクラスatm呼受付制御方法及び装置 |
US5841777A (en) * | 1996-08-30 | 1998-11-24 | Hewlett-Packard Company | System and method for accommodating ABR and CBR traffic on a shared communications channel |
US5982748A (en) * | 1996-10-03 | 1999-11-09 | Nortel Networks Corporation | Method and apparatus for controlling admission of connection requests |
US6088355A (en) * | 1996-10-11 | 2000-07-11 | C-Cube Microsystems, Inc. | Processing system with pointer-based ATM segmentation and reassembly |
US6147997A (en) * | 1996-11-08 | 2000-11-14 | Pmc-Sierra (Maryland), Inc. | Mechanism to support an UTOPIA interface over a backplane |
CA2273997A1 (en) * | 1996-12-04 | 1998-06-11 | Alcatel Usa Sourcing, L.P. | Distributed telecommunications switching system and method |
GB2324676B (en) * | 1997-04-23 | 2001-10-17 | Fujitsu Ltd | Interfacing to SAR devices in ATM switching apparatus |
JP3783336B2 (ja) * | 1997-06-12 | 2006-06-07 | ソニー株式会社 | 通信装置 |
US6937566B1 (en) * | 1997-07-25 | 2005-08-30 | Telefonaktiebolaget Lm Ericsson (Publ) | Dynamic quality of service reservation in a mobile communications network |
JPH1174898A (ja) * | 1997-09-01 | 1999-03-16 | Nec Eng Ltd | セル組立分解装置 |
US6157614A (en) * | 1997-10-22 | 2000-12-05 | Netro Corporation | Wireless ATM network with high quality of service scheduling |
US6104721A (en) * | 1997-12-02 | 2000-08-15 | Symmetry Communcations System | DSP based dynamic resource allocation multiprocessor communications board |
JPH11239144A (ja) * | 1998-02-23 | 1999-08-31 | Fujitsu Ltd | 転送レート制御装置 |
US6538992B1 (en) * | 1998-02-24 | 2003-03-25 | Nokia Telecommunications Oy | Adaptive scheduling method and apparatus to service multilevel QoS in AAL2 |
US6331987B1 (en) * | 1998-05-27 | 2001-12-18 | 3Com Corporation | Method and system for bundling data in a data-over-cable system |
US6195714B1 (en) * | 1998-06-08 | 2001-02-27 | Nortel Networks Limited | System for transferring STM calls through ATM network by converting the STM calls to ATM and vice versa at the edge nodes of ATM network |
US6195346B1 (en) * | 1998-06-16 | 2001-02-27 | Mci Communications Corporation | Method and system for processing an HDLC message |
US6643288B1 (en) * | 1998-08-21 | 2003-11-04 | Marconi Communications, Inc. | System and method for establishing SPVx connections |
US6535505B1 (en) * | 1998-09-30 | 2003-03-18 | Cisco Technology, Inc. | Method and apparatus for providing a time-division multiplexing (TDM) interface among a high-speed data stream and multiple processors |
US6560196B1 (en) * | 1998-11-19 | 2003-05-06 | Cisco Technology, Inc. | Method and apparatus for controlling the transmission of cells across a network |
US6538987B1 (en) * | 1999-03-25 | 2003-03-25 | Ciena Corporation | Rapid ring protection switching system |
-
1999
- 1999-07-12 GB GB9916329A patent/GB2352142B/en not_active Expired - Fee Related
-
2000
- 2000-03-17 TW TW089103796A patent/TWI223962B/zh not_active IP Right Cessation
- 2000-03-30 DE DE60035462T patent/DE60035462T2/de not_active Expired - Lifetime
- 2000-03-30 EP EP00302701A patent/EP1069799B1/en not_active Expired - Lifetime
- 2000-03-30 AT AT00302701T patent/ATE367072T1/de not_active IP Right Cessation
- 2000-05-01 IL IL135907A patent/IL135907A/en not_active IP Right Cessation
-
2004
- 2004-09-13 US US10/940,497 patent/US8036228B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US8036228B2 (en) | 2011-10-11 |
GB2352142B (en) | 2004-04-14 |
US20050030950A1 (en) | 2005-02-10 |
IL135907A (en) | 2007-05-15 |
DE60035462D1 (de) | 2007-08-23 |
GB9916329D0 (en) | 1999-09-15 |
ATE367072T1 (de) | 2007-08-15 |
DE60035462T2 (de) | 2008-06-19 |
EP1069799A3 (en) | 2003-05-02 |
GB2352142A (en) | 2001-01-17 |
IL135907A0 (en) | 2001-05-20 |
EP1069799A2 (en) | 2001-01-17 |
EP1069799B1 (en) | 2007-07-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5948089A (en) | Fully-pipelined fixed-latency communications system with a real time dynamic bandwidth allocation | |
US6035360A (en) | Multi-port SRAM access control using time division multiplexed arbitration | |
JP2950366B2 (ja) | マルチメディア通信プラットフォームおよびマルチメディア通信装置 | |
US6523081B1 (en) | Architecture using dedicated endpoints and protocol for creating a multi-application interface and improving bandwidth over universal serial bus | |
US7356628B2 (en) | Packet switch with multiple addressable components | |
JP4571671B2 (ja) | 通信モジュールのメッセージメモリのデータへアクセスする方法および装置 | |
JPH10505977A (ja) | デスクトップ用非同期転送モードアダプター | |
TW201014273A (en) | A network processor unit and a method for a network processor unit | |
US20060123178A1 (en) | Generating multiple traffic classes on a PCI Express fabric from PCI devices | |
TW200419358A (en) | Integrated circuit and method for exchanging data | |
US9817705B2 (en) | Method for enabling a communication between processes, processing system, integrated chip and module for such a chip | |
US20060256793A1 (en) | Efficient multi-bank buffer management scheme for non-aligned data | |
US6804243B1 (en) | Hardware acceleration for segmentation of message packets in a universal serial bus peripheral device | |
US6463485B1 (en) | System for providing cell bus management in a switch platform including a write port cell count in each of a plurality of unidirectional FIFO for indicating which FIFO be able to accept more cell | |
US7215670B1 (en) | Hardware acceleration for reassembly of message packets in a universal serial bus peripheral device | |
US6512769B1 (en) | Method and apparatus for rate-based cell traffic arbitration in a switch | |
TWI223962B (en) | QOS aware expansion mechanism | |
US6438102B1 (en) | Method and apparatus for providing asynchronous memory functions for bi-directional traffic in a switch platform | |
US6483850B1 (en) | Method and apparatus for routing cells having different formats among service modules of a switch platform | |
TW322546B (zh) | ||
JP2002521942A (ja) | メモリ装置およびメモリ装置の作動方法 | |
RU175049U9 (ru) | УСТРОЙСТВО КОММУНИКАЦИОННЫХ ИНТЕРФЕЙСОВ SpaceWire | |
Dittia et al. | Catching up with the networks: host I/O at gigabit rates | |
US7072292B2 (en) | Methods and apparatus for supporting multiple Utopia masters on the same Utopia bus | |
US6967961B1 (en) | Method and apparatus for providing programmable memory functions for bi-directional traffic in a switch platform |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |