TW425549B - Semiconductor memory device - Google Patents

Semiconductor memory device Download PDF

Info

Publication number
TW425549B
TW425549B TW088108209A TW88108209A TW425549B TW 425549 B TW425549 B TW 425549B TW 088108209 A TW088108209 A TW 088108209A TW 88108209 A TW88108209 A TW 88108209A TW 425549 B TW425549 B TW 425549B
Authority
TW
Taiwan
Prior art keywords
voltage
ring oscillator
circuit
word line
semiconductor memory
Prior art date
Application number
TW088108209A
Other languages
English (en)
Inventor
Hideo Inaba
Original Assignee
Nippon Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co filed Critical Nippon Electric Co
Application granted granted Critical
Publication of TW425549B publication Critical patent/TW425549B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/413Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/08Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • Read Only Memory (AREA)
  • Static Random-Access Memory (AREA)

Description

425549 五、發明說明(f ) 發明背晉 1 .發明領域 本發明傜關於一種靜態半導體記憶元件(SRAM>,尤# 是基於降低電源供應電壓而使用升壓電路之記億體元!件° 2.相關技術説明 近年來,隨著使用半導體元件的手提型裝置愈來愈多 ,促使其輕便,而且也愈省電。, 基於此原因,半導體元件己使用升壓霍路,用以致能 電池供電操作。 在日本未審專利公報(ΚΟΚΑΠ第3-273594號中,其掲 露一種具有升壓電路之半導體元件的技術,其係緒由將 半導體元件中之電壓升壓高於外加電源供應之電壓,而 使其可以在低電壓操作/ 在日本未審專利公報(KOKAI)第3-273594號專利中所 掲露之該技術係針對動態半導體記憶元件(DRAtO,而且 在此種説明於後之技術中,如第7圖所示,該半導體記 億體具有一種升壓電路,用其激勵電荷,以改善低電歷 資料放大和記億體單胞寫入,和其他類似之情形。 在日本未審專利公報(K0KAI)第4-212788號之專利中 ,其掲露將示於第7圖的升壓電路用在四電晶體靜態半 導醱記憶體(SRAH)元件之技術,當SRAM保持寫高位準的 積體化整合時,SRAH可以執行低電壓謓寫,其中字元線 只有在將資料寫入記億體單胞時,才會逐步增加電 此外,在日本未審專利公報(K0KAI)第5- 1 2 0 882號之 專利中,其掲露一種具有TFT記憶體單胞之SRAM,其可 以使用很小的電能,在等待期間升高電壓。 -3 - . 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
一·裝--------訂---------Y 經濟部智慧財產局員工消費合作社印製 5 A7 B7 五、發明說明(> ) 在低電歷下操作之SRAM中,為何使用升壓電路露要提 升字元線電壓之原因説明如下。 第11圖為使用4個電晶體Q a , Q b,Q c和Q d之四電晶體記 億體單胞17和使用3値電晶體Qe , Qf和Qg之預充電電路 1 6的組合電路。 第11圖中,參考數字WL1表示字元線,η型電晶體Qa 和Qc像當作記億體單胞傳輸閛,而η型電晶體Qb和Qd條 當作記億體單胞驅動器,電阻元件R1和R 2傜當作負載電 阻,D和DB為位元線,而二個電晶體Qe和Qf為預充電電 曰幽 體。 第12圖和第13圖偽當資料寫入半導體單胞完成時,如 示於第11圖記憶體單胞,用其說明有或没有升壓其間之 差異性。 第12(a)圖為字元線之電壓没有上升而執行資料寫入操作 的案例,而第13(a)圃為執行資料寫入操作時字元線之電 壓有上升的案例,第12(b)圔和第13(b>_為:第12(a)圖 和第1 3 ( a )圖,在分別執行没有設置中間等待時間之資料 讀取操作的條件下,在執行資料寫入操作後,隨後完成 資料寫入操作之案例。 圖中,對於在寫入掌來之前的資料,節點V2為電源供 應VCC,而節點VI之電壓為接地電位,位元線D和DB之 電壓偽由電晶體Qe和Qf預充電供應,使它們的電壓在VCC 位準。 首先,說明寫入資料,使在記憶體單胞17節點VI和V2 上電位度轉之案例。 在此案例中,記億體單胞17之選擇線為字元線WLi, 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----*1 J 1 Ϊ---------訂_1!·^·^--Γ (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 A7 4 25549 B7_ 五、發明說明(> ) 其位準會變到高位準,而位元線D B之位準被造成低位準 ,使得資料可以寫入到記億體單胞1 7。 當此完成時,節點V2僳在接地位準,此同於位元線DB ,至於節點VI,因為單胞傳輸閘臨限電壓的關傜,所以 其不能提升到電源供應電壓VCC ,而是藉由被供應而流 經負載電阻R1的電流而帶至接地電源供應電壓VCC。 然後,在自記億體單胞1 7諛取資料的案例中,同時接 通預充電電路16的電晶體Qe,Qf和Qg,以重設另一記憶 體單胞1 7的資料,使得位元線D和D B之電位為預充電電 位,且上升到電源供應電壓VCC。 其次,在資料寫入之後,如第12 (b)圖所示,在立即 謓取已寫入到半導體單胞之資料的案例中,此類似於資 料寫入之案例,字元線y L 1之位準會變成高位準,但是 因為資料讀取偽沒有將節點VI之位準上升到電源供腠電 VCC而完成的,所以當半導體單胞驅動器為低電壓位 準時,偽用電晶體Qd之閘極-源極電壓讀取寫人之資料。 基於此原因,與電晶體Qd的閘極電壓為電源供應電壓 VCC之案例相較,其電流量會下降,而且流自位元線DB 之傳輸閛Qc的電荷會使節點V2之電位上升。 因該電位上升,而使節點V 1的電位下降,所以節點V 1 和V 2之間的電位差非常小,此會損壞在低電壓時,儲存 在半導體單胞中的資料。 為了解決上述注意到的問題,如第1 3 (a )圖所示,字 元線之位準要上升到上升電位VBB ,因此其會上升到高 -5 _ 本紙張尺度適用中國國家標準(CNS)A4規格(210^ 297公釐) ---------·---裝-------^訂---------線- <請先閒讀背面之注咅心事項再填寫本頁) 經濟部智慧財產局員Μ消費合作社印則^ 經濟部智慧財產局員工消費合作社印制取 A7 B7 五、發明說明(4 ) 於傅輸閘Q a的臨限電壓,結果使得在寫入時,節點V 1之 位準上升到電源供應電壓VCC。 _此,如第13 (a)圖所示,卽使要在寫入之後立即讀 取資料,因為節點V 1和V 2之間的電位差很大,卽使在低 電壓下,單胞資料也不會被破壞。 升歷電路的結構全部都是使用電容器充電造成的,將 雷容器充電以産生一大於外加電源供應電壓之電壓,上 升電位V a傺外加電源供應電 V C C之函數,如下式所示 Va = (Ca/ (Cx + Ca) ) x VCC ^-VCC …⑴式 如上所述,Ca為升壓電路内部之上升電容,而Cx為將 要上升到上升電位之負載電容。 如(1 )式,要使上升電位為高位準,就要使上升電容Ca 大於負載電容Cx,但是,要使晶片尺寸很小又要降低成 本,就很難有大的上升電容“。 基於此原因,三値上述之習知技術的範例,都使用一 種環形振盪器和一種電壓為步級上升之結構。 示於第7圃之升壓電路像由一環形振盪器和一電荷提 升電路2組成,其中環形振盪器偽由一 HAND電路B1和反 相器B2到B6構成的,而電荷提升電路則是由電晶體Q&1 和CIB2及電荷放大電容器CB1構成的,此示於第7圖之升 懕電路的操作將使用第1 0圖說明。 在示於第7圖之升壓電路中,在寫入起始訊號WCE變 成高位準之後,環形振盪器1會開始動作,然後會自環 形振盪器1輸出輸出訊號ROC ,而其振盪週期刖是藉由 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----------w裝--------訂.1 ! — 1* 線· W— (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 4:255 4 9 a? _B7_ 五、發明說明(r ) N A N D電路B 1和反相器B 2到B 5的延遲所形成的。 在振變形成之前,為電荷提升電路2中電容器CB1之 一電極制的節點Vb,其會穩定在藉由電晶體QB1之臨限 電壓所建立之電位,振盪訊號ROC輸入時,節點Vb會上 升到和供應電壓V C C相同之電位。 根據以上之動作,電晶體QB2會進入導通狀態,而且 輸出自升壓電路之輸出電位Va也會上升。 但是,由(1)式,若輸出自升壓電路之輸出電壓Va的 輸出負載過大,電壓不可能完全立刻上升到上升電位VBB ,而是需要一些振盪訊號ROCs.才能將電壓卩3上升到升 壓電位V Β β。 藉由應用方程式(1),可以計算出以上作業所需之振 盪週期,例如,如50PF之升壓電路Ca和100PF之負載電 容Cx而言,若電源供應電壓VCC為2V,且電晶體QB1和QB2 之臨限電瞳為0.5V,則所需要的上升電瞳VBB為2.8V。 首先,在第一次升壓操作,上升之電壓為:
Va = (50/(100 + 5〇))x2 +(2-0.5) = 2.17V ..,.(2) 其次,藉由第二次升壓,上升之電壓為:
Va = ( 50/ (100 + 50 ) ) X 2 + 2 _ 17= 2 . 83V ....(3) 然後,如第10圖所示,所需之上升電壓VBB可利用兩 次升壓作業而獲得。 一般而言,環形振盪器葆藉由奇數個Μ相器形成的, 而且其操作速度遠低於電壓建立之速度。 基於此原因,環形振盪器的週期會變得很大,所以當 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) I --------I 1 , --------訂----------^--- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印制^ 4 2 5549 A7 _B7_ 五、發明說明(b ) 電赌減小時,要電壓上升到預定上升電E所需之時間會 延g,而且此延遲會減緩資料寫入之速度。 因為上述所注意到的現象,所以在日本未審專利公報 (KOKAI)第5-325578號中掲露一種技術,如第8圖所示, 當電壓變低時,可以增加環形振盪器的週期,以解決寫 入減緩之問題。 在示於第8圖之技術中,使用與電源供應電壓無闘之 定電鼷電位Vref,低窪型η通道電晶體T1到T5之閘極電 位設定為相對於外部電源供應電位VCC(即,當外部電源 供應電位V C C變低時,電晶體Τ 1到Τ 5的閛極電位會變高) ,而且事實上,電晶體Τ1到Τ5之導通電阻,會隨著所使 用之電源供應電位的下降而下降,所以電壓下降,環形 振盪器的週期會變短。 當Ρ通道電晶體QC2之源極輸入端有一與電源供應電 位無闊之電流量時,其具有定電壓電位Vref。 但是,當有電源供應電壓輸入到η通道電晶體QC1之 閘極時,其電流量會隨著電源供應電位的下降而下降, 結果,節點C1的電位會隨電漉供應電位下降而上升。 由於以上之原因,電晶體Τ1至Τ5之導通電阻會變小, 使其有可能加快環形振盪器的週期速度。 第9(a)疆和第9(b)圔為一種掲露在日本未審專利公報 (ΚΟΚΑΙ)第5-325578號中之升壓電路,其提升電壓之方法 基本上和上述之方法相同。 在第9圖中,電容器CD1和CD2其被連接至R1與R2之輸 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ----------^ -----^-----I I (請先閱讀背面之注意事項再填寫本頁) A7 五、發明說明(7 ) (請先閱讀背面之沒意事項再填寫本頁) 入定為電壓提升電容器,這些相對於示於第7圖之電容 器CB1,第9圖中之電晶體QD3和QD4之目的傺要保持起始 電位,瘡些相對於第7圖之電晶體QB1,而第9圖中之電 晶髏QD1和QD2傺提升電位輸出閘極,此相對於第7圖之 電晶體0B2。 示於第9圖之升壓電路的特徵為:使用個別的電容器 CD3和CD4藉由利用電容器CD1和CD2,超過一値週期的兩 次升壓操作,去提升電位输出閘極的電位。 在第7圍和第9圖之案例中,即SRAM,其中不可能為 了提升較大的電醱而去改變電容器的尺寸,而是需要使 用很多次升壓步驟。 低電壓操作的一般目的是要SRAHs能夠在電池電源操 作,而限制AC電流流進環形振盪器為逢成長期電池電源 操作之條件。 在上述習知技術中,有一種加快較低電壓操作之裝置 ,其對高速,低電壓作業之SRAH非常有效。 經濟部智慧財產局員工消費合作社印製 但是,在低電歷下重覆資料寫入操作之狀況下,功率 消耗變得一很大,而導致其不能保證在電池電源下,長 週期操作的問題,在日本未審專利公報UOKAI)第8-287677 號中,其掲露一種針對DRAM之技術,而且掲露在日本未 審專利公報(KOKAI)第8-287677號之該技術為一種結構, 其中之升壓電路可以在DRAM等待時間期間操作。 但是,對於日本未審專利公報(KOKAI)第8-287677號, 所掲露之技術,其頻率的改變忽略DRAH是否是在等待或 本紙張尺度適用_國國家標準(CNS)A4規格<210 X 297公釐) 經濟部智慧財產局員工消費合作社印*1衣 -4,2 5 5 4 9 a7 _B7五、發明說明(ί )操作,而且若將該技術塍用到S R A Μ ,則電流消耗將會變 的很大,而導致其不能保證在電池電源下,長週期操作 的問題。 二擇其一地,在升壓電路在逹到上升電位之前長時間 操作的案例中,因為露要提供許多的升壓電路級,所以 有不能達成給定一緊密表面積之電路配置的間題。 在另一方面,日本未審專利公報(K0KAO第5 - 3 1 3 7 95 號掲露一種半導體積體電路,其可以減少在預備週期期 間的雷流消耗量。 而且在其中,電猗提升可以藉由選擇電路選擇性驅動 ,其中該選擇電路可以選擇性供應由外部振盪器産生之 低頬振盪訊號,或由内部振盪器對應HALT訊號産生之高 頻振盪訊號。 因此,本發明之目的偽要提供一種半導體記憶元件, 其可以在低電壓下驅勤,其中控制傜利用内部指令訊號 執行,所以在週期要求達到上升電位期間,環形振逯器 的週期會縮短,以加速操作,此外,在電壓上升完成之 後,環形振盪器的週期會變長,因此可以逹到減少功率 消耗之目的。 發一明1述_ 為了達到上述之目的,本發明採用下面基本的技術架 構。 待別地,根據本發明之半導體記億體元件,其為一種 靜態半導體記億體元件,其包含記億體單胞f各自連接 -10- ------------裝-------1 訂---I---1' w I 1 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 4 2 5 5 Λ 9 α7 _Β7_ 五、發明說明(9 ) 到記億體單胞之字元線,和其中包含一環形振盪器且其 連接到字元線之字元線升壓電路,該靜態半導體記億體 元件傲用低電壓驅動,其中,該升壓電路之環形振盪器 結構,使其能夠柑對於内部指令訊號,切換成高頻驅動 模式或低頻驅動槙式。 在本發明中,該靜態半導體記億體元件還有包括一種 結構,使得可以提升字元線之電壓,該環形振盪器之輸 出頻率的週期開始變短,直到字元線的電壓提升到設定 電壓位準為止,而且在當字元線的電Ε逹到設定電壓位 準之後,該環形振盪器的輸出頻率之週期就會開始變長。 本發明之該靜態半導體記億體元件還包含産生上升電 位之環形振盪電路,當升壓電路提升記億體單胞之字元 線電壓時,其傜根據輸出自該環形振盪器的上升電位。 本發明S —目的偽提供一種用低電壓驅動之半導體記 憶體元件,其包含一記億體單胞,一列解碼器,一行解 碼器,一位元線控制電路,一升壓電路,和一環形振盪 器電路,其中該記億體單胞偽要儲存資料,該列解碼器 會自位址輸入緩衝器之選擇記億體單胞之一宇元線,該 行解踊器會選擇記億體單胞之一位元線,該位元線控制 雷路執行將資料寫入到記億體單胞,或自該記億體單胞 讀取資料f而升壓電路則是提升該記億體單胞字元線的 雷位,此外,其中該環形振盪電路産生一提升電位,以 提供記億體單胞字元線之電位,該環形振盪器偽用較短 的週期操作,直到達到上升電壓為止,然後在逹到上升 -11 - 本紙張尺度適用中國國家標準(CNS)A4規格<210 X 297公釐) -----------W1--------訂---------線}- (請先閱讀背面之注意事項再填寫本頁) A7 (ί Ar- ___Β7 五、發明說明(、。) 電醅之後,改用較長的遇期操作,其相對應於输出自内 部訊號産生裝置之指令訊號。 在上述之半導體記億髏元件中,該環形振盪器像要産 生該上升窜位,此振1器之週期,在逹到該上升電位之 前是短的,但是在逹到該上升電位之後,就會變長。 上述之升踺電路傜根據自環形振盪器输出之上升電位 ,提升該記僚體宇元線之電壓。 上述之瓌形振鼉器具有一計數器和一傳输閘霣路,計 數器監視瓌形振鹽器的週期,而傳输間電路則是改變環 形振嫌器的泡期。 上述之傳输閘霉路計箄由反相器和NAHDRI決定之週期 的數目,且切換琛形振通器的週期。 有一種霄壓位準上升檢潮電路可以取上述之計數器而 代之,此電魅位準上升檢測電路偽要計箪遇期數,其中 該週期偽由反相器和NAND閘建立。 上述之琛形振通器將電齷提升許多倍,直到字元線上 升《壓到記億體單胞寫入所需之位準為止,在逹到此電 位之後,對於霣鼷上升許多後之操作.該琛形振遨器週 期會較快,以快速提升字元線電位,然後婊通器输出週 期會變慢。 m 簡— 第1鼸為稂據本發明第一實施例之半導體記憶元件的 方塊圖。 第2圖為用在本發明第一實施例之半導體記憶元件中 -12- i裝--------訂---------線 V (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 A7 425549 B7_ 五、發明說明(U ) 的環形振盪器方塊圖。 第3圖為用在本發明第二實施例之半導體記億元件中 環形振盪器的方塊圖。 第4圖為用在本發明第一實施例之半導體記億元件中 的計數器方塊圖。 第5圖為用在本發明第二實施例之半導體記億體元件 中的電壓位準上升檢測電路方塊匾。 第6(a)圃為根據本發明第一實施例之半導體記憶元件 的操作時序圖,及第6(b)圖為根據本發明第二實施例之 半導體記億元件的搡作時序圖。 第7圖為使用習知技術提升電Μ之升壓電路的方塊圖。 第8窗為根據習知技術之環形振盪器的方塊圖。 第9圖為根據習知技術之升壓電路的方塊圔。 第〗0圖為習知技術之操作時的時序圖。 第11圖為基Μ升壓電路所需之記億體單胞週邊電路的 方塊匾。 第12圖為第11匾的字元線電壓沒有上升之案例的時序 圖。 第13_為第11圖的字元線電壓有上升之案例的時序圔。 優麗」實—施一劍 根據本發明之半導體記億元件的實施例,將參考相關 的_式詳述於後。 第1圖為本發明半導體記憶元件之第一實施例的方塊 圖,其_示本發明之半導體記憶元件的基本架構,其為 _ 1 3 _ 本紙張尺度適用中國國家標準(CNS)A4规格(210 X 297公釐) I-------1 — y^il!---訂---------線 y- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作杜印製 A7 425549 _B7 五、發明說明(^ ) 一種具有瓖形振盪器1和升壓電路2,及使用記憶體單胞 3之靜態半導體記億元件。 該環形振盪器〗産生上升電位,且在達到該上升電壓 之前的渣段時間,其為短週期操作,但在達到該上升電 壓之後,其為長週期操作。 建構之升壓電路2,可以根據輸出自環形振盪器1之 上并電位,提供記億體單胞3之字元線的電壓。 該環形振盪器1執行升壓許多倍之操作,直到記億體 簞胞之字元線的上升電位達到設定的升壓位準為止,其 中設定的升壓位準僳要足以能將資料寫入該半導體單胞 ,同時還要在升壓許多倍之操作期間的週期内完成,該 環形振盪器輸出ROC的週期很快,使得可以很快地達成字 元線電位的上升。 之後,在逹到升壓位準VBB之後,環形振盪器輸出ROC 的週期變慢,使得環形振盪器1本身之AC電流會減少。 因此,根據本發明之半導體記憶元件,卽使以低電壓 位準驅動該元件,也可以改善資料寫入之速度,此外, 藉由減少流在環形振盪器1之AC電流,可以減少功率消 耗,使得該半導體記億元件可以在低電壓下長期操作。 此外,根據本發明之半導體記億元件,有執行許多升 颳橾作,宦到達到上升位準V B B為止。 但是,因為其不需要提供許多升歷電路,如第8圖所 示及習知技術,所以其可以保持電路的表面積很小。 其次,下面將詳細說明本發明半導體記億體元件之第 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) ^ ------- — 訂-------— "繞 經濟部智慧財產局員工消費合作社印製
五、發明說明(G A7 B7 一 第 的 5 件器 元碼 億解 記行 體 導 半 之 明 發 本 3 據胞 根簞 . 體 示億 所記 C 圖有 例 1 具 施第例 實如施 一 實 4 S" 碼 薛 列 位 路 壓 升 資 存 儲 以 用 傺 6 3 路胞 BE DQl φίΟΓ s9 制體 控億 線記 元 ο 1L 器 盪 振 形 環和 艮 ίι 會 則 4 器 碼 解 列 而 3 胞 胞單 單體 體憶 憶記 記體 該晶 擇電 選 4 ,為 號構 訊建 入像 輸 3 之胞 7 單 器體 衡億 緩記 址 , 位線 自元 來字 據之 圖 11 11 0 見 參 控 線 元 位 而 線 一兀 位 之 3 胞 單 體 億 記 擇 選 5 器 0 解 一了 /11 資憶 之記 輸到 傳寫 所料 8 資 器將 衝和 緩, 出料 輸資 /取 人讀 r3 料胞 資單 由體 據億 根記 會 自 6 行 路執 gmi 制料 環的 而線 ,元 位字 電之 的 3 線胞 元單 字體 之 憶 3 記 胞將 單要 體傺 憶的 記目 升之 提供 2 提 路 1 30電器 胞 _ 盪 單升振 體 形 位 電 升 上 該 到 逹 在 短 縮 以 短 B0很 ^ 0 位週 ? 勺 =¾ 升器 上盪 到振 升形 提環 位此 電 至 達 在 是 但 作 操 之 入 寫 或 取 讀 料 資 内 間 時 求 需 的 身 本 1 器 盪 振 形 環 在 流 以 所 長 變 週 其 後 之 位 該 (請先閱讀背面之注咅?事項再填寫本頁) y裝--------訂---------線· 經濟部智慧財產局員工消費合作社印製 圖 2 第 如 其 尤 例 範 定 持 之 ο 1—I 少器 減盪 以振 可形 流 環 電為 Ace 的 2 中第 之 訊 始 起 入 寫 胞 單 體 憶 記 受R0 接號 1 訊 器期 盪週 振出 形輸 環和 示 λ 所輸
9 器 數 由 其 且 而 C 器 相 反 値 8 由 偽 路 Β- 閘 〇 輸 成 傳 形之 路述 電上 閛該 輸 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 之傳 -425549 A7 B7_ 五、發明說明(^ ) ,10d, 10e, 10f, l〇g和 l〇h, HAND電路 11, η 通道電 晶體5M和03,及p通道電晶體Q2和Q4形成。 該η通道電晶體Q1和p通道電晶體Q4之結構偽要輸入 計數器9之輸出,在其通過反相器12a之後的訊號。 輸出自搏輸閘電路的訊號由反相器1 2 b反相,然後輸 出。 提供上述傳輸閛電路之目的偽要改變環形振盪器之週 期,計數器9計算週期數,且在兩種情況之間切換,一 定週期由四個反相器l〇a,10b, 10c和10d及NAND電路11 之組合所建立,一是週期由八値反相器l〇a, 10b, 10c, 10d, 】0e, 10f, 10g和10f及NAND電路11之組合所建立。 計數器9監視環形振盪器之週期,而且,如第4圖所 示,其由五値反相器13a, 13b, 13c, 13d和13e,兩個 NOR電路〗4a和14b,一個NAND電路14c, p通道電晶體Qb ,Qe,Qf和Qi,及ri通道電晶體Qa,Qc,Qd,Qg和Qh組成。 接著,將參者第& (a)圔說明本發明半導髖記憶元件之 第一實施例的操作。 用在本發明半導體記億元件第一實施例之環形振盪器 1 ,在用以將資料寫入到記億體單胞3之寫入起始訊號 WCE變化到高位準之後,其輸出用以驅動升壓電路之環 形振盪器輸出訊號R0C。 在第一實施例中,有提供兩次升壓操作,直到記億體 單胞3之字元線上升到要求電位VBB為止,用以將資料 寫入到單胞。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----------}^--------訂---------故 丫 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印制^ A7 B7 425549 五、發明說明(K ) 在完成這兩次升壓操作之前的週期期間,環形振盪器 之輸出ROC的週期較快,使其能快速提升字元線之電位。 然後,在達到上升電壓位準VBB之後,琛形振盪器的 调期會變慢,以減緩電壓上升之週期。 首先,在用以將資料寫人記憶體單胞3之寫入起始訊 號WCE為低位準的案例中,示於第4圖之計數器9的重 置訊號R會輸入當作低位準,此時計數器之輸出Q為低 位準。 因此,在示於第2圖之環形振盪器1中,傳輸閘電路 之電晶體Q1和Q2會變成導通狀態,而環形振盪器1之輸 出ROC會變為低位準 其次,當用以將資料寫入記憶體單胞3之寫入起始訊 號WCE改變為高位準時,該璟形振盪器根據NAND電路11 和四個反相器10a, 10b, 10c和10d之組合操作,而環形 振盪器輸出訊號R0C之操作示於第6(a)圖,其週期葆由 NAND電路U和四値反相器10a, 10b, 10c和10d建立。 升壓電路2自環形振盪器1輸入環形振盪器輸出訊號 R0C,然後提升記億體單胞3之字元線的電位。 如第6(a)圖所示,當根據升壓電路2之上升電位Va上 升時,則琛形振盪器输出訊號ϋ 0C會改變到高位準。 在計數器9之輸入端C,其訊由第6(a)圖虛線9a表示 ,此由四個反相器10e, 10f, l〇g和10h所建立之輸入訊 路與璟形振盪器輸出訊號R 0C之週期相同,但是有相位 移當輸入到計數器9之輸入端C的訊號,在第二次升壓 ~ 1 7 _ 本紙張尺度適用尹國國家標準(CNS)A4規格(210 X 297公釐) 1------ -----*-----— I 訂-----—---W- I Γ (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 A7 425549 B7_ 五、發明說明(4 ) 操作時(在時間點X)改變到低位準,如第4圖所示,計 數器9之輸出端Q會改變到高位準。 執行上述之操作,建接會由電晶體Q 1和Q 2切換到電晶 體0 3和04,如第2圖所示,而且由此開始,環形振盪器 之週期會變成週期T2,其由八痼反相器10a, 10b, 10c, 〗0e, 10fT〗0g和10h及NAND電路11之組合的邏輯 操作速度建立》 因此,根據本發明第一實施例之半導體元件,在達到 升到電位Vbb之後,可以減少流在環形振盪器中之AC罨 流。 基於該原因,當環形振盪器之週期固定時,充/放電 電流會流過八個反相器l〇a, 10b, 10c, 10d, 10e, 10f ,l〇g和lOh及NAND電路11,若週期變長,則平均電流值 之穩態電流會變小,基於此原因,可使用電池電源長期 操作S R A Μ半導體記憶元件。 在本發明之第一實施例中,在達到升壓電位VBB之前 ,有兩次升壓操作,而且當計數器9之輸人端C在第二 次升壓操作變到低位準時,計數器9之輸出端Q就會動 作。 在不可能於兩次升壓操作就連到上升電位V Β Β之情況 下,可以改變計數器9操作的倍數,而且如第4圖所示 ,其也可以提供一些邏輯電路9a ,能執行任意次數η的 升壓操作。 根據本發明之半導體記億元件的第二實施例示於第3 -1 8 — 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) (請先閱讀背面之注意事項再填寫本頁) }裝--------訂----------^r· 經濟部智慧財產局員工消費合作社印製 4 2 55 4 9 A7 B7_ 五、發明說明() _之方塊圖中。 如第3圖所示,在本發明之半導體記億元件的第二實 施例中,連接到升壓電路2之環形振遨器1的週期,偽 利用升壓位準檢測電路1 5檢測所逹到之電位V B B切換, 其中該電位VBB為將資料在低電壓下寫入記億體單胞所 需之電位。 該璟形振盪器之週期很快,直到升壓輸出電位V a達到 上升電位VBB之時,但之後,該璟形振盪器之週期會變 慢。 第5為用在第3匾之升壓位準檢測電路15之方塊匾。 如第5圖所示,由一差動放大器15a和電阻RaWRb所 組成之升壓位犟檢潮電路1 5 ,其接受輸入上升電位V a和 外部供應電源電位V C C。 用在上述位準檢測電路1 5之電阻R a和R b的電阻值,可 以由下面所給定之公式求得,若外部供應電源電位為VCC ,且上升電位為V B B ,則可以求出電阻R a和R b之比值。 VCC = (Rb/ (Ra + Rb) ) x VBB .....(4) 下而參考圖第6 (a)説明示於第5圖之升壓位準檢測電 路1 5之操作。 第6U)圖所示,在記億體單咆資料寫入起始訊號liCE 為低位準之情況中,因為上升位_Va低於外部供應電源 電VCC,而差動放大器15a之反相輸入端為外部供應電源 電位VCC,所以其為電位較高之輸入端,使得輸出端Q為 低位進。 -19- 本紙張尺度適用中國國家標準(CNS>A4規格(210 X 297公釐) ------------W裝--------訂---------線-y (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員Η消費合作社印製 A7 -425549 B7_ 五、發明說明(d) 然後,當記憶體單胞資料寫入起始訊號iiCE改變為高 位準時,類似於示於第3圖之環形振盪器1之情形,該 環形振盪器操作在由NAND閘電路11和四値反相器l〇a, 10b, 10c和10d之組合所決定之邏輯週期,如第2圔所 示,環形振鹽器輸出訊號R0C之操作示於於第6(a)圔, 其週期偽由NAND電路11和四個反相器l〇a, 10b, 10c和 1 0 d建立,使執行上升電位V a之升壓操作,如第6 (b )所 示於第6(a)圖之本發明第二實施例的操作為四次升壓 操作之情形,而且在時間Y時,輸入到第5圔中之升壓 位準檢測電路1 5輸人端的上升電位V a會超過V B B ,連接 在電R a和R b之間的非反相輸入端,其電位會高於外部 供II電源電位VCC ,使得上升電壓位準檢測電路15之輸出 Q會改變為高位準。 因此,如第2匾所示,連接方式會從電晶體Q1和Q2切 換到示於第3圖之電晶體Q3和Q4,而且此時該環形振盪 器之调期會改變成由A値反相器l〇a, 10b, 10c,10d, 10^ 1 Of, lOg和lOh和ΝΑΟ電路11之邏輯操作速度所建 立的週期。 因此,根據本發明之半導體記億元件的第二實施例, 類似於第一實施例之情形,在將電壓提升到上升電壓Vbb 之後,可以減少流在環形振盪器中之AC電流。 如上所述,本發明之靜態半導體記億元件基本上具有 該技術觀念,因為該元件包含記億體單胞,各自連接到 -20- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----------^^--------訂---------線r (請先閲讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 A7 -425549 B7_ 五、發明說明(β) 紀億體單胞之字元線,.和其中含有環形振盪器且建接到 字元線之宇元線升壓電路,該靜態半導體記億元件係用 低電壓驅動,其中升壓電路之環形振盪器的結構傺要能 夠對應内部指令訊號,切換為高頻驅動器模式和低頻驅 動楔式其中之一。 此外,在提升本發明半導體記億元件之字元線的電壓 方而,該環形振盪器的輸出頻率開始為較短的週期,直 到字元線的電壓提升到設定的電壓位準,然後在當字元 線的電壓達到該設定的電壓位準之後,環形振盪器的輸 出頓率就會變為較長的週期^ 在本發明之靜態半導體記億元件中,環形振盪器電路 可産生一上升電位,而升壓電路可根據輸出自環形振盪 器的上升電位,提升記億體單胞之字元線的電K。 在B—方面,本發明所使用之内部訊號,可由計數器 裝置或字元線電歷監視裝置獲得。 因此,在本發明之半導體記億元件中,環形振盪器電 路可包含一計數器和一傳輸閘電路,其中該計數器可以 監視環形振盪器之週期,而該傳輸閛電路可以根據内部 訊號産生裝置,改變環形振盪器之週期。 此外,在本發明之半導體記憶元件中,該傳輸閛電路 可以計算由皮相器和W ND閘所建立週期後,而且切換環 形振盪器的週期。 而且,在本發明之半導體記億元件中,可以提供一種 升壓位準檢測電路代替計數器,字元線上升之電壓位準 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----------}t--------訂---------線 V (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 v 4 255 4 9 A7 _B7五、發明說明(^ ) 經濟部智慧財產局員工消費合作社印製 目 許入電持之長 中到宇振為 中定壓形 億,電 線 行寫線直線較 法接到形換 法始電環 記料低 元 執胞元一元用 方連接環切 方開的, 體資由 字 會單字期字改 作自建之號 作率定後 導入藉 将。器體升週升就 操各且路訊 操頻設之 半寫以 由準盪憶提此提, 的,器電令 的出到準 α 態速可 藉位振記器.速後 件胞盪壓指。件輸壓位期靜快其 後壓形到盪期快之 元單振升部 一元之升壓週種下, 然升環升振週以準 億體形含内之億器壓電的 一 動外 ,定,上形出 ,位 記億環包應中記盪電的長供驅此 路決中位環輸作歷 體記一法對其體振的定較提準 , 電,件電,器操電。導含含方傺式導形線設為其位行 測較元線止盪壓升作半包内該換模半環元達換 -壓執 檢比億元為振升上操態件和,切動態-字到切明電令 。 壓作記宇準形的該期靜元,路中驅靜面到壓始發低指作 升壓體到位環次到週之億線電其頻之方直電開本在作操 到電導直壓的多達出動記元壓,低明壓,的率之以操期 入考半-電短許而輸驅體字升驟和發升期線頻上可部長 輸參該作之較該然器 _ 導之線步式本的週元出於其内源 器和在操要為完,盪電半胞元換模在線的字輸述中用電 m 0 ,躊需期行準振低態簞字切動,元短當之詳其利之 電雷其升所邇執位形以靜體之的驅外字較,器據,以池 過的尤次料之到瞎環在該億線器頻此在為準盪根件可雷 诱前 多資位纊雷的 ,記元盪高 ,設位振 元 S 壓 ------------^裝·-------訂---------線 WI (請先閱讀背面之注意事項再填寫本頁) 本纸張尺度適用尹國國家標準(CNS)A4規格(2】0 X 297公釐) 經濟部智慧財產局員工消費合作社印製 4 25549 A7 _B7 五、發明說明(Μ ) 此外,即使上述雷壓也要經由許多次的升壓操作才能 _到,但是因為相較於習知技術,其不需要提供許多遽 輯窜路,所以其有可能只使用很小的表面積就可完成一 電路裝置。 符號之說明 1 ........環形振盪器 2 ........升壓電路 3 ........記億體單胞 4 ........列解碼器 5 ........行解碼器 6 ........位元線控制電路 7 ........位址緩衝器 8 ........資料輸入/輸出緩衝器 9 ........計數器 10a,10b,10c,l〇d,10e,l〇f,l〇g,l〇h......反相器 11.......HAND 電路 12a,12b,13a,13b,13c,13d,13e......反相器 1 4a , 1 4b.......NOR 電路 14c.......N AND電路 15 .......升壓位準檢測電路 15a......差.動放大器 16 .......預充電電路 17 .......記憶體單胞 -23- 本紙張尺度適用令國國家標準(CNS)A4規格(210 X 297公釐) -----------W 裝 --------訂---------線^ <請先閱讀背面之注意事項再填寫本頁)

Claims (1)

  1. 425549 88 1 0: 0P A8 B8 C8 D8 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 1 1 I 1 . 一 種 靜 態 半 導 體 記 億 元 件 包 含 記 億 體 Bier 単 胞 » 各 S 連 1 1 I 接 到 該 記 億 體 〇.*3- aw 早 胞 之 字 元 線 $ 和 内 含 環 形 振 盪 器 且 1 1 連 接 到 該 字 7Π 線 之 字 元 線 升 壓 電 路 » 該 靜 態 半 導 體 記 請 £ 1 1 億 元 件 傺 用 —- 低 電 壓 驅 動 1 其 中 該 升 壓 電 路 之 該 環 形 閲- 讀 1 背 1 振 盪 器 是 如 此 的 設 計 結 構 1 使 得 它 能 饗 應 内 部 指 令 訊 之 1 Μ 而 切 換 成 高 頻 驅 動 模 式 和 低 頻 驅 動 模 式 的 其 中 之 ~ 〇 意 1 I 事 1 2 .如 請 專 利 範 圍 Mr Vfr# 1 項 之 靜 態 半 導 體 記 億 元 件 f 其 中 項 再 1 % 在 該 字 元 線 的 升 壓 方 面 9 該 環 形 振 盪 器 的 輸 出 頻 率, 寫 本 裝 在 開 始 時 是 變 為 較 短 的 週 期 , 直 到 該 字 元 線 之 該 電 壓 頁 ·-_^ 1 1 上 并 到 預 先 設 定 的 電 壓 位 準 > 而 當 該 元 線 之 該 電 壓 1 達 到 該 預 設 定 的 電 壓 位 準 之 後 該 Tbtf 環 形 振 盪 器 之 該 輸 1 [ 出 頻 率 就 開 始 變 為 較 長 的 週 期 〇 i 訂 3 .如 申 請 專 利 範 圍 第 1 項 之 靜 態 半 導 體 記 億 元 件 1 其 中 1 I » 該 環 形 振 m 器 電 路 産 生 一 上 升 電 位 , 而 該 升 m 電 路 1 1 HI 根 據 輸 出 白 該 環 形 振 m 器 的 上 升 電 位 9 提 升 該 記 1 I 億 aa 單 胞 之 該 元 線 的 該 電 壓 〇 1 4 » — 種 用 低 電 壓 驅 動 之 半 導 體 記 億 元 件 * 包 含 記 億 艚 展 act 早 胞 » —· 列 解 碼 器, — 行解碼器,一 字 元 線 控 制 電 路 9 1 I 升 壓 電 路 , 和 一 環 形 振 盪 器 電 路 % 其 中 1 1 I 該 記 億 體 □ 19 单 胞 被 使 得 儲 存 資 料 • 1 ! 該 列 解 碼 器 自 一 位 址 輸 入 緩 衝 盟 ΪΓΙΤ 選 擇 該 記 億 體 單 1 1 胞 之 一 字 元 線 , 1 Is 該 行 解 碼 器 選 擇 該 記 JjdC 億 體 UO 早 胞 之 一 位 元 線 9 1 1 m 位 元 線 控 制 银 路 執 行 » 將 資 料 寫 入 到 該 記 億 Bm 展 brtx 甲. 1 I -24- 1 1 1 1 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 4 255 4 9 ABC0 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 胞,或自其讀取資料,及 該升壓雷路像要提升該記億體單胞之該字元線的電 位, 此外,其中該環形振盪器雷路會產生一上升電位, 以提升該記憶體單胞字元線之電位,該環形振盪器鎏 應輸出自内部訊號産生裝置之指令訊號,以縮短的週 期操作,音到達到該上升電壓,然後在逹到該上升電 陋之後,就以延畏的週期操作。 5 .如申請專利範圍第4項之半導體記億元件,其中該内 部訊號像由計數裝置或字元線電壓監視裝置獲得。 6. 如申請專利範圍第4項之半導體記億元件,其中該環 形振盪器電路包含一計數器和一傳輸閘電踣,其中該 計數器監視該環形振盪器之週期,而其中該傳輸閘電 路俗韉應該内部訊號産生裝置,改變該環形振盪器的 週期。 7. 如申請專利範圍第6項之半導體記億元件,其中該傳 輸閘電路計算由反相器和N A N D閫電路所建立之週期數 ,且切換該環形振盪器之週期。 8. 如申請專利範圍第7項之半導體記憶元件,其中,提 供一種升壓位準檢測電路取代該計數器,該升壓檢測 雷路透過一電阻器輸入該字元線之該升壓位準,然後 藉由比較該字元線的該目前電壓與參考電壓,決定其 升壓位準。 9 .如申請專利範圍第1項之半導體記億元件,其該環形 -25" (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS 規格(210 X 297公釐) 4255 A9 b8 D8「、申請專利範圍 經濟部智慧財產局員工消費合作社印製 振盪器執行許多次升壓操作,直到字元線的電位提升 到記憶體單胞寫入所要求之電壓位準,該環形振盪器 像用縮短的琛形振盪器輸出週期提升字元線電位,直 到該許多次的升壓操作執行完成,使快速提升該字元 線之該電壓位準之後,在逹到上升的電壓位準之後, 改用較長的環形振盪器輸出週期操作。 I 〇 . —樺以低電壓驅動之靜態半導體記億元件的操作方 法,其中該半導體記憶元件包含記億體單胞,各自連 接到該記億體單胞之字元線,和内含一環形振盪器且 連接到該字元線之字元線升壓電路,該方法包含該升 釅電路之該環形振盪器的切換步驟,其響應内部指令 訊號,切換到髙頻驅動模式和低頻驅動模式其中之一。 II .如申請專利範圍第1 0項之靜態半導體記億元件的操 作方法,其中,在該字元線的電壓提升方商,該環形 振盪器之輸出頻率開始是設在較短的週期,直到該字 元線的該雷壓提升到預設電壓位準為止,而當該字元 線之該電壓達到該設定電壓位準之後,該環形振盪器 之該輸出頻率就開始切換在延長的週期。 1 2 .如申請專利範圍第1 0項之靜態半導體記憶元件操作 方法,其中,該環形振盪器電路産生一上升電位,而 該升廢電路則會根據輸出自該環形振盪器的上升電位 ,提升該記憶體單胞之該字元線的該電壓。 26- 本紙張尺度適用中國國家榇準(CNS ) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁)
TW088108209A 1998-05-20 1999-05-19 Semiconductor memory device TW425549B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13875798A JPH11328973A (ja) 1998-05-20 1998-05-20 半導体記憶装置

Publications (1)

Publication Number Publication Date
TW425549B true TW425549B (en) 2001-03-11

Family

ID=15229481

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088108209A TW425549B (en) 1998-05-20 1999-05-19 Semiconductor memory device

Country Status (5)

Country Link
US (1) US6137732A (zh)
JP (1) JPH11328973A (zh)
KR (1) KR100328331B1 (zh)
CN (1) CN100389469C (zh)
TW (1) TW425549B (zh)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3303823B2 (ja) * 1999-02-23 2002-07-22 日本電気株式会社 電源回路
US6292406B1 (en) * 2000-07-03 2001-09-18 Advanced Micro Devices, Inc. Method and low-power circuits used to generate accurate boosted wordline voltage for flash memory core cells in read mode
JP2003168959A (ja) * 2001-11-30 2003-06-13 Sharp Corp 発振回路、昇圧回路、不揮発性記憶装置、および半導体装置
US7333357B2 (en) * 2003-12-11 2008-02-19 Texas Instruments Incorproated Static random access memory device having reduced leakage current during active mode and a method of operating thereof
KR100613449B1 (ko) * 2004-10-07 2006-08-21 주식회사 하이닉스반도체 내부전압 공급회로
US8248842B2 (en) * 2005-01-25 2012-08-21 Samsung Electronics Co., Ltd. Memory cell array biasing method and a semiconductor memory device
KR100680441B1 (ko) * 2005-06-07 2007-02-08 주식회사 하이닉스반도체 안정적인 승압 전압을 발생하는 승압 전압 발생기
KR100765439B1 (ko) 2006-04-11 2007-10-11 경북대학교 산학협력단 이중 승압 셀 바이어스 기법을 이용한 스태틱 램
JP5777991B2 (ja) * 2011-09-22 2015-09-16 ルネサスエレクトロニクス株式会社 半導体装置
US9379604B2 (en) * 2013-01-29 2016-06-28 Rf Micro Devices, Inc. Low noise radio frequency switching circuitry
US9460778B2 (en) 2013-08-15 2016-10-04 Samsung Electronics Co., Ltd. Static random access memory with bitline boost
JP6510288B2 (ja) 2015-03-30 2019-05-08 ローム株式会社 チャージポンプ回路
JP6444803B2 (ja) * 2015-05-01 2018-12-26 ラピスセミコンダクタ株式会社 書込電圧生成回路及びメモリ装置
JP6773464B2 (ja) * 2016-06-24 2020-10-21 ラピスセミコンダクタ株式会社 電圧供給回路及び半導体記憶装置
CN112349320B (zh) * 2019-08-06 2024-08-23 长鑫存储技术有限公司 字线驱动电路及存储单元

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3112019B2 (ja) * 1989-12-08 2000-11-27 株式会社日立製作所 半導体装置
JP3228759B2 (ja) * 1990-01-24 2001-11-12 セイコーエプソン株式会社 半導体記憶装置及びデータ処理装置
JPH05120882A (ja) * 1991-10-29 1993-05-18 Hitachi Ltd 半導体記憶装置
JPH05313795A (ja) * 1992-05-12 1993-11-26 Nec Ic Microcomput Syst Ltd 半導体集積回路
JP3170038B2 (ja) * 1992-05-19 2001-05-28 株式会社東芝 不揮発性半導体記憶装置
JPH06152334A (ja) * 1992-11-06 1994-05-31 Mitsubishi Electric Corp リングオシレータおよび定電圧発生回路
US5555204A (en) * 1993-06-29 1996-09-10 Kabushiki Kaisha Toshiba Non-volatile semiconductor memory device
JP3626221B2 (ja) * 1993-12-13 2005-03-02 株式会社東芝 不揮発性半導体記憶装置
JPH08147219A (ja) * 1994-09-22 1996-06-07 Toshiba Microelectron Corp 不揮発性半導体記憶装置
US5838613A (en) * 1994-09-22 1998-11-17 Kabushiki Kaisha Toshiba Semiconductor memory device having security function
JP3497601B2 (ja) * 1995-04-17 2004-02-16 松下電器産業株式会社 半導体集積回路
JPH1145574A (ja) * 1997-07-25 1999-02-16 Nec Corp 半導体記憶装置

Also Published As

Publication number Publication date
KR19990088406A (ko) 1999-12-27
KR100328331B1 (ko) 2002-03-12
JPH11328973A (ja) 1999-11-30
US6137732A (en) 2000-10-24
CN100389469C (zh) 2008-05-21
CN1237767A (zh) 1999-12-08

Similar Documents

Publication Publication Date Title
TW425549B (en) Semiconductor memory device
USRE36851E (en) Method and circuit for shortcircuiting data transfer lines and semiconductor memory device having the circuit
US6504783B2 (en) Semiconductor device having early operation high voltage generator and high voltage supplying method therefor
US4112508A (en) Semiconductor memory
EP0389202A2 (en) Dynamic random access memory having improved word line control
JP2007257826A (ja) ランダムアクセスメモリにおける列アクセスの加速化用データバス構造
JP3226433B2 (ja) 強誘電体メモリ装置
TW441088B (en) Semiconductor integrated circuit apparatus
JP3364523B2 (ja) 半導体装置
KR950000501B1 (ko) 반도체 기억장치
US4291393A (en) Active refresh circuit for dynamic MOS circuits
KR100215734B1 (ko) 반도체 기억장치 및 데이타처리장치
EP1619690B1 (en) Semiconductor memory device
US5517454A (en) Semiconductor memory device having refresh circuits
US5563831A (en) Timing reference circuit for bitline precharge in memory arrays
JPH0522316B2 (zh)
US7663952B2 (en) Capacitor supported precharging of memory digit lines
JPH06333386A (ja) 半導体記憶装置
US6430093B1 (en) CMOS boosting circuit utilizing ferroelectric capacitors
JPH0329180A (ja) 半導体記憶装置
KR20000025777A (ko) 반도체메모리의 셀프 리프레시 제어회로
JPH10255470A (ja) 半導体記憶装置及びシステム
JPH087574A (ja) 低消費電力型スタティックram
JPH11213683A (ja) メモリ駆動装置
JPS6124097A (ja) 半導体メモリ装置の高電圧選択回路

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees