TW202347606A - 包含具有不同材料之三部分的溝渠隔離以及包含其之ldmos場效電晶體 - Google Patents

包含具有不同材料之三部分的溝渠隔離以及包含其之ldmos場效電晶體 Download PDF

Info

Publication number
TW202347606A
TW202347606A TW111150017A TW111150017A TW202347606A TW 202347606 A TW202347606 A TW 202347606A TW 111150017 A TW111150017 A TW 111150017A TW 111150017 A TW111150017 A TW 111150017A TW 202347606 A TW202347606 A TW 202347606A
Authority
TW
Taiwan
Prior art keywords
dielectric material
well
width
source
semiconductor substrate
Prior art date
Application number
TW111150017A
Other languages
English (en)
Inventor
劉榮庭
谷曼
傑弗瑞 B 強森
鄭望
賈加爾 辛格
王海艇
Original Assignee
美商格芯(美國)集成電路科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商格芯(美國)集成電路科技有限公司 filed Critical 美商格芯(美國)集成電路科技有限公司
Publication of TW202347606A publication Critical patent/TW202347606A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/7825Lateral DMOS transistors, i.e. LDMOS transistors with trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76229Concurrent filling of a plurality of trenches having a different trench shape or dimension, e.g. rectangular and V-shaped trenches, wide and narrow trenches, shallow and deep trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76232Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials of trenches having a shape other than rectangular or V-shape, e.g. rounded corners, oblique or rounded trench walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66659Lateral single gate silicon transistors with asymmetry in the channel direction, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66681Lateral DMOS transistors, i.e. LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66681Lateral DMOS transistors, i.e. LDMOS transistors
    • H01L29/66704Lateral DMOS transistors, i.e. LDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7835Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66613Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation
    • H01L29/66628Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation recessing the gate by forming single crystalline semiconductor material at the source or drain location

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Element Separation (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

一種IC結構,包括一基板中的一溝渠隔離(TI),該TI具有不同介電材料之三部分。這些部分也可具有不同寬度。該TI可包括一下部,包括一第一介電材料並具有一第一寬度;一中間部,包括該第一介電材料和一外部第二介電材料;以及一上部,包括一第三介電材料並具有一第二寬度,該第二寬度大於該第一寬度。該第一介電材料、該第二介電材料和該第三介電材料不相同。

Description

包含具有不同材料之三部分的溝渠隔離以及包含其之LDMOS場效電晶體
本揭露是有關於積體電路結構,且更詳細而言,是有關於IC結構與具有溝渠隔離之電晶體,其中該溝渠隔離包含具有不同材料之三部分。
本揭露之一樣態是針對一種積體電路(IC)結構,包括:一基板中的一溝渠隔離(TI),該TI包括:一下部,包括一第一介電材料並具有一第一寬度;一中間部,包括該第一介電材料和一外部第二介電材料;以及一上部,包括一第三介電材料並具有一第二寬度,該第二寬度大於該第一寬度,其中該第一介電材料、該第二介電材料和該第三介電材料不相同。
本揭露之另一樣態是針對一種電晶體,包括:一半導體基板中的一第一源極/汲極區與該半導體基板中的一第二源極/汲極區;該半導體基板中的一溝渠隔離(TI),該TI將該第一源極/汲極區與該第二源極/汲極區間隔開,該TI接近該第一源極/汲極區與該第二源極/汲極區的其中之一,該TI包括:一下部,包括一第一介電材料並具有一第一寬度,一中間部,包括該第一介電材料和一外部第二介電材料,以及一上部,包括一第三介電材料並具有一第二寬度,該第二寬度大於該第一寬度;以及在該半導體基板之上的一閘電極,該閘電極與該TI的該上部部分重疊。
本揭露之另一樣態是包含一種方法,包括:藉由以下形成一溝渠隔離(TI):形成一對間隔的第一溝渠進入一半導體基板;藉由以一第一介電材料填充該對間隔的第一溝渠而形成該TI的一中間部,創建一對間隔的TI段;形成一第二溝渠,該第二溝渠穿過在該對間隔的TI段之間的該半導體基板的一剩餘部,並且穿過該對間隔的TI段中的每一個的一內部進入該半導體基板;藉由以一第二介電材料填充該第二溝渠而形成該TI的一下部;形成一第三溝渠進入該TI的該中間部的一上段、該TI的該下部和靠近該TI的該中間部的該半導體基板;以及藉由以一第三介電材料填充該第三溝渠而形成該TI的一上部;其中該第一介電材料、該第二介電材料和該第三介電材料不相同。
從以下本發明的具體實施例更具體的描述,將明白本發明的前述及其他特徵。
在以下描述中,將參考形成所述部分及可實踐本教示的特定說明性具體實施例的附圖。這些具體實施例係非常詳細描述,使熟習該項技藝者能夠實踐本教學,並瞭解到在不悖離本教示範疇的情況下,可使用及進行改變的其他具體實施例。因此,以下描述僅是說明性。
應瞭解,當諸如一層、區或基板的元件是指在「另一元件上」或「另一元件上方」時,可能是直接在其他元件上,或者也可能存在中間元件。對照下,當一元件是指「直接在另一元件上」或「直接在另一元件上方」時,則可能不存在中間元件。還瞭解,當一元件是指「連接」或「耦合」到另一元件時,其可能是直接連接或耦合到其他元件,或者可能存在中間元件。對照下,當一元件是指「直接連接」或「直接耦合」到另一元件時,則不存在中間元件。
說明書中有關本發明的「一具體實施例」或「一種具體實施例」以及其中的其他變體,是指結合在本發明的至少一具體實施例中包括的具體實施例所描述的一特定特徵、結構、特性等。因此,詞語「在一具體實施例中」或「在一種具體實施例中」以及出現在整個說明書中的任何其他變體不必然都指代相同的具體實施例。應明白,使用以下任何「/」、「及/或」和「之至少一者」,例如,在「A/B」、「A及/或B」」及「A及B中的至少一者」的情況下旨在涵蓋僅選擇第一列舉的選項(A),或僅選擇第二列舉的選項(B),或選擇兩選項(A及B)。進一步舉例來說,在「A、B及/或C」及「A、B及C中的至少一者」的情況下,此詞語旨僅包含第一列舉的選項(A),或者僅選擇第二列舉的選項(B),或僅選擇第三列舉的選項(C),或僅選擇第一和第二列舉的選項(A及B),或僅選擇第一和第三列舉的選項(A及C),或僅選擇第二和第三列舉的選項(B及C),或選擇所有三個選項(A及B及C)。熟習該項技藝者應明白,這可延伸到所列舉的許多項目。
此外,可以經常在本文中使用幾個描述性術語,如下所述。 術語「第一」、「第二」和「第三」可互換使用,以將一個組件與另一個組件區分開來,並且不旨在表示各個組件的位置或重要性。
本發明的具體實施例包括一種積體電路 (Integrated circuit,IC) 結構,該結構在具有不同介電材料的三部分的基板中包括溝渠隔離(Trench isolation,TI)。該等部分的寬度也可以不同。TI可以包括下部、中間部和上部,下部包含第一介電材料並具有第一寬度;中間部包括第一介電材料和外部第二介電材料;上部包括第三介電材料並具有大於第一寬度的第二寬度。第一、第二和第三介電材料不同。TI 可與任何形式的電晶體一起使用,但已發現相對於橫向雙擴散金氧半場效電晶體(Laterally diffused metal-oxide semiconductor field-effect transistor,LDMOS FET) 的特殊優勢,例如用於 如WiFi 功率放大器等射頻應用。此配置中的 TI 降低了閘極-汲極電容 (Cgd),例如,可以實現sub-6 十億赫 (6 GHz) 的 WiFi 功率放大器應用。TI 的形成呈現出最小的製造變化。
參考圖1至圖8,首先將描述一種根據本發明具體實施例的形成積體電路(IC)結構90(圖8)的方法,IC結構90包括溝渠隔離92(圖8)(下稱「TI 92」)。IC結構90還可以包括電晶體94(圖8),例如LDMOS場效電晶體,電晶體94使用TI 92。
圖1示出初始結構102的剖面圖,其包括基板104,其上具有圖案化遮罩106 。初始結構102可能經歷了導致該階段的各種熟知的半導體製造製程,其與本發明無關。基板104可包括任何現在已知的或以後開發的半導體基板,例如塊體半導體基板。為了描述的目的,基板104可包括上部110,其可以是塊體半導體基板(其中層112是塊體半導體基板)的上表面,或者是基底半導體層112上方的半導體鰭片。在上部110為半導體鰭片的情況下,該鰭片設置在圖面中並在其中左右延伸,因此用虛線表示。遮罩106可以包括任何現在已知的或以後開發的遮罩材料,例如但不限於氮化矽和氧化矽層。基板104的部分可以摻雜有適合於在其上形成的場效電晶體的期望極性的摻雜劑,例如p型摻雜劑。蓋層113可位在基板104(例如上部110)之上,。如圖1所示,該方法可以包括在半導體基板104中形成一對間隔開的第一溝渠120。第一溝渠120可以延伸穿過上部110,即延伸到上表面122。可以例如藉由圖案化遮罩106以在其中設有開口124,然後使用任何適當的蝕刻製程,例如反應離子蝕刻(Reactive ion etch,RIE),用於去除材料以形成第一溝渠120。遮罩106可以是用於定義上部110長度的遮罩,例如,如將用於在此處所示以外的位置處在半導體鰭片或其他塊體半導體基板中形成擴散中斷。因此,圖1示出的此步驟不表示除了在第一溝渠120的附加位置處開放遮罩106之外的任何附加處理步驟。 遮罩106可以包括用於上部110中的擴散中斷的其他開口(未示出),例如半導體鰭片。可以控制溝渠120的外邊緣之間的距離以調整TI 92(圖8)的中間部130(圖8)的寬度W1大小。在形成第一溝渠120之後,半導體基板104的剩餘部126(例如,作為鰭片的上部110)保留在第一溝渠120之間。
圖2示出利用介電材料132填充一對間隔的第一溝渠120(圖1),形成一對間隔的TI段134以形成TI 92的中間部130的剖面圖。形成步驟可以包括在一對間隔的第一溝渠120(圖1)中沉積介電材料132,也就是使用任何適當的沉積技術,例如但不限於原子層沉積(Atomic layer deposition,ALD)和化學氣相沉積(Chemical vapor deposition,CVD)。介電材料132可包括例如未摻雜的矽酸鹽玻璃(Undoped silicate glass,USG)或通常用於擴散中斷的任何其他介電材料。介電材料132也可用於在IC結構90上的其他位置(未示出)以形成擴散中斷。在沉積介電材料132之前,可以在溝渠120(圖1)中形成氧化物內襯136。氧化物內襯136可以包括例如臨場蒸氣產生(In-situ steam generated,ISSG)氧化物。可執行任何所需的平坦化製程以移除多餘材料,且可使用任何適當製程(例如,灰化製程)移除遮罩106。
圖3示出形成第二溝渠140的剖面圖,第二溝渠140穿過在一對間隔的TI段134之間的半導體基板104的剩餘部126(圖2),並且穿過進入半導體基板104的每一對間隔的TI段134的內部144,即基底半導體層112。可以例如通過使用圖案化遮罩 142 和蝕刻(例如 RIE)穿過半導體基板 104(例如,上部 110)的剩餘部126(圖 2),去除TI段134的內部144來形成第二溝渠 140。遮罩 142 可以是用於在整個 IC 結構 90 (圖 8) 中形成「規則」的淺或深溝渠隔離 (未顯示) 以電隔離各種設備的遮罩。因此,除了在第二溝渠 140 的附加位置處打開遮罩 142 之外,此步驟不代表任何附加處理步驟。第二溝渠140延伸穿過上部110,例如,半導體鰭片並進入其下方的半導體層。第二溝渠140可以具有寬度(W2)和任意深度,其通常是為了淺溝渠隔離或深溝渠隔離而設置。寬度W2小於先前形成的TI 92(圖8)的中間部130(圖7)的寬度W1。可使用任何適當的製程去除遮罩142,例如灰化製程。
圖4示出利用介電材料152填充第二溝渠140來形成TI 92的下部150的剖面圖。形成步驟可以包括在第二溝渠140中沉積介電材料152,也就是使用任何適當的沉積技術,例如但不限於原子層沉積(ALD)和化學氣相沉積(CVD)。介電材料152可包括例如可流動的化學氣相沉積(Flowable chemical vapor deposited,FCVD)氧化物或通常用於淺或深溝渠隔離的其他介電質。如圖所示,因為第二溝渠140(圖3)延伸穿過中間部130,而現在重新填充的中間部130則包括介電材料152的內部154(在其內側)和介電材料132的外部156。可以執行任何所需的平面化製程以去除多餘的介電材料152。
圖5示出在半導體基板104中形成第一井160和第二井162的剖面圖。可使用任何現在已知或以後開發的摻雜製程來形成第一井160和第二井162,例如離子注入。第一井160和第二井162包括不同的摻雜劑。例如,第一井160可以包括p型摻雜劑,而第二井162可以包括n型摻雜劑。所使用的摻雜劑類型和摻雜劑濃度可根據待形成的電晶體94(圖8)的極性而變化。第一井160和第二井162形成接面164。如圖所示,TI 92(圖8)的下部150和中間部130係在第二井162中。
圖6示出將第三溝渠170形成進入中間部130的上段172和與中間部130相鄰的半導體基板104中的剖面圖。可以例如通過使用圖案化遮罩174和例如RIE蝕刻在中間部130的上段172和鄰近中間部130的半導體基板104中形成第三溝渠170。遮罩174的開口175的寬度W3大於中間部130的寬度W1,露出半導體基板104的一部分,例如上部110。遮罩174可以是用於顯露出上部110和/或形成擴散中斷的遮罩,因此,此步驟不代表除了形成附加開口175之外的任何附加處理步驟。第三溝渠170延伸到上部110中,露出上部110的側壁176和中間部130的上表面178、180,也就是指外部156的上表面178和中間部130的內部154的上表面180。第二溝渠140可以具有寬度W3和通常是為了顯露出半導體鰭片而設置的任意深度。可以使用任何適當的製程去除遮罩174,例如灰化製程。
圖7示出利用介電材料192填充第三溝渠170來形成TI 92(圖8)的上部190的剖面圖。形成步驟可以包括在第三溝渠170中沉積介電材料192,也就是使用任何合適的沉積技術,例如但不限於電漿輔助化學氣相沉積(Plasma-enhanced chemical vapor deposition,PE-CVD)。介電材料192可以包括例如高密度電漿(High density plasma,HDP)氧化物或通常用於填充鄰近上部110的端部之開口的其他介電質,例如,如此配置的半導體鰭片。因此,介電材料132、介電材料152和介電材料192是不同的,也就是說它們都是不同的材料和/或材料的不同配置。上部190可以具有寬度W3,也就是與第三溝渠170(圖6)的寬度相同。因為第三溝渠170(圖6)分別暴露中間部130中的介電材料132、152的上表面178、180,其中沉積的介電材料192在介電材料132、152之上,也就是介電材料192分別接觸中間部130的內部154和外部156中的介電材料132、152。可以執行任何所需的平面化製程以去除多餘的材料。這裡,平面化使得基板104例如半導體鰭片的上部110的上表面194露出。介電材料192的上表面196可共面於基板104例如半導體鰭片的上部110的上表面194。
圖8示出在半導體基板104上方形成閘電極200並在半導體基板104中形成第一源極/汲極(Source/Drain,S/D)區202,以及在半導體基板104中形成第二源極/汲極(S/D)區204的剖面圖。可以使用任何現在已知的或以後開發的半導體裝置製程來形成閘電極200以及第一和第二S/D區202、204。在一個非限制性示例中,可以使用替代金屬閘極(Replacement metal gate,RMG)製程,其中在半導體基板104上方形成假性閘極材料,接著是摻雜上部110(例如,半導體鰭片110)的端部以形成S/D區202、204,在上部 110 的端部外延生長半導體材料以用於 S/D 區 202、204的其他部分,並執行任何必要的退火以產生 S/D 區 202、204。隨後,可以用任何合適的金屬閘極材料代替假性閘極材料以形成如圖所示的閘電極200。其他閘電極和形成S/D區的製程也是可能的。如圖8所示,閘電極200可以與TI 92的上部190部分重疊並且鄰近TI 92的上部190的側壁206,即介電材料192。第一井160和第二井162之間的接面164位於閘電極200下方。圖8中還示出一些後續和常規的互連處理,例如,沉積層間介電質210並在閘電極200和S/D區202、204上形成接點212。
圖8還示出根據本發明具體實施例的包括TI 92和電晶體94的IC結構90的剖面圖。TI 92包括含有介電材料152的下部150。下部150具有與第二溝渠140(圖3)相同的寬度W2。TI 92還包括中間部130,中間部130包括介電材料132(內部154)和外部介電材料152(外部156)。TI 92還可以包括上部190,上部190包括介電材料192且其寬度W3大於下部150的寬度W1。中間部130的介電材料132的外部156的寬度W1大小介於下部150的寬度W2和上部190的寬度W3之間。如上所述,介電材料132、152和192是不同的。介電材料192位於中間部130的介電材料132、152上,也就是說介電材料192會接觸到介電材料132、152。
電晶體94更可包括基板104上方的閘電極200。閘電極200與TI 92的上部190部分重疊並且與TI 92的上部190的介電材料192的側壁206相鄰。電晶體94還包括在基板104中,例如在上部110中的第一S/D區202和第二S/D區204。TI 92和閘電極200在第一S/D區202和第二S/D區204之間。第一S/D區202位於基板104中的第一井160中,並且第二S/D區204位於基板104中與第一井160相鄰的第二井162中。TI 92位於第二井162中,並且第一井160和第二井162界定出閘電極200下方的接面164。在某些具體實施例中,IC結構90的基板104可以包括上部110,上部110可作為在基底半導體層,也就是層112之上的半導體鰭片。在這種情況下,TI 92可以部分地定位在上部110(例如,半導體鰭片)中,如圖8所示。TI 92的下部150延伸到基底半導體層112中。
根據本發明具體實施例的電晶體94可以包括LDMOS場效電晶體。電晶體94包括半導體基板104中的第一S/D區202和半導體基板104中的第二S/D區204,以及半導體基板104上方的閘電極,例如上部110。第一S/D區202位於半導體基板104中的第一井160中,並且第二S/D區204位於半導體基板104中與第一井160相鄰的第二井162中。第一井160和第二井162界定出閘電極200下方的接面164,並且TI 92位於第二井162中。因此,電晶體94還包括TI 92,其比第一S/D區202更靠近第二S/D區204,進而產生汲極擴張220。閘電極200部分重疊於TI 92的上部190。閘電極200還可以相鄰於TI 92的上部190的介電材料192的側壁206。TI 92和閘電極200(橫向地)在第一S/D區202和第二S/D區204之間。電晶體94具有在閘電極200下方的通道222。第一井160和第二井162的接面164的位置可定義出通道222的長度,並且TI 92的位置可以定義出汲極擴張(drain extension)220的長度。
包括具有TI 92的電晶體94的IC結構90例如可用作LDMOS 場效電晶體,用於諸如WiFi功率放大器的射頻(Radio frequency ,RF)應用中。此設置中的 TI 降低了閘極-汲極電容 (Cgd),例如,可以實現sub-6十億赫(6 GHz) 的 WiFi 功率放大器應用。IC結構90還可以提高閾值頻率到最大頻率(Ft/Fmax) 性能。然而,如前所述,TI 92的形成呈現出最小的製造變化。雖然TI 92在本文中被描述為適用於LDMOS場效電晶體形式的電晶體94,但將認清TI 92也適用於LDMOS場效電晶體以外的電晶體。TI 92可形成於IC結構90中的多個位置處。
如上所述的結構與方法用於製造積體電路晶片。生成的積體電路晶片可由製造商以裸晶圓形式(也就是說,具有多個未封裝晶片的單一晶圓)、一裸晶或一封裝形式流通。在後者情況下,晶片安裝在單晶片封裝(諸如一塑膠載板,以導線固定在一主機板或其他更高階的載板上)或多晶片封裝(諸如一陶瓷載板,具有表面互連或埋入互連之一或兩者)中。然後在任何情況下,晶片與其他晶片、離散式電路元件及/或其他訊號處理裝置整合,作為(a)一中間產品(諸如一主機板)或(b)一最終產品的一部分。最終產品可為包括積體電路晶片的任何產品,其範圍從玩具和其他低端應用到具有顯示器、鍵盤或其他輸入裝置及中央處理器的高級電腦產品。
本文中使用的術語僅用於描述特定具體實施例之目的,並不旨在限制本發明。如本文所使用,除非文中另有明確說明,否則單數形式「一」、「一種」和「該」旨在也包括複數個形式。還應理解,當在本說明書中使用時,用語「包括」及/或「含有」指定存在所陳述的特徵、整數、步驟、操作、元件及/或組件,但不排除存在或添加一或多個其他特徵、整數、步驟、操作、元件及/或組件。「選擇性」或「選擇上」是指隨後描述的事件或情況可能會或可能不會發生,並且該描述包括事件發生的情況和不發生的情況。
在整個說明書和申請專利範圍中使用的近似用語可適用於修改任何可允許變化而不會導致與其相關的基本功能發生變化的定量表示。因此,由諸如「約」、「近似」和「實質上」之類的一或多個用語修飾的值不限於指定的精確值。在至少一些情況下,近似用語可對應於用於測量該值的儀器精度。此處及整個說明書及申請專利範圍,範圍限制可組合及/或互換,除非上下文或語言另有說明,否則可識別此類範圍並包括其中含有的所有子範圍。當「近似」應用於適用於兩值範圍內的一特定值時,除非另外依賴於測量該值的儀器的精度,否則可表示所述(多個)值的 +/- 10%。
文後申請專利範圍中的所有構件或步驟功能元件的對應結構、材料、動作以及等效物旨包括執行結合如具體請求保護的其他要求保護元件的功能的任何結構、材料或動作。已經出於描繪和說明目的呈現了本發明的說明,但並不旨在窮舉或限於所揭露形式的本發明。在不悖離本發明的範疇和精神的情況下,熟習該項技藝者將明白許多修改和變型。所選擇與說明的具體實施例是為了最佳解釋本發明的原理及實際應用,及使熟習該項技藝者能夠瞭解,用於具有各種修改的各種具體實施例的本公開適用於特定經深思熟慮的用途。
90:積體電路(IC)結構 92:溝渠隔離 94:電晶體 102:初始結構 104:基板 106:遮罩 110:上部 112:層 113:蓋層 120:溝渠 122:上表面 124:開口 126:剩餘部 130:中間部 132:介電材料 134:TI段 136:氧化物內襯 140:第二溝渠 142:遮罩 144:內部 150:下部 152:介電材料 154:內部 156:外部 160:第一井 162:第二井 164:接面 170:第三溝渠 172:上段 174:遮罩 175:開口 176:側壁 178:上表面 180:上表面 190:上部 192:介電材料 194:上表面 200:閘電極 202:第一源極/汲極(S/D)區 204:第二源極/汲極(S/D)區 206:側壁 210:層間介電質 212:接點 220:汲極擴張 222:通道 W1:寬度 W2:寬度 W3:寬度
參考以下附圖詳細描述本發明的具體實施例,其中相同標號表示相似的元件,且其中:
圖1繪示根據本發明的具體實施例之初始結構與形成一對間隔的第一溝渠的剖面圖。
圖2繪示根據本發明的具體實施例之形成一溝渠隔離的一中間部的剖面圖。
圖3繪示根據本發明的具體實施例之形成穿過溝渠隔離的中間部的一第二溝渠的剖面圖。
圖4繪示根據本發明的具體實施例之形成溝渠隔離的一下部的剖面圖。
圖5繪示根據本發明的具體實施例之形成半導體基板中多個壁的剖面圖。
圖6繪示根據本發明的具體實施例之形成在溝渠隔離的中間部之上的一第三溝渠的剖面圖。
圖7繪示根據本發明的具體實施例之形成溝渠隔離的一上部的剖面圖。
圖8繪示根據本發明的具體實施例之IC結構、電晶體、溝渠隔離以及形成用於電晶體的閘電極與源極/汲極區的剖面圖。
應注意,本發明的附圖不必然按比例繪製。圖式旨在僅描述本發明的典型樣態,因此不應視為限制本發明的範疇。在圖式,圖式中的相同標號代表相似元件。
90:積體電路(IC)結構
92:溝渠隔離
94:電晶體
104:基板
110:上部
112:層
130:中間部
132:介電材料
150:下部
152:介電材料
154:內部
156:外部
160:第一井
162:第二井
164:接面
176:側壁
178:上表面
180:上表面
190:上部
192:介電材料
194:上表面
200:閘電極
202:第一源極/汲極(S/D)區
204:第二源極/汲極(S/D)區
206:側壁
210:層間介電質
212:接點
220:汲極擴張
222:通道
W1:寬度
W2:寬度
W3:寬度

Claims (20)

  1. 一種積體電路(IC)結構,包括: 一基板中的一溝渠隔離(TI),該TI包括: 一下部,包括一第一介電材料並具有一第一寬度; 一中間部,包括該第一介電材料和一外部第二介電材料;以及 一上部,包括一第三介電材料並具有一第二寬度,該第二寬度大於該第一寬度, 其中該第一介電材料、該第二介電材料和該第三介電材料不相同。
  2. 如請求項1所述之IC結構,其中該外部第二介電材料具有一第三寬度,該第三寬度的大小介於該第一寬度與該第二寬度之間。
  3. 如請求項1所述之IC結構,其中該第三介電材料是在該第一介電材料與該第二介電材料上。
  4. 如請求項1所述之IC結構,更包括在該基板之上的一閘電極,該閘電極部分重疊該溝渠隔離的該上部,且靠近該溝渠隔離的該上部的該第三介電材料的一側壁。
  5. 如請求項4所述之IC結構,更包括該半導體基板中的一第一源極/汲極區與一第二源極/汲極區,且其中該TI與該閘電極位於該第一源極/汲極區和該第二源極/汲極區之間。
  6. 如請求項5所述之IC結構,其中該第一源極/汲極區位在該基板中的一第一井中,且該第二源極/汲極區位在該基板中的一第二井中,該第二井靠近該第一井。
  7. 如請求項6所述之IC結構,其中該TI位於該第二井中,並且該第一井和該第二井定義出該閘電極下方的一接面。
  8. 如請求項1所述之IC結構,其中該基板包括一半導體鰭片,其在一基底半導體層之上,並且該TI部分地位於該半導體鰭片中。
  9. 如請求項8所述之IC結構,其中該TI的該下部延伸進入該基底半導體層。
  10. 一種電晶體,包括: 一半導體基板中的一第一源極/汲極區與該半導體基板中的一第二源極/汲極區; 該半導體基板中的一溝渠隔離(TI),該TI將該第一源極/汲極區與該第二源極/汲極區間隔開,該TI接近該第一源極/汲極區與該第二源極/汲極區的其中之一,該TI包括: 一下部,包括一第一介電材料並具有一第一寬度, 一中間部,包括該第一介電材料和一外部第二介電材料,以及 一上部,包括一第三介電材料並具有一第二寬度,該第二寬度大於該第一寬度;以及 在該半導體基板之上的一閘電極,該閘電極與該TI的該上部部分重疊。
  11. 如請求項10所述之電晶體,其中該外部第二介電材料具有一第三寬度,該第三寬度的大小介於該第一寬度與該第二寬度之間。
  12. 如請求項10所述之電晶體,其中該第三介電材料接觸該第一介電材料和該第二介電材料,並且該第三介電材料具有一上表面,其與該半導體基板的一上表面共面。
  13. 如請求項10所述之電晶體,其中該閘電極靠近該TI的該第三介電材料的一側壁。
  14. 如請求項10所述之電晶體,其中該TI與該閘電極位於該第一源極/汲極區和該第二源極/汲極區之間。
  15. 如請求項10所述之電晶體,其中該第一源極/汲極區位在該半導體基板中的一第一井中,且該第二源極/汲極區位在該半導體基板中的一第二井中,該第二井靠近該第一井,其中該第一井和該第二井定義出該閘電極下方的一接面,並且該溝渠隔離位於該第二井中。
  16. 如請求項10所述之電晶體,其中該半導體基板包括一半導體鰭片,其在一基底半導體層之上,並且該下部延伸進入該基底半導體層。
  17. 一種方法,包括: 藉由以下形成一溝渠隔離(TI): 形成一對間隔的第一溝渠進入一半導體基板; 藉由以一第一介電材料填充該對間隔的第一溝渠而形成該TI的一中間部,創建一對間隔的TI段; 形成一第二溝渠,該第二溝渠穿過在該對間隔的TI段之間的該半導體基板的一剩餘部,並且穿過該對間隔的TI段中的每一個的一內部進入該半導體基板; 藉由以一第二介電材料填充該第二溝渠而形成該TI的一下部; 形成一第三溝渠進入該TI的該中間部的一上段和靠近該TI的該中間部的該半導體基板;以及 藉由以一第三介電材料填充該第三溝渠而形成該TI的一上部; 其中該第一介電材料、該第二介電材料和該第三介電材料不相同。
  18. 如請求項17所述之方法,其中該TI的該下部具有一第一寬度,該TI的該中間部具有一第二寬度,以及該TI的該上部具有一第三寬度,其中該第一寬度、該第二寬度和該第三寬度不相同。
  19. 如請求項17所述之方法,其中該TI的該上部接觸該TI的該中間部和該TI的該下部。
  20. 如請求項17所述之方法,更包括: 在該半導體基板中形成一第一井和一第二井,其中該第一井和該第二井包括不同的摻雜劑; 形成一閘電極,其在該半導體基板之上,其中該閘電極與該TI的該上部部分重疊並靠近該TI的該上部的一側壁,以及該第一井和該第二井在該閘電極下方形成一接面;以及 形成在該半導體基板中的一第一源極/汲極區和在該半導體基板中的一第二源極/汲極區, 其中該TI和該閘電極位在該第一源極/汲極區和該第二源極/汲極區之間,並且該TI位於該第一井和該第二井的其中之一內。
TW111150017A 2022-01-24 2022-12-26 包含具有不同材料之三部分的溝渠隔離以及包含其之ldmos場效電晶體 TW202347606A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/582,550 US20230238428A1 (en) 2022-01-24 2022-01-24 Trench isolation having three portions with different materials, and ldmos fet including same
US17/582,550 2022-01-24

Publications (1)

Publication Number Publication Date
TW202347606A true TW202347606A (zh) 2023-12-01

Family

ID=87068766

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111150017A TW202347606A (zh) 2022-01-24 2022-12-26 包含具有不同材料之三部分的溝渠隔離以及包含其之ldmos場效電晶體

Country Status (5)

Country Link
US (1) US20230238428A1 (zh)
KR (1) KR20230114181A (zh)
CN (1) CN116487433A (zh)
DE (1) DE102023100133A1 (zh)
TW (1) TW202347606A (zh)

Also Published As

Publication number Publication date
DE102023100133A1 (de) 2023-07-27
US20230238428A1 (en) 2023-07-27
CN116487433A (zh) 2023-07-25
KR20230114181A (ko) 2023-08-01

Similar Documents

Publication Publication Date Title
US10930754B2 (en) Replacement metal gate structures
US9577068B2 (en) Protection of semiconductor-oxide-containing gate dielectric during replacement gate formation
US11101357B2 (en) Asymmetric high-k dielectric for reducing gate induced drain leakage
KR100657098B1 (ko) 전계 효과 트랜지스터 및 전계 효과 트랜지스터 제조 방법
TWI431776B (zh) 半導體元件
US11069680B2 (en) FinFET-based integrated circuits with reduced parasitic capacitance
CN107359167B (zh) 共本体化场效晶体管
TW202347606A (zh) 包含具有不同材料之三部分的溝渠隔離以及包含其之ldmos場效電晶體
TW202145572A (zh) 具有不對稱設置的源/汲區的電晶體
TW202042400A (zh) 具有擴散阻擋間隔件區段之場效電晶體
TWI852377B (zh) 積體晶片及其形成方法
TWI646630B (zh) 半導體結構及其製造方法
US20200105886A1 (en) Etch stop layer for use in forming contacts that extend to multiple depths