TW201234528A - Semiconductor device and manufacturing method thereof - Google Patents

Semiconductor device and manufacturing method thereof Download PDF

Info

Publication number
TW201234528A
TW201234528A TW100149620A TW100149620A TW201234528A TW 201234528 A TW201234528 A TW 201234528A TW 100149620 A TW100149620 A TW 100149620A TW 100149620 A TW100149620 A TW 100149620A TW 201234528 A TW201234528 A TW 201234528A
Authority
TW
Taiwan
Prior art keywords
type
transistor
region
nmis
dummy
Prior art date
Application number
TW100149620A
Other languages
English (en)
Other versions
TWI531029B (zh
Inventor
Hiroki Shinkawata
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Publication of TW201234528A publication Critical patent/TW201234528A/zh
Application granted granted Critical
Publication of TWI531029B publication Critical patent/TWI531029B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823857Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • General Engineering & Computer Science (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Description

.201234528 六、發明說明: 【發明所屬之技術領域】 本發明係關於一種半導體裝置及其製造方法,更特定而 言係關於一種包括具有高介電常數之絕緣膜之η通道型電 . 晶體及Ρ通道型電晶體之半導體裝置以及其製造方法。 【先前技術】 • 具有η通道型MIS(金屬絕緣體半導體,Metal Insulator Semiconductor)電晶體及ρ通道型MIS電晶體之CMIS(互補 型金屬絕緣體半導體,Complementary Metal Insulator Semiconductor)電晶體已得以廣泛利用。於CMIS電晶體 中’於作為電晶體發揮功能之正規(功能用)n通道型電晶體 及Ρ通道型電晶體之周邊配置複數個與正規電晶體不同之 所謂的虛設圖案》形成該虛設圖案係為了於使半導體積體 電路之製造步驟所形成之層間絕緣膜等之最上表面平坦化 之稱作CMP(化學機械抛光’ Chemical Mechanical Polishing)的處理中提高該最上表面之平坦性。於正規功 能電路之周邊形成有複數個虛設圖案之半導體積體電路裝 置例如揭示於日本專利特開2007-250705號公報(以下記為 * 「專利文獻1」)中。 [先前技術文獻] * [專利文獻] [專利文獻1] 曰本專利特開2007-250705號公報 【發明内容】 161157.doc 201234528 [發明所欲解決之問題] 於CMIS電晶體中,近年來要求提高用於各電晶體中之 閘極絕緣膜之介電常數。因此有時於n通道型電晶體中使 用例如爛(La)系功函數金屬膜作為高介電常數之閘極絕緣 膜’於p通道型電晶體中使用例如氧化鋁(Α1〇)系功函數金 屬膜作為高介電常數之閘極絕緣膜。 於自先前以來所設計之CMIS電晶體中,具有例如藉由 於P型矽基板形成η型井區域或根據需要形成p型井區域而 於Ρ型矽基板並列地排列有η型雜質區域與ρ型雜質區域之 構成。如此於根據井區域劃分電晶體之形成區域之情形 時’通常ρ型井區域占整體之55%〜80%左右而相較於η型井 區域為較大之比例。因此所形成之電晶體中,正規功能用 之電晶體及虛設圖案均為η通道型電晶體之比例較高。 此處於形成具有上述鑭系高介電常數之絕緣膜之η通道 型電晶體之情形時’在該絕緣膜之形成時,若進行使用阻 劑之圖案化,則可能會於所形成之絕緣膜上附著異物。即 於藉由普通照相製版技術後之蝕刻對閘極絕緣膜進行圖案 化時’可能會於閘極絕緣膜或閘極電極之側面(邊緣)部附 著異物氟化鑭(LaF)。當附著有氟化鑭異物時,會導致該η 通道型電晶體之性能降低,並引發產生不良。於專利文獻 1中未具體記載此種問題以及解決此種問題之方法。 本發明係鑒於上述問題研究而成者。其目的在於,提供 一種在包括具有高介電常數之絕緣膜之11通道型電晶體或ρ 通道型電晶體之半導體裝置中抑制異物附著於〇通道型電 161157.doc .201234528 晶體之閘極絕緣膜之側面的半導體裝置及其製造方法。 [解決問題之技術手段] 本發明之一實施例之半導體裝置包括以下構成。上述半 導體裝置包括:半導體基板’其具有主表面;電晶體形成 * 區域’其具有形成於主表面上之η型雜質區域及p型雜質區 * 域;功能用η通道型電晶體,其配置於ρ型雜質區域中;功 能用ρ通道型電晶體,其配置於η型雜質區域中;第1周邊 用電晶體’其於ρ型雜質區域之俯視時之功能用η通道型電 晶體之周邊配置有複數個;及第2周邊用電晶體,其於η型 雜質區域之俯視時之功能用ρ通道型電晶體之周邊配置有 複數個。至少複數個上述第1周邊用電晶體係以周邊用η型 閘極結構體與周邊用ρ型閘極結構體混存之方式而配置β 本發明之一實施例之半導體裝置之製造方法包括以下步 驟。首先於半導體基板之主表面上形成η型雜質區域及ρ型 雜質區域。於上述ρ型雜質區域中形成功能用η通道型電晶 體。於上述η型雜質區域中形成功能用ρ通道型電晶體。於 上述Ρ型雜質區域之俯視時之功能用η通道型電晶體以外之 區域中形成複數個第1周邊用電晶體。於上述η型雜質區域 * 之俯視時之功能用ρ通道型電晶體以外之區域中形成複數 * 個第2周邊用電晶體。至少複數個第1周邊用電晶體以周邊 用η型閘極結構體與周邊用ρ型閘極結構體混存之方式而形 成。 [發明之效果] 根據本實施例之半導體裝置及其製造方法,第1周邊用 161157.doc 201234528 電晶體之一部分為周邊用p型閘極結構體。即,周邊用η型 閘極結構體相對於整個第1周邊電晶體之比例減小《因 此,於η通道型電晶體具有鑭系絕緣膜之情形時亦可降低 異物附著於η通道型電晶體之絕緣膜之側面之可能性,從 而抑制該半導體裝置之良率降低等。 【實施方式】 以下’基於圖式說明本發明之實施形態。參照(實施形 態1)圖1 ’本實施形態中之半導體裝置為於半導體基板之 主表面上形成有NMIS區域及PMIS區域之構成。例如包含 NMIS區域及PMIS區域之、圖1所示之俯視時之大致正方形 狀之一個區域形成為電晶體形成區域,構成一個半導體晶 片。再者半導體基板較佳為包含例如Ρ型石夕單晶之基板。 為於NMIS區域形成作為η通道型電晶體發揮功能之功能 用NMIS電晶體(功能用η通道型電晶體)而形成有ρ型井區域 PWL(p型雜質區域)。同樣,為於PMIS區域形成作為ρ通道 型電晶體發揮功能之功能用PMIS電晶體(功能用ρ通道型電 晶體)而形成有η型井區域NWL(n型雜質區域)。 參照圖1〜圖3,NMIS區域之功能用NMIS電晶體包括具 有η型活性區域ACN及η型閘極電極GTn之所謂的NMIS結 構。再者此處η型活性區域ACN係指作為構成n通道型MIS 電晶體之源極區域及汲極區域之區域。並且此處n型問極 電極GTN係指包括構成η通道型MIS電晶體之上部電極及其 下部之閘極絕緣膜之區域。再者圖2及圖3之剖面圖係表示 閘極電極之剖面結構者,省略活性區域之圖示。 I61l57.doc 201234528 同樣,PMIS區域之功能用PMIS電晶體包括具有p型活性 區域ACP及p型閘極電極GTP之所謂的PMIS結構。再者, 此處p型活性區域ACP係指作為構成p通道型MIS電晶體之 源極區域及汲極區域之區域。並且此處p型閘極電極GTP 係指包括構成p通道型MIS電晶體之上部電極及其下部之閘 極絕緣膜之區域。 於NMIS區域中之功能用NMIS電晶體以外之區域中,混 存配置有虛設用NMIS電晶體(周邊用η型閘極結構體)以及 虛設用PMIS電晶體(周邊用ρ型閘極結構體)作為複數個虛 設用電晶體(第1周邊用電晶體)。第1周邊用電晶體係指形 成於NMIS區域中之全部虛設用NMIS電晶體及虛設用PMIS 電晶體。虛設用NMIS電晶體包括具有虛設用η型活性區域 ACND及虛設用η型閘極電極GTND之所謂的NMIS結構。並 且虛設用PMIS電晶體包括具有虛設用ρ型活性區域ACPD 及虛設用P型閘極電極GTPD之所謂的PMIS結構。虛設用 NMIS電晶體及虛設用PMIS電晶體係於功能用NMIS電晶體 之周邊相互隔開間隔而形成。 並且於PMIS區域中之功能用NMIS電晶體以外之區域 中,與NMIS區域相同,混存配置有虛設用NMIS電晶體及 虛設用PMIS電晶體作為複數個虛設用電晶體(第2周邊用電 晶體)。第2周邊用電晶體係指PMIS區域之全部虛設用電晶 體。此處虛設用NMIS(PMIS)電晶體於為包括虛設用活性 區域、虛設用閘極電極及閘極絕緣膜之結構體之方面與功 能用NMIS(PMIS)電晶體相同。然而虛設用NMIS(PMIS)電 161157.doc 201234528 晶體亦可為並非如功能用NMIS(PMIS)電晶體般具有作為 電晶體之功能之、僅與電晶體相同之結構體。 主要參照圖1,於具有上述NMIS結構之功能用NMIS電 晶體及虛設用NMIS電晶體中,於俯視時之活性區域 ACN、ACND之周圍形成有NMIS結構形成區域NMR(n型開 口區域)。NMIS結構形成區域NMR係指形成具有η型閘極 電極GTN、GTND以及活性區域ACN、ACND之NMIS結構 之區域。通常,NMIS結構形成區域NMR較活性區域 ACN、ACND寬廣。即功能用NMIS電晶體或虛設用NMIS 電晶體形成於NMIS結構形成區域NMR之内部。 並且同樣,於具有PMIS結構之功能用PMIS電晶體及虛 設用PMIS電晶體中,於俯視時之活性區域ACP、ACPD之 周圍形成有PMIS結構形成區域PMR(p型形成區域)。PMIS 結構形成區域PMR係指形成具有p型閘極電極GTP、GTPD 以及活性區域ACP、ACPD之PMIS結構之區域。通常, PMIS結構形成區域PMR比活性區域ACP ' ACPD寬廣。即 功能用PMIS電晶體或虛設用PMIS電晶體係形成於PMIS結 構形成區域PMR之内部。再者,為了使圖易於觀察,於虛 設用PMIS電晶體之活性區域ACPD之周圍未圖示PMIS結構 形成區域PMR。但是形成虛設用電晶體之區域中之、 NMIS結構形成區域NMR以外之區域為PMIS結構形成區域 PMR。 於以上態樣中NMIS區域、PMIS區域均形成有NMIS結構 形成區域NMR及PMIS結構形成區域PMR兩者。因此於圖1 161157.doc 201234528 中,NMIS區域、PMIS區域均混存有虛設用NMIS電晶體及 虛設用PMIS電晶體。 此處,通常NMIS區域於半導體基板主表面上所占之面 積之比例比PMIS區域大,具體而言上述NMIS區域之面積 為超過電晶體形成區域之整個面積之55%且為80%以下。 即,反之,上述PMIS區域之面積為整個電晶體形成區域 之面積之20%以上且未達45%。此時之NMIS結構形成區域 NMR之面積之和較佳為NMIS區域與PMIS區域之面積之和 (整個電晶體形成區域之面積)之55%以下,更佳為50%。 於NMIS區域、PMIS區域中,複數個虛設用電晶體關於 圖1之上下方向並非以於虛擬直線1上對齊閘極電極 GTND、GTPD之方式而配置,而是以自直線1起相互錯開 位置之方式而配置。與此相對,此等虛設用電晶體關於圖 1之左右方向,以於虛擬直線m上將閘極電極GTND、 GTPD全部同樣地對齊之方式排列為直線狀。為了形成此 種構成,於圖1之NMIS區域之下方,複數個虛設用NMIS 電晶體以重疊於一條直線狀之NMIS結構形成區域NMR中 之方式而配置。作為與NMIS結構形成區域NMR間隔之區 域的PMIS結構形成區域PMR亦同樣係配置為一條直線 狀,複數個虛設用PMIS電晶體以重疊於該PMIS結構形成 區域PMR中之方式並列地排列為直線狀。如此,藉由以排 列為直線狀之方式配置虛設用NMIS電晶體及虛設用PMIS 電晶體之各者,而於NMIS區域中混存虛設用NMIS電晶體 及虛設用PMIS電晶體。 161157,doc 201234528 惟NMIS區域、PMIS區域均係以虛設用NMIS電晶體與虛 設用PMIS電晶體交替排列之方式(相互鄰接之方式)而配置 於圖1中之功能用電晶體之右側沿上下方向排列為一行之 虛設用電晶體。於如此相互鄰接之虛設用電晶體中亦存在 以NMIS結構與PMIS結構不連續之方式而配置之區域。如 此一來,於形成該區域之虛設用活性區域ACND、ACPD時 之照相製版技術中所使用之注入阻劑之剝離變得容易。其 原因在於,NMIS結構形成區域NMR及PMIS結構形成區域 PMR於主表面上為較小之面積,因此對該注入阻劑之圖案 表面上之附著力減小。 於具有上述NMIS結構之功能用NMIS電晶體及虛設用 NMIS電晶體中,閘極電極GTN、GTND包括以下層疊結 構。即,主要參照圖2及圖3,閘極電極GTN、GTND具有 將閘極絕緣膜LI(n型用絕緣膜)、金屬電極GE以及多晶矽 電極PE按照該順序層疊而成之結構。並且於具有上述 PMIS結構之功能用PMIS電晶體及虛設用PMIS電晶體中, 閘極電極GTP、GTPD包括以下層疊結構。即閘極電極 GTP、GTPD具有將閘極絕緣膜HK(p型用絕緣膜)、功函數 金屬膜WFF(p型用絕緣膜)、金屬電極GE以及多晶矽電極 PE按照該順序層疊而成之結構。 上述NMIS結構中之閘極絕緣膜LI例如為藉由使包括高 介電常數之銓(Hf)、矽(Si)或锆(Zr)之氧化物的薄膜以及包 括鑭的薄膜擴散而形成之包含鑭之絕緣膜。再者上述 PMIS結構中之閘極絕緣膜HK例如為藉由使包括高介電常 161157.doc •10· 201234528 數之姶(Hf)、矽(Si)或錯(Zr)之氧化物的薄膜以及例如氧化 鋁(氧化鋁膜)擴散而形成之包含鋁之絕緣膜。進而金屬電 極GE例如為包括氮化鈦(TiN)之薄膜。 再者於圖1之俯視圖中僅記載有半導體基板SUB之主表 面上之NMIS區域' PMIS區域之面積比、功能用電晶體形 成於各區域中之情況、以及複數個虛設用電晶體配置於各 區域中之態樣》換言之其未表示功能用電晶體之面積佔有 率、數量或位置等。具體而言,於圖j中功能用NMIS電晶 體及功能用PMIS電晶體係各圖式一個,但實際上兩者均 形成複數個。並且,為了於圖2或圖3之剖面圖中明示上述 P型井區域PWL、η型井區域NWL(電晶體形成區域)或各 MIS電晶體形成於半導體基板SUB之主表面上之情況,而 於圖1之端部表示半導體基板SUB。 繼而’作為本實施形態之半導體裝置,使用圖4〜圖13說 明圖1〜圖3所示之電晶體形成區域之製造方法。 參照圖4及圖5,首先如圖1〜圖3所示,例如於構成半導 體晶片之、p型矽半導體基板SUB之主表面上劃分為NMIS 區域及PMIS區域。此處較佳為以NMIS區域之俯視時之面 積超過NMIS區域與PMIS區域之面積和之55%之方式劃 分,更佳為以超過55。/❶且為80%以下之方式劃分。 繼而,於半導體基板SUB之一(圖之上側)主表面上,更 具體而言係距半導體基板SUB之一主表面為内部之所需厚 度之區域中,例如藉由普通之照相製版技術及離子注入技 術’形成P型井區域PWL及η型井區域NWL。 16ll57.doc 201234528 並且於欲形成上述NMIS結構或PMIS結構之區域之周圍 形成分離絕緣膜SI。分離絕緣膜SI例如藉由矽氧化膜 (Si02)形成,用於電氣分離之後所形成之鄰接之電晶體之 間。 於形成有上述井區域NWL、PWL或分離絕緣膜SI之半導 體基板SUB之主表面上,藉由普通成膜方法依序形成閘極 絕緣膜HK、功函數金屬膜WFF、金屬電極GE。然後,藉 由普通照相製版技術,形成在將功能用NMIS電晶體及虛 設用NMIS電晶體之NMIS結構形成區域NMR形成之區域中 開口之阻劑圖案RS。如圖4所示,形成在NMIS區域中阻劑 圖案RS亦不開口之區域(作為PMIS結構形成區域PMR之區 域)。並且如圖5所示,形成在PMIS區域中阻劑圖案RS亦 開口之區域(作為NMIS結構形成區域NMR之區域)。因 此,最終NMIS區域、PMIS區域均係以NMIS結構及PMIS 結構之虛設用電晶體混存之方式而形成。 參照圖6及圖7,藉由普通蝕刻,除去圖4及圖5之阻劑圖 案RS之開口部之金屬電極GE及功函數金屬膜WFF。 參照圖8及圖9,藉由普通成膜方法,於圖6及圖7之步驟 所形成之圖案之全部面上例如沈積鋼系薄膜L Ο。 參照圖10及圖11,首先於已除去金屬電極GE及功函數 金屬膜WFF之區域中,構成鑭系薄膜LO之材料擴散至其下 之閘極絕緣膜HK之内部,形成作為單一絕緣膜之鑭絕緣 膜LI。此處鑭系薄膜LO例如藉由熱擴散以相對於閘極絕緣 膜HK之各位置而濃度緩慢傾斜之方式擴散。 161157.doc 12 201234528 然後’除去於圖6及圖7之步驟中未除去之金屬電極GE 及功函數金屬膜WFF上之鑭系薄膜LO。繼而藉由普通成膜 方法於此處所形成之圖案之全部面上形成包括與上述金屬 電極GE相同之材質之金屬電極ge及多晶矽電極PE。再者 於圖ίο及圖π中已忽視鑭絕緣膜LI上與功函數金屬膜WFF 上之金屬電極GE之厚度差。 參照圖12及圖13 ’藉由普通之照相製版技術及蝕刻,將 閘極絕緣膜HK、LI、功函數金屬膜WFF、金屬電極GE及 多晶矽電極PE之各者圖案化。如此形成n型閘極電極 GTN、ρ型閘極電極GTP、虛設用η型閘極電極GTND、虛 設用Ρ型閘極電極GTPD之各者。於如此形成各種閘極電極 之後,清洗整個該半導體基板SUB。 參照圖14及圖15,使用普通之照相製版技術及離子注入 技術,於形成有閘極絕緣膜GI之區域之周圍(圖之左右側) 形成η型雜質NR(相當於圖1之活性區域ACN、ACND)及低 濃度η型雜質NNR。同樣’於形成有閘極絕緣膜ηκ之區域 之周圍(圖之左右側)形成ρ型雜質PR(相當於圖1之活性區 域ACP、ACPD)及低濃度ρ型雜質ppr。 藉此’形成各功能用電晶體及虛設用電晶體之NMIS結 構或PMIS結構。NMIS結構係於圖4及圖5之步驟中形成於 已除去阻劑圖案RS之區域,PMIS結構係於圖4及圖5之步 驟中形成於未除去阻劑圖案RS之區域。 然後,例如藉由回蝕,於各閘極電極之周圍(圖14及圖 1 5之左右側)形成例如包括矽氧化膜之側壁絕緣膜s从^並 161157.doc 13- 201234528 且於各閘極電極及雜質之表面上形成矽化物層sc。矽化物 層SC係藉由於以覆蓋圖案之全部表面之方式形成高熔點金 屬層之後施加熱處理使高溶點金屬與石夕反應而形成。 進而然後’例如使用CVD(化學氣相沈積,chemical Vapor Deposition)法形成包括矽氧化膜之層間絕緣膜Π1。 然後’藉由稱作為 CMP(Chemical Mechanical Polishing)之 化學機械研磨法,以上表面達到平坦之方式對該層間絕緣 膜II1進行研磨。進而藉由普通之照相製版技術及蝕刻技 術’於層間絕緣膜II1上形成接觸孔。接觸孔之内部之側面 例如由包括鈕(Ta)等之位障金屬BRL覆蓋,接觸孔之内部 例如由包括鎢(W)之導電膜C 1填充。 進而藉由普通之照相製版技術及蝕刻技術,例如形成包 括銘(A1)之金屬配線Μ1 »金屬配線Μ1係以通過接點C 1而 與η型雜質NR、ρ型雜質PR電性連接之方式形成。 進而於層間絕緣膜III、金屬配線Ml上形成層間絕緣膜 。然後亦可進而層疊上部之層,此處省略說明。 繼而,尤其對決定於各虛設用MIS電晶體中選用NMIS結 構及PMIS結構中之哪一者之步驟進行說明。 參照圖16 ’於圖4及圖5之步驟中,於決定阻劑圖案rs已 開口之NMIS結構形成區域NMR之範圍時,進行以下所示 之各處理。首先例如根據使用輝光放電發光光譜法而分析 出之任意電晶體形成區域之表面上之GDS(輝光放電光譜 法,Glow Discharge Spectroscopy)資料,算出電晶體形成 區域(藉由GDS分析之區域)内之NMIS結構形成區域NMR之 161157.doc 201234528 俯視時之面積之比例(開口率)。其結果例如若為作為所需 值之55%以下,則係直接使用該電晶體形成區域之製造步 驟中之、形成上述圖4及圖5之阻劑圖案RS之掩膜(即不添 加形成虛設用NMIS電晶體)。 但是上述結果例如若高於所需值而超過55%,則進行使 形成虛設用NMIS電晶體之區域減少之調整。 更具體而言係按照以下所述之順序算出。此處例如考慮 用於形成NMIS區域中之功能用NMIS電晶體之NMIS結構形 成區域NMR之大小為整個電晶體形成區域之20%,且用於 形成PMIS區域中之功能用PMIS電晶體之PMIS結構形成區 域PMR之大小為整個電晶體形成區域之20%之情形。再者 假定此時之NMIS結構形成區域NMR相對於整體之所需面 積比例為50%。 於上述情形時,較佳為形成虛設用電晶體之區域占整個 基板之60°/。,且形成虛設用電晶體之區域中之一半即整個 基板之30%為虛設用NMIS電晶體。此可藉由求出功能用 NMIS電晶體之NMR之面積比例+虛設之面積比例/X=50% 之X之值作為調整比例而算出,此處根據20+60/X=50而求 出 X=2。 因此,以形成虛設用電晶體之整個區域中之1/2為虛設 用NMIS電晶體之方式於形成虛設用電晶體之區域形成 NMIS結構形成區域NMR。因此如圖1所示,於功能用電晶 體之右側沿上下方向排列為一行之虛設用電晶體係以虛設 用NMIS電晶體與虛設用PMIS電晶體交替排列之方式(相互 161157.doc -15- 201234528 鄰接之方式)而配置。並且於功能用電晶體之下側排列為 直線狀之虛設用電晶體之虛設用NMIS電晶體與虛設用 PMIS電晶體係每隔一行地交替配置。若如此以各一行地 呈直線狀地成為NMIS結構形成區域NMR、PMIS結構形成 區域PMR之任一者之方式調整,則調整為整個虛設用電晶 體之約一半係虛設用NMIS電晶體之步驟可更容易地進 行。 再者實際上,圖1之功能用電晶體之下側之虛設用NMIS 電晶體為兩行,與此相對,虛設用PMIS電晶體為一行。 因此全部虛設用電晶體之半數以上為NMIS電晶體。然而 整體上虛設用NMIS電晶體為全部虛設用電晶體之約一 半。
如上述般以電晶體形成區域中之η型開口區域之比例為 5 5%以下(或50%)之方式調整η型開口區域之俯視時之面 積。如上所述,整個電晶體形成區域中之超過5 5%之區域 為NMIS區域。因此於至少NMIS區域之一部分形成PMIS結 構形成區域PMR,且於NMIS區域以混存之方式形成NMIS 結構形成區域NMR、PMIS形成區域及PMR 繼而,一面比較作為本實施形態之比較例之圖17~圖23 一面說明本實施形態之作用效果。
參照圖1 7及圖18,於比較例之半導體裝置中,形成有以 與本實施形態相同之面積比例而劃分之NMIS區域及PMIS 區域。並且於比較例之半導體裝置中,複數個虛設用電晶 體係配置為與本實施形態相同。但是於比較例中,NMIS 161157.doc -16- 201234528 區域之全部功能用電晶體及虛設用電晶體係具有NMIS結 構之功能用NMIS電晶體及虛設用NMIS電晶體。並且於比 較例中,PMIS區域之全部功能用電晶體及虛設用電晶體 係具有PMIS結構之功能用PMIS電晶體及虛設用PMIS電晶 體。 因此於比較例中,例如於NMIS區域占超過電晶體形成 區域整體之55%且為80。/。以下之面積比例之情形時,NMIS 結構形成區域NMR亦具有超過整體之55%之面積比例。 參照圖1 9〜圖2 3,圖1 7及圖1 8所示之結構之製造方法與 上述圖4〜圖13所示之本實施形態之結構之製造方法基本相 同。圖19之步驟對應於圖4、圖5之步驟,圖20之步驟對應 於圖6、圖7之步驟’圖21之步驟對應於圖8、圖9之步驟, 圖22之步驟對應於圖1〇、圖11之步驟,圖23之步驟對應於 圖12、圖13之步驟。再者於圖19〜圖23中,不區分功能用/ 虛設用而圖示有NMIS結構之閘極電極gtn以及PMIS結構 之閘極電極GTP各形成一個之態樣。 如圖19所示,於比較例中,阻劑圖案RS於整個NMISg 域開口’阻劑圖案RS於PMIS區域完全不開口。 於如比較例般NMIS結構形成區域NMR相對於整個晶體 形成區域之面積比例超過55%等而較高且使用高介電常數 之鑭絕緣膜LI之情形時,如圖23所示’於對閘極電極gtn 圖案化時’有時會於作為閘極絕緣膜之鑭絕緣膜u之側面 上附著異物FRN。該異物係藉由含有於對閘極電極圖案化 時所使用之氟(F)之蝕刻氣體與鑭絕緣膜u反應而形成。該 161157.doc 17 201234528 異物包括氟化鑭。 但是若如本實施形態般NMIS結構形成區域NMR相對於 整個電晶體形成區域之面積比例少至50%左右(55%以 下)’則形成虛設用NMIS電晶體之比例減少。本發明之發 明者潛心研究結果發現,若減少形成NMIS結構之比例即 具有鑭絕緣膜LI之電晶體之比例,則產生上述異物FRN之 可能性降低。因此若如本實施形態般於NMIS區域中亦將 一部分虛設用電晶體形成為PMIS結構,則於使用高介電 常數之鑭絕緣膜LI作為NMIS結構之閘極絕緣膜之情形時 亦可抑制上述異物FRN之產生。 若上述異物FRN產生,則例如功能用電晶體之閘極電極 與接觸孔可能經由該異物FRN而短路。因此若可藉由本實 施形態抑制異物FRN之產生,則可避免上述短路,因此可 抑制異物FRN引起之電晶體之良率降低。 再者NMIS結構中之作為n型用絕緣膜之高介電常數之閘 極絕緣膜LI亦可為包括除了包含鑭之外還包含鎂(Mg)或釔 (Y)之絕緣體材料(Mg〇2* Y2〇3)者。於形成包含鎂或釔之 絕緣體材料之情形時亦有可能於該絕緣膜LI之側面附著異 物。 並且,於形成各種閘極電極之後,在進入下一步驟之前 清洗半導體基板SUB整體,於閘極電極形成至清洗步驟進 行為止之半導體基板SUB之儲存時間較長亦可抑制於鑭絕 緣膜LI上附著異物FRN。因此於本實施形態中,例如與比 較例相比,可延長上述儲存時間,其結果可使所形成之半 161157.doc -18 - 201234528 導體裝置之品質更穩定。 再者NMIS結構形成區域之面積比例係使用虛設用電晶 體而調整。此處虛設用電晶體係為了提高藉由CMP使電晶 體上之層間絕緣臈等平坦化時之平坦性而形成者。因此虛 议用電晶體無須作為實際之電晶體動作。目此即便於 NMIS區域之p型井區域pWL形成虛設用pMIS電晶體,於半 導體裝置之功能上亦不會存在問題。 (實施形態2)本實施形態與實施形態丨相比較,不同處 在於複數個虛設用電晶體&NMIS結構形成區域Nmr之配 置。以下,使用圖24〜圖27,說明本實施形態之半導體裝 置之構成。 參照圖24〜圖27,於本實施形態之任一實施例之半導體 裝置中’均形成以與本實施形態1相同之面積比例而劃分 之NMIS區域及PMIS區域。而且於至少NMIS區域之虛設用 電晶體中混存有NMIS結構及PMIS結構兩者。 惟於本實施形態中,於NMIS區域、PMIS區域中,皆為 將複數個虛設用電晶體於圖24〜圖27之上下方向以於虛擬 直線1(參照圖24)上對齊閘極電極GTND、GTPD之方式而配 置。與此相對,此等虛設用電晶體於圖24〜圖27之左右方 向並非以於虛擬直線m(參照圖24)上同樣對齊之方式排列 為直線狀,而是以自直線m起相互錯開位置而配置。 於如上般配置虛設用電晶體之本實施形態中,例如考慮 功能用NMIS電晶體之NMIS結構形成區域之大小為整個電 晶體形成區域之20°/〇,且功能用PMIS電晶體之PMIS結構 16I157.doc !9 201234528 形成區域之大小為整個電晶體形成區域之20%之情形。再 者假定此時之NMIS結構形成區域NMR相對於整體之所需 面積比例為50%。 於上述情形時,較佳為形成虛設用電晶體之區域為整個 基板之60%,且形成虛設用電晶體之區域中之一半即整個 基板之30%為虛設用NMIS電晶體。這可藉由求出功能用 NMIS電晶體之NMR之面積比例+虛設之面積比例/X=50% 之X之值作為調整比例而算出,此處根據20 + 60/X=50而求 出 X=2。 因此於上述情形時,如圖24之第1實施例所示,較佳為 虛設用NMIS電晶體與虛設用PMIS電晶體係每隔一行地交 替配置為直線狀。如此以形成虛設用電晶體之整個區域中 之1/2為虛設用NMIS電晶體之方式呈直線狀地每隔一行交 替形成虛設用NMIS結構形成區域NMR與虛設用PMIS結構 形成區域PMR。 繼而,例如考慮功能用NMIS電晶體之NMIS結構形成區 域之大小為整個電晶體形成區域之30%,且功能用PMIS電 晶體之PMIS結構形成區域之大小為整個電晶體形成區域 之1 0%之情形。再者假定此時之NMIS結構形成區域NMR 相對於整體之所需面積比例為50%。 於上述情形時,較佳為形成虛設用電晶體之區域占基板 整體之60%,且形成虛設用電晶體之區域之1/3即整個基板 之20%為虛設用NMIS電晶體。這可藉由求出功能用NMIS 電晶體之NMR之面積比例+虛設之面積比例/X=50%之X之 161157.doc -20- 201234528 值作為調整比例而算出,此處根據30 + 60/X=50求出X=3。 因此於上述情形時,如圖25之第2實施例所示,較佳為 虛設用NMIS電晶體與虛設用PMIS電晶體以大約1:2之比例 配置為直線狀。如此以形成虛設用電晶體之整個區域中之 1/3為虛設用NMIS電晶體之方式將虛設用NMIS結構形成區 域NMR與虛設用PMIS結構形成區域PMR形成為直線狀。 繼而,例如考慮功能用NMIS電晶體之NMIS結構形成區 域之大小為整個電晶體形成區域之40%,且功能用PMIS電 晶體之PMIS結構形成區域之大小為整個電晶體形成區域 之1 0%之情形。再者假定此時之NMIS結構形成區域NMR 相對於整體之所需面積比例為50%。 於該情形時若亦以與上述相同之方式考慮,則調整比例 X根據40 + 50/X=50求出X=5。因此於該情形時,如圖26之 第3實施例所示,較佳為虛設用NMIS電晶體與虛設用PMIS 電晶體以大約1:4之比例配置為直線狀。如此一來,形成 虛設用電晶體之整個區域中之1/5為虛設用NMIS電晶體。 繼而,例如考慮功能用NMIS電晶體之NMIS結構形成區 域之大小為整個電晶體形成區域之10%,且功能用PMIS電 晶體之PMIS結構形成區域之大小為整個電晶體形成區域 之30%之情形。再者假定此時之NMIS結構形成區域NMR 相對於整體之所需面積比例為50%。 於該情形時若亦以與上述相同之方式考慮,則調整比例 X根據10 + 60/X=50求出X=1.5。因此於該情形時,如圖27 之第4實施例所示,較佳為虛設用NMIS電晶體與虛設用 I61157.doc 21 201234528 PMIS電晶體以大約2:1之比例配置為直線狀。如此一來, 形成虛設用電晶體之整個區域中之2/3為虛設用NMIS電晶 體。 再者圖2 4〜圖27亦與圖1相同,雖然相對於準禮所需之面 積比例存在誤差’但大致係以所需之面積比例配置虛設用 NMIS電晶體及虛設用PMIS電晶體。 於圖24〜圖27中’由於上述以外之内容與實施形態1之半 導體裝置大致相同,因此於圖24〜圖27中係對與實施形態i 相同之要素附上相同符號,並不重複對其進行說明。 具有如上構成之本實施形態具有與實施形態丨相同之作 用效果。具體而言,於本實施形態中,尤其於NMIS區域 中,亦與實施形態1相同,虛設用電晶體係混存有虛設用 NMIS電晶體及虛設用PMIS電晶體。因此例如與]^1^15區域 之虛β又用電晶體均具有NMIS結構之情形相比,形成NMIs 結構之電晶體之比例減少。因此與實施形態丨相同,於 NMIS結構之閘極絕緣膜包括高介電常數之鑭絕緣膜之情 形時,可降低於該鑭絕緣膜LI之侧面附著異物之可能性。 並且若使用上述算出方法針對虛設用電晶體之每個排列 行而決疋虛設用電晶體之NMIS結構形成區域與 結構形成區域PMR之配置,則可簡單地形成將附著上述異 物之可能性降低之構成。 本發月之實施形態2僅於以上所述之各點上與本發明之 實施形態1不同。即’關於本發明之實施形態2,以上未敍 述之構成或條件、順序或效果等均係、以本發明之實施形態 161l57.doc •22· 201234528 1為準。 (實施形態3)本實施形態與實施形態1相比較,不同處 在於複數個虛設用電晶體及NMIS結構形成區域NMR之配 置。以下,使用圖28〜圖29說明本實施形態之半導體裝置 之構成。 參照圖28〜圖29 ’於本實施形態之任一實施例之半導體 裝置中,均形成有以與本實施形態1相同之面積比例而劃 分之NMIS區域及PMIS區域。並且於至少NMIS區域之虛設 用電晶體中混存有NMIS結構與PMIS結構兩者。 但是於本實施形態中,於NMIS區域、PMIS區域中,複 數個虛設用電晶體關於圖28〜圖29之上下方向,均係以於 虛擬直線1(參照圖28)上對齊閘極電極GTND、GTPD之方式 而配置。進而此等虛設用電晶體關於圖28〜圖29之左右方 向’均係以於虛擬直線m(參照圖28)上將閘極電極GTND、 GTPD全部同樣地對齊之方式排列為直線狀。 直線1與直線m相互大致正交。因此於本實施形態_,連 接虛設用電晶體之排列而成之直線之間相互大致正交。 於如上般配置虛設用電晶體之本實施形態中,例如考慮 功能用NMIS電晶體之NMIS結構形成區域之大小為整個電 晶體形成區域之20%,且功能用PMIS電晶體之PMIS結構 形成區域之大小為整個電晶體形成區域之2〇%之情形。再 者假定此時之NMIS結構形成區域NMR相對於整體之所需 面積比例為5 0 %。 於該情形時,若以與上述實施形態相同之方式考慮,則 16I157.doc •23- 201234528 調整比例X根據20 + 60/X = 50求出X=2。因此較佳為虛設用 NMIS電晶體形成為整個虛設用電晶體之約1/2。即例如較 佳為虛設用NMIS電晶體與虛設用PMIS電晶體係每隔一行 地交替配置為直線狀。 此時例如圖28之第1實施例所示,NMIS結構形成區域 NMR及PMIS結構形成區域PMR亦可形成為沿圖28之左右 方向延伸之直線狀。或如圖29之第2實施例所示,NMIS結 構形成區域NMR及PMIS結構形成區域PMR亦可形成為沿 圖29之上下方向延伸之直線狀。 於圖28〜圖29中’上述以外之内容與實施形態1之半導體 裝置大致相同’因此於圖28〜圖29中係對與實施形態1相同 之要素附上相同符號,並不重複對其進行說明。 於具有以上構成之本實施形態中亦具有與實施形態1相 同之作用效果。並且藉由沿直線1以及與直線1正交之直線 m兩者排列虛設用電晶體,而將NMIS結構形成區域NMR 或PMIS結構形成區域PMR形成為直線狀之步驟更易於進 行。並且亦可選擇所形成之NMIS結構形成區域NMR或 PMIS結構形成區域PMR沿圖28之直線丨或直線任一方 向延伸。因此若如本實施形態般沿直線1及直線爪之兩者而 排列虛k用電晶體,則可提高NMIS結構形成區域NMR之 形成自由度8 本發明之實施形態3僅於以上所述之各點上與本發明之 實施形態1不同。即,關於本發明之實施形態3,以上未敍 述之構成或條件、順序或效果等均係以本發明之實施形態 161157.doc •24· 201234528 1為準。 (實施形態4)本實施形態與實施形態1相比較,不同處 在於複數個虛設用電晶體及NMIS結構形成區域NMR之配 置。以下,使用圖30〜圖3 1說明本實施形態之半導體裝置 之構成。 參照圖30〜圖3 1 ’於本實施形態之任一實施例之半導體 裝置中,均形成有以與本實施形態1相同之面積比例而劃 分之NMIS區域及PMIS區域。並且至少於NMIS區域之虛設 用電晶體中混存有NMIS結構及PMIS結構兩者。 但是於本實施形態中,於NMIS區域、PMIS區域中,複 數個虛設用電晶體關於圖30〜圖31之上下方向及左右方向 兩者,均未以於直線1及直線m上對齊之方式排列為直線 狀’而係自各直線起相互錯開位置而配置。並且,尤甘排 列於功能用電晶體之下側之虛設用電晶體係大致沿相對於 直線1及直線m相互以銳角相交之直線η而排列。 於如上述般配置虛設用電晶體之本實施形態中,例如考 慮功能用NMIS電晶體之NMIS結構形成區域之大小為整個 電晶體形成區域之20% ’且功能用PMIS電晶體之pmis結 構形成區域之大小為整個電晶體形成區域之2〇%之情形。 再者假定此時之NMIS結構形成區域NMR相對於整體之所 需面積比例為50%。 於該情形時’若以與上述實施形態相同之方式考慮,則 調整比例X根據20+60/X=50求出X=2。因此,較佳為虛設 用NMIS電晶體形成為整個虛設用電晶體之約1/2。即例如 161157.doc •25· 201234528 較佳為虛設用NMIS電晶體與虚設用PMIS電晶體係每隔一 行地交替配置為直線狀。 因此’若著眼於以在沿直線η之方向上相互間隔延伸之 方式而配置之虛設用電晶體之行,則各行係以虛設用 NMIS電晶體(NMIS結構形成區域NMR)之行與虚設用PMIS 電晶體(PMIS結構形成區域PMR)之行交替配置之方式而形 成。因此整體上虛設用電晶體中之虛設用NMIS電晶體所 占之比例為約1 /2。 於圖30〜圖31中’上述以外之内容與實施形態1之半導體 裝置大致相同,因此於圖30〜圖31中係對與實施形態1相同 之要素附上相同符號,並不重複對其進行說明。 於具有以上構成之本實施形態中亦具有與實施形態i相 同之作用效果。進而各虛設用電晶體係沿相對於直線1或 直線m之延伸方向於傾斜方向上延伸之直線而排列,因此 可以更咼密度配置虛設用電晶體。換言之可縮小鄰接之虛 設用電晶體之間之龍。因此可進而提高形成於虛設用電 晶體上之層間絕緣膜等之平坦度。 本發明之實施形態4僅於以上所述之各點上與本發明之 實施形態1不同。即,關於本發明之實施形態4,以上未敍 述之構成或條件、順序或效果等均係以本發明之實施形離 1為準。 〜 應該瞭解,此次揭示之實施形態於所有方面均為例示, 並非限制性者。本發明之範圍係由申請專利範圍表示而非 由上述說明表示’ X意圖包含與中請專利範圍均等之含義 161157.doc -26 · 201234528 以及範圍内之所有變更。 [產業上之可利用性] 本發明尤其可有利地適用於具有包括高介電常數之胡 閣極 絕緣膜之功能用NMIS電晶體以及其虛設圖案之半導體 置及其製造方法中。 【圖式簡單說明】 圖1係表示本發明之實施形態1之半導體裝置之、n型及 型井區域中之功能用電晶體與虛設用電晶體之配置之概略 平面圖。 圖2係通過沿圖1之IMI線之部分之尤其詳細表示間極電 極之構成之剖面圖。 圖3係通過沿圖1之ΠΙ-ΙΙΙ線之部分之尤其詳細表示閑極 電極之構成之剖面圖。 圓4係表示形成圖2之剖面圖所示之構成之第1步驟之 面圖。 °
圖5係表示形成圖3之剖面圖所示之構成之第1步驟之 面圖。 U 圖6係表示形成圖2之剖面圖所示之構成之第2步 面圖。 Μ 圖7係表示形成圖3之剖面圖所示之構成之第2步 面圖。 圖8係表不形成圖2之剖面圖所示之構成之第3步 面圖。 圖9係表不形成圓3之剖面圖所示之構成之第3步驟之剖 161157.doc -27- 201234528 面圖。 圖 面圖 係表示形成圖 2之剖面圖 所示之構成之第4步驟之剖 圖11係表示形成圖3之剖 面圖。 圖12係表示形成圖2之剖 面圖。 圖13係表示形成圖3之剖 面圖。 面圖所示之構成之第4步驟之剖 面圖所示之構成之第5步驟之剖 面圖所示之構成之第5步驟之剖 係表示經過形成圖2之剖面圖所示之構成之繼圖【2 之各步驟之後之狀態之剖面圖。 圖15係表示經過形成圖3之剖面圖所示之構成之繼圖” 之各步驟之後之狀態之剖面圖。 圖16係表示調整NMIS結構形成區域之面積比例之步驟 之流程圖。 圖17係表示作為比較例之半導體裝置之、η型及p型井區 域中之功能用電晶體與虛設用電晶體之配置之概略平面 圖。 圖18係通過沿圖17之XVIII-XVIII線之部分之尤其样細 表示閘極電極之構成之剖面圖。 圖19係表示形成圖18之剖面圖所示之構成之第1步驟之 剖面圖。 圖20係表示形成圖18之剖面圖所示之構成之第2步驟之 剖面圖。 161157.doc -28 - 201234528 圖21係表示形成圖18之剖面圖所示之構成之第3步驟之 剖面圖。 圖22係表示形成圖18之剖面圖所示之構成之第*步驟之 剖面圖。 圖23係表示形成圖18之剖面圖所示之構成之第5步驟之 剖面圖。 圖24係表示本發明之實施形態2之第1實施例之半導體裝 置之、η型及p型井區域中之功能用電晶體與虛設用電晶體 之配置之概略平面圖。 圖25係表示本發明之實施形態2之第2實施例之半導體裝 置之、η型及ρ型井區域中之功能用電晶體與虛設用電晶體 之配置之概略平面圖。 圖26係表示本發明之實施形態2之第3實施例之半導體裝 置之、η型及ρ型井區域中之功能用電晶體與虛設用電晶體 之配置之概略平面圖。 圖27係表示本發明之實施形態2之第4實施例之半導體裝 置之、η型及ρ型井區域中之功能用電晶體與虛設用電晶體 之配置之概略平面圖。 圖28係表示本發明之實施形態3之第1實施例之半導體裝 置之、η型及ρ型井區域中之功能用電晶體與虛設用電晶體 之配置之概略平面圖。 圖29係表示本發明之實施形態3之第2實施例之半導體裝 置之、η型及ρ型井區域中之功能用電晶體與虛設用電晶體 之配置之概略平面圖。 161157.doc 29- 201234528 圖30係表示本發明之實施形態4之第1實施例之半導體裝 置之、η型及p型井區域中之功能用電晶體與虛設用電晶體 之配置之概略平面圖。 圖3 1係表示本發明之實施形態4之第2實施例之半導體裝 置之、η型及ρ型井區域中之功能用電晶體與虚設用電0曰體 之配置之概略平面圖。 【主要元件符號說明】 ACN η型活性區域 ACND 虛設用η型活性區域 ACP Ρ型活性區域 ACPD 虛設用ρ型活性區域 BRL 位障金屬 C1 導電膜 FRN 異物 GE 金屬電極 GTN η型閘極電極 GTND 虛設用η型閘極電極 GTP Ρ型閘極電極 GTPD 虛設用ρ型閘極電極 ΗΚ 閘極絕緣膜 III 層間絕緣膜 112 層間絕緣膜 LI 閘極絕緣膜 LO 鑭系薄膜 16ll57.doc 201234528
Ml 金屬配線 NMR NMIS結構形成區域 NNR 低濃度n型雜質 NR η型雜質 NWL η型井區域 PE 多晶夕電極 PMR PMIS結構形成區域 PPR 低濃度Ρ型雜質 PR Ρ型雜質 PWL Ρ型井區域 SC 矽化物層 SI 分離絕緣膜 WFF 功函數金屬膜 161157.doc •31

Claims (1)

  1. 201234528 七、申請專利範圍: 1· 一種半導體裝置,其包括:半導體基板,其具有主表 面;電晶體形成區域,其具有形成於上述主表面上之n 型雜質區域及ρ型雜質區域,功能用η通道型電晶體,其 配置於上述ρ型雜質區域中;功能用ρ通道型電晶體,其 配置於上述η型雜質區域中;第1周邊用電晶體,其於上 述Ρ型雜質區域之俯視時之上述功能用η通道型電晶體之 周邊配置有複數個;及第2周邊用電晶體,其於上述 雜質區域之俯視時之上述功能用P通道型電晶體之周邊 配置有複數個;且至少複數個上述第丨周邊用電晶體係 以周邊用η型閘極結構體與周邊用?型閘極結構體混存之 方式而配置。 2. 3. 4. 5. 如請求項1之半導體裝置,其中上述功能用η通道型電晶 體及上述周❹η型閑極結構體包含卿為㈣用絕緣 膜,且上述功能用ρ通道型電晶體及上述周邊用ρ型閘極 結構體包含氧化鋁膜作為ρ型用絕緣膜。 如請求項⑷之半導體裝置,其中複數個上述第i及第2 周邊用電晶體配置於以在俯視時呈直線狀排列為一行之 方式所形成之η型開口區域及p型形成區域之内部。 如請求項1至3中任一項之丰遙躲酤 、 哨&牛導體裝置,其中於俯視時連 結複數個上述第1及第2周邊用 用電晶體之各者之排列而成 之直線相互正交。 如請求項I至3中任一項之半導 千導體裝置,其中於俯視時連 、、-口複數個上述第1及H ^ H,息m ; 及第2周邊用電晶體之各者之排列而成 161157.doc 201234528 之直線相互以銳角相交。 6. 如請求項1至5中任一項之半導體裝置,其中複數個上述 第1及第2周邊用電晶體中之至少一部分係以於俯視時上^ 述周邊用η型閉極結構體與上述周邊用p型閘極結構體相 互鄰接之方式而配置。 7. —種半導體裝置之製造方法,其包括如下步驟:於半導 體基板之主表面上形成η型雜質區域及ρ型雜質區域於 上述Ρ型雜質區域中形成功能用η通道型電晶體.於上 η型雜質區域中形成功能用ρ通道型雷晶贈. %日日姐,上述ρ型 雜質區域之俯視時之上述功能用η通道型電晶體以外之 區域中形成複數個第1周邊用電晶體;及於上述11型雜質 區域之俯視時之上述功能用Ρ通道型電晶體以外之區域 中形成複數個第2周邊用電晶體;且至少複數個第1周邊 用電晶體係以周邊用η型閘極結構體與周邊用ρ型閘極結 構體混存之方式而形成。 8. 如請求項7之半導體裝置之製造方法,其中上述功能用η 通道型電晶體及上述周邊用η型閘極結構體包含鑭作為η 型用絕緣膜,且上述功能用ρ通道型電晶體及上述周邊 用Ρ型閘極結構體包含氧化鋁膜作為ρ型用絕緣膜。 9. 如請求項7之半導體裝置之製造方法,其中於形成上述η 型雜質區域及上述Ρ型雜質區域之步驟中,上述ρ型雜質 區域以超過上述η型雜質區域及ρ型雜質區域之面積和之 550/。之方式而形成’且於形成上述第1及第2周邊用電晶 體之步驟中,以上述功能用1!通道型電晶體以及上述第i 16ll57.doc 201234528 ίο. 11. 12. 13. 14. 及第2周邊用電晶體中之形成上述周邊❹型閘極結構體 之η型開口區域之面積為上述n型雜質區域及上述p型雜 質區域之面積和之55%以下之方式而形成上述㈣開口區 域。 如請求項9之半導體裝置之製造方法,其中於形成上述 第1及第2周邊用電晶體之步驟十,根據將上述功能用n 通道型電晶體之形成區域之俯視時之面積以及上述功能 用Ρ通道型電晶體之形成區域之俯視時之面積之資料與 參考面積進行比較而得之結果,而調整形成上述周邊用 η型閘極結構體之上述〇型開口區域之俯視時之面積。 如請求項9或10之半導體裝置之製造方法,其中複數個 上述第1及第2周邊用電晶體形成於以在俯視時呈直線狀 排列為一行之方式所形成之上述η型開口區域及ρ型形成 區域之内部。 如請求項7至11中任一項之半導體裝置之製造方法,其 中於俯視時連結複數個上述第1及第2周邊用電晶體之各 者之排列而成之直線相互正交。 如請求項7至11中任一項之半導體裝置之製造方法,其 中於俯視時連結複數個上述第1及第2周邊用電晶體之各 者之排列而成之直線相互以銳角相交。 如請求項7至13中任一項之半導體裝置之製造方法,其 中複數個上述第1及第2周邊用電晶體中之至少一部分係 以於俯視時上述周邊用η型閘極結構體與上述周邊用ρ型 閘極結構體相互鄰接之方式而配置。 161157.doc
TW100149620A 2011-01-20 2011-12-29 Semiconductor device and manufacturing method thereof TWI531029B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011009788A JP5667893B2 (ja) 2011-01-20 2011-01-20 半導体装置およびその製造方法

Publications (2)

Publication Number Publication Date
TW201234528A true TW201234528A (en) 2012-08-16
TWI531029B TWI531029B (zh) 2016-04-21

Family

ID=46527884

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100149620A TWI531029B (zh) 2011-01-20 2011-12-29 Semiconductor device and manufacturing method thereof

Country Status (4)

Country Link
US (1) US8604553B2 (zh)
JP (1) JP5667893B2 (zh)
CN (1) CN102610611B (zh)
TW (1) TWI531029B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104183490B (zh) * 2013-05-21 2017-11-28 中芯国际集成电路制造(上海)有限公司 Mos晶体管的形成方法
CN105514105B (zh) * 2014-09-26 2019-08-06 联华电子股份有限公司 集成电路与其形成方法
US10199283B1 (en) * 2015-02-03 2019-02-05 Pdf Solutions, Inc. Method for processing a semiconductor wager using non-contact electrical measurements indicative of a resistance through a stitch, where such measurements are obtained by scanning a pad comprised of at least three parallel conductive stripes using a moving stage with beam deflection to account for motion of the stage
US10978438B1 (en) 2015-12-16 2021-04-13 Pdf Solutions, Inc. IC with test structures and E-beam pads embedded within a contiguous standard cell area
US20170365675A1 (en) * 2016-06-16 2017-12-21 United Microelectronics Corp. Dummy pattern arrangement and method of arranging dummy patterns
US10153265B1 (en) * 2017-08-21 2018-12-11 United Microelectronics Corp. Dummy cell arrangement and method of arranging dummy cells
US11133272B1 (en) * 2020-04-23 2021-09-28 Qualcomm Incorporated Vertically-aligned and conductive dummies in integrated circuit layers for capacitance reduction and bias independence and methods of manufacture
JP2022050253A (ja) * 2020-09-17 2022-03-30 キオクシア株式会社 半導体記憶装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003028111A1 (fr) * 2001-09-25 2003-04-03 Sony Corporation Memoire a semi-conducteur permanente et procede de fabrication
JP4110792B2 (ja) * 2002-02-20 2008-07-02 日本電気株式会社 容量素子及び容量素子を用いた半導体集積回路
JP4019275B2 (ja) * 2003-04-21 2007-12-12 セイコーエプソン株式会社 半導体装置
JP2005175214A (ja) * 2003-12-11 2005-06-30 Seiko Epson Corp 半導体装置およびその製造方法
JP4309360B2 (ja) * 2005-03-10 2009-08-05 エルピーダメモリ株式会社 回路セル及び半導体装置
JP2006303377A (ja) * 2005-04-25 2006-11-02 Renesas Technology Corp 半導体装置
JP2007250705A (ja) * 2006-03-15 2007-09-27 Nec Electronics Corp 半導体集積回路装置及びダミーパターンの配置方法
DE102007041207B4 (de) * 2007-08-31 2015-05-21 Globalfoundries Dresden Module One Limited Liability Company & Co. Kg CMOS-Bauelement mit Gateisolationsschichten mit unterschiedlicher Art und Dicke und Verfahren zur Herstellung
JP2009200165A (ja) * 2008-02-20 2009-09-03 Elpida Memory Inc 半導体装置
JP4602440B2 (ja) * 2008-06-12 2010-12-22 パナソニック株式会社 半導体装置及びその製造方法

Also Published As

Publication number Publication date
TWI531029B (zh) 2016-04-21
CN102610611A (zh) 2012-07-25
JP2012151344A (ja) 2012-08-09
US20120187500A1 (en) 2012-07-26
US8604553B2 (en) 2013-12-10
CN102610611B (zh) 2017-03-01
JP5667893B2 (ja) 2015-02-12

Similar Documents

Publication Publication Date Title
TW201234528A (en) Semiconductor device and manufacturing method thereof
KR102136176B1 (ko) 금속 게이트의 절단 방법 및 그 금속 게이트가 형성된 구조물
US8546211B2 (en) Replacement gate having work function at valence band edge
JP4524995B2 (ja) 半導体装置
TWI383490B (zh) 半導體裝置之製造方法
TWI423345B (zh) 半導體裝置之製造方法
US20040080001A1 (en) Complementary integrated circuit and method of manufacturing same
TWI447898B (zh) 半導體裝置及其製造方法
US20110215407A1 (en) Semiconductor-metal-on-insulator structures, methods of forming such structures, and semiconductor devices including such structures
JP5368584B2 (ja) 半導体装置およびその製造方法
US8207584B2 (en) Semiconductor device and manufacturing method of the same
US20190333920A1 (en) Method for integrating memory and logic
JP5557632B2 (ja) 半導体装置およびその製造方法
KR101899155B1 (ko) 반도체 장치 및 그 제조 방법
US20140042504A1 (en) Method for manufacturing semiconductor device and semiconductor device
GB2358737A (en) Methods for manufacturing a complimentary integrated circuit
JP6356536B2 (ja) 半導体装置の製造方法
CN112542460A (zh) 具有减少的边缘缺陷的铁电存储器件及其制造方法
US8101502B2 (en) Semiconductor device and its manufacturing method
US20220246728A1 (en) Semiconductor device
TWI538143B (zh) 薄膜電阻結構
US9070564B2 (en) Semiconductor device having mixedly mounted components with common film layers and method of manufacturing the same
JP2010118677A (ja) 半導体装置
JP2011040578A (ja) 半導体装置およびその製造方法
TW201513351A (zh) 3維構造之mosfet及其製造方法