TW200915399A - Method for manufacturing a thin-film transistor, method for manufacturing a liquid crystal display device, and method for forming electrodes - Google Patents
Method for manufacturing a thin-film transistor, method for manufacturing a liquid crystal display device, and method for forming electrodes Download PDFInfo
- Publication number
- TW200915399A TW200915399A TW097120753A TW97120753A TW200915399A TW 200915399 A TW200915399 A TW 200915399A TW 097120753 A TW097120753 A TW 097120753A TW 97120753 A TW97120753 A TW 97120753A TW 200915399 A TW200915399 A TW 200915399A
- Authority
- TW
- Taiwan
- Prior art keywords
- thin film
- electrode
- gas
- copper
- vacuum chamber
- Prior art date
Links
- 239000010409 thin film Substances 0.000 title claims abstract description 115
- 238000004519 manufacturing process Methods 0.000 title claims description 43
- 238000000034 method Methods 0.000 title claims description 40
- 239000004973 liquid crystal related substance Substances 0.000 title claims description 24
- 239000010408 film Substances 0.000 claims abstract description 178
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims abstract description 163
- 229910052802 copper Inorganic materials 0.000 claims abstract description 163
- 239000010949 copper Substances 0.000 claims abstract description 163
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 claims abstract description 108
- 239000000758 substrate Substances 0.000 claims abstract description 96
- 239000011521 glass Substances 0.000 claims abstract description 67
- 239000002994 raw material Substances 0.000 claims abstract description 19
- 239000007789 gas Substances 0.000 claims description 196
- 238000004381 surface treatment Methods 0.000 claims description 61
- 239000004065 semiconductor Substances 0.000 claims description 43
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 claims description 41
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims description 37
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 27
- 239000001301 oxygen Substances 0.000 claims description 27
- 229910052760 oxygen Inorganic materials 0.000 claims description 27
- 239000000126 substance Substances 0.000 claims description 20
- 239000000463 material Substances 0.000 claims description 16
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 claims description 13
- 229910052757 nitrogen Inorganic materials 0.000 claims description 13
- 229910052707 ruthenium Inorganic materials 0.000 claims description 13
- 229910001873 dinitrogen Inorganic materials 0.000 claims description 10
- 150000003304 ruthenium compounds Chemical class 0.000 claims description 10
- QJGQUHMNIGDVPM-UHFFFAOYSA-N nitrogen group Chemical group [N] QJGQUHMNIGDVPM-UHFFFAOYSA-N 0.000 claims description 9
- 229910052715 tantalum Inorganic materials 0.000 claims description 5
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 claims description 5
- 229910000881 Cu alloy Inorganic materials 0.000 claims description 3
- 150000004767 nitrides Chemical class 0.000 claims description 3
- 238000007714 electro crystallization reaction Methods 0.000 claims description 2
- 229910052746 lanthanum Inorganic materials 0.000 claims description 2
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 claims description 2
- 239000004576 sand Substances 0.000 claims description 2
- -1 sand compound Chemical class 0.000 claims description 2
- 239000007788 liquid Substances 0.000 claims 1
- 150000003482 tantalum compounds Chemical class 0.000 claims 1
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 abstract description 18
- 239000012298 atmosphere Substances 0.000 abstract description 3
- 229910052581 Si3N4 Inorganic materials 0.000 abstract description 2
- 238000009792 diffusion process Methods 0.000 abstract description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 abstract description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 abstract 2
- 229910000077 silane Inorganic materials 0.000 abstract 2
- 229910052710 silicon Inorganic materials 0.000 abstract 2
- 239000010703 silicon Substances 0.000 abstract 2
- 239000010410 layer Substances 0.000 description 128
- DIOQZVSQGTUSAI-UHFFFAOYSA-N decane Chemical compound CCCCCCCCCC DIOQZVSQGTUSAI-UHFFFAOYSA-N 0.000 description 52
- 229910000069 nitrogen hydride Inorganic materials 0.000 description 24
- 238000004544 sputter deposition Methods 0.000 description 15
- 239000003990 capacitor Substances 0.000 description 11
- 230000015572 biosynthetic process Effects 0.000 description 10
- 229910021529 ammonia Inorganic materials 0.000 description 5
- 229910052732 germanium Inorganic materials 0.000 description 5
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 5
- 239000011229 interlayer Substances 0.000 description 5
- 239000012535 impurity Substances 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 238000009825 accumulation Methods 0.000 description 3
- 238000005530 etching Methods 0.000 description 3
- 239000011261 inert gas Substances 0.000 description 3
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 3
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 2
- OTMSDBZUPAUEDD-UHFFFAOYSA-N Ethane Chemical compound CC OTMSDBZUPAUEDD-UHFFFAOYSA-N 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 230000008676 import Effects 0.000 description 2
- 150000002739 metals Chemical class 0.000 description 2
- 239000012299 nitrogen atmosphere Substances 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000009832 plasma treatment Methods 0.000 description 2
- 239000002002 slurry Substances 0.000 description 2
- UGFAIRIUMAVXCW-UHFFFAOYSA-N Carbon monoxide Chemical compound [O+]#[C-] UGFAIRIUMAVXCW-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- 229910007264 Si2H6 Inorganic materials 0.000 description 1
- 229910004205 SiNX Inorganic materials 0.000 description 1
- 239000002390 adhesive tape Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- 239000012159 carrier gas Substances 0.000 description 1
- 150000001785 cerium compounds Chemical class 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 210000003298 dental enamel Anatomy 0.000 description 1
- PZPGRFITIJYNEJ-UHFFFAOYSA-N disilane Chemical compound [SiH3][SiH3] PZPGRFITIJYNEJ-UHFFFAOYSA-N 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000003546 flue gas Substances 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 229910052749 magnesium Inorganic materials 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 238000007781 pre-processing Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 239000013077 target material Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
- 238000005406 washing Methods 0.000 description 1
- 229910052727 yttrium Inorganic materials 0.000 description 1
- VWQVUPCCIRVNHF-UHFFFAOYSA-N yttrium atom Chemical compound [Y] VWQVUPCCIRVNHF-UHFFFAOYSA-N 0.000 description 1
- 229910052726 zirconium Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/6737—Thin-film transistors [TFT] characterised by the electrodes characterised by the electrode materials
- H10D30/6739—Conductor-insulator-semiconductor electrodes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/6737—Thin-film transistors [TFT] characterised by the electrodes characterised by the electrode materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6743—Silicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Thin Film Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Formation Of Insulating Films (AREA)
- Liquid Crystal (AREA)
Description
200915399 九、發明說明 【發明所屬之技術領域】 本發明係關於製造薄膜電晶體的技術領域,尤其係關 於在電極表面形成氮化矽薄膜的技術。 【先前技術】 近年來,爲了電晶體的高速化,產生欲將現狀的鋁系 電極變更爲低電阻金屬的電極的需求,以低電阻的金屬而 言,以銅備受重視。 在液晶顯示裝置的薄膜電晶體中,例如,閘極電極係 密接於玻璃基板表面,源極電極或汲極電極係與矽層密接 配置,但是純銅的薄膜對於玻璃基板或矽的接著力較弱而 會有剝離的問題。 另一方面,雖然含氧的銅薄膜對於玻璃基板或矽的接 著力較強,但是由於電阻値較大,因此在閘極電極採用含 氧的銅薄膜的好處較少。 (專利文獻1 )日本專利特開平2 0 0 2 - 3 5 3 2 2 2號公報 【發明內容】 (發明所欲解決之課題) 已嚐試與玻璃基板或矽層相密接的下層部分係以含氧 的銅層所構成’在其上方係形成未含氧的銅層,藉由該二 層構造的銅薄膜’來構成閘極電極、蓄積電容電極、源極 電極、或汲極電極。 -5- 200915399 但是’在銅薄膜形成瞬後的狀態下,銅薄膜並不會由 玻璃基板剝離,但是當使其構成薄膜電晶體時,會有由銅 薄膜所構成的電極剝離的問題產生,因而期待予以解決。 (解決課題之手段) 經本發明的發明人等調查電極剝離狀況,確認出在形 成有二層構造之銅薄膜的瞬後的狀態下,銅薄膜雖然不會 由玻璃基板或矽層剝離,但是之後當在將銅薄膜圖案化所 形成的電極表面形成氮化矽薄膜時,電極會在與玻璃基板 或矽層的界面剝離的事實。 氮化矽薄膜一般係藉由將在矽烷氣體添加有氮氣或氨 氣等含氮氣體的氮化矽膜用原料氣體導入真空槽內,使其 發生氮化矽膜用原料氣體之電漿的電漿CVD法來形成。 氮化矽膜用原料氣體中的成分氣體會被電漿分解,在 成膜對象物表面上反應而形成氮化矽薄膜。由如上所示之 步驟可知,原料氣體中的成分氣體會對剝離造成影響。 因此,在玻璃基板上製作形成有二層構造之銅薄膜的 試料片,將該試料片配置在真空槽內,在該真空槽導入氮 氣,且在120Pa的壓力環境中加熱試料片之後, (1 )直接進行剝離試驗。 (2)曝露在氮氣與氨氣的混合氣體(12〇?&、:^·· 500sccm、NH3: 300sccm)之後,進行剝離試驗。 (3 )曝露在氮氣與矽烷氣體的混合氣體(12〇Pa、N2 :5 00sccm、SiH4 : 20sccm )之後,進行剝離試驗。 200915399 (4)曝露在氮氣與氨氣與矽烷氣體的混合氣體( 120Pa、N2 : 500sccm、NH3 ·· 300sccm、SiH4 ·· 20sccm)之 後,進行剝離試驗。 上述剝離試驗的結果,明確得知在含有矽烷氣體的( 3 )與(4 )的情形下會發生剝離。 爲了確認矽烷氣體的影響,將在玻璃基板表面形成有 以銅爲主成分且添加有Mg的銅薄膜(膜厚3 00nm)的試 料片,一面加熱至300 °C,一面曝露3分鐘在氮氣與矽烷 氣體的混合氣體之後,進行該銅薄膜的奧格分析(Auger analysis)。其結果顯示於第7圖。 第7圖的縱軸表示原子密度,橫軸表示蝕刻時間。由 第7圖可知,來自矽烷氣體的Si係由銅薄膜的表面分布 至與玻璃基板的界面,矽烷氣體係擴散至玻璃基板的界面 〇 可知銅薄膜的片電阻在曝露於混合氣體之前爲0.0958 Ω/ □,相對於此,在曝露於混合氣體之後係上升至 1.121Ω/ □,由於矽烷氣體擴散,銅薄膜的電阻値會上 升。 而且’當在與銅薄膜的玻璃基板接觸的部分有Cu0時 ’由於該CuO會依矽烷氣體的氫而變性,因而銅薄膜會容 易由玻璃基板或较層剝離。 如此一來,可知矽烷氣體的影響若不會達及銅薄膜與 玻璃基板的界面、及/或、銅薄膜與矽層的界面即可。 根據上述知見所硏創的本發明係一種薄膜電晶體製造 200915399 方法,係用以製造具有:密接配置在玻璃基板的閘極電極 ;配置在前述閘極電極的表面,且由氮化矽薄膜所構成的 閘極絕緣膜;配置在前述閘極絕緣膜上的半導體層的薄膜 電晶體的薄膜電晶體製造方法,其特徵爲:在前述玻璃基 板表面形成以銅爲主成分且構成前述閘極電極的第一銅薄 膜,在將露出前述第一銅薄膜的表面的前述玻璃基板配置 在真空槽內的狀態下,在前述真空槽內導入含有氨氣的處 理氣體,在前述真空槽內部不會發生電漿的情形下,將前 述第一銅薄膜的表面曝露在前述氨氣而進行表面處理之後 ,在前述真空槽內導入添加有在化學構造中含有Si與Η 的矽化合物氣體、及在化學構造中含有氮的含氮氣體的原 料氣體,形成前述原料氣體的電漿,在前述第一銅薄膜的 表面成長前述氮化矽薄膜。 本發明係一種薄膜電晶體製造方法,係在前述第一銅 薄膜之中至少與前述玻璃基板相密接的部分含有氧的薄膜 電晶體製造方法。 本發明係一種薄膜電晶體製造方法,將前述第一銅薄 膜的表面曝露在前述氨氣10秒鐘以上而進行前述表面處 理的薄膜電晶體製造方法。 本發明係一種薄膜電晶體製造方法,係將前述真空槽 內部之單矽烷氣體的分壓形成爲前述氨氣的分壓的1 / 1 5 以下而進行前述表面處理的薄膜電晶體製造方法。 本發明係一種薄膜電晶體製造方法,係以使前述真空 槽內部的前述氨氣的分壓爲60Pa以上的方式導入前述處 200915399 理氣體而進行前述表面處理的薄膜電晶體製造方法。 本發明係一種薄膜電晶體製造方法,係用以製造具有 :閘極電極;配置在前述閘極電極的表面的閛極絕緣膜; 配置在前述閘極絕緣膜上的半導體層;與前述半導體層相 接觸的源極電極;與前述半導體層相接觸的汲極電極;以 及與前述汲極電極與前述源極電極相接觸且由氮化矽膜所 構成的絕緣膜的薄膜電晶體的薄膜電晶體製造方法,其特 徵爲:在前述半導體層的表面形成構成前述源極電極與前 述汲極電極的第二銅薄膜,在將露出前述第二銅薄膜的表 面的處理對象物配置在真空槽內的狀態下,在前述真空槽 內導入含有氨氣的處理氣體,在前述真空槽內部不會發生 電漿的情形下,將前述第二銅薄膜的表面分別曝露在前述 氨氣而進行表面處理之後,在前述真空槽內導入添加有在 化學構造中含有Si與Η的矽化合物氣體、及在化學構造 中含有氮的含氮氣體的原料氣體,形成前述原料氣體的電 漿,在前述第二銅薄膜的表面成長前述氮化矽薄膜。 本發明係一種薄膜電晶體製造方法,係在前述第二銅 薄膜之中至少與前述半導體層相密接的部分含有氧的薄膜 電晶體製造方法。 本發明係一種薄膜電晶體製造方法,係將前述第二銅 薄膜的表面曝露在前述氨氣10秒鐘以上而進行前述表面 處理的薄膜電晶體製造方法。 本發明係一種薄膜電晶體製造方法,係將前述真空槽 內部之單矽烷氣體的分壓形成爲前述氨氣的分壓的1/15 -9- 200915399 以下而進行前述表面處理的薄膜電晶體製造 本發明係一種薄膜電晶體製造方法,係 槽內部的前述氨氣的分壓爲60Pa以上的方 理氣體而進行前述表面處理的薄膜電晶體製 本發明係一種薄膜電晶體製造方法,前 具有第一、第二歐姆接觸層,前述源極電極 歐姆接觸層相接觸,前述汲極電極係與前述 層相接觸的薄膜電晶體製造方法。 本發明係一種液晶顯示裝置製造方法, 有:玻璃基板;配置在前述玻璃基板上的薄 接於前述薄膜電晶體之半導體層的透明電極 透明電極上的對向電極;及位於前述透明電 電極之間的液晶的液晶顯不兀件的液晶顯不 ,其特徵爲:前述薄膜電晶體係具有:密接 璃基板的閘極電極;配置在前述閘極電極的 矽薄膜所構成的閘極絕緣膜;及配置在前述 的前述半導體層,在前述玻璃基板表面形成 且構成前述閘極電極的第一銅薄膜,在將露 薄膜的表面的前述玻璃基板配置在真空槽內 前述真空槽內導入含有氨氣的處理氣體,在 部不會發生電漿的情形下,將前述第一銅薄 在前述氨氣而進行表面處理之後,在前述真 加有在化學構造中含有s i與Η的矽化合物 學構造中含有氮的含氮氣體的原料氣體,形 方法。 以使前述真空 式導入前述處 造方法。 述半導體層係 係與前述第一 第二歐姆接觸 係用以製造具 膜電晶體;連 :配置於前述 極與前述對向 裝置製造方法 配置在前述玻 表面,由氮化 閘極絕緣膜上 以銅爲主成分 出前述第一銅 的狀態下,在 前述真空槽內 膜的表面曝露 空槽內導入添 氣體、及在化 成前述原料氣 -10- 200915399 體的電漿,在前述第一銅薄膜的表面成長前述氮化矽薄膜 ,而製造前述薄膜電晶體。 本發明係一種液晶顯示裝置製造方法,係用以製造具 有:玻璃基板;配置在前述玻璃基板上的薄膜電晶體;連 接於前述薄膜電晶體之半導體層的透明電極;配置於前述 透明電極上的對向電極;及位於前述透明電極與前述對向 電極之間的液晶的液晶顯示元件的液晶顯示裝置製造方法 ,其特徵爲:前述薄膜電晶體係具有:閘極電極;配置在 前述閘極電極的表面的閘極絕緣膜;配置在前述閘極絕緣 膜上的半導體層;與前述半導體層相接觸的源極電極;與 前述半導體層相接觸的汲極電極;及與前述汲極電極及前 述源極電極相接觸,且由氮化矽膜所構成的絕緣膜,在前 述半導體層的表面形成構成前述源極電極與前述汲極電極 的第二銅薄膜,在將露出前述第二銅薄膜的表面的處理對 象物配置在真空槽內的狀態下,在前述真空槽內導入含有 氨氣的處理氣體,在前述真空槽內部不會發生電漿的情形 下,將前述第二銅薄膜的表面分別曝露在前述氨氣而進行 表面處理之後,在前述真空槽內導入添加有在化學構造中 含有Si與Η的矽化合物氣體、及在化學構造中含有氮的 含氮氣體的原料氣體,形成前述原料氣體的電漿,在前述 第二銅薄膜的表面成長前述氮化矽薄膜,而製造前述薄膜 電晶體。 本發明係一種電極形成方法,係在基板的玻璃、矽、 或矽化合物的表面上形成銅或銅合金之銅電極的電極形成 -11 - 200915399 方法,其特徵爲具有:在前述基板上形成前述銅電極的銅 電極形成步驟;將前述銅電極的表面曝露在含有氨氣的處 理氣體而進行表面處理的表面處理步驟;以及將添加有在 化學構造中含有S i與Η的矽化合物氣體、及在化學構造 中含有氮的含氮氣體的原料氣體,導入配置有表面處理後 之前述基板的成膜環境而發生電漿,而在前述銅電極上形 成氮化矽薄膜的絕緣膜形成步驟。 本發明係一種電極形成方法,係在前述表面處理步驟 中’將配置有前述基板的處理環境中的前述氨氣的分壓形 成爲6 0 P a以上的電極形成方法。 本發明係一種電極形成方法,係在前述表面處理步驟 中’將前述銅電極曝露在前述氨氣的時間爲10秒鐘以上 的電極形成方法。 本發明係一種電極形成方法,係在前述表面處理步驟 中’將前述處理環境中所含有的矽化合物氣體的分壓形成 爲卽述氣氣的分壓的1 / 1 5以下的電極形成方法。 本發明係一種電極形成方法,前述銅電極係在至少與 則述基板接觸的層中含有氧的電極形成方法。 其中,在本發明中所謂「以銅爲主成分」係指含有銅 元素者’尤其係表示銅元素的含有量爲5 〇質量%以上的情 形。例如’純銅或銅合金等即相當於「以銅爲主成分」。 在本發明的薄膜電晶體製造方法中,藉由使未予以電 槳化的氣氣與電極相接觸,來將電極的表面進行改質,以 使矽k氣體的影響不會達及與玻璃基板或矽層的界面,藉 -12- 200915399 此防止以銅爲主成分的電極剝離。 (發明之效果) 電極難以由玻璃基板或矽層剝離。電極的片電阻値不 會上升。氮化矽膜難以由電極剝離。 【實施方式】 以下使用圖示,說明本發明方法。 第3圖的元件符號1係濺鍍裝置,在濺鍍室2的內部 配置有以銅爲主成分的靶材5。 在濺鍍室2係連接有真空排氣系統9與氣體導入系統 8,藉由真空排氣系統9將濺鍍室2內部進行真空排氣, 而形成真空環境,將成膜對象的玻璃基板搬入至濺鍍室2 內部。該圖兀件符號11係表不被搬入至灘鑛室2內部的 玻璃基板。 濺鍍室2係與接地電位相連接。由氣體導入系統8導 入濺鍍氣體(在此係氬等稀有氣體)與氧氣,由濺鑛電源 6對以銅爲主成分的靶材5施加電壓,產生濺鍍氣體與氧 氣的電漿’對以銅爲主成分的靶材5進行濺鍍,在玻璃基 板11的表面形成以銅爲主成分且由含有氧的薄膜所構成 的第一層。 接著’停止導入氧氣,一面持續真空排氣與供給濺鍍 氣體,藉由濺鍍氣體的電漿,對以銅爲主成分的靶材5進 行濺鍍’當形成以銅爲主成分且未含有氧的第二層時,即 -13- 200915399 獲得二層構造的銅薄膜。 第一層與第二層係可對相同的靶材5進行濺鍍而形 ,亦可對不同靶材進行濺鍍而形成。靶材5係除了純銅 靶材以外,亦可使用以銅爲主成分且添加有1種以上 Mg或Ni或Zr或Ti等添加金屬的靶材,可在第一層與 二層的任一者或兩者添加1種以上的添加金屬。 第1圖(a)係顯示在玻璃基板11表面形成有以銅 主成分的二層構造的銅薄膜(第一銅薄膜1 3 )的狀態。 第5圖係第1圖(a)的放大剖面圖。含有氧的第 層3 2係與玻璃基板1 1相密接,與未含有氧的第二層 相比,第一層3 2對於玻璃基板1 1的附著力較強,因此 一銅薄膜13係藉由第一層32而被強固地固定在玻璃基 11° 第一銅薄膜13不僅具有第一層32,亦具有未含有 的第二層33,第二層33係密接配置在第一層32的表面 第二層3 3係比第一層3 2的電阻低,與僅以第一層3 2 成銅薄膜的情形相比較,二層構造的第一銅薄膜1 3的 阻較低。 接著,當藉由照相步驟、蝕刻步驟來對第一銅薄膜 進行圖案化時’如第1圖(b )所示,藉由經圖案化的 一銅薄膜13,在玻璃基板11表面形成有閘極電極15與 積電容電極1 2。 該圖元件符號1 〇係表示在玻璃基板11上露出閘極 極15與蓄積電容電極12的處理對象物。 成 的 之 第 爲 3 3 第 板 氧 〇 構 電 13 第 蓄 電 -14- 200915399 第4圖的元件符號3 0係表示處理對象物1〇 理與氮化膜的成膜所使用的電漿CVD裝置。 該電漿CVD裝置30係具有CVD室31(真 在CVD室31內部的頂棚配置有淋洗頭34。 淋洗頭3 4係與氣體導入系統3 8相連接。氣 統3 8係具有:收容有氨氣的儲槽、收容有矽化 (單矽烷或乙矽烷等矽烷氣體)的儲槽、及收容 儲槽。 在氣體導入系統3 8係設有流量控制裝置, 氛氣、砂院氣體與氮氣以所希望流量供給至淋洗 在淋洗頭34設有複數個未圖示的噴出口, 對CVD室3 1內部供給以所希望比例含有氨氣、 與氮氣的氣體。 在C V D室3 1係連接有真空排氣系統3 9 ,开 31內部進行真空排氣,形成真空環境,將露出 15與蓄積電容電極12表面的處理對象物1〇搬 室3 1的內部。 在CVD室31的底壁係在與淋洗頭34相對 配置有載置台3 5。 在載置台35設有加熱器39,在加熱器39預 將已搬入至CVD室3 1內部的處理對象物1 〇配 台3 5,一面對C V D室3 1內部導入惰性氣體,一 對象物1 〇加熱。 惰性氣體並未特別有所限定,如氮氣(Ν2 ) 的表面處 空槽), 體導入系 合物氣體 有氮氣的 可分別將 頭34。 由噴出口 矽烷氣體 等CVD室 閘極電極 入至CVD 向的位置 先通電, 置於載置 面將處理 般,若使 -15- 200915399 用添加於後述之原料氣體的氣體,即不會在成膜步驟中混 入多餘的氣體。 若處理對象物1 〇達到預先決定的處理溫度,即一面 維持該溫度’一面停止導入惰性氣體,且將惰性氣體進行 排氣。 載置台35與淋洗頭34之中的其中一方係與高頻電源 3 7相連接’另一方係與接地電位相連接。在此係載置台 3 5與高頻電源3 7相連接,淋洗頭3 4與接地電位相連接。 一面將處理對象物10維持在預定溫度,一面持續真 空排氣’而在將高頻電源37形成爲關斷(off)的情形下 ’使僅添加有氨氣,或者在氨氣添加有矽烷氣體與氮氣之 任一者或兩者的處理氣體噴出,而將處理對象物10曝露 在未予以電漿化的處理氣體。 閘極電極15與蓄積電容電極12(及第一銅薄膜13之 其他部分)係在處理對象物10表面露出,因此該等電極 係曝露在處理氣體中的氨氣而予以表面處理。 在將處理對象物1 0曝露在處理氣體1 〇秒鐘以上之後 ,一面持續CVD室3 1的真空排氣,一面使矽烷氣體的流 量相對於氨氣的流量增加,而使矽烷氣體的分壓與氨氣的 分壓的比相較於表面處理時更爲增加。 CVD室31的內部壓力以預定壓力穩定之後,將高頻 電源37形成爲導通(on ),當在淋洗頭34與載置台35 之間施加高頻電壓時,即在處理對象物1 〇的表面上形成 有原料氣體的電漿,如第1圖(C )所示,在經表面處理 -16- 200915399 的閘極電極15與蓄積電容電極12(及第一銅薄膜13之其 他部分)的表面成長由氮化矽薄膜(SiNx)所構成的閘極 絕緣膜1 4。 在形成有鬧極絕緣膜14時,第一銅薄膜13係曝露在 比表面處理時更大量的矽烷氣體。 但是,第一銅薄膜13係進行藉由氨氣的表面處理, 因此矽烷氣體的影響並不會到達第一銅薄膜13與玻璃基 板11的界面,由第一銅薄膜13所構成的閘極電極15或 蓄積電容電極12等電極並不會由玻璃基板11剝離。 在形成預定膜厚的閘極絕緣膜14之後,停止電壓施 加及導入原料氣體,使電漿消滅,而將原料氣體進行真空 排氣。 一面持續CVD室31內部的真空排氣,一面導入通道 用原料氣體,使其由噴出口噴出至CVD室31內。 CVD室31以預定壓力穩定之後,當在淋洗頭34與載 置台35之間施加高頻電壓,而在處理對象物10上形成通 道用原料氣體的電漿時,如第1圖(d )所示,在閘極絕 緣膜1 4的表面上形成有例如由非晶矽所構成的通道半導 體層16。 在形成預定膜厚的通道半導體層16之後,暫時停止 施加電壓及導入通道用原料氣體,使通道用原料氣體的電 漿消滅,且藉由真空排氣來去除CVD室3 1內部的通道用 原料氣體。 接著,將包含用以形成歐姆層所需的雜質氣體與矽烷 -17 - 200915399 氣體(單矽烷、乙矽烷等)的歐姆層用原料氣體導入至淋 洗頭34,且使其由噴出口噴出至CVD室31內。 CVD室31以預定壓力穩定之後,當在淋洗頭34與載 置台3 5之間施加高頻電壓,而形成歐姆層用原料氣體的 電槳時,如第1圖(e)所示,在通道半導體層16的表面 形成有以矽爲主成分且含有雜質的歐姆層17。 在形成預定膜厚的歐姆層17之後,停止電壓施加及 導入歐姆層用原料氣體,使電漿消滅,而將歐姆層用原料 氣體進行真空排氣。 接著,將形成有歐姆層1 7的處理對象物1 0由電漿 CVD裝置30搬出,且搬入至如第3圖所示之濺鍍室2內 ,以與第一銅薄膜1 3的成膜相同的步驟,形成以銅爲主 成分的2層構造的銅薄膜(第二銅薄膜)。第2圖(a) 係顯示在歐姆層17表面形成有第二銅薄膜23的狀態。 第二銅薄膜23係與上述之第一銅薄膜13相同’由含 有氧的第一層、及未含有氧的第二層所構成,第一層與歐 姆層1 7相密接。 含有氧的第一層係不僅玻璃基板1 1,連對矽的密接性 亦較高。如上所述,歐姆層17係以矽爲主成分’因此第 二銅薄膜23之對於歐姆層1 7的密接性較高。 接著,藉由照相步驟與蝕刻步驟將第二銅薄膜23、歐 姆層17及通道半導體層16圖案化,如第2圖(b)所示 ,在閘極電極1 5的正上方及兩側位置係殘留有通道半導 體層16,且位於歐姆層17及第二銅薄膜23之通道半導體 -18- 200915399 層1 6上的部分之中,位於閘極電極丨5之中央正 分係予以去除,而殘留位於閘極電極1 5兩側的部 第2圖(b )的元件符號2 5、2 6係分別顯示 1 7之殘留在閘極電極1 5之兩側位置的部分所構 、第二歐姆接觸層。以第一、第二歐姆接觸層25 通道半導體層16構成半導體層29。 第2圖(b)的元件符號21、22係顯示由第 2 3之殘留在閘極電極1 5之兩側位置的部分所構 電極及汲極電極。 源極電極21係在半導體層29之中與第一歐 2 5相接觸。此外,汲極電極2 2係在半導體層2 9 二歐姆接觸層26相接觸。 在該狀態下,在處理對象物1 〇的表面露出 21及汲極電極22 (及第二銅薄膜23之其他部分 閘極電極15或蓄積電容電極12的表面處理相同 將源極電極21與汲極電極22 (及第二銅薄膜23 分)曝露在氨氣而進行表面處理之後’以與上述 膜14的成膜相同的步驟’在源極電極21與汲框 的表面形成由氮化矽膜所構成的層間絕緣膜24 ( c ))。 第2圖(c )的元件符號2〇係表示形成有層 2 4之狀態的薄膜電晶體(Τ F T )。 源極電極2 1與汲極電極22係在形成層間箱 時曝露在矽烷氣體’但是由於預先進行藉由氨氣 上方的部 分。 由歐姆層 成的第一 、26、及 二銅薄膜 成的源極 姆接觸層 之中與第 源極電極 ),以與 的步驟, 之其他部 閘極絕緣 巨電極22 第2圖( 間絕緣膜 §緣膜24 的表面處 -19- 200915399 理,因此矽烷氣體的影響並不會到達源極電極2 1與歐姆 層17的界面、及汲極電極22與歐姆層17的界面,源極 電極21與汲極電極22並不會由歐姆層17剝離。 在該薄膜電晶體20中,第一、第二歐姆接觸層25、 26之間、及源極電極2 1與汲極電極22之間係藉由位於閘 極電極15中央之正上方的開口 18而彼此相分離,且在該 開口 1 8充塡有層間絕緣膜24。 通道半導體層16係爲與第一、第二歐姆接觸層25、 2 6相同的導電型,但是雜質濃度變低,當對閘極電極1 5 施加電壓時,在通道半導體層1 6之隔著閘極絕緣膜1 4而 與閘極電極1 5相接觸的部分形成有低電阻的蓄積層,且 透過該畜積層而將第一、第二歐姆接觸層25、26作電性 連接。 其中,通道半導體層16亦可爲與第一、第二歐姆接 觸層25、26相反的導電型,此時當對閘極電極15施加電 壓時,在通道半導體層1 6之隔著閘極絕緣膜1 4而與閘極 電極15相接觸的部分,形成與第一、第二歐姆接觸層2 5 、26相同導電型的反轉層,藉由該反轉層而將第一、第二 歐姆接觸層2 5、2 6作電性連接。 第2圖(d )係顯示在將層間絕緣膜24之汲極電極22 或源極電極2 1 (在此係汲極電極22 )上的部分、及蓄積 電容電極1 2上的部分開窗之後,將經圖案化的透明導電 膜配置在層間絕緣膜24上的狀態。 該圖的元件符號2 7係表示由透明導電膜之位於薄膜 -20- 200915399 電晶體20之側方的部分所構成的像素電極,該圖的元件 符號28係表示由透明導電膜之位於薄膜電晶體2〇上且與 汲極電極22相接觸的部分所構成的連接部。 像素電極27係經由連接部28而與汲極電極22作電 性連接,當第一、第二歐姆接觸層2 5、2 6作電性連接時 ,即在像素電極2 7流通電流。 第6圖的兀件符號4係表示在處理對象物的像素 電極27上配置液晶41,將在玻璃基板42的表面上形成有 對向電極45的面板40,包夾液晶41而與像素電極27相 對向的液晶顯示裝置。 在該液晶顯7K裝置4中’係可對施加於像素電極2 7 與對向電極45間的電壓進行控制,而改變液晶4 1的光透 過率。 以上係就在圖案化後的第一、第二銅薄膜1 3、2 3 (閘 極電極15或源極、汲極電極21、22)進行表面處理及氮 化矽膜之成膜的情形加以説明,但是亦可在圖案化前的第 一、第二銅薄膜13、23,以與圖案化後的第一、第二銅薄 膜1 3、2 3的情形相同的條件,進行表面處理與氮化矽膜 之成膜之後’再將第一、第二銅薄膜13、23與氮化矽膜 一起圖案化’由第一銅薄膜13形成閘極電極15與蓄積電 容電極12’由第二銅薄膜23形成源極電極21與汲極電極 22 > 用在表面處理的處理氣體可由氨氣單獨構成,與氮化 矽膜用的原料氣體相比較,矽烷氣體與氨氣的比率( -21 - 200915399
SixH2x + 2/ NH3 )若較小,則亦可在處理氣體添加矽烷氣體 與氮氣(N2)之任一者或兩者。 在矽烷氣體,一般而言係可使用單矽烷氣體(SiH4 ) 、與乙矽烷氣體(Si2H6 )之任一者或兩者。可在處理氣 體與表面處理氣體添加載氣,以調整矽烷氣體與氨氣的分 壓。 表面處理步驟與氮化矽膜的成膜步驟、及其他成膜步 驟(半導體層等)係可在不同的真空槽內部進行,但是若 在相同的真空槽(CVD室3 1 )內部進行,除了可簡化製 造步驟以外,雜質混入情形亦較少。 第一、第二銅薄膜13、23並不限定於二層構造,可 爲由以銅爲主成分且含有氧的第一層、或以銅爲主成分且 未含有氧的第二層之中之任一者之層所構成的單層構造, 但是當考慮到對於玻璃基板或矽層的密接性或電阻等時, 以形成爲在第一層之上層積第二層的層積構造爲宜。 此外,亦可使第二層含有氧,但是若考慮到電極的電 阻,且其含氧量係以少於與玻璃基板或矽層相密接的第一 層爲宜。 (實施例) <處理氣體的種類> 使用以銅爲主成分且添加有Mg的靶材5,將含有氧 的第一層(膜厚 50nm )、未含有氧的第二銅(膜厚 3 OOnm )依所記載的順序予以層積,形成如第5圖所示的 -22- 200915399 二層構造的銅薄膜1 3,而作爲試驗基板。 將處理氣體以流量l〇50sccm供給至CVD室31,將試 驗基板曝露在處理氣體3 0秒鐘。所實施之處理氣體的種 類及方法係如下述表1所示。 接著,以原料氣體而言,將氮氣(流量5200SCCm ) 、氛氣(l〇50sccm) 、SiH4氣體(流量350sccm)供給至 CVD室31,經15秒鐘而形成200Pa的成膜環境,在該成 膜環境下,對載置台35施加2.8k W的電力,使其發生30 秒鐘原料氣體的電漿而製成膜厚30 〇nm的氮化矽膜。 其中,表面處理與氮化膜的成膜係以CVD室3 1的內 部壓力(全壓)爲200Pa、試驗基板的溫度爲3 00°C的條 件下進行。 除此之外,未進行表面處理而製成氮化矽膜。針對在 各表面處理之後形成有氮化矽膜的試驗基板、及未進行表 面處理而形成有氮化矽膜的試驗基板,進行下述所示之「 剝離試驗」。 〔剝離試驗〕 在氮化矽膜與銅薄膜的層積膜,以切刀切成棋盤之格 子狀的斷開處,以行列狀形成層積膜的小片,在其表面黏 貼接著片帶(tape ),剝除再黏貼在接著片帶,對剝離場 所進行調查’俾以得知是否已由玻璃基板剝離。 將2 5個部位的小片全部均未剝離的情形設爲「〇」 ,僅有氮化矽膜剝離’而在玻璃基板1 1表面殘留銅薄膜 -23- 200915399 的情形設爲「△」,與氮化砂膜一起連銅薄膜均剝離的情 形設爲「X」而進行評估。 將剝離試驗的結果連同處理氣體的種類一起顯示於下 述表1。 表!:虛理氣體的種類與剝離試驗
未處理 _3電漿 處理 H2電漿 處理 NH3氣體 處理 N2氣體 處理 X X X 〇 X 上述表1的「NH3電漿」與「h2電漿」係對載置台 3 5施加電壓,將試驗基板曝露在經電漿化的NH3與H2的 情形。 由上述表1可知,若將未電槳化的氨氣作爲處理氣體 加以使用,銅薄膜與玻璃基板、及銅薄膜與氮化矽膜之間 的密接性較高,不會發生剝離。 其中,作爲參考,將形成有二層構造之銅薄膜13的 狀態的試驗基板均未曝露於任何氣體而進行剝離試驗之後 ,剝離試驗的結果爲「〇」。 <SiH4氣體與NH3氣體的比〉 在測定表面處理前之試驗基板之銅薄膜的片電阻之後 ,與上述NH3氣體一起供給SiH4氣體而進行表面處理。 針對表面處理後的銅薄膜,進行片電阻的測定及上述「剝 離試驗」。 其中’表面處理時之NH3氣體的流量、將試驗基板曝 -24- 200915399 露在處理氣體的時間、試驗基板的溫度係與上述「處ig _ 體的種類」之時相同。 將表面處理前的片電阻設爲「處理前」、曝露在SiH 與NH3之後的片電阻設爲「處理後」,連同「剝離試驗」 的結果一起記載於下述表2。 表2 : SiH/NHi與剝離試驗、及片電阻的測定結果 氣體流量 剝離試驗 片電阴 L ( Ω / 口) NH3(sccm) SiH4(sccm) 流量比 SiHVNHa 處理前 處理後 1050 210 1/5 X 0.0844 ---- 0.1646 1050 70 1/15 〇 0.0910 0.0895~~~ 1050 35 1/30 〇 0.0894 0.0811 由上述表2可知,若SiH#氣體的流量與NH3氣體的 流量的比(流量比)爲1 / 5,則會發生剝離,而且在處理 後,片電阻會近加倍地上升。 相對於此,若SiH4氣體的流量與NH3氣體的流量的 比爲1 / 1 5以下,則不會發生剝離,而且在處理前與處理 後,片電阻幾乎沒有改變。 CVD室3 1內部的氣體的分壓係與供給至CVD室31 的氣體流量成正比,因此若在CVD室3 1內部形成siH4 氣體的分壓爲NH3氣體的分壓的1/ 15以下的環境而i進行 表面處理,即防止電極剝離及片電阻上升。 <表面處理時間> -25- 200915399 在進行表面處理之前,在CVD室31內部導入氮氣而 形成150Pa的氮氣環境,將試驗基板放置於該氮氣環境, 將試驗基板加熱至3 2 0 °C (前處理)。 在前處理之後,將試驗基板形成爲300°C,除了將由 NH3氣體所構成之處理氣體的導入時間改變爲0秒鐘(未 處理)、5秒鐘、10秒鐘、20秒鐘、3 0秒鐘而予以導入 以外,係以與上述「處理氣體的種類」的情形相同的條件 來進行表面處理。其中,所謂導入時間係指由處理氣體導 入開始的經過時間。 其中,CVD室31內部的壓力(全壓),若導入時間 爲5秒鐘,則最終壓力爲1 OPa,若爲1 0秒鐘,則最終壓 力爲60Pa,若爲20秒鐘,則最終壓力爲160Pa。當導入 時間爲30秒鐘時,自導入開始23秒後會到達200Pa, 2 3秒至3 0秒之間則係維持在2 0 0 P a。 在表面處理後與表面處理前(未處理)的試驗基板, 以與上述「處理氣體的種類」時相同的成膜條件製成氮化 矽膜,而獲得5種試驗片。其中,在氮化矽膜之成膜步驟 中,NH3氣體分壓爲32Pa。 針對各試驗片進行上述「剝離試驗」。其結果顯示於 下述表3。 表3 :NH3氣體處理時間與剝離試驗的結果 未處理 nh3氣體導入時間 5秒鐘 10秒鐘 20秒鐘 30秒鐘 X Δ 〇 〇 〇 -26- 200915399 若爲「未處理」,則在銅薄膜13與玻璃基板1 1之間 發生剝離。若導入時間爲5秒鐘’雖在銅薄膜1 3與玻璃 基板11之間不會發生剝離,但是會在氮化矽膜與銅薄膜 1 3之間發生剝離。若導入時間爲1 0秒鐘以上’則在銅薄 膜1 3與玻璃基板1 1之間、及氮化矽膜與銅薄膜1 3之間 的任一者均不會發生剝離。 因此,根據本發明可知,不僅銅薄膜1 3與玻璃基板 1 1的密接性變高,連氮化矽膜與銅薄膜的密接性亦變高。 若導入時間爲1 0秒鐘以上,C V D室3 1的內部壓力會 成爲60Pa以上。由於對CVD室3 1僅導入NH3氣體’因 此CVD室31內部的全壓與NH3氣體的分壓相等。因此可 知爲了防止剝離,CVD室3 1內的NH3氣體分壓必須爲 6 0 P a以上。 其中,當處理大型基板時,若導入時間較短,處理氣 體不會遍及大型基板的全表面,而會在基板的中心部發生 剝離的情形,導入時間必須係基板尺寸愈大則愈長。若導 入時間爲3 0秒鐘以上,由於在所假想範圍之大小的大型 基板(長邊2400mm)不會發生剝離,因此若導入時間爲 3 0秒鐘以上,則無關於基板的大小,均可均一地進行表面 處理。 <處理氣體中之N2、SiH4、NH3的比例> 在測定試料基板之銅薄膜的片電阻之後,將處理氣體 中之N2、SiH4、NH3之各氣體的流量比例改變爲如下述表 -27- 200915399 4所示,在將試料基板加熱至3 0 0 °C的狀態下,曝露在處 理氣體3分鐘,而進行表面處理。 表4 : SiH4與1^2與1^3的比例 氣體流量(scan) 流量比 SiHVNHa 表面 狀態 剝離 試驗 片電阻 (Ω/□) N2 SiH4 NHs 表面處理前 表面處理後 500 (61%) 20 (2.4%) 300 (36.6¾) 1/15 〇 〇 0.0891 0.0838 500 (60%) 40 (4.8%) 300 (35.7%) 2/15 X X 0.0882 0.1297 500 (63%) 0 (0¾) 300 (37. 5%) - 〇 〇 0.0887 0.0835 500 (96%) 20 (4. 0¾) 0 (0%) - X X 0.0865 0.4320 800 (97.6%) 20 (2.4%) 0 (0%) - X X 0.0899 0.7285 0 (0¾) 20 (3.2%) 600 (96.8%) 1/30 〇 〇 0.0894 0.0811 0 (0%) 20 (6. 3%) 300 (93.7%) 1/15 〇 〇 0.0910 0.0895 0 _ 20 (16.7%) 100 (83.3%) 1/5 X X 0.0844 0.1646 *上述表中括弧內以%表示的値係各氣體流: 匱相對於處理氣體全體流量的t :率。 觀察表面處理後之試料基板的銅薄膜表面,將銅薄膜 表面已變色者設爲「X」、未變色者設爲「〇」來進行評 估而記載於上述表4。此外,針對表面處理後的試料基板 ,進行上述「剝離試驗」與片電阻的測定。將「剝離試驗 」的結果及片電阻的値(表面處理前與表面處理後)記載 於上述表4。 由上述表4可知,當在處理氣體未添加有NH3氣體時 ,表面狀態與剝離試驗的結果較差,且片電阻的上升量亦 較大。 -28- 200915399 若在處理氣體添加NH3氣體’與未添加的情形相比較 ,片電阻的上升量係較小。尤其當在處理氣體未添加有矽 烷氣體時(矽烷氣體流量爲零)’若S iH4氣體的流量與 NH3氣體的流量的比在1 / 1 5以下’則不僅片電阻的上升 量較小,表面狀態與剝離試驗的結果亦較爲良好。 若觀看上述表2及上述表4’即使SiH4氣體流量與 NH3氣體流量不同,當SiH4氣體的流量與NH3氣體的流 量的比在1/15以下時,並不會發生剝離,且片電阻的上 升亦較小。 因此,可知無關於流量大小,而在處理氣體未添加有 矽烷氣體時,或SiH4氣體的流量與NH3氣體的流量的比 爲1/15以下,亦即,SiH4氣體的分壓與NH3氣體的分壓 的比爲1 / 1 5以下,則可防止電極剝離,且電極的電阻値 亦不會上升。 【圖式簡單說明】 第1圖(a)至(e)係說明薄膜電晶體之製造步驟之 前半的剖面圖。 第2圖(a)至(d)係說明薄膜電晶體之製造步驟之 後半與其之後步驟的剖面圖。 第3圖係濺鍍裝置的剖面圖。 第4圖係電漿CVD裝置的剖面圖。 第5圖係用以說明第一銅薄膜之構造的剖面圖。 第6圖係說明液晶顯示裝置的剖面圖。 -29- 200915399
第7圖係 【主要元件符 4 :液晶I 1 0 :處理 1 1 :玻璃 12 :蓄積 1 3 :第一 1 4 :聞極 1 5 :鬧極 1 6 :通道 1 7 :歐姆 1 8 :開口 2 0 :薄膜 2 1 :源極 22 :汲極 23 :第二 25 :第一 26 :第二 2 7 :像素 2 8 :連接 29 :半導 30 :電漿 3 1 : C VD 奧格分析的曲線圖。 號說明】 _示裝置 對象物 基板 電容電極 銅薄膜 絕緣膜 電極 半導體層 層 電晶體 電極 電極 銅薄膜 歐姆接觸層 歐姆接觸層 電極 部 體層 CVD裝置 室 -30 200915399 32 :第一層 33 :第二層 3 4 :淋洗頭 3 5 :載置台 3 7 :高頻電源 3 8 :氣體導入系統 3 9 :真空排氣系統 40 :面板 4 1 :液晶 42 :玻璃基板 4 5 :對向電極 -31
Claims (1)
- 200915399 十、申請專利範圍 1. 一種薄膜電晶體製造方法,係用以製造具有: 密接配置在玻璃基板的閘極電極; 配置在前述閘極電極的表面,且由氮化矽薄膜所構成 的閘極絕緣膜; 配置在前述閘極絕緣膜上的半導體層的薄膜電晶體的 薄膜電晶體製造方法,其特徵爲: 在前述玻璃基板表面形成以銅爲主成分且構成前述閘 極電極的第一銅薄膜, 在將露出前述第一銅薄膜的表面的前述玻璃基板配置 在真空槽內的狀態下,在前述真空槽內導入含有氨氣的處 理氣體, 在前述真空槽內部不會發生電漿的情形下,將前述第 一銅薄膜的表面曝露在前述氨氣而進行表面處理之後, 在前述真空槽內導入添加有在化學構造中含有Si與 Η的矽化合物氣體、及在化學構造中含有氮的含氮氣體的 原料氣體,形成前述原料氣體的電漿,在前述第一銅薄膜 的表面成長前述氮化矽薄膜。 2. 如申請專利範圍第1項之薄膜電晶體製造方法, 其中,在前述第一銅薄膜之中至少與前述玻璃基板相密接 的部分含有氧。 3-如申請專利範圍第1項之薄膜電晶體製造方法, 其中,將前述第一銅薄膜的表面曝露在前述氨氣10秒鐘 以上而進行前述表面處理。 -32- 200915399 4 _如申請專利範圍第1項之薄膜電晶體製造方法, 其中’將前述真空槽內部之單矽烷氣體的分壓形成爲前述 氨氣的分壓的1/15以下而進行前述表面處理。 5. 如申請專利範圍第1項之薄膜電晶體製造方法, 其中’以使前述真空槽內部的前述氨氣的分壓爲6 OPa以 上的方式導入前述處理氣體而進行前述表面處理。 6. —種薄膜電晶體製造方法,係用以製造具有: 閘極電極; 配置在前述閘極電極的表面的閘極絕緣膜; 配置在前述閘極絕緣膜上的半導體層; 與前述半導體層相接觸的源極電極; 與前述半導體層相接觸的汲極電極;以及 與前述汲極電極與前述源極電極相接觸且由氮化砂膜 所構成的絕緣膜的薄膜電晶體的薄膜電晶體製造方法’其 特徵爲: 在前述半導體層的表面形成構成前述源極電極與前述 汲極電極的第二銅薄膜, 在將露出前述第二銅薄膜的表面的處理對象物配置在 真空槽內的狀態下,在前述真空槽內導入含有氨氣的處理 氣體, 在前述真空槽內部不會發生電漿的情形下’將前述第 二銅薄膜的表面分別曝露在前述氨氣而進行表面處理之後 5 在前述真空槽內導入添加有在化學構造中含有Si與 -33- 200915399 Η的矽化合物氣體、及在化學構造中含有氮的含氮氣體的 原料氣體,形成前述原料氣體的電漿,在前述第二銅薄膜 的表面成長前述氮化矽薄膜。 7.如申請專利範圍第6項之薄膜電晶體製造方法, 其中,在前述第二銅薄膜之中至少與前述半導體層相密接 的部分含有氧。 8 .如申請專利範圍第6項之薄膜電晶體製造方法, 其中,將前述第二銅薄膜的表面曝露在前述氨氣10秒鐘 以上而進行前述表面處理。 9.如申請專利範圍第6項之薄膜電晶體製造方法, 其中,將前述真空槽內部之單矽烷氣體的分壓形成爲前述 氨氣的分壓的1/15以下而進行前述表面處理。 1 0.如申請專利範圍第6項之薄膜電晶體製造方法, 其中,以使前述真空槽內部的前述氨氣的分壓爲6 OP a以 上的方式導入前述處理氣體而進行前述表面處理。 11.如申請專利範圍第6項之薄膜電晶體製造方法, 其中,前述半導體層係具有第一、第二歐姆接觸層, 前述源極電極係與前述第一歐姆接觸層相接觸, 前述汲極電極係與前述第二歐姆接觸層相接觸。 1 2 . —種液晶顯示裝置製造方法,係用以製造具有: 玻璃基板; 配置在前述玻璃基板上的薄膜電晶體; 連接於前述薄膜電晶體之半導體層的透明電極; 配置於前述透明電極上的對向電極;及 -34- 200915399 位於前述透明電極與前述對向電極之間的液晶的液晶 顯示元件的液晶顯示裝置製造方法,其特徵爲: 前述薄膜電晶體係具有: 密接配置在前述玻璃基板的閘極電極; 配置在前述閘極電極的表面,由氮化矽薄膜所構成的 閘極絕緣膜;及 配置在前述閘極絕緣膜上的前述半導體層, 在前述玻璃基板表面形成以銅爲主成分且構成前述閘 極電極的第一銅薄膜, 在將露出前述第一銅薄膜的表面的前述玻璃基板配置 在真空槽內的狀態下,在前述真空槽內導入含有氨氣的處 理氣體, 在前述真空槽內部不會發生電漿的情形下,將前述第 一銅薄膜的表面曝露在前述氨氣而進行表面處理之後, 在前述真空槽內導入添加有在化學構造中含有Si與 Η的矽化合物氣體、及在化學構造中含有氮的含氮氣體的 原料氣體,形成前述原料氣體的電漿,在前述第一銅薄膜 的表面成長前述氮化矽薄膜,而製造前述薄膜電晶體。 13. 一種液晶顯示裝置製造方法,係用以製造具有: 玻璃基板; 配置在前述玻璃基板上的薄膜電晶體; 連接於前述薄膜電晶體之半導體層的透明電極; 配置於前述透明電極上的對向電極;及 位於前述透明電極與前述對向電極之間的液晶的液晶 -35- 200915399 顯示元件的液晶顯示裝置製造方法,其特徵爲: 前述薄膜電晶體係具有: 閘極電極; 配置在前述閘極電極的表面的閘極絕緣膜; 配置在前述閘極絕緣膜上的半導體層; 與前述半導體層相接觸的源極電極; 與前述半導體層相接觸的汲極電極;及 與前述汲極電極及前述源極電極相接觸,且由氮化矽 膜所構成的絕緣膜, 在前述半導體層的表面形成構成前述源極電極與前述 汲極電極的第二銅薄膜, 在將露出前述第二銅薄膜的表面的處理對象物配置在 真空槽內的狀態下,在前述真空槽內導入含有氨氣的處理 氣體, 在前述真空槽內部不會發生電漿的情形下,將前述第 二銅薄膜的表面分別曝露在前述氨氣而進行表面處理之後 , 在前述真空槽內導入添加有在化學構造中含有Si與 Η的矽化合物氣體、及在化學構造中含有氮的含氮氣體的 原料氣體,形成前述原料氣體的電槳,在前述第二銅薄膜 的表面成長前述氮化矽薄膜,而製造前述薄膜電晶體。 1 4 . 一種電極形成方法,係在基板的玻璃、矽、或矽 化合物的表面上形成銅或銅合金之銅電極的電極形成方法 ,其特徵爲具有: -36- 200915399 在前述基板上形成前述銅電極的銅電極形成步驟; 將前述銅電極的表面曝露在含有氨氣的處理氣體而進 行表面處理的表面處理步驟;以及 將添加有在化學構造中含有Si與Η的矽化合物氣體 、及在化學構造中含有氮的含氮氣體的原料氣體,導入配 置有表面處理後之前述基板的成膜環境而發生電漿,而在 前述銅電極上形成氮化矽薄膜的絕緣膜形成步驟。 15·如申請專利範圍第1 4項之電極形成方法,其中 ,在前述表面處理步驟中,將配置有前述基板的處理環境 中的前述氨氣的分壓形成爲6 OPa以上。 1 6 _如申請專利範圍第1 4項之電極形成方法,其中 ,在前述表面處理步驟中,將前述銅電極曝露在前述氨氣 的時間係1 0秒鐘以上。 1 7 .如申請專利範圍第1 4項之電極形成方法,其中 ,在前述表面處理步驟中,將前述處理環境中所含有的砂 化合物氣體的分壓形成爲前述氨氣的分壓的1/15以下。 1 8 ·如申請專利範圍第1 4項之電極形成方法,其中 ’前述銅電極係在至少與前述基板接觸的層中含有氧。 -37-
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007148787 | 2007-06-05 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW200915399A true TW200915399A (en) | 2009-04-01 |
Family
ID=40093649
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW097120753A TW200915399A (en) | 2007-06-05 | 2008-06-04 | Method for manufacturing a thin-film transistor, method for manufacturing a liquid crystal display device, and method for forming electrodes |
Country Status (7)
Country | Link |
---|---|
US (1) | US20100075475A1 (zh) |
JP (1) | JP5424876B2 (zh) |
KR (1) | KR101101733B1 (zh) |
CN (1) | CN101681932B (zh) |
DE (1) | DE112008001523T5 (zh) |
TW (1) | TW200915399A (zh) |
WO (1) | WO2008149833A1 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102097313B (zh) | 2010-11-23 | 2012-12-12 | 深圳市华星光电技术有限公司 | 保护层及薄膜晶体管矩阵基板的制造方法 |
CN102386237A (zh) * | 2011-11-23 | 2012-03-21 | 深圳市华星光电技术有限公司 | 一种薄膜晶体管、阵列基板及装置和一种制备方法 |
CN103700667B (zh) * | 2013-12-18 | 2017-02-01 | 北京京东方光电科技有限公司 | 一种像素阵列结构及其制作方法、阵列基板和显示装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6464338A (en) * | 1987-09-04 | 1989-03-10 | Hitachi Ltd | Wiring for semiconductor device |
JPH06333925A (ja) * | 1993-05-20 | 1994-12-02 | Nippon Steel Corp | 半導体集積回路及びその製造方法 |
JPH07326756A (ja) * | 1994-05-30 | 1995-12-12 | Kyocera Corp | 薄膜トランジスタおよびその製造方法 |
JPH0826889A (ja) * | 1994-07-15 | 1996-01-30 | Fujitsu Ltd | 金属膜の形成方法および配線用金属膜 |
JP3417751B2 (ja) * | 1995-02-13 | 2003-06-16 | 株式会社東芝 | 半導体装置の製造方法 |
JP3403918B2 (ja) * | 1997-06-02 | 2003-05-06 | 株式会社ジャパンエナジー | 高純度銅スパッタリングタ−ゲットおよび薄膜 |
JP4243401B2 (ja) * | 1999-12-21 | 2009-03-25 | エルジー ディスプレイ カンパニー リミテッド | 銅配線基板およびその製造方法ならびに液晶表示装置 |
US6777331B2 (en) * | 2000-03-07 | 2004-08-17 | Simplus Systems Corporation | Multilayered copper structure for improving adhesion property |
JP2002353222A (ja) | 2001-05-29 | 2002-12-06 | Sharp Corp | 金属配線、それを備えた薄膜トランジスタおよび表示装置 |
KR20060070349A (ko) * | 2004-12-20 | 2006-06-23 | 삼성전자주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
-
2008
- 2008-06-02 KR KR1020097025429A patent/KR101101733B1/ko active IP Right Grant
- 2008-06-02 CN CN200880018891.6A patent/CN101681932B/zh active Active
- 2008-06-02 WO PCT/JP2008/060125 patent/WO2008149833A1/ja active Application Filing
- 2008-06-02 JP JP2009517855A patent/JP5424876B2/ja active Active
- 2008-06-02 DE DE112008001523T patent/DE112008001523T5/de not_active Ceased
- 2008-06-04 TW TW097120753A patent/TW200915399A/zh unknown
-
2009
- 2009-12-03 US US12/630,245 patent/US20100075475A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
DE112008001523T5 (de) | 2010-04-29 |
KR101101733B1 (ko) | 2012-01-05 |
WO2008149833A1 (ja) | 2008-12-11 |
KR20100003370A (ko) | 2010-01-08 |
US20100075475A1 (en) | 2010-03-25 |
JPWO2008149833A1 (ja) | 2010-08-26 |
JP5424876B2 (ja) | 2014-02-26 |
CN101681932A (zh) | 2010-03-24 |
CN101681932B (zh) | 2012-11-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101501820B (zh) | 导电膜形成方法、薄膜晶体管、带薄膜晶体管的面板、及薄膜晶体管的制造方法 | |
TWI303887B (zh) | ||
CN102203947B (zh) | 薄膜晶体管的制造方法、薄膜晶体管 | |
KR101067364B1 (ko) | 도전막 형성 방법, 박막 트랜지스터, 박막 트랜지스터를 갖는 패널 및 박막 트랜지스터의 제조 방법 | |
CN102804352B (zh) | 布线层结构及其制造方法 | |
TW200950100A (en) | A method for manufacturing a thin-film transistor, a thin-film transistor | |
TW200837813A (en) | Method of film deposition and apparatus for treating substrate | |
CN102165596B (zh) | 薄膜晶体管及薄膜晶体管中间体 | |
TW200842981A (en) | Method for forming a wiring film, transistor, and electronic device | |
CN101971350B (zh) | 薄膜晶体管、薄膜晶体管的制造方法 | |
TWI251349B (en) | Method of forming thin film transistor | |
JPH05209279A (ja) | 金属膜形成装置および金属膜形成法 | |
TW200915399A (en) | Method for manufacturing a thin-film transistor, method for manufacturing a liquid crystal display device, and method for forming electrodes | |
JP2005340721A (ja) | 高誘電率誘電体膜を堆積する方法 | |
JP2008124450A (ja) | ターゲット、成膜方法、薄膜トランジスタ、薄膜トランジスタ付パネル、薄膜トランジスタの製造方法、及び薄膜トランジスタ付パネルの製造方法 | |
JP2009280834A (ja) | ターゲット、配線膜形成方法、薄膜トランジスタの製造方法 | |
US7446023B2 (en) | High-density plasma hydrogenation | |
JP4855315B2 (ja) | 薄膜トランジスタ製造方法、液晶表示装置製造方法 | |
WO2007064012A1 (ja) | Cu膜の形成方法 | |
JP4955848B2 (ja) | 電子素子用基板製造方法 | |
CN100495722C (zh) | 显示装置面板结构及其制造方法 | |
JPH04304677A (ja) | アモルファスシリコン薄膜半導体装置とその製法 | |
JP2003017437A (ja) | 銅材料充填プラグ及び銅材料充填プラグの製造方法 | |
TW201110235A (en) | Forming method of electronic device, electronic device, semiconductor device, and transistor | |
CN104981914B (zh) | 用于含铜导体的保护罩 |