TH17651B - ระบบการเข้ารหัส/การถอดรหัสสัญญาณ qam - Google Patents
ระบบการเข้ารหัส/การถอดรหัสสัญญาณ qamInfo
- Publication number
- TH17651B TH17651B TH9201001666A TH9201001666A TH17651B TH 17651 B TH17651 B TH 17651B TH 9201001666 A TH9201001666 A TH 9201001666A TH 9201001666 A TH9201001666 A TH 9201001666A TH 17651 B TH17651 B TH 17651B
- Authority
- TH
- Thailand
- Prior art keywords
- bit
- point
- segment
- values
- aggregation
- Prior art date
Links
Abstract
รูปแบบการเข้ารหัสที่ต้านทานต่อค่าผิดพลาดการส่งจะเข้ารหัสแนวบิทข้อมูลสำหรับการใช้กับตัวมอดูเลต ขนาดที่มีการแยกเฟส90 (QAM) ในระบบโทรทัศน์ที่มีการกำจัดสูง รหัสที่มีการต้านทานค่าผิดพลาดจะให้การรวมแบบ 32 จุด ที่สมมาตรแบบหมุนวนบนแกนที่กำหนดโดยแกน I,Q การรวมจะถูกแบ่งเป็นส่วนลำดับหนึ่งและสองที่ถูกจัดเรียงเพื่อให้จุดการรวมอยู่ติดกันกับจุดการรวมใด ๆ ของส่วนลำดับหนึ่งตามส่วนลำดับสอง และให้จุดการรวมอยู่ติดกันกับจุดการรวมใด ๆ ของส่วนลำดับสองตามส่วนลำดับหนึ่งค่าฐานสองของ 1 บิท ของแต่ละกลุ่มขนาด 9 บิทที่ติดกันในแนวบิทจะกำหนดว่าค่าหนึ่งใน 2 ส่วนซึ่งเป็น 2 คู่ที่ติดกันของการส่งจุดการรวมลำดับหนึ่งและสองเป็นของส่วนใด (จุดการรวมที่ถูกส่งลำดับหนึ่งและสองของคู่ที่ติดกันจะถูกเลือกโดยกลุ่มขนาด 9 บิท ขณะนั้นของแนวบิท)รหัสจะเป็นค่าฐานสองของหนึ่งบิทของแต่ละค่าที่ตรงข้ามกันของกลุ่มขนาด 9 บิท ซึ่งมีกล่าวมาจะทำให้ตัวถอดรหัสที่เครื่องรับเลือกว่าแต่ละจุดการรวมที่รับเป็นของการรวมลำดับแรกและสอง ซึ่งจะทำให้มีการตรวจจับและแก้ไขค่าผิดพลาดการส่ง
Claims (4)
1. อุปกรณ์เครื่องรับสัญญาณภาพสำหรับการรับสัญญาณส่งที่ได้ถูกเปลี่ยนแปลงขนาดที่มีการแยกเฟสให้ต่างกัน 90 ํด้วยสัญลักษณ์ที่แทนบิทข้อมูลต่าง ๆ จะถูกเข้ารหัสโดยสอดคล้องถึงรหัสที่กำหนดให้ เพื่อให้จุดที่ตำแหน่งที่กำหนดของการรวมที่เป็นแนว เพื่อให้ได้ส่วนแยกลำดับหนึ่งและสองที่มีการจัดเรียงเพื่อที่ (a) จุดที่อยู่ติดกับจุดของส่วนลำดับแรกที่สุดจะเป็นของส่วนลำดับสอง และ (b) จุดที่อยู่ติดกันกับส่วนลำดับสองที่สุดเป็นของส่วนลำดับหนึ่ง โดยอุปกรณ์จะมีส่วนตัวดีมอดูเลตแบบดิจิตอล (118) สำหรับลดการเปลี่ยนแปลงแบบดิจิตอล (118) สำหรับลดการเปลี่ยนสัญญาณ QAM เพื่อให้สัญญาณออกที่เฟสถูกแยกต่างกัน 90ํ ส่วนการสร้าง(124-128) ที่ตอบสนองต่อสัญญาณออกจากดีมอดูเลต สำหรับการรักษาทิศการหมุนวนที่ต้องการของการรวม และส่วนของตัวถอดรหัส (122) ที่ตอบสนองต่อสัญญาณออกจากตำแหน่งในการรวมไปยังแนวบิทของสัญลักษณ์ที่ต่อเนื่องกัน โดยที่แต่ละคู่ที่กำหนดของจุดเฉพาะค่าลำดับ 1 และ 2 ในการรวมแบบสมมาตรที่หมุนวนที่กำหนดระหว่าง 2 n-1 + 1 และ 2n ในระนาบที่กำหนดโดยแกนเฟสเดียวกัน (I) และแกนที่มีเฟสต่างกัน 90 ํ(Q) โดยที่ n เป็นตัวเลขจำนวนเต็มที่มีค่าอย่างน้อย 4 จะถูกเลือกตามลำดับที่เครื่องส่งสำหรับการส่งลำดับแรกและสองตามลำดับไปยังเครื่องรับตามรหัสที่กำหนด โดยมีคุณลักษณะที่ซึ่ง ส่วนของการถอดรหัสประกอบด้วย ส่วนแบบดิจิตอลสำหรับการถอดรหัสตามขบวนการดังต่อไปนี้ ไม่ว่าลำดับแรกของคู่ของจุดการรวมลำดับหนึ่งและสองในระนาบ IQ ที่ถูกรับโดยเครื่องรับจะเป็นจุดการรวมส่วนแรกหรือส่วนที่สองคือ i จัดเก็บค่า I และ Q ของจุดการรวมส่วนลำดับหนึ่งที่ติดกันที่สุดไปยังค่า I และ Q ของจุดที่รับในระนาบ I,Q ของการส่งที่รับลำดับแรกของคู่ที่กำหนด จากนั้น คำนวณและจัดเก็บค่าระยะและเฟส I และ Q ของเวคเตอร์ที่ต่อจุดรับเข้ากับจุดรวมการรวมส่วนลำดับหนึ่งที่ติดกันที่สุด ii จัดเก็บค่า I และ Q ของการจุดการรวมส่วนลำดับสองที่ติดกันที่สุดไปยังค่า I และ Q ของจุดที่รับในระนาบ I,Q ของการส่งที่รับลำดับแรกของคู่ที่กำหนด จากนั้น คำนวณและจัดเก็บค่าระยะและเฟส I และ Q ของเวคเตอร์ที่ต่อจุดรับเข้ากับจุดการรวมส่วนลำดับสองที่ติดกันที่สุด iii จัดเก็บค่า I และ Q ของการจุดการรวมส่วนลำดับหนึ่งที่ติดกันที่สุดไปยังค่า I และ Q ของจุดที่รับในระนาบ I,Q ของการส่งที่รับลำดับแรกของคู่ที่กำหนด จากนั้น คำนวณและจัดเก็บค่าระยะและเฟส I และ Q ของเวคเตอร์ที่ต่อจุดรับเข้ากับจุดการรวมส่วนลำดับหนึ่งที่ติดกันที่สุด iv จัดเก็บค่า I และ Q ของการจุดการรวมส่วนลำดับดับสองท่ติดกันที่สุดไปยังค่า I และ Q ของจุดที่รับในระนาบ I,Q ของการส่งที่รับลำดับสองของคู่ที่กำหนด จากนั้น คำนวณและจัดเก็บค่าระยะและเฟส I และ Qของเวคเตอร์ที่ต่อจุดรับเข้ากับจุดการรวมส่วนลำดับสองที่ติดกันที่สุด v คำนวณผลรวมทางเวคเตอร์ของเวคเตอร์ส่วนลำดับหนึ่งที่ได้ข้อ i และ iii vi คำนวณผลรวมทางเวคเตอร์ของเวคเตอร์ส่วนลำดับสองที่ได้ข้อii และ iv vii เปรียบเทียบผลรวมทางเวคเตอร์ส่วนลำดับหนึ่งกับผลรวมทางเวคเตอร์ส่วนลำดับสอง เพื่อกำหนดว่า (A) ถ้าผลรวมทางเวคเตอร์ส่วนลำดับหนึ่งน้อยกว่าผลรวมทางเวคเตอร์ส่วนลำดับสองจะทำให้ส่วนของการส่งที่ได้รับลำดับแรกของคู่ที่กำหนดเป็นส่วนลำดับหนึ่งหรือ (B) ถ้าผลรวมทางเวคเตอร์ส่วนลำดับหนึ่งมีค่ามากกว่าผลรวมทางเวคเตอร์ส่วนลำดับสอง จะทำให้ส่วนของการส่งที่รับลำดับแรกของคู่ที่กำหนดเป็นส่วนลำดับสอง 1
2. เครื่องรับตามที่กล่าวไว้ในข้อถือสิทธิที่ 11 ที่ซึ่ง รหัสที่กำหนดจะแบ่งการส่งที่ติดกันจากเครื่องส่งให้เป็นลำดับที่ซ้ำกันของกลุ่มของการจุดการรวมส่วนลำดับหนึ่งที่ต่อโดยกลุ่มของจุดการรวมส่วนลำดับสองและ ตัวถอดรหัสที่เครื่องรับที่ประกอบด้วย ส่วนแบบดิจิตอลที่ตอบสนองต่อลำดับของจุดการรวมส่วนลำดับหนึ่งและสอง ที่ถูกตัดสินโดยกระบวนการของการส่งที่ได้รับการติดกันจากเครื่องส่งเพื่อการตรวจจับค่าผิดพลาดการส่งในลำดับที่ซ้ำกันที่ได้รับ 1
3. เครื่องรับตามที่กล่าวไว้ในข้อถือสิทธิที่ 12 ที่ซึ่ง ตัวถอดรหัสที่เครื่องรับที่ประกอบด้วย ส่วนแบบดิจิตอลที่ตอบสนองต่อการตรวจจับของค่าผิดพลาดการส่งที่ได้ในลำดับที่ซ้ำกัน เพื่อการแก้ไขค่าผิดพลาดการส่ง 1
4. เครื่องรับตามที่กล่าวไว้ในข้อถือสิทธิที่ 12 หรือ 13ที่ซึ่ง กลุ่มที่กำหนดจะมีค่าเป็น 2
Publications (3)
Publication Number | Publication Date |
---|---|
TH20952EX TH20952EX (th) | 1996-10-08 |
TH20952A TH20952A (th) | 1996-10-08 |
TH17651B true TH17651B (th) | 2004-09-15 |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1051428C (zh) | 正交调幅信号编码/解码系统 | |
CA2157958C (en) | Trellis coded modulation employing lower dimensionality convolutional encoder | |
JP2665091B2 (ja) | 符号化変調方法および装置 | |
US3887768A (en) | Signal structures for double side band-quadrature carrier modulation | |
JP2845705B2 (ja) | 多レベル符号化変調通信装置 | |
EP0619666B1 (en) | Rotationally invariant trellis coded modulation system | |
CA1049414A (en) | Combined scrambler-encoder for multilevel digital data | |
US5598220A (en) | Digital signal with multilevel symbols and sync recognition | |
JPH0657021B2 (ja) | 変調方法及び変調装置 | |
JPH028503B2 (th) | ||
JPS5828789B2 (ja) | デイジタルデ−タソウチ | |
US4489418A (en) | Differential encoding technique | |
AU656908B2 (en) | Coded QAM system | |
US5995551A (en) | Rotationally invariant pragmatic trellis coded digital communication system and method therefor | |
US5534938A (en) | Digital TV system using segment and field sync signals | |
US3988539A (en) | Data transmission system using optimal eight-vector signaling scheme | |
JPH09153918A (ja) | ディジタル伝送装置 | |
JPH0556698B2 (th) | ||
US3666890A (en) | Differential coding system and method | |
TH17651B (th) | ระบบการเข้ารหัส/การถอดรหัสสัญญาณ qam | |
TH20952A (th) | ระบบการเข้ารหัส/การถอดรหัสสัญญาณ qam | |
US6370201B1 (en) | Simplified branch metric calculation in pragmatic trellis decoders | |
JP2548932B2 (ja) | 多値qam通信システム | |
JPH0799519A (ja) | 無線データ信号のための復調器 | |
TH20952EX (th) | ระบบการเข้ารหัส/การถอดรหัสสัญญาณ qam |