SU991454A2 - Устройство дл распознавани образов - Google Patents

Устройство дл распознавани образов Download PDF

Info

Publication number
SU991454A2
SU991454A2 SU813299763A SU3299763A SU991454A2 SU 991454 A2 SU991454 A2 SU 991454A2 SU 813299763 A SU813299763 A SU 813299763A SU 3299763 A SU3299763 A SU 3299763A SU 991454 A2 SU991454 A2 SU 991454A2
Authority
SU
USSR - Soviet Union
Prior art keywords
synchronization
unit
input
recognition device
pattern recognition
Prior art date
Application number
SU813299763A
Other languages
English (en)
Inventor
Владимир Вадимович Корнеев
Михаил Соломонович Каценбоген
Николай Васильевич Киселев
Original Assignee
Северо-Западный Заочный Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Северо-Западный Заочный Политехнический Институт filed Critical Северо-Западный Заочный Политехнический Институт
Priority to SU813299763A priority Critical patent/SU991454A2/ru
Application granted granted Critical
Publication of SU991454A2 publication Critical patent/SU991454A2/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Description

(54) УСТРОЙСТВОДЛЯ РАСПОЗНАВАНИЯ ОБРАЗОВ
Изобретение относитс  к технической кибернетике и может быть использовано , в системах обработки информации , например в радиолокационных системах различного назначени .
По основному авт. св. 618759 известно устройство, содержащее блок синхронизации, соединенный с блоками фсфмировани  признаков, пам ти,управлени  и синхронизации, а выход через последовательно соединенные блоки сравнени  и управлени  подключен к блоку пам ти, соединенному с блоком сравнени , выходной блок, подключенный к блокам пам ти и синхронизации г пороговый блок, блок индексации признаков , входы которого соединены с блоками формировани  признаков, синг хронизации и пам ти, а выход подключен к одному из входов блока пам ти, другие входы которого соединены с пороговым блоком, подключенным к бло ку синхронизации, и логический блок, соединенный с сумматором и с блоками сравнени , синхронизации и naMMTHtll.
Недостаток данного устройства codтоит в низкой достоверности распознавани  нестационарных сигналов при на-: личии помех ввиду того, что в устрой стве на учитываетс  изменение характеристик признаков во времени, т.е. их математических ожиданий, и соответственно параметры устройства расс познавани  (пороги, веса признаков) остаютс  неизменными.
Цель изобретени  - повышение, надежности распознавани  при наличии
4л помех.
Поставленнёш Цель достигаетс  тем, что в устройство введены счетчик , вход которого соединен с выходом устройства, второй блок пам ти, подключенный к выходам счетчика, и следовательно соединенные третий блок пам ти, один вход которого  вл етс  входом устройства, а другие подключены к блоку синхронизации, к одному входу первого блока пам ти и к выходу
устройства, группу сумматоров,другие входы которых подключены к счетчику, умно штель, другой вход которого подключен к второму блоку пам ти, .четверили блок пам ти, другой вход
25 которого подключен к счетчику, а выход подключен к входу порогового , блока, второйсуьшатор, другой вход которого подключен к выходу порогового блока, и второй блок сравнени ,

Claims (1)

1. Авторское свидетельство СССР № 618759, кл. G Об К 9/62, 1976 (прототип).
SU813299763A 1981-06-16 1981-06-16 Устройство дл распознавани образов SU991454A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813299763A SU991454A2 (ru) 1981-06-16 1981-06-16 Устройство дл распознавани образов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813299763A SU991454A2 (ru) 1981-06-16 1981-06-16 Устройство дл распознавани образов

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU618759 Addition

Publications (1)

Publication Number Publication Date
SU991454A2 true SU991454A2 (ru) 1983-01-23

Family

ID=20962493

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813299763A SU991454A2 (ru) 1981-06-16 1981-06-16 Устройство дл распознавани образов

Country Status (1)

Country Link
SU (1) SU991454A2 (ru)

Similar Documents

Publication Publication Date Title
EP0025685A3 (en) Training circuit for audio signal recognition computer
KR890013576A (ko) 적합한 임계 레벨을 갖고 있는 2진수 데이타 재발생기
KR910005174A (ko) 이중영역 기억장치 제어기 및 그 제어방법
SU991454A2 (ru) Устройство дл распознавани образов
JPS56116185A (en) Pattern comparing method
GB1208126A (en) Machines for electronic classification of images
SU773549A1 (ru) Устройство дл обработки радиолокационных сигналов
JPS5563461A (en) Electronic memory unit for scheduled information
SU652581A1 (ru) Устройство дл распознавани образов
JPS54145441A (en) Converter
JPS55125574A (en) Generator of autoreturn signal
SU1656522A1 (ru) "Устройство реализации операции "/х/-произведение @ -мерных кубов"
JPS56129931A (en) Interruption controlling system
JPS605492A (ja) 半導体メモリ装置のアドレスバツフア回路
SU554473A1 (ru) Пирометр
SU538370A1 (ru) Устройство дл контрол логических блоков
JPS5491028A (en) Memory control system of multiprocessor system
SU993208A1 (ru) Регул тор с переменной структурой
FI873922A (fi) Procedur foer inkorporering av tidsparametrar i synteser hos logikkretsplanering.
SU647624A1 (ru) Устройство допускового контрол
KR920005599B1 (ko) Plc의 입출력카드 선택방법
JPS55103620A (en) Preference circuit
GOKERI A general approach to learning pattern recognition systems(and design of a computer system)[Ph. D. Thesis]
JPS5723159A (en) Data processing system
JPS52129343A (en) Command chaining system