SU957421A1 - Pulse delay device - Google Patents

Pulse delay device Download PDF

Info

Publication number
SU957421A1
SU957421A1 SU813251955A SU3251955A SU957421A1 SU 957421 A1 SU957421 A1 SU 957421A1 SU 813251955 A SU813251955 A SU 813251955A SU 3251955 A SU3251955 A SU 3251955A SU 957421 A1 SU957421 A1 SU 957421A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
inputs
pulse
Prior art date
Application number
SU813251955A
Other languages
Russian (ru)
Inventor
Александр Маркович Железняк
Владимир Сергеевич Лютягин
Original Assignee
Предприятие П/Я Г-4149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4149 filed Critical Предприятие П/Я Г-4149
Priority to SU813251955A priority Critical patent/SU957421A1/en
Application granted granted Critical
Publication of SU957421A1 publication Critical patent/SU957421A1/en

Links

Landscapes

  • Pulse Circuits (AREA)

Description

(54) УСТРОЙСТВО дл  ЗАДЕРЖКИ ИМПУЛЬСОВ Изобретение относитс  к импульсной технике, а именно к устройствам с одним входом, преобразующим входные сигналы в импупьсы, выдаваемые в требуемые ин тервапы времени, и может найти применение в радиолокации и измерительной технике . Известно устройство дл  задержки импульсов , содержащее генератор тактовых импульсов, выход которого через элемент совпадени  подключен к входу рабочего счетчика, управл ющий счетчик, управп емый кшоч, выход которого соединен с входом управл ющего счетчика, триггер, выход которого соединен с одним из вхог дов элемента совпадени , элемент объеди нени , многовходовой элемент совпадени  и п, двухвходовых элементов совпадени , причем поразр дные выходы управл ющее го счетчика через введенные двухвходовые элементы совпадени  подключены к поразр дным входам рабочего счетчика, выходы которого соединены с входами многовходовсмро э емевта совпадени , первый вход которого соединен с выходом основного элемента совпадени , вторые входы двухвхсаовых элементов совпадени  соединены с одним из вхоаов эпемента объединени , другой вход которого соединеи с шлходом мн н овходов( эпемента совпадени , а выход - с входсш триггера 1. Однако устройство имеет цвакую точиость . Дл  пошлиени  точности необходимо увеличивать частоту задающего генератора , что ограшгчиваетс  предельной частотой работы первых разр дов рабочего счетчика. Наиболее бтэкеал по техш ческой супьиости к ПредлагаеК{ов «у  вл етс  устрЫ ство дн  задержхв импульсов, содержащее задающий генератор, блок фсфмироваНИН пусковс ч) вмпупьса, первый эпемеит И, первый рабочий счетчик, первый и второй управл ющие счетчики, входы записи иачапьной установки которых подключены к шине управлени , а выходы первого управл ющего счетчика соединены с соответствующими информационными входами первого рабочего счетчика, тактовый вход которого соединен с выходом первого элемента И, первый вход ко торого соединен с выходом формировани  пускового импульса, первый вход которого соединен со входом записи начальной установки первого рабочего счетчика, а второй вход соединен с выходом задающего генератора. Данна  часть устройства обеспечивает квантованную задержку. Кроме того, устройство содержит аналоговую пинию задержки 2. Повышение точности данного устройст ва, без существенного усложнени  конструкции , ограничиваетс  возможностью реа лизации управл емой аналоговой линии задержки. i Цель изобретени  - повышение точнос ти и упрощение устройства. Поставленна  цель достигаетс  тем. что в устройство дл  задержки импульсов, содержащее задающий генератор, блок фор мировани  пускового импульса, первый элемёнт И, первый рабочий счетчик, пер- вый и второй управл ющие счетчики, входы записи начальной установки которых подключены к щине управлени , а выходы первого управл ющего счетчика соединены с соответствующими информационными входами первого рабочего счетчика, тактовый вход которого соединен с выходом первого элемента И, первый вход которого . соединен: с выходом блока формировани  пускового импульса, первый вход которого соединен с входом записи начальной установки первого рабочего счетчика , а второй вход соединен с выходом задающего генератора, введены второй рабочий счетчик, первый, второй и третий дещифраторы нул , первый и второй триггеры , второй и третий элементы И, реверсивный счетчик и последовательно сое- диненные устройство дл  добавлени  и вычитани  импульсов, делитель частоты, смеситель, узкополосный фипьтр и формирователь импульсов, причем выход задающего генератора соединен с входе устройства дл  добавлени  и вычитани  импульсов , вторым входом смесител , пер-пульсов соединен с вторым входом первовыми входами второго и третьего эле-го элемента И 7, выход которого соедиментов И, а выход формировател  импуль-нен с тактовым входом первого рабочего(54) DEVICE FOR PULSE DELAY The invention relates to a pulse technique, namely, single-input devices that convert input signals to impulses output at the required time intervals, and can be used in radar and measurement technology. A device for delaying pulses is known, comprising a clock pulse generator, the output of which is connected via a matching element to the input of a working counter, a control counter controlled by a pin whose output is connected to the input of a controlling counter, a trigger whose output is connected to one of the input elements coincidence, combining element, multiple input coincidence element and n, two-input coincidence elements, and the one-bit outputs of the control counter through the entered two-input coincidence elements are connected To the binary inputs of the work counter, the outputs of which are connected to the inputs of multiple inputs of the coincidence element, the first input of which is connected to the output of the main coincidence element, the second inputs of two external coincidence elements are connected to one of the combination ejection inputs, the other input of which connects to the multiple input inputs ( the output of the match and the output from the input trigger 1. However, the device has exact accuracy. To do this, it is necessary to increase the frequency of the master oscillator, which limits the maximum totoy discharge operation of the first working counter rows. The most technical solution to the Proposal (s) is the device for one day delay pulse containing the master oscillator, the fsfmirovna unit, the start-up unit, the first epeeitis AND, the first work counter, the first and second control counters, the recording inputs and the first set which are connected to the control bus, and the outputs of the first control counter are connected to the corresponding information inputs of the first working counter, the clock input of which is connected to the output of the first And element, the first input of which It is connected to the output of the formation of a starting pulse, the first input of which is connected to the recording input of the initial installation of the first working counter, and the second input is connected to the output of the master oscillator. This portion of the device provides a quantized delay. In addition, the device contains analog delay 2 pin. Increasing the accuracy of this device, without significantly complicating the design, is limited by the possibility of implementing a controlled analog delay line. i The purpose of the invention is to improve the accuracy and simplification of the device. The goal is achieved by those. that the device for delaying pulses, which contains the master oscillator, the start pulse generation unit, the first element I, the first work counter, the first and second control counters, whose initial setting recording inputs are connected to the control bar, and the outputs of the first control counter connected to the corresponding information inputs of the first working counter, the clock input of which is connected to the output of the first element And, the first input of which. connected: to the output of the start-up pulse shaping unit, the first input of which is connected to the recording input of the initial installation of the first working counter, and the second input connected to the output of the master oscillator, the second working counter, the first, second and third triggers zero, the second and the third elements And, a reversible counter and sequentially connected device for adding and subtracting pulses, a frequency divider, a mixer, a narrow-band filter and a pulse shaper, with the output specifying the gene Rathore connected to the input device for adding and subtracting pulses, the second input of the mixer, trans-pulses is connected to the second input Pervova inputs of the second and third elements of the element and 7, the output of which soedimentov And, as the output of the momentum-nen to a clock input of the first working

сов соединен с вторым входом цервого 55счетчика 8, Й1нформационные входы г.отоэлемента И, первый вход которого соеди-рого соединены с соответствующими вынен с вторым входом второго, эпементаходами первого управл ющего счетчика 9,owls are connected to the second input of the 55th counter of 8, H1 informational inputs of the I cell, the first input of which is connected to the corresponding input from the second input of the second, epementodokhodami first control counter 9,

Claims (3)

1.Авторское свидетельство СССР } 598224, кл. Н ОЗ К 5/13, 1976.1. Author's certificate of the USSR} 598224, cl. N OZ K 5/13, 1976. 2.Важенина 2.Vazhenina 3. П. и др. Методы и схемы временной задержки импульсных сигналов, М., Сов. радио , 1971,3. P. et al. Methods and time delay schemes for pulse signals, M., Sov. radio, 1971, с. 191, фиг. 3.29 (прототип).with. 191, FIG. 3.29 (prototype).
SU813251955A 1981-02-26 1981-02-26 Pulse delay device SU957421A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813251955A SU957421A1 (en) 1981-02-26 1981-02-26 Pulse delay device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813251955A SU957421A1 (en) 1981-02-26 1981-02-26 Pulse delay device

Publications (1)

Publication Number Publication Date
SU957421A1 true SU957421A1 (en) 1982-09-07

Family

ID=20944502

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813251955A SU957421A1 (en) 1981-02-26 1981-02-26 Pulse delay device

Country Status (1)

Country Link
SU (1) SU957421A1 (en)

Similar Documents

Publication Publication Date Title
JPS5452578A (en) Stopwatch
SU957421A1 (en) Pulse delay device
FR2331204A1 (en) Pulse frequency multiplier for controlling supply circuit - has clock signals counted between input pulses and held in buffer memory
JPS5336105A (en) Synchronous circuit connecting system
SU738134A1 (en) Pulse delay device
JPS55143826A (en) Pulse modulation system
SU661833A1 (en) Clock synchronization device
SU782151A1 (en) Time interval-to-digital code converter
SU634454A1 (en) Recurrent pulse repetition rate multiplier
SU809135A1 (en) Device for complex synchronization
SU601828A1 (en) Redundancy frequency divider
SU790179A1 (en) Meandre frequency doubler
SU1322443A1 (en) Polyfunctional synchronizing device with programmed control
SU1272332A1 (en) Generator of random binary numbers
SU1354395A2 (en) Multivibrator
SU577509A1 (en) Device for shaping time intervals
SU1010611A1 (en) Multi-computer complex synchronization device
SU1265983A1 (en) Pulse discriminator with respect to repetition frequency
SU1173554A2 (en) Controllable frequency divider
SU1385283A1 (en) Pulse sequence selector
SU511589A1 (en) Tunable pulse phase multistable unit
SU1676129A1 (en) Redundancy device for shaping a grid of reference frequencies
SU1111157A1 (en) Device for raising numbers to n-th power
SU1157663A1 (en) Pulse train generator
SU1676075A1 (en) Pulser