SU951676A1 - Delay device - Google Patents

Delay device Download PDF

Info

Publication number
SU951676A1
SU951676A1 SU782573406A SU2573406A SU951676A1 SU 951676 A1 SU951676 A1 SU 951676A1 SU 782573406 A SU782573406 A SU 782573406A SU 2573406 A SU2573406 A SU 2573406A SU 951676 A1 SU951676 A1 SU 951676A1
Authority
SU
USSR - Soviet Union
Prior art keywords
threshold
trigger
output
capacitor
integrating
Prior art date
Application number
SU782573406A
Other languages
Russian (ru)
Inventor
Владимир Ильич Турченков
Original Assignee
За витель - ffj JlATEiViiiC- -1 л 4d rr(f««Hit ;«.S КИБДКкШаЧ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by За витель - ffj JlATEiViiiC- -1 л 4d rr(f««Hit ;«.S КИБДКкШаЧ filed Critical За витель - ffj JlATEiViiiC- -1 л 4d rr(f««Hit ;«.S КИБДКкШаЧ
Priority to SU782573406A priority Critical patent/SU951676A1/en
Application granted granted Critical
Publication of SU951676A1 publication Critical patent/SU951676A1/en

Links

Description

(5) УСТРОЙСТВО ЗАДЕРЖКИ(5) DELAY DEVICE

Изобретение относитс  к импульсной технике и может быть использовано при построении импульсных генераторов , а также дл  задержки импульсных сигналов в устройствах автоматики и телемеханики. Известны устройства задержки, содержащие интегрирующую RC-цепь и пороговый каскад Ои f2J. Общим недостатком известных устройств задержки  вл етс  невысока  точность. Наиболее близким по техническому решению к данному изобретению  вл етс  устройство задержки импульсов, содержащее интегрирующую RC-цепь ипо р.оговый элемент, подключенный параллельно конденсатору интегрирующей цепи 2. . .Указанное устройство имеет низкую точность воспроизведени  длительности задержанного импульса и интервала задержки из-за вли ни  остаточного зар да на конденсаторе врем задающей RC-цепи и гистерезисных свойств порогового элемента. Цель изобретени  - повышение точности . Поставленна  цель достигаетс  тем, что в устройство задержки, содержащее интегрирующую RC-цепь, пороговый элемент , подсоединенный параллельно конденсатору интегрирующей RC-цепи, введен триггер и дополнительный пороговый элемент, включенный встречно-параллельно упом нутому пороговому элементу , причем интегрирующа  RC-цепь подключена между шиной входного сигнала и выходомтриггера, управл емого 1выходными сигналами пороговых элементов . На чертеже изображена принципиальна  электрическа  схема предложенного устройства. Устройство содержит триггер 1, имеющий вход 2 и выходы 3 и А, интегрирующую RC-цепь 5, состо щую из резистора 6 и конденсатора 7, подклю3 . 9 ценного к шине 8, св занной с источником 9 входного сигнала через резистор 10, и два регенеративных пороговых элемента, подключенных параллельно конденсатору 7 и включенных между собой встречно-параллельно, выполненных на транзисторах 11 и 12 соответственно , с общими коллекторной обмоткой 13, эмиттерной обмоткой ГА положительной обратной св зи трансформатора 15, дeл ;lтeлeм напр жени  на двух последовательно включенных стабилитронах 16 и 17, подсоединенным одним выводом к базам транзисторов 11. и 12, а другим выводом - к шине 8 входного сигнала, и выходной обмоткой 18 трансформатора 15 св занной со входом 2 триггера 1. При этом эмиттерна  обмотка 1Л подсоединена к выходу интегрирующей RC-цепи 5, резистор 6 которой подсоединен к нулевому выходу 4 триггера, питаемого от отдельного источника 19 напр жени , а конденсатор 7 к шине 8, св занной с источником 9 входного сигнала (через резистор 10).The invention relates to a pulse technique and can be used in the construction of pulse generators, as well as for delaying pulse signals in automation and telemechanics devices. Delay devices are known that contain an integrating RC circuit and a threshold stage Oi f2J. A common drawback of the known delay devices is their low accuracy. The closest technical solution to this invention is a pulse delay device containing an integrating RC circuit and a rectifier element connected in parallel to the capacitor of the integrating circuit 2.. This device has low reproducing accuracy of the delayed pulse duration and the delay interval due to the influence of the residual charge on the capacitor, the time of the driving RC circuit and the hysteresis properties of the threshold element. The purpose of the invention is to improve accuracy. The goal is achieved in that a delay element and an additional threshold element connected in parallel to said threshold element are inserted into a delay device containing an integrating RC circuit, an additional threshold element connected counter-parallel to said threshold element, and the integrating RC circuit is connected between an input signal bus and a trigger output controlled by 1 output signals of the threshold elements. The drawing shows a circuit diagram of the proposed device. The device contains a trigger 1, having an input 2 and outputs 3 and A, which integrates an RC circuit 5, consisting of a resistor 6 and a capacitor 7, connected 3. 9 valuable to the bus 8 connected to the source 9 of the input signal through the resistor 10, and two regenerative threshold elements connected in parallel to the capacitor 7 and connected to each other in parallel to each other, made on transistors 11 and 12, respectively, with a common collector winding 13, emitter winding the positive feedback of the transformer 15, the business; l voltage on two series-connected zener diodes 16 and 17 connected by one output to the bases of transistors 11. and 12, and the other output to the input signal bus 8, and the output winding 18 of the transformer 15 connected to the input 2 of the trigger 1. At the same time, the emitter winding 1L is connected to the output of the integrating RC circuit 5, the resistor 6 of which is connected to the zero output 4 of the trigger supplied from a separate voltage source 19, and the capacitor 7 to bus 8 connected to input source 9 (through resistor 10).

Устройство работает следующим образом .The device works as follows.

В исходном состо нии на выходе k триггера 1 напр жение равно нулю и конденсатор 5 обесточен.In the initial state at the output k of the trigger 1, the voltage is zero and the capacitor 5 is de-energized.

При поступлении напр жени  входного сигнала с источника 9 конденсатор 7 интегрирующей цепи 5 начинает зар жатьс  через резистор 6 и малое выходное сопротивление триггера 1 .When the input voltage comes from source 9, the capacitor 7 of the integrating circuit 5 begins to charge through the resistor 6 and the low output resistance of the trigger 1.

Когда величина напр жени  на конденсаторе 7 достигает порога срабатывани  порогового элемента, выполненного на транзисторе 11, определ емого напр жением пробо  стабилитрона 16, возникает блокинг-процесс и на выходной обмотке 18 трансформатора 15 формируетс  отрицательный импульс вызывающий опрокидывание триггера 1. Триггер 1 переводитс  во второе устойчивое состо ние, при котором на вь1ходе присутствует высокий потенциал . Под действием высокого потенциала на выходе 4 триггера 1 конденсатор 7 перезар жаетс  по цепи: резистор 10, -ИСТОЧНИК 9 напр жени  входного сигнала, источник 19 напр жени  питани  триггера, нагрузочный резистор плеча триггера, соответствующего выходу k, и резистор 6о Натр жение на конденсаторе 7 переходит через нулевое значение и измен етWhen the voltage across the capacitor 7 reaches the threshold of the threshold element performed on the transistor 11, determined by the voltage across the Zener diode 16, a blocking process occurs and a negative pulse is generated at the output winding 18 of the transformer 15. Trigger 1 is transferred to the second a steady state in which high potential is present at the turn. Under the action of a high potential at the output 4 of the trigger 1, the capacitor 7 is recharged across the circuit: resistor 10, - SOURCE 9 input voltage, source 19 of the trigger supply voltage, load trigger resistor of the trigger, corresponding to output k, and 6 o resistor 7 goes through zero and changes

6464

знак. При сн тии напр жени  входного сигнала состо ние триггера не измен етс , процесс перезар да конденсатора 7 через внутреннее сопротивление источника 9 напр жени  входного сигнала продолжаетс .sign. When the input voltage is removed, the state of the trigger does not change, the process of recharging the capacitor 7 through the internal resistance of the source 9, the voltage of the input signal continues.

Когда величина напр жени  на конденсаторе 7, стрем сь к- величине напр жени  источника 19 питани  триггера , достигает порога срабатывани  порогового элемента, выполненного на транзисторе 12, определ емого напр жением пробо  стабилитрона 17, происходит блокинг-процесс и на выходной обмотке 18 трансформатора 15 формируетс  положительный импульс, вызывающий обратное опрокидывание триггера 1. Триггер 1 переключаетс  .в состо ние, которому соответствует, нулевой потенциал на выходе 4, конденсатор 7 разр жаетс , устройство возвращаетс  в исходное состо ние .When the magnitude of the voltage on the capacitor 7, rushing to the value of the voltage of the trigger power supply source 19, reaches the threshold of the threshold element performed on the transistor 12 determined by the voltage of the breakdown of the zener diode 17, the blocking process also occurs on the output winding 18 of the transformer 15 a positive impulse is formed, causing reverse flip-flop of trigger 1. Trigger 1 switches. in a state that corresponds to, zero potential at output 4, capacitor 7 is discharged, the device returns to its output th state.

.Выполнение резистора 6 двухсекционным , состо щим из двух резисторов, зашунтированных встречно включенными диодами, позвол ет осуществл ть независмую регулировку задержки переднего и заднего фронтов выходного импульса.The execution of a resistor 6 by a two-section, consisting of two resistors, shunted by counter-connected diodes, allows independent adjustment of the delay of the front and rear edges of the output pulse.

Преимуществом предложенного устройствазадержки  вл етс  высока The advantage of the proposed delay device is high

точность формируемых интервалов задержки и длительности выходного импульса , релейного характера переключени  -пороговых элементов и высокой крутизны нарастани  напр жени  наthe accuracy of the formed delay intervals and the duration of the output pulse, the switching nature of the switching -threshold elements and the high steepness of the voltage rise on

конденсаторе, обусловленной процессом перезар да конденсатора t изменением пол рности напр жени  на конденсаторе .the capacitor due to the process of recharging the capacitor t by changing the polarity of the voltage across the capacitor.

Claims (2)

Формула изобретени Invention Formula Устройство задержки импульсов, содержащее интегрирующую КС-цепь, пороговый элемент, подключенный параллельно конденсатору интегрирующей цепи , отличающеес  тем, что, с целью повышени  точности, в него введен триггер и дополнительный пороговый элемент, включенный встречно-параллельно упом нутому пороговому элементу, примем интегрирующа  RC-цепь подключена между шиной входного сигнала и выходом триггера, уп59516766A pulse delay device containing an integrating KS circuit, a threshold element connected in parallel to an integrating circuit capacitor, characterized in that, in order to increase accuracy, a trigger is introduced into it and an additional threshold element connected counter-parallel to said threshold element, we take an integrating RC -the chain is connected between the input signal bus and the trigger output, up59516766 равл емого выходными сигналами nopo-i 1 . Авторскоесвидетельство СССРequal to the output signals nopo-i 1. USSR authorship говых элементов.№ 377963, кл. Н03 К Б/О, 1970.beef elements.№ 377963, class. H03 K B / O, 1970. Источники информации,№ 00997, кл. И03 К 5/13, 1971Sources of information, No. 00997, CL. I03 K 5/13, 1971 прин тые во внимание при экспертизе 5 (прототип).taken into account in examination 5 (prototype). -.015-.015 1one 1one 2. Авторскоесвидетельство СССР2. USSR author's testimony н n + +   10О ,10O, Г R
SU782573406A 1978-02-01 1978-02-01 Delay device SU951676A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782573406A SU951676A1 (en) 1978-02-01 1978-02-01 Delay device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782573406A SU951676A1 (en) 1978-02-01 1978-02-01 Delay device

Publications (1)

Publication Number Publication Date
SU951676A1 true SU951676A1 (en) 1982-08-15

Family

ID=20746126

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782573406A SU951676A1 (en) 1978-02-01 1978-02-01 Delay device

Country Status (1)

Country Link
SU (1) SU951676A1 (en)

Similar Documents

Publication Publication Date Title
US4694206A (en) Drive circuit for a power field effect transistor
SU951676A1 (en) Delay device
SU1019592A1 (en) Multivibrator
SU644030A1 (en) Threshold device
SU894833A1 (en) Pulse generator
SU1431052A1 (en) Pulse expaneder
SU832601A1 (en) Analogue storage
SU644028A1 (en) Square-pulse generator
SU1056458A1 (en) Bridge-type delay element
SU1160537A1 (en) Multivibrator
SU632058A1 (en) One-shot multivibrator
SU900411A1 (en) One-shot multivibrator
SU980256A1 (en) Single-shot multivibrator
SU1691948A1 (en) Pulse-width modulator
SU758497A1 (en) Variable amplitude pulse shaper
SU1575296A1 (en) Pulse delay device
SU682998A1 (en) Square voltage puls shaper
SU1248032A1 (en) Pulser
SU612392A1 (en) One-shot multivibrator
SU458095A1 (en) Relaxing pulse shaper
SU381158A1 (en)
SU661718A1 (en) Controllable one-shot multivibrator
SU491198A1 (en) Pulse generator
SU832710A1 (en) Single-shot multivibrator
SU951665A1 (en) Pulse generator