SU885915A2 - Frequency discriminator - Google Patents

Frequency discriminator Download PDF

Info

Publication number
SU885915A2
SU885915A2 SU792776102A SU2776102A SU885915A2 SU 885915 A2 SU885915 A2 SU 885915A2 SU 792776102 A SU792776102 A SU 792776102A SU 2776102 A SU2776102 A SU 2776102A SU 885915 A2 SU885915 A2 SU 885915A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
additional
output
trigger
frequency
Prior art date
Application number
SU792776102A
Other languages
Russian (ru)
Inventor
Анатолий Иванович Осетров
Олег Анатольевич Осетров
Original Assignee
Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7160 filed Critical Предприятие П/Я А-7160
Priority to SU792776102A priority Critical patent/SU885915A2/en
Application granted granted Critical
Publication of SU885915A2 publication Critical patent/SU885915A2/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ЧАСТОТНЫЙ ДИСКРИМИНАТОР(54) FREQUENCY DISCRIMINATOR

Claims (1)

Изобретение относитс  к импульсной технике и может примен тьс  в качестве rt канального фкпьтра дл  различени  импульсных сигналов по частоте. По основному авт. св. № 746897 известен частотный дискриминатор, состо щий из К каналов, каждый из которых содержит входной логический элемент И , один вход которого соединен с шиной эталонного сигнала, второй вход подключен к выходу триггера, первый вход которого соединен со входной шиной, счетчик импульсов , один вход которого соединен с выходом входного логического элемента И , а второй вход - со входной шиной, и выходной логический элемент И, первый вход которого подключен к входной шине, введенный дополнительный счетчик импульсов , элемент задержки, а в каждый из каналов введен дополнительный триггер , включенный между выходом счетчика импульсов и вторым входом выходного логического элемента И, причем вторые входы триггера: и дополнительного триггера в каждом, кроме последнего канала, соединены с выходом дополнительного триггера последуютего канеша, вторые входы триггера и дополнительного триггера последнего канала соединены с выходом дополнительного счетчика импульсов , один вход которого подключен к выходу входного логического элемента И данного канала, а второй вход - к входной шине, котора  через элемент задержки соединена с третьими входами дополнительных триггеров всех каналов Til Однако известный частотный дискриминатор имеет недостаточно широкий диапазон различени  частот. Цель изобретени  - расширение диапазона различени  частот. Дл  достижени  указанной цели в частотный дискриминатор введены последовательно соединенные второй дополнительный триггер и дополнительный элемент И, другой вход которого соединен со входной шиной устройства, а выход дополнительного элемента И  вл етс  дополнительным выходом устройства, при этом первый вхо второго цопопнитепьного триггера соединен с выходом пинии задержки, а второйс выходом дополнительного счетчика импульсов . На чертеже изображена отруктурна  электрическа  схема предлагаемого частотного дискриминатора. Частотный дискриминатор содержит каналы 1, входной логический элемент И 2, шину 3 эталонного сигнала, триггер 4, входную шину 5, счетчик 6 импульсов, выходной логический элемент И 7, дополнительный счетчик 8 импульсов, элемент 9 задержки, дополнительный триггер 10, второй дополнительный триггер 11, дополнительный элемент И 12. Частотный дискриминатор работает ел следующим образом. В исходном состо нии, выходные логи- 20 ческие элементы И 7 канала 1 и дополнительный элемент И 12 закрыты Первый импульс входного сигнала, длительность которого меньше времени задержки элементом 9 задержки, поступает в счетчик 6 каждого канала 1 дл  записи определенного числа, определ ющего верхнюю границу частоты среза первого канала 1 устройства, нижнюю границу частоты среза первого канала 1 устройства определ ет счетчик 6 второго канала 1. В то же врем  нижн   граница частоты среза дл  первого канала 1  вл етс  верхней границей частоты среза второго каиа- ла 1 и т.д. Если частота вхОдных икшуль сов находитс  ниже полосы прозрачности частотного дискриминатора, то импульс переполнени  с выхода дополнительного счетчика 8 устанавливает триггер 4 и до полнительный триггер 10п -го канала 1 в исходное состо ние и второй /юполнительНый триггер 11 - в другое устойчивое состо ние. Дополнитепьный элемент И 12 открываетс , и импульс, который находитс  за границей частоты среза полосы прозрачиос1-и ц -го капала 1, проходит на выход 1гажних частот, так кпк нижнюю границу частоты среза п -го канала 1 частотного дискриминатора определ ет дополнительный счетчик 8. Задержанный элементом 9 задержки входной импульс переводит второй допопнительный триггер 11 в исходное состо ние и подтверждает исходное состо ние дополнительного триггера 10 каждого канала 1. Применение предлагаемого частотного дискриминатора позвол ет расширить диапазон различени  частотных сигналов уст- ройства и не только получать различные частотные характеристики по каждому из ц выходов, но и ,сохран   высокие точностные характеристики на границе среза. получить на выходе импульсные сигналы с частотами, наход щимис  полосы прорачности . Формула изобретени  Частотный айскриминатор по авт. св. № 746897, отличающийс  тем, что, с целью расширени  диапазона различени  частот, введенУ последовательно соединённые второй дополнительный триггер и дополнительный элемент И, другой вход которого соединен со входной шиной устройства, а выход дополнительного элемента И  вл етс  дополнительным в 1ходом устройства, при этом первь1й вход второго дополинтепьного триггера .соединен с выходом линии задержки, а второйс выходом дополнительного счетчика импульсов . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 746897, кл. G, 01 R 23/02, 1977 (прототип).The invention relates to a pulse technique and can be used as an rt channel fcptra to distinguish pulsed signals in frequency. According to the main author. St. No. 746897 is known frequency discriminator consisting of K channels, each of which contains an input logic element And, one input of which is connected to the reference signal bus, a second input connected to the trigger output, the first input of which is connected to the input bus, pulse counter, one input which is connected to the output of the input logic element And, and the second input - with the input bus, and the output logic element And, the first input of which is connected to the input bus, the input additional pulse counter, the delay element, and An additional trigger is introduced from the channels, connected between the output of the pulse counter and the second input of the output logic element I, the second trigger inputs: and the additional trigger in each, except the last channel, are connected to the output of the additional trigger of the next kanesh, the second inputs of the trigger and the additional trigger of the last channel is connected to the output of an additional pulse counter, one input of which is connected to the output of the input logic element AND of this channel, and the second input - to the input bus It is connected to the third inputs of additional triggers of all Til channels through a delay element. However, the known frequency discriminator does not have a sufficiently wide range of frequency discrimination. The purpose of the invention is to expand the frequency discrimination range. In order to achieve this goal, a second additional trigger and an additional element AND, the other input of which is connected to the input bus of the device and the output of the additional element And is an additional output of the device, are entered into the frequency discriminator, while the first input of the second safety trigger is connected to the output of the delay button. , and the second with the output of an additional pulse counter. The drawing shows an electric circuit of the proposed frequency discriminator. The frequency discriminator contains channels 1, input logic element AND 2, bus 3 reference signal, trigger 4, input bus 5, counter 6 pulses, output logic element And 7, additional counter 8 pulses, element 9 delay, additional trigger 10, second additional trigger 11, an additional element And 12. The frequency discriminator works as follows. In the initial state, the output logic elements AND 7 of channel 1 and the additional element AND 12 are closed. The first pulse of the input signal, whose duration is less than the delay time of the delay element 9, enters the counter 6 of each channel 1 to record a certain number that determines the upper the cutoff frequency limit of the first channel 1 of the device, the lower cutoff frequency limit of the first channel 1 of the device is determined by the counter 6 of the second channel 1. At the same time, the lower limit of the cutoff frequency for the first channel 1 is the upper limit of the frequency cutting the second kaia- la 1, etc. If the frequency of the input chips is below the transparency band of the frequency discriminator, the overflow pulse from the output of the additional counter 8 sets the trigger 4 and the additional trigger 10n of channel 1 to the initial state and the second / control trigger 11 to another stable state. The additional element And 12 opens, and the pulse that is beyond the cutoff frequency of the prozrachios1-band and the c-th drop of 1, passes to the output of the lag frequency, so the lower cut-off frequency limit of the n-th channel 1 frequency discriminator determines the additional counter 8. The input pulse delayed by the delay element 9 puts the second additional trigger 11 into the initial state and confirms the initial state of the additional trigger 10 of each channel 1. The use of the proposed frequency discriminator allows l range of distinction of frequency signals of the device and not only to obtain different frequency characteristics for each of the q outputs, but also, retains high accuracy characteristics at the cutoff edge. receive at the output pulse signals with frequencies that are in the bandwidth. Invention Formula Frequency Detector according to ed. St. No. 746897, characterized in that, in order to expand the frequency discrimination range, a second additional trigger and an additional AND element are inputted in series, the other input of which is connected to the input bus of the device, and the output of the additional element AND is additional in the 1st pass of the device, while the first the input of the second pre-flip-flop trigger is connected to the output of the delay line, and the second with the output of an additional pulse counter. Sources of information taken into account during the examination 1. USSR Author's Certificate No. 746897, cl. G, 01 R 23/02, 1977 (prototype).
SU792776102A 1979-05-25 1979-05-25 Frequency discriminator SU885915A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792776102A SU885915A2 (en) 1979-05-25 1979-05-25 Frequency discriminator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792776102A SU885915A2 (en) 1979-05-25 1979-05-25 Frequency discriminator

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU746897 Addition

Publications (1)

Publication Number Publication Date
SU885915A2 true SU885915A2 (en) 1981-11-30

Family

ID=20831967

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792776102A SU885915A2 (en) 1979-05-25 1979-05-25 Frequency discriminator

Country Status (1)

Country Link
SU (1) SU885915A2 (en)

Similar Documents

Publication Publication Date Title
SU885915A2 (en) Frequency discriminator
SU1584068A1 (en) Multichannel random signal generator
SU697940A1 (en) Device for processing signals of doppler speed meter
SU691871A1 (en) Digital filter
SU936384A1 (en) Digital pass-band filter
SU860299A1 (en) Pulse selector
SU696613A1 (en) Solving device of multichannel radio receiver
SU980267A1 (en) Pulse delay device
SU955518A1 (en) Pulse shaper
SU635612A1 (en) Frequency-manipulated signal front selector
SU401925A1 (en) DEVICE FOR SWITCHING RANGE SCORDS
SU451186A1 (en) Pulse selector by duration
SU873175A2 (en) Device for doppler speed meter signal processing
SU966877A1 (en) Pulse duration discriminator
SU739727A1 (en) Pulse wifth signal selector
SU869066A1 (en) Frequency divider
SU940288A1 (en) Device for monitoring multichannel generator pulses
SU892692A1 (en) Pulse duration discriminator
SU1003327A1 (en) Pulse duration discriminator
SU855973A1 (en) Single pulse shaper
SU839035A1 (en) Device for discriminating the first and the last pulses in the train
SU920627A1 (en) Device for automatic selection of single pulse duration measurement limit
SU881995A1 (en) Pulse duration discriminator
SU930640A1 (en) Pulse length digital discriminator
SU984024A2 (en) Device for discriminating first pulse from pulse train