SU881676A1 - Устройство дл программного управлени - Google Patents

Устройство дл программного управлени Download PDF

Info

Publication number
SU881676A1
SU881676A1 SU802895992A SU2895992A SU881676A1 SU 881676 A1 SU881676 A1 SU 881676A1 SU 802895992 A SU802895992 A SU 802895992A SU 2895992 A SU2895992 A SU 2895992A SU 881676 A1 SU881676 A1 SU 881676A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
block
inputs
memory block
Prior art date
Application number
SU802895992A
Other languages
English (en)
Inventor
Анатолий Сергеевич Крупко
Original Assignee
Предприятие П/Я А-7374
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7374 filed Critical Предприятие П/Я А-7374
Priority to SU802895992A priority Critical patent/SU881676A1/ru
Application granted granted Critical
Publication of SU881676A1 publication Critical patent/SU881676A1/ru

Links

Landscapes

  • Programmable Controllers (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ПРОГРАММНОГО УПРАВЛЕНИЯ
1
Изобретение относитс  к автоматике и вычислительной технике и предназначено дл  программной реализации большого числа логических и счетных функций в системах управлени  производственными механизмами, технологическими процессами и другим оборудованием с разветвленной логикой управлени .
Известно устройство дл  программного управлени ., содержгидее счетчик адресов, пам ть программ, дешифратор кодов операций, блок логической обработки информации, оперативную пам ть дл  хранени  промежуточных регзультатов вычислений,.блок входов, включающий адресный коммутатор входов , блок входов, включающий адресный коммутатор выходов и устройства дл  хранени  состо ни  выходов между обращени ми. программы к ним .
Эти контролеры имеют ограниченное применение, так как предназначены только дл  замены релейно-контактных систем.
Наиболее близким техническим решением к изобретению/  вл етс  устройство дл  прО1 раммного управлени , содержащее счетчик, выход и вход которого соединены через первый блок
пам ти и подключены к адресной шине, .соединенной с первыми.входами входного и выходного коммутаторов и второго блока пем ти соответственно через третий блок пам ти и непосредственно , а вторые входы обоих коммутаторов и второго блока Пё1МЯТИ
соединены с одним входом логического блока и через дешифратор - с другим
10 выходом третьего блока пам ти,причем другой вход логического блока подключен к выходу входного коммутатора,а выход - к третьим входгш второго блока пам ти и выходного коммутатора Г2.
15
Недостатками указанного устройства  вл ютс  введение только логических операций, что приводит при введении реле времени и счетчиков сигналов к дополнительным аппаратурным затратам, и невозможность организации циклических программ, так как выбор номера входа и выхода производитс  с помощью адресной части команды,что при большом числе входов,выходов приводит к увеличению адресной части кбманды, и, как следствие этого, к уменьшению числа типов команд,что ведет к сокращению области применени  устройства.
Цель изобретени  - расширение области применени  устройства за счет реализаций циклических программ.
Указанна  цель достигаетс  тем, что в известном устройстве дл  программного управлени , содержащем счетчик , выход и вход которого соединены через первый блок пам ти и подключены к адресной шине, соединенной с первыми входами входного и выходного коммутаторов и второго блока пам ти соответственно через третий блок пам ти .и непосредственно , а вторые входы обоих коммутаторов и второго блока пам ти соединены с одним входом логического блока и через дешифратор - с другим выходом третьего блока пам ти,причем другой вход логического блока подключен к выходу входного коммутатора , а выход - к третьим входам второго блока пам ти и выходного коммутатора, дополнительный выход логического блока соединен с адресной шиной.
Указанна  цель достигаетс  также тем, что логический блок содержит арифметический узел, подключенный входом к основному выходу данного блока и ко входам четырех регистров выходы которых соединены через первые ключи с дополнительным выходом логического блока и через вторые ключи - со входами данного блока, подключенными ко входам арифметического узла через п тый регистр и непосредственно .
На фиг. 1 показана функциональна  схема устройства на фиг. 2 функциональна  схема логического блока.
Устройство содержит счетчик команд СК 1, первый блок пам ти стек 2, третий блок пам ти - посто нное запоминающее устройство (ПЗУ) 3 адресную шину 4, входной коммутатор - блок входов 5, второй блок пам ти - оперативное запоминающее устройство (ОЗУ) 6, выходной коммутатор - блок выходов 7, логический блок 8 и дешифратор кодов операций (ДШКОп) 9. Логический блок 8 содержит четыре первых рабочих регистра РА, РГ, РВ, РБ соответственно 1013 , арифметический узел - арифметикологическое устройство (АЛУ).выполненное на интегральной микросхеме К155 ИПЗ 14, первые ключи 15-18, п тый дополнительный регистр (РД) 19, вторые дополнительные ключи 20-23.
Устройство работает следующим образом.
Каждый цикл выполнени  команд состоит из п ти тактов. В начале первого такта в счетчик команд 1 прибавл етс  единица и из ПЗУ 3 выбираетс  код операций команды. По .заднему фронту импульса первого такта код операции команды записываетс  в дакОп 9 и анализируетс  там. В случае двухбайтной команды по переднему фронту третьего такта в счетчик команд 1 прибавл етс  еще одна единица , и на выходе ПЗУ 3 по вл етс  код адресной части команды,который производит выборку нужного входа. Информаци  о состо нии входа какоголибо из ключей 15-18 поступает на вх АЛУ 14 во врем  четвертого и п того тактов.АЛУ 14,под воздействием управл ющих сигналов из ДШКОп 9 выполн ет операцию пр мой передачи информации с первого входа на выход, откуда и-формаци  по заднему фронту четвертог тактового импульса записываетс  в регистр РА 10.
При командах, выполн ющих операции над двум  операндами, первый операнд записываетс  по заднему фронту первого тактового импульса в РД 19, а второй поступает непосредственно на первый вход АЛУ 14, которое выполн ет необходимую операцию над информацией на своих входах.
Принцип работы устройства заключаетс  в последовательном опросе входных сигналов, их логической обработки и выдаче сигналов в выходные устройства, которые обеспечивают хранение сигнала до следующего цикла работы.
Блок входов 5 предназначен дл  сопр жени  входных сигналов с уровнем логических сигналов логического блока 8, гальванической разв зки между ними и выбора опрашиваемого входа
Блок выходов 7 служит дл  усилени  мощности выходных логических сигналов до уровн , необходимого дл  срабатывани  исполнительным устройств , гальванической разв зки между логическими и силовыми сигналами, дл  выбора адресуемого выхода и дл  хранени  состо ни  выходов между обращени м и к ним.
Логический блок 8 служит дл  логической обработки входных и получени  выходных сигналов, дл  опроса входных каналов и посылки информации в выходные каналы по программе , записанной в посто нной пам ти.

Claims (2)

  1. Счетчик команд 1 служит дл  последовательного опроса  чеек посто нного запоминающего устройства (ПЗУ) 3. Команда, выбираема  из ПЗУ 3,может быть одно- или двухбайтной.В случае однобайтной команды производ тс  операции над содержимым рабочих регистров 10-13. В случае двухбайтной команды первый байт  вл етс  кодом операции и направл етс  в ДШКОп 9, второй байт  вл етс  адресной частью и подаетс  на блоки входов 5, выходов 7, в ОЗУ 6 дл  выбора канала входа - выхода или  чейки ОЗУ Дл  расширени  возможностей адресации входов, выходов,  неек ОЗУ может использоватьс  регистр 11 (старшиё разр ды адреса). Адреса входа, выхода,  чейки ОЗУ также могут быть вз ты из рабочих регистров 11-13. Информаци  из регистров 10-13 поступает через ключи 20-23 соответственно на адресную шину 4, прич выход регистра 10 соединен с младши регистров 12 и 11 - средними, а регистра 13 - старшими разр дами адресной шины 4, Формула изобретени  1. Устройство дл  nporpeiMMHoro управлени , содержащее счетчик, выход и вход которого соединены через первый блок пам ти и подключены к адресной шине, соединенной с первыми входами входного и выходного .коммутаторов и второго блока пам ти соответственно через третий блок пам ти и непосредственно, а вт рые входы обоих коммутаторов и втор го блока пам ти соединены с одним входом ;oгичecкoгo блока и через де шифратор - с другим выходом третьег блока пам ти, причём другой вход ло гического блока подключен к выходу входного коммутатора., а выход - к третьим,входам второго блока пам ти и выходного коммутатора, отличающеес  тем, что, с целью расширени  области применени  устройства за счет реализации циклических программ, дополнительный выход логического блока соединен с адресной шиной. 2. Устройство ПОП.1, отличающеес  тем, что логический блок содержит арифметический узел, подключенный выходом к основному выходу данного блока и ко входам четырех регистров, выходы которых соединены через первые ключи с дополнительным выходом логического блока и через вторые ключи - со входами данного блока, подключенными ко входам арифметического узла через п тый регистр и непосредственно. . Источники информации, прин тые во внимание при экспертизе 1.Патент США 3827030, кл. 235-18, опублик. 1974.
  2. 2.Патент США 382696,кл. 235-1 опублик. 1975.
    J
    r
    li
    fe.2
SU802895992A 1980-01-07 1980-01-07 Устройство дл программного управлени SU881676A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802895992A SU881676A1 (ru) 1980-01-07 1980-01-07 Устройство дл программного управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802895992A SU881676A1 (ru) 1980-01-07 1980-01-07 Устройство дл программного управлени

Publications (1)

Publication Number Publication Date
SU881676A1 true SU881676A1 (ru) 1981-11-15

Family

ID=20883545

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802895992A SU881676A1 (ru) 1980-01-07 1980-01-07 Устройство дл программного управлени

Country Status (1)

Country Link
SU (1) SU881676A1 (ru)

Similar Documents

Publication Publication Date Title
US4694391A (en) Compressed control decoder for microprocessor system
US3593306A (en) Apparatus for reducing memory fetches in program loops
US3990052A (en) Central processing unit employing microprogrammable control for use in a data processing system
US4402044A (en) Microprocessor with strip layout of busses, ALU and registers
GB1081814A (en) Data handling system
EP0185215A3 (en) Forth-like language microprocessor
JPS5819961A (ja) エミユレ−タ制御装置
EP0913764B1 (en) Method and apparatus for shifting data
SU881676A1 (ru) Устройство дл программного управлени
KR930008605A (ko) 프로그래머블 콘트롤러
US5161229A (en) Central processing unit
US4205372A (en) Central processing unit employing microprogrammable control for use in a data processing system
ES457282A1 (es) Perfeccionamientos en logicas secuenciales programables.
US5596761A (en) Central processing unit with internal register initializing means
EP0020972B1 (en) Program controlled microprocessing apparatus
JP2557629B2 (ja) 割込方式
RU2006915C1 (ru) Устройство для сложения
US5018092A (en) Stack-type arithmetic circuit
SU1198532A1 (ru) Операционное устройство микропроцессорной вычислительной системы
SU1109757A1 (ru) Процессор
SU1195364A1 (ru) Микропроцессор
SU877613A1 (ru) Запоминающее устройство
KR100386601B1 (ko) 인터럽트 발생 장치
SU1387000A1 (ru) Устройство дл формировани признака команды
RU2199774C1 (ru) Программируемое устройство для управления электроприводами, электронными ключами и сигнализацией