SU849475A1 - Селектор импульсов по длительности - Google Patents

Селектор импульсов по длительности Download PDF

Info

Publication number
SU849475A1
SU849475A1 SU792794804A SU2794804A SU849475A1 SU 849475 A1 SU849475 A1 SU 849475A1 SU 792794804 A SU792794804 A SU 792794804A SU 2794804 A SU2794804 A SU 2794804A SU 849475 A1 SU849475 A1 SU 849475A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulse
duration
pulses
Prior art date
Application number
SU792794804A
Other languages
English (en)
Inventor
Владимир Николаевич Семенычев
Маргарита Васильевна Неручева
Алексей Викторович Чусов
Original Assignee
Предприятие П/Я А-1178
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1178 filed Critical Предприятие П/Я А-1178
Priority to SU792794804A priority Critical patent/SU849475A1/ru
Application granted granted Critical
Publication of SU849475A1 publication Critical patent/SU849475A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Description

(54) СЕЛЕКТОР ИМПУЛЬСОВ ПО ДЛИТЕЛЬНОСТИ
I
Изобретение относитс  к импульсной технике и может быть использовано в устройствах обработки информации дл  разделени  импульсов с различной длительностью .
Известно устройство, содержащее элемент задержки, элемент И, элемент И-НЕ и триггер. Первый вход элемента И-НЕ соединен со входом устройства и со входом элемента задержки, второй вход - с выходом элемента задержки и с первым входом элемента И. Первый вход триггера соединен с выходом элемента И-НЕ и со вторымвходом элемента И, второй вход соединен с выходом элемента задержки, а выход соединен с третьим входом элемента И 1.
Недостатком известного устройства  вл етс  ограниченный диапазон скважности селектируемых импульсов. При скважности селектируемых импульсов меньшей или равной двум и при длительности входных импульсов меньшей установленной величины длительность выходных импульсов у известного устройства не равна длительности входных , кроме того, при этом выходные импульсы присутствуют одновременно на обоих выходах.
Наиболее близким к предлагаемому  вл етс  устройство, содержащее триггер, первый вход которого через первый элемент И-НЕ соединен со входной шиной, первый выход - с первым входом второго элемента И, а второй выход - с первым входом 5 третьего элемента И-НЕ, второй вход которого подключен ко второму входу второго элемента И-НЕ и к выходу инвертора 2J.
Однако дл  того,, чтобы данное устройст „ во использовать в качестве селектора импульсов по длительности, необходимо на скважность входных импульсов наложить ограничени . Дл  устранени  ошибки селекции скважность должна поддерживатьс  посто нной (т. е. при изменении длитель15 ности входных импульсов соответствующим образом должен измен тьс  период).
Цель изобретени  - расширение диапазона скважности селектируемых импульсов при сохранении равенства длительностей входных и выходных импульсов.
20
Поставленна  цель достигаетс  тем, что в селектор импульсов по длительности, содержащий триггер, первый вход которого через первый элемент И-НЕ соединен со
входной шиной, первый выход - с первым входом второго элемента И-НЕ, а второй выход - с первым входом третьего элемента И-НЕ, второй вход которого подключен ко второму входу второго элемента И-НЕ и к выходу инвертора, введены элемент задержки и четвертый элемент И-НЕ, первый вход которого соединен с выходом первого элемента И-НЕ, второй вход - со входом инвертора, со вторым входом первого элемента И-НЕ и через элемент задержки со входной шиной, а выход - со вторым входом триггера.
На фиг. 1 изображена структурна  электрическа  схема устройства; на фиг. 2 - временные диаграммы, по сн ющие его работу .
Устройство содержит триггер 1, выполненный , например, на элементах И-НЕ 2 и 3, элементы И-НЕ 4 и 6, инвертор 7, элемент 8 задержки, элемент И-НЕ 9, входную шину 10, выходные шины 11 и 12.
Первый вход триггера I через элемент И-НЕ 4 соединен со входной шиной 10, первый выход - с первым входом элемента И-НЕ 5, а второй выход - с первым входом элемента И-НЕ 6. Вторые входы элементов И-НЕ 5 и 6 объединены и через последовательно соединенные инвертор 7 и элемент 8 задержки подключены ко входной шине 10. Второй вход элемента И-НЕ
4соединен со входом инвертора 7. Первый вход элемента И-НЕ 9 подключен к выходу элемента И-НЕ 4, второй вход - ко входу инвертора 7, а выход - ко второму входу триггера 1. Выходы элементов И-НЕ
5и 6 соединены с выходными шинами 11 и 12 соответственно.
Устройство работает следующим образом.
В исходном состо нии при отсутствии входных импульсов на входной шине 10 (фиг. 2, а, момент to) по вл етс  уровень логической «1 (высокий потенциал), на выходе элемента 8 задержки также уровень логической «1 (фиг. 2, б). Поскольку на входах элемента И-НЕ 4 уровни логической «1, на его выходе устанавливаетс  уровень логического «О - низкий потенциал (фиг. 2, г), который обуславливает уровень логической «1 на выходе элемента И-НЕ 9 (фиг. 2, д). Триггер 1 устанавливаетс  в положение, при котором на его пр мом выходе , т. е. на выходе элемента И-НЕ 2 устанавливаетс  уровень логической «I,. а на инверсном выходе, т. е. на выходе элемента И-НЕ 3 - уровень логического «О (фиг. 2, е, ж).
На выходе инвертора 7, подключенного к выходу элемента 8 задержки, в исходном состо нии поддерживаетс  уровень логического «О (фиг. 2, в), которым на выходах элементов И-НЕ 5 и 6 удерживаетс  уровень логической «1 (фиг. 2, з, и, момент to).
При подаче на входную шину 10 импульса логического «О (фиг. 2, а, интервал ti-tg), длительность которого меньше времени задержки элемента 8 задержки, во врем  действи  входного импульса на выходных шинах 11 и 12 выходные импульсы отсутствуют, поскольку на выходе элемента 8 задержки сохран етс  уровень логической «1 (фиг. 2, б, интервал to-it), следовательно , на выходе инвертора 7 - уровень логического «О (фиг. 2, в), а на выходных шинах 11 и 12 - уровень логической «1. В момент поступлени  входного импульса триггер 1 переводитс  в положение, при котором на его пр мом выходе устанавливаетс  уровень логического «О, а на инверсном - уровень логической «1 (фиг. 2, е, ж, момент ti).
В момент окончани  входного импульса (фиг. 2, а, момент t) на входах элемента И-НЕ 4 устанавливаютс  уровни логической 1 (врем  задержки элемента задержки больше длительности входного импульса), вследствие чего на его выходе от момента окончани  входного импульса (фиг. 2, а, момент ti) до момента по влени  переднего фронта задержанного импульса (фиг. 2, б,
5 момент ts) .формируетс  импульс уровн  логического «О (фиг. 2, г, интервал 1г-13). Этим импульсом триггер 1 переводитс  в исходное положение, при котором на выходе элемента И-НЕ 2 устанавливаетс  уровень логической «1. (фиг. 2, е, момент tz.), а
° на выходе элемента И-НЕ 3 - уровень логического «О (фиг. 2, ж, момент t. Исходное положение триггера 1 сохран етс  до момента поступлени  на входную шину 10 следующего входного импульса (фиг. 2. а, момент is). Задержанный импульс уровне логической «1 с выхода инвертора 7 (фиг. 2, в, интервал tj-t) поступает на первые входы элементов И-НЕ 5 и б, при этом на выходной шине 11 формируетс  импульс , длительность которого равна длительности входного импульса, а временное положение которого соответствует положению импульса с выхода элемента 8 задержки (фиг. 2, 3, интервал t3-t). На выходной шине 12 выходные импульсы в этом случае
j отсутствуют (фиг. 2, и, интервал to-ts). После окончани  выходно.го импульса устройство принимает исходное состо ние (фиг. 2, а-и, момент tjj). Таким образом, если длительность входных импульсов уровн  логического «О меньше установленной величины, входные импульсы проход т на выходную шину 11 (при скважности входных импульсов большей двух).
Если затем на входную шину 10 поступает импульс уровн  логического «О, длительность которого превышает врем  задержки элемента 8 задержки, а скважность равна двум (фиг. 2, а, интервал ts--tg), на выходе элемента И-НЕ 9 формируетс  импульс логического «О (фиг. 2, д, интервал ts-te), которым триггер 1 переводитс  в положение, при котором на выходе элемента И-НЕ 2 устанавливаетс  уровень логического «О (фиг. 2, е, момент ts), а на выходе элемента И-НЕ 3 - уровень логической «1 (фиг. 2, ж, момент ts). На выходе элемента И-НЕ 4 от момента по влени  входного импульса до момента окончани  импульса с выхода элемента 8 задержки сохран етс  уровень логической «1 (фиг. 2, г, интервал ts-tg), поскольку на его входах уровни логического «О перекрываютс  во времени. Указанное положение триггера 1 сохран етс  до момента окончани  задержанного импульса с выхода элемента 8 задержки (фиг. 2, б, момент tg). В момент окончани  импульса с выхода элемента 8 задержки (фиг. 2, б, момент tg) на входах элемента И-НЕ 4 устанавливаютс  уровни логической «1, вследствие чего на его выходе устанавливаетс  уровень логического «О (фиг. 2, г, интервал tg-19), которым триггер 1 устанавливаетс  в исходное состо ние . От момента по влени  импульса на выходе элемента 8 задержки до его окончани  на выходе элемента И-НЕ 6 формируетс  импульс уровн  логического «О ( фиг. 2, и, интервал te-tg), длительность которого равна длительности входного импульса . На выходе элемента И-НЕ 5 в этот интервал времени сохран етс  уровень логической «1 (фиг. 2, з, интервал ts-tq), поскольку на его второй входе сохран етс  уровень логического «О. После окончани  импульса с выхода элемента 8 задержки устройство принимает исходное состо ние. Таким образом, если длительность входных импульсов уровн  логического «О больше установленной величины, входные импульсы проход т на выходную шину -12. Если затем на входную шину 10 устройства поступают импульсы, длительность которых больще установленной величины, а скважность меньше двух (фиг. 2, а интервал tg-tii,), и если при этом задержанный импульс с выхода элемента 8 задержки перекрываетс  с окончанием первого и с началом последующего входного импульса (фиг. 2, б, интервал tio-tit), на выходе элемента И-НЕ 4 сохран етс  уровень логической «1 (фиг. 2, г, интервал tg-tiz). В момент поступлени .входного импульса , на выходе элемента И-НЕ 9 формируетс  импульс логического «О (фиг, 2, д, интервал tg-tio), которым триггер 1 из исходного положени  переводитс  в положение, при котором на выходе элемента И-НЕ 2 устанавливаетс  уровень логического «О, а на выходе элемента И-НЕ 3 - уровень логической «1 (фиг. 2, е, ж, интервал te-ttz). При этом на выходной шине 12 формируютс  импульсы, длительность и скважность которых равна длительности и скважности входных импульсов (фиг. 2, и, интервал . Wa выходной шине 11 импульсы отсутствуют (фиг. 2, 3, интервал tg-t|j). Таким образом, при входных импульсах , длительность которых больше установленной величины, и при скважности входных импульсов, измен ющейс  от величины сколь угодно близкой к 1 () до величины сколь угодно большей () (фиг. 2, а, интервал ), выходные импульсы формируютс  на выходной шине l2. Прк подаче на вход устройства вслед за импульсом с длительностью, превышаюш ,ей установленную величину, импульса с длительностью меньшей установленной величины , причем скважность последуюш,их импульсов меньше двух (фиг. 2, а, интервал t(2-tiu), на выходе элемента И-НЕ 4 сохран етс  уровень логической «1 до момента окончани  входного импульса, а на выходе элемента И-НЕ 9 уровень логической «1 обуславливаетс  уровнем логического «О с выхода элемента 8 задержки (фиг. 2, б, интервал t,z-tij), т. е. задержанным предыдущим импульсом с длительностью , превышающей установленную величину . Триггер 1 сохран ет предыдущее положение, на выходе элемента И-НЕ 6 заканчиваетс  формирование выходного импульса (с длительностью больще установленной величины). В момент окончани  импульса с выхода элемента 8 задержки (фиг. 2, б, момент tij) на выходе элемента И-НЕ 4 устанавливаетс  уровень логического «О (фиг. 2, г), которым триггер 1 переводитс  в положение, .противоположное предыдущему, и тем самым подготавлива  элемент И-НЕ 5 дл  формировани  выходного импульса. При по влении на выходе инвертора 7 задержанного и инвертированного входного импульса (фиг. 2, в, интервал ti4-tie) на выходной щине 11 форм ируетс  импульс с длительностью, равной длительности входного (фиг. 2, з, интервал и-tie). Таким образом, при длительности входных импульсов меньшей установлениой величины и при скважности измен ющейс  от 1 до величины сколь угодно больщей , выходные импульсы формируютс  на выходной шине 11. Предлагаемый селектор импульсов по длительности реагирует на мгновенное изменение длительности входного импульса, . е. различает длительность двух соседних мпульсов. Дл  правильной работы устойства лишь необходимо, чтобы период електируемых импульсов превышал велиину времени задержки элемента 8 задержи . Причем длительность и скважность соедних импульсов могут измен тьс  в произольных соотношени х, например, от режима , при которомТн Тз, , где fц- длительность селектируемого импульса, Tj - врем  задержки элемента 8 задержки, Q - скважность селектируемых импульсов, и режимуТи Т J далее к режимуСи 1,
далее , (фиг. 2). Или отГ„. , к Ти Г , , далее к , Q: и т. д.

Claims (2)

1.Авторское свидетельство СССР № 618845, кл. Н 03 К 5/18, 1977.
2.Авторское свидетельство СССР
№ 655072, кл. Н 03 К 5/18, 1977 (прототип ).
SU792794804A 1979-07-13 1979-07-13 Селектор импульсов по длительности SU849475A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792794804A SU849475A1 (ru) 1979-07-13 1979-07-13 Селектор импульсов по длительности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792794804A SU849475A1 (ru) 1979-07-13 1979-07-13 Селектор импульсов по длительности

Publications (1)

Publication Number Publication Date
SU849475A1 true SU849475A1 (ru) 1981-07-23

Family

ID=20840012

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792794804A SU849475A1 (ru) 1979-07-13 1979-07-13 Селектор импульсов по длительности

Country Status (1)

Country Link
SU (1) SU849475A1 (ru)

Similar Documents

Publication Publication Date Title
SU849475A1 (ru) Селектор импульсов по длительности
SU616710A1 (ru) Преобразователь последовательности импульсов в одиночный пр моугольный импульс
SU1647865A1 (ru) Устройство формировани импульсов дл определени начала и конца серии импульсов
SU813768A1 (ru) Селектор серий импульсов по дли-ТЕльНОСТи
SU813749A1 (ru) Селектор импульсов по длительности
SU1257823A1 (ru) Преобразователь пачки импульсов в пр моугольный импульс
SU552684A1 (ru) Устройство дл формировани сигнала, соответствующего середине интервала следовани серии импульсов или огибающей импульса
SU813755A1 (ru) Селектор серий импульсов по длитель-НОСТи
SU1226629A1 (ru) Устройство дл преобразовани серии импульсов
SU822338A1 (ru) Селектор импульсной последовательности
SU516030A1 (ru) Генератор случайной последовательности импульсов
SU869009A1 (ru) Селектор импульсов по длительности
SU696599A1 (ru) Селектор импульсов по длительности
SU894873A1 (ru) Устройство дл контрол последовательности импульсов
SU437208A1 (ru) Синхронизатор импульсов
SU811256A1 (ru) Многоканальное устройство приоритета
SU754662A1 (ru) Устройство задержки импульсов 1
SU855973A1 (ru) Формирователь одиночного импульса
SU1187259A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU550761A1 (ru) Устройство дл формировани пачек импульсов
SU947952A2 (ru) Селектор импульсов по длительности
SU1175019A1 (ru) Формирователь задержанных импульсов
SU1372606A1 (ru) Селектор импульсной последовательности
SU1283954A1 (ru) Формирователь импульсов
SU928295A1 (ru) Устройство дл расширени временных интервалов