SU767674A1 - Устройство дл автоматического контрол интегральных схем - Google Patents
Устройство дл автоматического контрол интегральных схем Download PDFInfo
- Publication number
- SU767674A1 SU767674A1 SU782620342A SU2620342A SU767674A1 SU 767674 A1 SU767674 A1 SU 767674A1 SU 782620342 A SU782620342 A SU 782620342A SU 2620342 A SU2620342 A SU 2620342A SU 767674 A1 SU767674 A1 SU 767674A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- integrated circuit
- outputs
- switching
- input
- Prior art date
Links
Landscapes
- Measuring Leads Or Probes (AREA)
- Tests Of Electronic Circuits (AREA)
Description
1
Изобретение относитс к электроизмерительной технике и может использоватьс в устройствах контрол и диагностики неисправностей элементов радиоэлектронной аппаратуры.
Известны устройства, содержащие эталонную интегральную схему, многоконтактный зонд, элементы сравнени , элементы свертки, индикаторы несравнени , блок запуска, блок индикации запуска и блоки установки 1.
Однако такие устройства не выдают информацию о том, произошли ли в процессе контрол переключени на входах и выходах эталонной интегральной схемы.
Наиболее близким по технической сущности к предлагаемому вл етс устройство дл автоматического контрол интегральных схем, содержащее многоконтактный зонд, эталонную интегральную схему, блоки сравнени , элемент И, триггер, кнопку сброса и индикатор наличи неисправности 2.
Недостаток этого устройства -, . также низка достоверность контрол .
Цель изобретени - повышение достоверности контрол .
Это достигаетс тем, что в устройство , содержащее многоконтактный зонд, соответствующие входные контакты которого соединены с входами эталонной интегральной схемы, а его соответствующие выходные контакты соединены с входами контролируемой интегральной схемы, выходы которой соединены с другими выходными контактами
Claims (2)
10 многоконтактного зонда, входные контакты которого соединены соответственно с первыми входами блоков сравнени , вторые входы которых соединены с соответствующими выходами эталонной интегральной схемы, первый элемент И, входы которого соединены соответственно с выходами блоков сравнени , триггер, один вход которого соединен с выходом первого элеменiZO та и, другой его вход соединен с кнопкой сброса, индикатор наличи неисправности , вход которого соединен с выходом триггера, введены блоки анализа и запоминани переключений, второй элемент И и индикатор переключений , причем сигнальные входы соответствующих блоков анализа и запоми . нани переключений соединены соответственно с выходами эталонной интегральной схемы, с входами которой соединены сигнальные входы соответствую щих блоков анализаи запоминани переключений , выходы Олоков адализа и запоминани перключений соединены с входами второго элемента И, выход ко торого соединен с входом индикатора переключений, а управл ющие входы каждого из блоков анализа и запомина ни переключений соединены с кнопкой сброса. На чегЗтёже приведена структу На схема предлагаемого устройства. Устрбйство содержит эталонную интегральную схему 1, кнопку сброса 2, контакты , 3 - Зги многоконтактного зонда,блоки 4 - срав нени j блоки 5i - 5 У - 52м анализа и запоминани переключений, элементы И б, 7, триггер 8, индикатор 9 наличи неисправности и индикатор 10 переключений. Устройство работает следующим образом . . . Эталонна интегральна схема 1 своими входами через контакты З/i ЗУ, многоконтактного зонда подключена , к входам Контролируемой интеграль ной схемы. Идентичные выходы эталон ной интегральной схемы 1.и контролируемой интегральной схемы подклю .;ченык блокам сравнени 4 - 4у|. К входам и выходам эталонной интеграл ной схемы 1 подключены блоки/Б - З анализа и запоминани переключений. Блоки Sf - 52И выдают сигнал логи .ческой 1 при изменении входного или наобор сигнала из Йо мере прохождени цикла проверки контролируемой интегральной.схемы блоки 5.( - фиксируют наличие из мен ющихс сигналов на входах и выходах эталонной интеграль ной схемы После того, как перекл.очени произош ли на всех выводах эталонной интегральной схемы 1, элемент И 7 выдает сигнал на индикатор 10 переключений При наличии идентичных сигналов йЖ йЫхоДах контролируемой интеграль ной схемы и эталонной интегральной схемы 1 сигналы в виде логических поступают с выходов блоков 4 - 4 ( сравнени на входы элемента И 6.Выходной сигнал элемента И 6 подтверждает предварительно установ ленное исходное состо ние триггера 8. Установка в исходное состо ние блоков 5 - анализа запоминани , переключений триггера 8 Произв дитс кратковременным замыканием Кнопки сброса 2. В случае рассотласовани сигналов хот бы по одному из выходов контролируемой интеграль ной схемы и эталонной интегральной схемы Г соответствующий из блоков 4 - 4у( сравнени вырабатывает логи ческий О, который через элемент И б переключает триггер 8. При .этом срабатывает индикатор 9 наличи не767674 исправности. При отсутствии переключений на одном из логических выводов эталонной интегральной схемы 1 соответствующих из блоков 52исохран ет на выходе логический О.В этом случае индикатор 10 переключений не горит. . Таким образом, устройство обеспечивает более высокую достоверность контрол , логически исключа возможность прин ти контролируемой интегральной схемы за годную, если не на всех её входах и выходах произошли переключени логических уровней. Формула изобретени Устройство дл автоматического контрол интегральных схем, содержащее многоконтактный зонд, соответствующие входные контакты которого соединены q входами эталонной интегральн&й схемы, а его соответствующие выходные контакты соединены с входами контролируемой интегральной схемы, выходы которой соединены с другими выходными контактами многоконтактного зонда, входные .контакты которого соединень соответственно с первыми входами блоков сравнени , вторые входы которых соединены с соответствующими выходами эталонной интегральной схемы, первый элемент И, входы которого соединены соответственно с выходами блоков сравнени , триггер, один вход которого соединен с выходом первого элемента И. другой его вход соединен с кнопкой сброса, индикатор наличи неисправности, вход которого соединен с выходом триггера , отличающеес тем, что, с целью повышени достоверное- ти контрол , в него введены блоки анализа и запоминани переключений, ,. второй элемент И и инДикатор переключений , причем сигнальные входьз соответст.вующих блоков анализа и запоминани переключений соединены соответственно с выходами эталонной интегральной схемы, с входами которой соединены сигнальные входы соотВетствую1цих блоков анализа и запоминани переключений, выходы блоков анализа.и запоминани переключений соединены с входсции второго элемента И, выход которого соединен с входом индикатора переключений, а управ.л ющие каждого из блоков анализа и запоминани переключений соединены с кнопкой сброса. . Источники информации, прин тые во внимание при экспертизе Приборы и системы управлени , 1977, 10, с. 51, рис. 5 (аналог).
2. Авторское свидетельство СССР №483.633, кл. G 01 R 31/28, 1975 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782620342A SU767674A1 (ru) | 1978-05-31 | 1978-05-31 | Устройство дл автоматического контрол интегральных схем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782620342A SU767674A1 (ru) | 1978-05-31 | 1978-05-31 | Устройство дл автоматического контрол интегральных схем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU767674A1 true SU767674A1 (ru) | 1980-09-30 |
Family
ID=20766627
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782620342A SU767674A1 (ru) | 1978-05-31 | 1978-05-31 | Устройство дл автоматического контрол интегральных схем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU767674A1 (ru) |
-
1978
- 1978-05-31 SU SU782620342A patent/SU767674A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1290056C (en) | Circuit for testing the bus structure of a printed wiring card | |
SU767674A1 (ru) | Устройство дл автоматического контрол интегральных схем | |
US3750015A (en) | Digital logic test probe for indicating both signal levels as well as a count of changes in signal levels | |
US3393360A (en) | Device for testing the critical open time of contacts in an electronic circuit | |
SU783726A1 (ru) | Устройство дл контрол интегральных микросхем с пам тью | |
SU917188A1 (ru) | Устройство дл контрол правильности электрического монтажа | |
SU1420552A2 (ru) | Устройство дл контрол печатных плат и электрического монтажа | |
SU911376A1 (ru) | Устройство дл контрол правильности электрического монтажа радиоэлектронных изделий | |
SU1100584A1 (ru) | Устройство дл контрол печатных плат и электрического монтажа | |
SU526832A1 (ru) | Адаптивное устройство дл проверки диодных схем | |
SU1002987A1 (ru) | Устройство дл проверки исправности электрического монтажа | |
SU598240A1 (ru) | Коммутатор | |
SU1071979A1 (ru) | Устройство дл диагностики цифровых узлов | |
SU1045174A1 (ru) | Устройство дл контрол шин координатных матриц | |
SU845190A1 (ru) | Устройство контрол контактовРЕлЕ | |
SU1419667A1 (ru) | Устройство дл исследовани концентрации внимани | |
SU1287053A1 (ru) | Устройство дл автоматического контрол правильности монтажа и сопротивлени изол ции жгутов | |
SU1108370A1 (ru) | Устройство дл автоматического контрол последовательных электрических цепей | |
SU1161823A2 (ru) | Устройство дл регистрации сигналов датчиков | |
SU1731168A2 (ru) | Устройство дл исследовани концентрации внимани | |
SU744615A1 (ru) | Устройство дл проверки монтажа релейных схем | |
SU526895A1 (ru) | Устройство дл получени тестов бесповоротных комбинационных схем | |
SU446856A1 (ru) | Устройство дл испытани элементов радиоэлектронной аппаратуры | |
SU920798A1 (ru) | Устройство дл многоточечной сигнализации | |
SU1182492A1 (ru) | Устройство контрол функционировани объекта |