SU661832A1 - Start-stop timer of driven station sessions - Google Patents
Start-stop timer of driven station sessionsInfo
- Publication number
- SU661832A1 SU661832A1 SU772473159A SU2473159A SU661832A1 SU 661832 A1 SU661832 A1 SU 661832A1 SU 772473159 A SU772473159 A SU 772473159A SU 2473159 A SU2473159 A SU 2473159A SU 661832 A1 SU661832 A1 SU 661832A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- stop timer
- sessions
- driven station
- register
- address
- Prior art date
Links
Description
(54) СТАРТСТОПНЫЙ ХРОНИЗАТОР СЕАНСОВ ВЕДОМОЙ СТАНЦИИ(54) START-UP CHRONIZER OF SESSIONS OF THE SLAVE STATION
Кроннзатор работает следующим образом . Счетчик 6 имеет N состо ний отсчета, по числу адресных синхросигналов главной станции, поступаю11Щ5с в Стечение одногс сеанса приема ведомой станции. Дешифраторы 7 на строены на п пороговых чисел mj, где ,2,...,n; m m;; m i N. Триггеры регистра 8, благодар соединению выхода последующего с обнул ющим входом предыдущего, запоминают максимальное из пороговых чисел т: Триггер 2, счетчик 4 и триггер регистра 8 обнул ютс , то есть перевод тс в исходное состо ние ждущего режима импульсом с. выхода блока 9,Kronzator works as follows. Counter 6 has N states of counting, according to the number of address clock signals of the main station, arriving at the flow of one session of the receiving slave station. The decoders 7 are built on the n threshold numbers mj, where, 2, ..., n; m m ;; m i N. The triggers of register 8, due to the connection of the output of the subsequent one to the previous input, remember the maximum of the threshold numbers: the output of block 9,
Триггер2 и счетчик 4 тактовых импульсов запускаютс первым адресным синхросигналом ведущей станции, обнаруженным обнаружителем 1, после чего начинает вырабатыватьс первый операционный интервал, сеансу приема сигналов ведущей станции, открываетс счетчик б пусковых импульсов и начинает подсчитывать число пусковых импульсов в сеансе приема. РегистрThe trigger 2 and the clock pulse counter 4 are triggered by the first address clock signal of the master station detected by the detector 1, after which the first operation interval is generated, the session of the master station signals is received, the start pulse counter b is started and the number of start pulses in the reception session is counted. Register
8запоминает наибольшее из пороговых чисел т, которое достигло число адресных синхросигналов, фактически обйаруженных в данном сеансе приема. При отсутствии помех на ведомой станции будут- обнаружены все N адресных синхросигналов, обнаружитель 1 выдаст N импульсов пуска, счетчик 6 досчитает до числа N, сработает последний триггер регистра 8 и импульс сброса на триггер 2 и регистр 8 поступит от дешифраторов 5 через блок8 memorizes the largest of the threshold numbers, t, which has reached the number of address sync signals actually assigned in a given reception session. In the absence of interference at the slave station, all N address sync signals will be detected, detector 1 will generate N start pulses, counter 6 will count to N, the last trigger of register 8 will trigger and reset pulse for trigger 2 and register 8 will come from decoders 5 through the block
9элементов И-ИЛИ, Так как момент сброса вырабатываетс после всех опеаЦййНнах интервалов , В этом случае ведома станци отработает полный нормальный цикл, включа все сеансы по программе св зи и полный интервал бланкировани .9 elements are AND-OR, Since the moment of reset is generated after all opera- tional intervals, in this case the station knows that it will complete the full normal cycle, including all sessions in the communication program and the full blanking interval.
Если же число обнаруженных синхросигналов будет меньше наибольшего порогового числа т., то. момент пуска считаетс недостаточным, и станци не отрабатывает полного цикла по программе св зи. Причём, чем меньше будет фактическое значение числа обнаруженных синхросигналов {импульсов пу,ска) , тем раньше произойдет сброс. Если, число обнаруженных синхросигнаов будет меньше наименьшего порогового числа тп , то сигнал отсутстви пороговых чисел через элемент ИЛИ-НЕIf the number of detected sync signals is less than the highest threshold number of tons, then. the start-up time is considered insufficient, and the station does not complete the full cycle of the communication program. Moreover, the smaller the actual value of the number of detected sync signals (pulses p, sc) is, the sooner a reset will occur. If the number of detected sync signals is less than the smallest threshold number tn, then the signal of the absence of threshold numbers through the element OR NOT
10поступит на блок 9 элементов И-ИЛИ и сброс в ждущий режим осуществитс от второго операционного интервала , т.е. сразу же после окончани сеанса. приема...10 enters block 9 of the AND-OR elements and is reset to the sleep mode from the second operation interval, i.e. immediately after the end of the session. reception ...
В результате глубина синхронизации оказываетс в пр мой зависимости от числа ложных пусков или же подавлений истинного синхросигнала в услови х помех. Благодар этому при надлежащем выборепороговых чисел га; повышаетс помехоустойчивость синхронизации и улучшаетс защита от перепутывани адреса.As a result, the synchronization depth is directly dependent on the number of spurious triggers or the suppression of the true sync signal in terms of interference. Thanks to this, with proper selection of threshold numbers ha; synchronization noise immunity is increased and protection against address entanglement is improved.
Это достигаетс тем, что при случайных перепутывани х адреса и при ложных пусках, происход щих в циклах работы других ведомых станций, данна станци не будет отрабатывать полностью ложный цикл и к моменту начала своего истиннох о цикла работы будет находитьс в состо нии дежурного приема.This is achieved by the fact that with random address entanglements and with false starts occurring in the cycles of other slave stations, this station will not work out a completely false cycle and will be in a state of on-duty reception by the moment of the beginning of its true operation cycle.
Формула изобретени Invention Formula
Стартстопный хронизатор сеансов ведомой станции, содержащий последовательно соединенные обнаружитель адресного сигнала, стартстопный триггер и счетчик тактовых импульсов с дешифраторами, счетный вход которого соединен с генератором тактовых импульсов, и последовательно соединенные регистр и элемент ИЛИ-НЕ, отличающий с тем, что, с целью повышени помехоустойчивости синхронизации, введены счетчик пусковых импульсов с дешифраторами и блок элементов И-ИЛИ, причем выходы счетчика пусковых импульсов с дешифраторами подключены к входам регистра, выходы которого прдключены к входам блока элементов И-ИЛИ, другие входы котброго соединены с выходами счетчика тактовых импульсов с дешифраторами , первый разр дный выход которого соединен с устано.вочным входом счетчика пусковых импульсов с дешифт раторами, счетный вход которого соединен с выходом обнаружител адресного сигнала, выход блока элементов И-ИЛИ соединен с входом сброса регистра и другим входом стартстопного триггера, выход элемента ИЛИ-НЕ- подключен к соответствующему входу блока элементов И-ИЛИ.A start / stop clock of the slave station sessions, containing a serially connected address signal detector, a start / stop trigger and a clock counter with decoders, the counting input of which is connected to a clock generator, and a serially connected register and an OR-NOT element that, in order to increase synchronization noise immunity, a start-up pulse counter with decoders and an AND-OR element block are entered, the outputs of the start pulse counter with decoders are connected to the input Odam register, the outputs of which are connected to the inputs of the block of elements AND-OR, the other inputs are connected to the outputs of the counter of clock pulses with decoders, the first bit output of which is connected to the installation input of the counter of starting pulses with decryptors, the counting input of which is connected to the output the address signal detector, the output of the AND-OR element block is connected to the register reset input and another start-stop trigger input, the output of the OR-NOT- element is connected to the corresponding input of the AND-OR element block.
Источники информации, прин тые во внимание при экспертизеSources of information taken into account in the examination
1, Авторское свидетельство СССР №497741, кл. Н 04 L 7/00, 1974.1, USSR Author's Certificate No. 497741, cl. H 04 L 7/00, 1974.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772473159A SU661832A1 (en) | 1977-04-14 | 1977-04-14 | Start-stop timer of driven station sessions |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772473159A SU661832A1 (en) | 1977-04-14 | 1977-04-14 | Start-stop timer of driven station sessions |
Publications (1)
Publication Number | Publication Date |
---|---|
SU661832A1 true SU661832A1 (en) | 1979-05-05 |
Family
ID=20703768
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772473159A SU661832A1 (en) | 1977-04-14 | 1977-04-14 | Start-stop timer of driven station sessions |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU661832A1 (en) |
-
1977
- 1977-04-14 SU SU772473159A patent/SU661832A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0280254A3 (en) | Digital timing using a state machine | |
SU661832A1 (en) | Start-stop timer of driven station sessions | |
AU639731B2 (en) | A flywheel circuit | |
SU590866A2 (en) | Device for automatic selection of facsimile receiver speed | |
SU1287268A1 (en) | Pulse sequence discriminator | |
SU512577A1 (en) | Switch Management Device | |
SU604176A1 (en) | Start-stop receiving arrangement | |
SU843283A2 (en) | Start-stop receiving device | |
SU1533012A1 (en) | Device for transmission of signals of initial synchronization | |
SU1495835A1 (en) | Device for counting ready products | |
SU720764A1 (en) | Device for receiving phase starting signals | |
SU1317679A1 (en) | Reception start-stop device | |
SU698158A1 (en) | Device for automatic selection of the rate of reception of facsimile apparatus | |
SU1411951A1 (en) | Device for selecting the first and last pulses in a series | |
SU1525931A1 (en) | Timing arrangement | |
SU1003327A1 (en) | Pulse duration discriminator | |
SU435569A1 (en) | RELAY TIME P T B i'-m] ^ f ^ -:? F ^ - | jEOT P-Ui "^ E: <. Ii? Istrl | |
FR2406912A1 (en) | Pulse sequence generation for memory testing - uses reverse counter supplied with starting values by its own memory | |
SU1443148A1 (en) | Device for detecting pulse loss | |
SU1102028A1 (en) | Pulse-repetition period selector | |
SU801308A1 (en) | Device for regeneration of fields suncmronizing pulses | |
SU786040A1 (en) | Discrete information receiver | |
SU1069144A2 (en) | Signal synchronization device | |
SU568170A2 (en) | Communication channel condition monitoring device | |
SU1325721A1 (en) | Receiving start-stop device |