SU661812A2 - Pulse recurrence rate varying device - Google Patents

Pulse recurrence rate varying device

Info

Publication number
SU661812A2
SU661812A2 SU772465907A SU2465907A SU661812A2 SU 661812 A2 SU661812 A2 SU 661812A2 SU 772465907 A SU772465907 A SU 772465907A SU 2465907 A SU2465907 A SU 2465907A SU 661812 A2 SU661812 A2 SU 661812A2
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
output
pulses
pulse
Prior art date
Application number
SU772465907A
Other languages
Russian (ru)
Inventor
Алексей Григорьевич Семенов
Пинхус Гелелевич Слуцкий
Original Assignee
Предприятие П/Я Г-4152
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4152 filed Critical Предприятие П/Я Г-4152
Priority to SU772465907A priority Critical patent/SU661812A2/en
Application granted granted Critical
Publication of SU661812A2 publication Critical patent/SU661812A2/en

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относитс  к радиотехнике, в частности к импульсной технике и может быть использовано в качестве цифрового синтезатора частот.The invention relates to radio engineering, in particular, to a pulse technique and can be used as a digital frequency synthesizer.

Известно устройство дл  изменени  частоты следовани  импульсов, содержащее счетчик-регистр пам ти, выходы разр дов которого подключены к входам разр дов делител  эталонной частоты, выход которого  вл етс  выходом устройства и подключен к входу сложени  дополнительного счетчикарегистра пам ти и через счетчик выходных импульсов св зан с выхрдом сброса коммутатора . Выходы разр дов дополнительного счетчика-регистра пам ти подключены к входам разр дов дополнительного делител  эталонной частоты, выход которого соединен с входом вычитани  счетчика-регистра пам ти, а его счетный вход соединен со счетным входом делител  эталонной частоты и с выходом коммутатора, первый вход которого  вл етс  входом установки устройства и соединен с входами установки счетчикарегистра пам ти, дополнительного счетчикарегистра пам ти и счетчика выходных импульсов . Второй вход, коммутатора  вл етс  входом эталонной частоты устройства 1.A device for changing the pulse frequency is known, which contains a memory counter-register, the bit outputs of which are connected to the bits of the reference frequency divider, the output of which is the device output and connected to the addition input of the additional memory register counter and connected to the output pulse counter with the switch reset switch. The outputs of the bits of the additional counter-register memory are connected to the inputs of the bits of the additional divider of the reference frequency, the output of which is connected to the subtraction input of the counter-register of the memory, and its counting input is connected to the counting input of the divider of the reference frequency and the output of the switch, the first input of which is an input of the device installation and is connected to the inputs of the installation of a memory register counter, an additional memory register counter and an output pulse counter. The second input, the switch, is the reference frequency input of device 1.

Известное устройство измен ет частоту следовани  импульсов, однако скорость изменени  частоты следовани  импульсов при этом непосто нна, так как за одинаковые интервалы времени выдаетс  разное числоThe known device changes the pulse repetition rate, however, the rate of change of the pulse repetition rate is not constant, since for identical time intervals a different number is output.

импульсов, частоты следовани  которых отличаютс  друг от друга на заданный дискрет Л f, в то врем  как при решении р да практических задач, например, при формировании ЛЧМ сигналов цифровым методом требуетс , чтобы скорость изменени  частоты следовани  имаульсов была посто нной. Целью изобретени   вл етс  обеспечение постр нной скорости изменени  частоты следовани  импульсов.pulses whose following frequencies differ from each other by a predetermined discrete L f, while solving a number of practical problems, for example, when generating chirp signals by the digital method, it is required that the rate of change of the pulse frequency is constant. The aim of the invention is to provide a constant rate of change of the pulse frequency.

Поставленна  цель достигаетс  тем, что в устройство, содержащее счетчики-регистры пам ти, делители эталонной частоты, счетчик выходных импульсов и коммутатор, введены счетчик эталонных импульсов, селектор, ключи и элементы ИЛИ, причем выход делител  эталонной частоты подключен к сигнальнымThe goal is achieved by introducing a reference pulse counter, a selector, keys and OR elements into the device containing the counters-memory registers, dividers of the reference frequency, output pulse counter and switch, the output divider of the reference frequency is connected to the signal

входам селектора и первого ключа, первый управл ющий, вход которого соединен с выходом первого элемента ИЛИ, а выход - со в;(одом сложени  дополнительного счетчика-регистра пам ти, со своим вторым управл ющим йходом и с первым входом второго элемента ИЛИ, выход которого подключен к первому управл ющему входу второго ключа, второй управл ющий вход которого соединен с выходом селектора, сигнальный вход - с выходом дополнительного делител  эталонной частоты, а выход - со входом вычитани  счетчика-регистра пам ти ,при этом счетный вход счетчика эталонных импульсов подключен к выходу коммутатора , вход установки - к входной щине, выход - к первому входу первого элемента ИЛИ и к управл ющему входу селектора, а вторые входы элементов ИЛИ - к входной шине. На чертеже представлена структурна  электрическа  схема устройства дл  изменени  частоты следовани  импульсов. Устройство содержит счетчик-регистр 1 пам ти, делитель 2 эталонной частоты, дополнительный счетчик-регистр 3 пам ти, счетчик 4 выходных импульсов, коммутатор 5, дополнительный делитель 6 эталонной частоты , счетчик 7 эталонных импульсов, селектор 8, ключи 9 и 10 и элементы ИЛИ 11 и 12. Устройство работает следующим образом. По сигналу установки ключи 9 и 10 открываютс  дл  прохождени  импульсов, в счетчике 4 устанавливаетс  код, определ ющий длину выходнойимпульсной последовательности , в счетчике 7 записываетс  код К« . 3 в счетчикй :-регистрах 1, 3 устанавливаютс  коды на1|йльных коэффициентой делени  Кг и Ks 1 соответственно, ГДе fem.- эталонна  4Йстота (в Гц), fi - начальное значение частоты следовани  Выходных импульсов (в Гц), Д - заданный дискрет изменени  частоты следовани  выходных импульсов (в Гц). Коммутатор 5 по сигналу установки выдает на делители 2, 6 и счетчик 7 импульсы эталонной частоты. Счетчик 7 делит частоту следовани  эталонных импульсов в соответствии с записаннь1м в нем кодом, в результате со счетчика 7 снимаютс  импульсы с периодом повторени  импульсов начальной частоты i. С делителей 2, 6 снимаютс  импульсы, периоды повтбрени  которых определ ютс  кодами, записанны.ми в счетчиках-регистрах 1, 3. Эти импульсы поступают на ключ 9 и селектор 8. Ключ 9 и селектор 8 с помощью импульсов со счетчика 7 выдел ют соответственно первый и второй импульсы с делител  2, расположенные и промежутках между импульсами счетчика 7. Импульсы с ключа 9 поступают на счетчик-регистр 3 и увеличивают в нем код коэффициента делени  в зависимости от значени  кода в счетчике-регистре 1. Одновременно импульсы с ключа 9 через элемент ИЛИ 12 поступают на ключ 10 и каждый раз устанавливают его в состо ниеinputs of the selector and the first key, the first control, the input of which is connected to the output of the first element OR, and the output - with in; (addition of an additional counter-register memory, with its second control input and the first input of the second element OR, output which is connected to the first control input of the second key, the second control input of which is connected to the output of the selector, the signal input to the output of the additional divider of the reference frequency, and the output to the subtraction input of the counter-register memory, the counting input the reference pulse is connected to the switch output, the installation input to the input bus, the output to the first input of the first OR element, and to the control input of the selector, and the second inputs of the OR element to the input bus. impulse following. The device contains counter-register 1 of memory, divider 2 of reference frequency, additional counter-register 3 of memory, counter 4 of output pulses, switch 5, additional divider of 6 reference frequency, counter 7 et alon pulses, the selector 8, the keys 9 and 10 and the elements OR 11 and 12. The device operates as follows. According to the installation signal, the keys 9 and 10 are opened for the passage of pulses, the counter defining the length of the output impulse sequence is set in the counter 4, the code K is recorded in the counter 7. 3 in the counter: -registries 1, 3 sets the codes for 1 | ayi dividing coefficient Kg and Ks 1, respectively, where the fem.- reference 4Ytot (in Hz), fi - the initial value of the output pulse frequency (in Hz), D - the specified discrete change the frequency of the output pulses (in Hz). The switch 5 on the signal installation sets on dividers 2, 6 and the counter 7 pulses of the reference frequency. The counter 7 divides the frequency of the reference pulses in accordance with the code recorded in it, as a result of which the pulses with the repetition period of the initial frequency i are removed from the counter 7. Dividers 2, 6 remove the pulses, the repetition periods of which are determined by the codes recorded in the counters-registers 1, 3. These pulses go to the key 9 and the selector 8. The key 9 and the selector 8 use the pulses from the counter 7 to select the first and second pulses from the divider 2, located between the pulses of the counter 7. The pulses from the key 9 enter the counter-register 3 and increase the code of the division factor in it depending on the code value in the counter-register 1. Simultaneously the pulses from the key 9 through element OR 12 post Payuta on the key 10 and each time it is set in the state

Claims (1)

661812 при котором он пропускает импульсы с делител  6 на вход вычитани  счетчика-регистра 1, вызывающие уменьшение записанного в счетчике-регистре 1 коэффициента делени . Выделенные селектором 8 вторые импульс I устанавливают ключ 10 в закрытое состо ние , в результате ключ 10 в п{)омежутке между вторыми импульсами каждого предыдущего и первым импульсом каждого последующего периодов следовани  импульсов со счетчика 7 не пропускает на счетчик-регистр I импульсы с делител  6. Благодар  этому в каждом периоде следовани  импульсов со счетчика 7 изменение частоты следовани  импульсов производитс  только на заданный дискрет Д f, то есть отнощение приращени  частоты к интервалу, на котором данное изменение происходит, будет посто нным. Счетчик 4 подсчитывает Количество поступивщих на него импульсов и по достижении ими заданного числа выдает на, коммутатор 5 сигнал сброса. По этому сигналу последний прекращает выдачу эталонных. импульсов на делители 2, 6 и на счетчик 7.. Таким образом, устройство измен ет частоту следовани  выхоДМьгх импульсов с посто нной скоростью. Формула изобретени  Устройство дл  изменени  частоты следовани  импульсов по авторскому свидетельству № 57ШОЗ, отличающеес  тем, что, с целью обеспечени  прсто нной скорости изменени  частоты следовани  импульсов, в него введены счетчик этдлоннУх импульсов, селектор, ключи и элементы ИЛИ, причем выход делител  эталонной частоты подключен к сигнальным входам селектора и первого ключа, первый управл ющий вхоХ которого соединен с выходом первого элемента ИЛИ, а выход - со входом сложени  дополнительного счетчика-регистра пам ти, со своим вторым управл ющим входом и с первым входом второго элемента ИЛИ, выход которого подключен к первому управл ющему входу второго ключа, второй управл ющий вход которого соединен с выходом селектора, сигнальный вход - с выходом дополнительного делител  эталонной частоту, а выход - со входом вычитани  счетчика-регистра пам ти, при этом счетный вход счетчика эталонных импульсов подключен к выходу коммутатора, вход установки - к входной щине, выход - к первому входу первого элемента ИЛИ и к управл ющему входу селектора, а вторые входы элементов ИЛИ - к входной щине. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 570203, кл. Н 03 К 23/00, 1975.661812 in which it transmits pulses from the divider 6 to the input of the subtraction of counter-register 1, causing a decrease in the division factor recorded in counter-register 1. The second pulse I selected by the selector 8 sets the key 10 to the closed state, as a result the key 10 in the interval between the second pulses of each previous pulse and the first pulse of each successive pulse following periods from counter 7 does not pass pulses from divider 6 to counter-register I Due to this, in each period of the pulses following from the counter 7, the pulse frequency is changed only on a predetermined discrete D f, i.e., the ratio of the frequency increment to the interval at which this change occurred. dit it is constant. Counter 4 counts the number of pulses arriving at it and, when they reach a predetermined number, sends to the switch 5 a reset signal. On this signal, the latter stops issuing reference ones. pulses to dividers 2, 6 and to counter 7 .. Thus, the device changes the frequency of the output of the pulses at a constant speed. The invention The device for changing the pulse frequency according to the author's certificate No. 57SHOZ, characterized in that, in order to ensure a simple rate of change of the pulse frequency, a counter of single-tone pulses, a selector, keys and OR elements are entered into it, and the output of the reference frequency divider is connected to the signal inputs of the selector and the first key, the first control input X of which is connected to the output of the first element OR, and the output to the input of the addition of the additional counter-register of the memory The second control input and the first input of the second OR element, the output of which is connected to the first control input of the second key, the second control input of which is connected to the output of the selector, the signal input to the output of the additional divider reference frequency, and the output to the subtraction input counter-memory register, while the counting input of the counter of the reference pulses is connected to the switch output, the installation input to the input panel, the output to the first input of the first OR element and to the control input of the selector, and the second inputs ntov or - to input schine. Sources of information taken into account during the examination 1. USSR Author's Certificate No. 570203, cl. H 03 K 23/00, 1975.
SU772465907A 1977-03-25 1977-03-25 Pulse recurrence rate varying device SU661812A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772465907A SU661812A2 (en) 1977-03-25 1977-03-25 Pulse recurrence rate varying device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772465907A SU661812A2 (en) 1977-03-25 1977-03-25 Pulse recurrence rate varying device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU570203 Addition

Publications (1)

Publication Number Publication Date
SU661812A2 true SU661812A2 (en) 1979-05-05

Family

ID=20700842

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772465907A SU661812A2 (en) 1977-03-25 1977-03-25 Pulse recurrence rate varying device

Country Status (1)

Country Link
SU (1) SU661812A2 (en)

Similar Documents

Publication Publication Date Title
SU661812A2 (en) Pulse recurrence rate varying device
SU834708A1 (en) Probabilistic dividing-multiplying device
SU834847A1 (en) Pulse train generator
SU949786A1 (en) Pulse train generator
SU744948A1 (en) Pulse delay device
SU1150731A1 (en) Pulse generator
SU542338A1 (en) Periodic pulse frequency multiplier
SU1413590A2 (en) Device for time scale correction
SU1283785A1 (en) Device for simulating discrete information transmission channel
SU732839A1 (en) Data input device
SU815727A1 (en) Digital functional pulse repetition frequency-to-code converter
SU824118A1 (en) Dewice for introducing corrections into a time-keeper
SU813751A2 (en) Pulse train selector
SU391555A1 (en) GENERATOR OF NATURAL NUMBERS
SU1622926A2 (en) Shaper of time intervals
SU834936A1 (en) Repetition rate scaller with variable countdown
SU743204A1 (en) Pulse frequency divider
SU1103256A2 (en) Device for simulating digital radio-communication channel
SU752317A1 (en) Information input arrangement
SU885987A1 (en) Data input device
SU849468A1 (en) Scaling device
SU928353A1 (en) Digital frequency multiplier
SU970443A1 (en) Data processing device
SU1072755A1 (en) Pulse repetition frequency multiplier
SU725238A1 (en) Pulse repetition frequency divider with fractional division coefficient