SU634460A2 - Discrete message exchange circuit state analyzer - Google Patents
Discrete message exchange circuit state analyzerInfo
- Publication number
- SU634460A2 SU634460A2 SU772486406A SU2486406A SU634460A2 SU 634460 A2 SU634460 A2 SU 634460A2 SU 772486406 A SU772486406 A SU 772486406A SU 2486406 A SU2486406 A SU 2486406A SU 634460 A2 SU634460 A2 SU 634460A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- signal
- message exchange
- circuit state
- exchange circuit
- Prior art date
Links
Description
го триггера, выходы которого подключены cooTBeicTBSHHO к управл ющим входам второго и третьего кгаочей, введены последовательно соединенные датчик меток времени, элемент И и третий триггер, при этом выход счетчика числа искажерных посылок подключен ко входу датчика меток времени, а на управл ющие входы элемента И и третьего триггера поданы сигналы соответственно начала и конца приема кодограммы.The first trigger, the outputs of which are connected cooTBeicTBSHHO to the control inputs of the second and third kagos, are connected in series with a time stamp sensor, element And and the third trigger, while the output of the counter of the number of distorting messages is connected to the input of the sensor of time stamps, and the control inputs of the element And and the third trigger signals are received, respectively, the beginning and end of the reception patterns.
На чертеже изображена структурна электрическа схема предлагаемого устройства .The drawing shows a structural electrical circuit of the proposed device.
Анализатор состо ни сети обмена дискретными сообщени ми содержит триггер 1, ключи 2-4, счетчик 5 числа искаженных посылок, второй триггер 6, датчик 7 меток времени, элемент И 8 и третий триггер 9.The discrete message network status analyzer contains trigger 1, keys 2-4, counter 5, the number of distorted messages, second trigger 6, time stamp sensor 7, AND 8 and third trigger 9.
Устройство работает следующим образом .The device works as follows.
Сигнал в виде импульсов, соответствующих фронтам принимаемых посылок, поступает на ключи 2 и 3. Ключ 2 управл етс сигналами с одного их выходов триггера 1, работающего в режиме делени удвоенной тактовой частоты. На управл ющий вход ключа 3 подаютс сигналы второго выхода триггера 1 и одного из выходов триггера б.The signal in the form of pulses corresponding to the edges of the received parcels goes to keys 2 and 3. Key 2 is controlled by signals from one of their outputs, trigger 1, operating in the division mode of doubled clock frequency. The control input of the key 3 is given the signals of the second output of the trigger 1 and one of the outputs of the trigger b.
Импульсы с триггера 1 поступают на .ключи 2 и 3 с такой фазой, что ключPulses from trigger 1 arrive at keys 2 and 3 with such a phase that the key
2открываетс на период, соответствующий кра м тактового интервала, а ключ2 is opened for a period corresponding to the edge of the clock interval, and the key
3- на период, соответствующий середине тактового интервала.3- for the period corresponding to the middle of the clock interval.
С ключа 2 сигнал подаетс на ключ 4, управление которым производитс со второго выхода 6. На один из входов триггера 6 поступает сигнал стробовой тактовой частоты, а на другой вход - сигнал обратной св зи с ключа 4. Таким образом, ключ 4 пропускает на свой выход только одну знакоперемену прин того сигнала, что имеет место при приеме сообщени за тактовый период. Остальные импульсы, присутствующие на кра х тактового интервала, коммутируютс на выход ключа 3, на управл ющий вход которого разрешающий си1Ч1ал подаетс , в данном случае, с выхода триггера 6. Выходы ключей 3 и 4 подключены ко входам счетчика 5, на выходе которого по вл етс импульс, свидетельствующий о зан тости сети передачей дискретных сообщений при условии, что разность количества импульсов наFrom key 2, the signal is applied to key 4, which is controlled from the second output 6. A gate clock frequency signal is sent to one of the inputs of trigger 6, and the other input receives a feedback signal from key 4. Thus, key 4 passes to its output is only one sign of the received signal, which occurs when a message is received for a clock period. The remaining pulses present at the edges of the clock interval are switched to the output of the key 3, to the control input of which the enabling signal is supplied, in this case, from the output of the trigger 6. The outputs of the keys 3 and 4 are connected to the inputs of the counter 5, at the output of which impulse, indicating that the network is transmitting discrete messages, provided that the difference in the number of pulses per
выходах ключей превьпиает определенно число, выбираемое из услови получени необходимой достоверности работы анализатора . Каждый выходной импульс устанавливает счетчик 5 в исходное состо ние . Импульс, выделенный со, счетчика 5 не выдаетс в передатчик как сигнал сеть зан та , поскольку он может выделитьс ложно из-за работы соседних сетей телекодовой св зи, а запускает датчик 7, настроенный на врем возможного приема посылки фазировани и посылки градаци длины кодограммы (нйчапа приема кодограммы), вл ющихс специфичными дл конкретной радиосети св зи. Сигнал с выхода датчика 7 подаетс на один из входов элемента И 8, а на другой его вход - сигнал начала приема кодограммы. С элемента И 8 производитс запуск триггера 9, при этом сигнал сеть зан та с выхода триггера 9 транслируетс в передатчик дл блокировки его выхода на передачу. После приема соответствующей кодогра ммы триггер 9 сбрасываетс сигналом конец кодограммы, в результате снимаетс сигнал сеть зан та в передатчике. Если со счетчика 5 выделитс ложный сигнал, вл ющийс результатом воздействи мешающих станций (при условии отсутстви передачи телекодовой информации в раАзматриваемой сети), передатчик не заблокируетс сигналом сеть зан та, так как триггер 9 не запуститс сигналом элемента И 8, поскольку на второй его вход с приемника не сформируетс сигнал начала приема кодограммы , веро тность выделени которого из мешающего сигнала ничтожно мала .The outputs of the keys are definitely the number chosen from the condition of obtaining the necessary reliability of the analyzer operation. Each output pulse sets counter 5 to the initial state. The pulse allocated from counter 5 is not sent to the transmitter as a network signal is busy, because it can be allocated falsely due to the operation of neighboring telecode communication networks, but triggers sensor 7, which is configured for the time of possible reception of the phasing message and sending the waveform length gradient ( Nychapa reception codograms) that are specific to a particular radio network connection. The signal from the output of sensor 7 is fed to one of the inputs of the element And 8, and to the other its input - the signal to start receiving the codogram. Trigger 9 is triggered from AND 8, and the network signal is taken from trigger 9 output to be transmitted to the transmitter to block its transmission output. After receiving the corresponding codogram, the trigger 9 is reset by the signal of the end of the codogram, as a result the network signal is taken up in the transmitter. If a false signal is emitted from counter 5 resulting from the influence of interfering stations (provided there is no transmission of telecode information in the network under consideration), the transmitter will not be blocked by the network signal, since trigger 9 will not be triggered by signal I of the element 8, since its second input the receiver does not generate a signal to start receiving a codogram, the probability of extracting which from the interfering signal is negligible.
Предлагаемое устройство позвол ет значительно уменьшить веро тность ложного выделени сигнала сеть зан та и, тем самым, увеличить производительность радиосети, предназначенной дл обмена телекодовой информацией.The proposed device can significantly reduce the probability of a false allocation of a network signal and thereby increase the performance of the radio network intended for the exchange of telecode information.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772486406A SU634460A2 (en) | 1977-05-03 | 1977-05-03 | Discrete message exchange circuit state analyzer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772486406A SU634460A2 (en) | 1977-05-03 | 1977-05-03 | Discrete message exchange circuit state analyzer |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU562925 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU634460A2 true SU634460A2 (en) | 1978-11-25 |
Family
ID=20709181
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772486406A SU634460A2 (en) | 1977-05-03 | 1977-05-03 | Discrete message exchange circuit state analyzer |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU634460A2 (en) |
-
1977
- 1977-05-03 SU SU772486406A patent/SU634460A2/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US2666809A (en) | Electrical switching system | |
RU2115246C1 (en) | Method of transmission of data packs in general- purpose communication channel and control device | |
SU634460A2 (en) | Discrete message exchange circuit state analyzer | |
CA1092242A (en) | Method and apparatus for digital data transmission in television receiver remote control systems | |
US3585596A (en) | Digital signalling system | |
GB747851A (en) | Improvements in and relating to electrical signalling | |
SU906009A1 (en) | Analyzer of state of discrete message exchange system | |
RU2109406C1 (en) | Signal transmitter of frequency-matrix type | |
US3040128A (en) | Multiplex communication system | |
SU698144A1 (en) | Multichannel signal transmission system | |
SU930733A1 (en) | Discrete information transmitting and receiving device | |
SU1088052A1 (en) | Device for transmitting and receiving telecontrol signals | |
SU801025A1 (en) | Information transmission device | |
SU563731A1 (en) | Multi-channel device for transmission and reception of binary information | |
SU1136198A1 (en) | Information transmission system with time-division multiplexing of channels | |
SU1737482A1 (en) | Remote control device | |
SU570212A1 (en) | Device for phase starter for diserete information receiver | |
SU1385312A1 (en) | Trainer for radiotelegraph operators | |
SU1566517A2 (en) | Selective call system | |
SU618868A1 (en) | Voice-frequency dialing receiver | |
SU664306A1 (en) | Autonomous telegraphy printing device | |
SU668097A2 (en) | Device for transmitting and receiving discrete information | |
SU766030A1 (en) | Device for remote control of telegraphy apparatus transmitter | |
SU628627A1 (en) | Arrangement for phase starting of telegraphy multichannel communication system receivers | |
SU370737A1 (en) | ALL-UNION. |