SU617788A1 - Запоминающее устройство - Google Patents

Запоминающее устройство

Info

Publication number
SU617788A1
SU617788A1 SU762354652A SU2354652A SU617788A1 SU 617788 A1 SU617788 A1 SU 617788A1 SU 762354652 A SU762354652 A SU 762354652A SU 2354652 A SU2354652 A SU 2354652A SU 617788 A1 SU617788 A1 SU 617788A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
outputs
decoder
accumulator
address
Prior art date
Application number
SU762354652A
Other languages
English (en)
Inventor
Игорь Михайлович Соколов
Original Assignee
Предприятие П/Я А-7162
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7162 filed Critical Предприятие П/Я А-7162
Priority to SU762354652A priority Critical patent/SU617788A1/ru
Application granted granted Critical
Publication of SU617788A1 publication Critical patent/SU617788A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

1
Изобретение относитс  к вычислительной технике, в частности к технике микропрограммных запоминающих устройств.
Известны микропрограммные запоминающие устройства .1, 2.
Одно из них содерЖИТ матрицу, дешифратор и счетчик, выходы которого подсоединены через деЩИфратор к горизонтальным щднам матрицы {.
Это устройство может быть использовано при принудительном пор дке следовани  микрокоманд, что огранич-ивает область его применени .
Наиболее близким техническим решением к изобретению  вл етс  запоминающее устройство , содержащее накопитель, входы которого через дешифратор адреса со-единены с регистром адреса, а выходы подключены к регистру микрокоманд, соединенному с генератором 2.
Такое устройство позвол ет измен ть пор док следовани  микрокоманд в зависимости от внешних условий, но обладает малой гибкостью из-за отсутстви  возможности раздельного управлени  зонами микрокоманды , адреса, переходов и задержки, что прИводит к нерациональному использованию объема пам ти накопител  и ограннчнвает область применени  устройства.
Цель изобретени  - расширение области нрименени  запоминающего устройства путем обеспечени  возможности раздельного управлени  зонами накопител .
Дл  этого в устройство введены дополнительные дешифраторы, счетч.ики и щины коммутации, причем выходы накопител  через последовательно соединенные первый счетчик и первый дополнительный дешифратор соединены с первыми шинами коммутацнн , информационные выходы накопител  через второй дополнительный дешифратор подключены к соответствующим входам наконител , а выходы второго счетчика через
третий дополнительный дешифратор св заны с вторыми шинами коммутации.
На чертеже представлена структурна  схема запоминающего устройства. Устройство содержит накопитель 1 с зонами микрокоманд перехода и адреса, входы которого через дешифратор 2 адреса соединены с регистром 3 адреса. Одни выходы накопител  1 подключены к регистру 4 мнкрокоманд, св занному с генератором
5. Вторые выходы накопител  через последовательно соединенные нервый счетчик 6 и первый дополнительный дешифратор 7 св заны с первыми шинами 8 коммутацпн накопител . Ннформацноиные выходы нлкопнтел  соединены через второй дополнительный дешифратор 9 с соответствующими входами накопител , а выходы второго счетчика 10 чер«з третий дололнительный дешифратор И-с вторыми шинами 12 коммутации накопител . При этом вы-ходы генератора 5 св заны непосредственно с цеп ми управлени  регистров микрокоманд 4 и адреса 3 и через схему И 13 с .входом счетчика 6, а второй «ход схемы И 13 соединен с входом счетчика 10 и подключен к внеш-нему формирователю признаков переадресации , например к арифметическому устройству . ЗОНЫ задержки, адреса и переходов в накопителе 1 разбиты на пол , имеющие аналогичное назначение, что позвол ет по одному коду операции выбирать из накопител  сразу все задерлски, адреса микрокоманд и адреса переходов, необходимые дл  выполнени  данной операции.
Работает устройство следующим образом.
После подачи импульса «Запуск генератор 5 обеспечивает запись кода операции в регистр 3 адреса, по которому из иакопител  1 выби1раетс  слово со всеми пол ми адреса микрокоманд, переходов и задержек, необходимых дл  вьшолнени  данной операции . Но подключаетс  только то поле адреса микрокоманды с полем задержки, которое подсоединено в данный момент времени к возбужденному выходу дешифратора 7. И подключаетс  только то поле перехода; , которое подсоединено в данный момент .времени к возбужденному выходу дешифратора 11. Пр.и этом информаци  из возбужденных полей адреса микрокоманд и задержки, пройд  через дешифратор 9, обеспечивает выборку соответствующей микрокоманды из зоны микрокоманд и соответствующей задержки из зоны задержки накопител  1, которые переписываютс  в регистр 4 микрокоманд и используютс  дл  управлени  .временным режимом работы геHeipaTopa 5 и дл  управлени  внешними устройствами , например арифметическим устройством , устройством управлени  и запомин1ающим .и устройствами ЦВМ.
Введенна  задержка в генератор 5 определ ет врем  существовани  данной микрокоманды , после чего на выходе его вырабатываетс  импульс, который, пройд  схему И 13 (при отсутствии признака переадресации ), поступает на. вход счетчика 6, формиру  следующий по пор дку а.дрбс дл  данной операции. При этом возбуждаетс  еледующа  шила дешифратора 7, после чего
цикл работы повтор етс . При наличии условий дл  переадресации, например из-за переполнени , изменени  знака, наличие цикла, регистровый вход счетчика 6 подключаетс  к выходам зоны перехода накопител  1, содержашей несколько полей переходов . В зависимости от количества импульсов , поступаюших на вход счетчика 10, подключаетс  то ИЛИ иное поле перехода, в котором на.ходитс  адрес перехода, переписываемый .в .счетчик 6, что измен ет естественный пор док выборки микрокоманд дл  данной операции, запрограммированной заранее . По исчезновении признака переадресации вход счетчика 6 вновь подсоедин етс  к выходу генератора 5, далее цикл работы повтор етс . После выборки всех микро.команддл  выполн емой операции в генераторе 5 формируетс  .импульс, обеспечиваюший запись в регист|р 3 адреса кода следуюшей операции,затем цикл работы повтор етс .
Введение в запоминающее уст1ройство дещифраторов , счетчиков и щин коммутации позвол ет осуществить раздельное управление пол ми всех зан накопител . Это приводит к экономичному использованию дорогосто щей пам ти и к расширению о бласги применени  устройства.

Claims (2)

1.Авторское свидетельство СССР № 215613, кл. G 06F, 1966.
2.Булей Г. Мик;ропрограммирование. М., Изд. «Мир, 1973.
fiuKpOJfOflo/fffa
SU762354652A 1976-05-03 1976-05-03 Запоминающее устройство SU617788A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762354652A SU617788A1 (ru) 1976-05-03 1976-05-03 Запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762354652A SU617788A1 (ru) 1976-05-03 1976-05-03 Запоминающее устройство

Publications (1)

Publication Number Publication Date
SU617788A1 true SU617788A1 (ru) 1978-07-30

Family

ID=20659390

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762354652A SU617788A1 (ru) 1976-05-03 1976-05-03 Запоминающее устройство

Country Status (1)

Country Link
SU (1) SU617788A1 (ru)

Similar Documents

Publication Publication Date Title
US3976994A (en) Liquid crystal display system
SU617788A1 (ru) Запоминающее устройство
KR900006156B1 (ko) 마이크로 컴퓨터의 eprom용 써넣기 회로
SU995091A1 (ru) Микропрограммное устройство управлени
SU515154A1 (ru) Буферное запоминающее устройство
SU987623A1 (ru) Микропрограммное устройство управлени
SU881747A1 (ru) Микропрограммное устройство управлени
SU448463A1 (ru) Асинхронна вычислительна машина
SU1322252A1 (ru) Устройство дл вывода отображаемой информации
SU686027A1 (ru) Устройство дл определени экстремальных чисел
SU1700553A1 (ru) Устройство дл вывода информации
SU826334A1 (ru) Устройство для отображения информации на экране электронно-лучевой трубки
SU1201855A1 (ru) Устройство дл сравнени двоичных чисел
SU1022214A1 (ru) Устройство дл отображени информации
SU1594677A1 (ru) Цифровой двухфазный генератор синусоидальных сигналов
SU532870A1 (ru) Устройство дл отображени информации
SU1179362A1 (ru) Устройство дл сопр жени с пам тью
SU1226453A1 (ru) Устройство микропрограммного управлени
SU955061A1 (ru) Микропрограммное устройство управлени
SU1416964A1 (ru) Устройство дл инициативного ввода адреса
SU661607A1 (ru) Запоминающее устройство
SU1325452A1 (ru) Устройство дл ввода информации
SU1192135A1 (ru) Коммутатор
SU773624A1 (ru) Процессор с микропрограммным управлением и динамическим ветвлением
SU1003144A1 (ru) Программируема запоминающа матрица