SU516181A1 - Self-oscillating multivibrator - Google Patents

Self-oscillating multivibrator

Info

Publication number
SU516181A1
SU516181A1 SU1998888A SU1998888A SU516181A1 SU 516181 A1 SU516181 A1 SU 516181A1 SU 1998888 A SU1998888 A SU 1998888A SU 1998888 A SU1998888 A SU 1998888A SU 516181 A1 SU516181 A1 SU 516181A1
Authority
SU
USSR - Soviet Union
Prior art keywords
valve
output
logical
capacitor
self
Prior art date
Application number
SU1998888A
Other languages
Russian (ru)
Inventor
Владилен Иванович Полозанов
Original Assignee
Предприятие П/Я А-7284
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7284 filed Critical Предприятие П/Я А-7284
Priority to SU1998888A priority Critical patent/SU516181A1/en
Application granted granted Critical
Publication of SU516181A1 publication Critical patent/SU516181A1/en

Links

Description

логическа  «1. Бистабильна   чейка на вентил х 1, 2 находитс  в одном из двух устойчивых состо ний, например логическа  «1 на выходе вентил  1 и логический «О на выходе вентил  2. При этом на входах расширител  5 логические «1 и «О, вентиль 7 управл етс  от вентил  1, и на его выходе логический «О, вследствие чего потенциальна  обкладка конденсатора 9 замкнута на земл ную шину лишь через малое выходное сопротивление вентил  7, и зар д его невозможен. На входах расширител  6 логическа  «1, и последний через инвертирующий вход закрывает вентиль 8 таким образом, что его выход относительно плюса источника питани  ,и относительно земл ной шины имеет бесконечно большое сопротивление . Это обеспечивает зар д конденсатора 10 через входную день вентил  4.logical "1. The bistable cell on the valves 1, 2 is in one of two stable states, for example, the logical "1 at the output of the valve 1 and the logical" O at the output of the valve 2. At the same time, at the inputs of the expander 5 logical "1 and" O, valve 7 controls From the valve 1, and at its output a logical “O”, as a result of which the potential plate of the capacitor 9 is closed to the ground bus only through a small output impedance of the valve 7, and its charge is impossible. At the inputs of the expander 6, the logical "1, and the latter through the inverting input closes the valve 8 in such a way that its output relative to the positive power source and relative to the ground bus has an infinitely large resistance. This ensures the charge of the capacitor 10 through the inlet day of the valve 4.

Когда напр жение на конденсаторе 10 достигает порога срабатывани  вентил  4, последний приоткрываетс , уровень напр жени  на его выходе уменьшаетс , расширитель 6 подзапираетс , и это обеспечивает возможность управлени  вентилем 8 от вентил  2. Логический «О с выхода вентил  2 формирует на выходе вентил  8 логическую «1, при этом к потенциальной обкладке конденсатора 10 через небольшее сопротивление выходной цепи вентил  8 подключаетс  плюс источника, и крутизна нарастани  напр жени  на конденсаторе 10 увеличиваетс , что еш,е больше открывает вентиль 4. Крутизна перепада от логической «1 к «О на выходе вентил  4 увеличиваетс , врем  переключени  вентил  2 в логическую «1 и соответственно бистабильной  чейки в другое устойчивое состо ние уменьшаетс , при этом улучшаетс  форма выходных колебаний. Логическа  «1 с выхода вентил  2 формирует на выходе вентил  8 логический «О, и потенциальна  обкладка конденсатора 10 замыкаетс  на земл ную шину через малое выходное сопротивление вентил  8, конденсатор 10 при этом разр жаетс , а дл  конденсатора 9 создаютс  услови , аналогичные .изложенным выше дл  конденсатора 10, обеспечивающие большее врем  его зар да. Схема находитс  в каждом устойчивом состо нии в течении зар да конденсаторов 9, 10 до порога срабатывани  вентилей 3, 4.When the voltage on the capacitor 10 reaches the threshold of the valve 4, the latter opens, the voltage level at its output decreases, the expander 6 fits, and this allows the valve 8 to be controlled from the valve 2. A logical "O from the output of the valve 2 forms the valve 8 at the output logical "1, while the potential plate of the capacitor 10 is connected through the small resistance of the output circuit of the valve 8 to the plus of the source, and the steepness of the voltage rise on the capacitor 10 increases, which is more, opening more valve 4. The slope of the differential from logical "1 to" O at the output of valve 4 increases, the time for switching valve 2 to logical 1 and, accordingly, the bistable cell to another stable state decreases, thus the form of output oscillations is improved. The logic "1 from the output of the valve 2 forms at the output of the valve 8 a logical" O, and the potential cover of the capacitor 10 is closed to the ground bus through the low output resistance of the valve 8, the capacitor 10 is discharged, and conditions similar to the following are created for the capacitor 9 higher for capacitor 10, providing longer charge time. The circuit is in each steady state during the charging of capacitors 9, 10 to the threshold of the valves 3, 4.

Таким образом формируютс  периодические пр моугольные колебани  улучшенной формы и с большим периодом пр.и тех же параметрах конденсаторов. Thus, periodic rectangular oscillations of an improved shape and with a long period of time and the same parameters of capacitors are formed.

Claims (1)

1. Electronic Enginnering, N° 537, 1972, с. 77 (прототип).1. Electronic Enginnering, N ° 537, 1972, p. 77 (prototype).
SU1998888A 1974-02-21 1974-02-21 Self-oscillating multivibrator SU516181A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1998888A SU516181A1 (en) 1974-02-21 1974-02-21 Self-oscillating multivibrator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1998888A SU516181A1 (en) 1974-02-21 1974-02-21 Self-oscillating multivibrator

Publications (1)

Publication Number Publication Date
SU516181A1 true SU516181A1 (en) 1976-05-30

Family

ID=20576650

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1998888A SU516181A1 (en) 1974-02-21 1974-02-21 Self-oscillating multivibrator

Country Status (1)

Country Link
SU (1) SU516181A1 (en)

Similar Documents

Publication Publication Date Title
GB1350626A (en) Cell for mos random-access integrated circuit memory
SU516181A1 (en) Self-oscillating multivibrator
JPS532308B2 (en)
US4370628A (en) Relaxation oscillator including constant current source and latch circuit
GB1434468A (en) Dynamic binary counter circuit
JPS55105892A (en) Semiconductor memory circuit
SU760413A1 (en) Multivibrator
SU384189A1 (en) EXTENDER RECTANGULAR PULSE
SU389617A1 (en) WAITING MULTI-VIBRATOR
SU1244787A1 (en) Pulse shaper
SU712928A1 (en) Driven multivibrator
GB1354358A (en) Triangular voltage generator
SU535722A1 (en) Multivibrator
JPS5499555A (en) Transistor circuit
KR930010879B1 (en) Frequency counter having schumitt triger
SU528696A2 (en) Difference Control
SU554612A1 (en) Self-oscillating multivibrator on complementary TFETs
SU645280A1 (en) Transistor logic element-based inverter
SU1405102A1 (en) Function converter
SU416877A1 (en)
SU474927A1 (en) Threshold device
SU390660A1 (en) FREQUENCY DIVIDER
SU641655A1 (en) Controllable mds transistor-based inverter
RU1783579C (en) Flip-flop
SU416834A1 (en)