SU1732483A2 - Устройство тактовой синхронизации приемника сигналов NPZ-L - Google Patents
Устройство тактовой синхронизации приемника сигналов NPZ-L Download PDFInfo
- Publication number
- SU1732483A2 SU1732483A2 SU894693394A SU4693394A SU1732483A2 SU 1732483 A2 SU1732483 A2 SU 1732483A2 SU 894693394 A SU894693394 A SU 894693394A SU 4693394 A SU4693394 A SU 4693394A SU 1732483 A2 SU1732483 A2 SU 1732483A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- flip
- output
- flop
- input
- elements
- Prior art date
Links
Abstract
Изобретение относитс к технике св зи и может быть использовано в лини х св зи с импульсно-кодовой модул цией. Цель изобретени - повышение помехоустойчивости . Устройство содержит первый и второй инверторы 1 и 2, линию 3 задержки, первый и второй элементы И-НЕ 4 и 5, первый и второй D-триггеры 6 и 7, элемент ИЛ И-НЕ 8, первый и второй элементы 2И 9 и 10, делитель 11 напр жени , элемент ИЛИ 12, RS-триггер 13, дополнительный D-триггер 14, блок 15 вычитани , фильтр 16 нижних частот и управл емый генератор 17. Достигаетс поставленна цель за счет повышени эффективной добротности ФАПЧ при помощи обеспечени стабильности статической фазы и подавлени динамических фазовых дрожаний. 1 з.п.ф-лы, 2 ил.
Description
ч|
со го
4 00
со
ю
Изобретение относитс к технике св зи и может быть использовано в лини х св зи с импульсно-кодовой модул цией и вл етс усовершенствованием изобретени по авт.св. № 1293848.
Целью изобретени вл етс повышение помехоустойчивости.
На фиг. 1 представлена структурна электрическа схема устройства; на фиг. 2 - временные диаграммы, по сн ющие его работу .
Устройство тактовой синхронизации приемника сигналов NRZ-L содержит первый и второй инверторы 1 и 2, линию 3 задержки, первый и второй элементы И-НЕ 4 и 5, первый и второй D-триггеры 6 и 7, элемент ИЛИ-НЕ 8, первый и второй элементы 2И 9 и 10, делитель 11 напр жени , элемент ИЛИ 12, RS -триггер 13, дополнительный D-триггер 14, блок 15 вычитани , фильтр нижних 16 частот (ФНЧ), управл емый генератор 17, в состав которого вход т широкополосный угилитель 18, фазовращатель 19 и полосовой фильтр 20.
Устройство тактовой синхронизации работает следующим образом.
На вход устройства поступает информационный сигнал NRZ-L (фиг. За), который инвертируетс на инверторе 1 (фиг. 26) и после линии 3 задержки (фиг. 2в) поступает на входы элемента И-НЕ 4. На входы элемента И-НЕ 5 поступает входной сигнал (фиг. 2а) и инвертированный на инверторе 2 сигнал с линии задержки 3 (фиг. 2г). Сигнал (фиг. 2д) на выходе элемента И-НЕ 4 представл ет импульсы в тактовый интервал (Т) заднего фронта, а сигнал (фиг. 2е) на выходе элемента И-Н Е 5 переднего фронта входного информационного сигнала NRZ-L (фиг. 2а), которые подаютс на D-входы D-тригге- ров 6 и 7 и на входы элемента ИЛИ 8, причем на стробирующие входы D-триггеров 6 и 7 поступает сигнал хронировани (фиг. 2ж) с выхода управл емого генератора 17. После стробировани сигналов (фиг. 2д, е) на D- триггерах б и 7 сигналы (фиг. 2з, и) поступают на входы RS -триггера 13 и на первые входы элементов 2И 9 и 10, на выходах которых формируютс импульсы ошибки от заднего фронта входной последовательности NRZ-Цфиг. 2к)и переднего фронта входной последовательности ЫР2-1(фиг. 2л),
Окончательно последовательность сигнала ошибки формируетс на выходе элемента ИЛИ 12 (фиг. 2м), котора поступает на первый вход блока вычитани 15. На выходе элемента ИЛИ-НЕ 8 формируетс опорна последовательность (фиг. 2н), котора подаетс на второй вход блока вычитани 15 (фиг. 2о) через делитель напр жени
11 с коэффициентом передачи 0,5. Импульсный сигнал ошибки (фиг. 2п) на выходе блока вычитани 15 имеет посто нную составл ющую, равную нулю, когда площади положительных импульсов равны площад м отрицательных импульсов, и сигнал управлени управл емого генератора 17 на выходе фильтра низких частот 16 будет равен нулю. Такое условие будет наблюдатьс
0 в том случае, когда передний фронт сигнала хронировани (фиг. 2ж) сдвинут на входе синхронизации D-триггеров б и 7 относительно входных сигналов (фиг. 2д, е) на Т 2. Если хронирующий сигнал (фиг. 2ж) бу5 дет по отношению к сигналам (фиг.2д, е) их опережать (т.е. сдвиг сигналов будет меньше Т/2) или отставать (т.е. сдвиг сигналов будет больше Т/2), то на выходе блока вычитани 15 будет формироватьс импульсный
0 сигнал ошибки: при сдвиге сигналов, меньше Т/2, площадь положительных импульсов будет меньше площади отрицательных, и, как следствие, сигнал управлени управл емого генератора 17 на выходе ФНЧ 16 бу5 дет отрицательным. При варианте сдвига сигналов, больше Т/2, площадь положительных импульсов будет больше площади отрицательных импульсов - сигналы управлени управл емого генератора 17 на выхо0 де ФНЧ 16 будет положительной пол рности. На выходе RS-триггера 13 формируетс восстановленный входной сигнал NRZ-L (фиг. 2р), который поступает на
5 D-вход D-триггера 14, на вход синхронизации которого поступает хронирующий сигнал (фиг. 2с) с выхода ГУН 17, Восстановленный входной сигнал NRZ-L с выхода D-триггера 14 поступает на выходы
0 устройства (фиг. 2т).
Claims (2)
- Формула изобретени 1. Устройство тактовой синхронизации приемника сигналов NRZ-L по авт.св. № 1293848, отличающеес тем, что, с5 целью повышени помехоустойчивости, введены элементы 2И и последовательно соединенные RS -триггер и дополнительный D-триггер, при этом первый элемент 2И включен между выходом первого D-тригге0 ра и первым входом элемента ИЛИ, а второй элемент 2И включен между выходом второго D-триггера и вторым входом элемента ИЛИ, выходы первого и второго D-триггеров соединены с соответствующими входами5 RS-триггера, выходы первого и второго элементов И-НЕ соединены с вторыми входами первого и второго элементов 2И соответственно , а к входу синхронизации дополнительного D-триггера подключен дополнительный выход управл емого генератора .
- 2. Устройство поп. 1, о т л и ч а ю щ е- е с тем, что управл емый генератор выполнен в виде последовательно соединенныхполосовогофильтра , широкополосного усилител и фазовращател , выход которого соединен с входом полосового фильтра и вл етс выходом управл емого генератора, дополнительным выходом которого вл етс выход полосового фильтра.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894693394A SU1732483A2 (ru) | 1989-05-17 | 1989-05-17 | Устройство тактовой синхронизации приемника сигналов NPZ-L |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894693394A SU1732483A2 (ru) | 1989-05-17 | 1989-05-17 | Устройство тактовой синхронизации приемника сигналов NPZ-L |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1293848A Addition SU273364A1 (ru) | Центробежный компрессор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1732483A2 true SU1732483A2 (ru) | 1992-05-07 |
Family
ID=21448551
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894693394A SU1732483A2 (ru) | 1989-05-17 | 1989-05-17 | Устройство тактовой синхронизации приемника сигналов NPZ-L |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1732483A2 (ru) |
-
1989
- 1989-05-17 SU SU894693394A patent/SU1732483A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР Ns 1293848, кл. Н 04 L 7/02, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1130871A (en) | Non-linear digital filter | |
KR900008412B1 (ko) | 주파수 검파기 | |
US3835404A (en) | Extracting circuit for reproducing carrier signals from a multiphase modulated signal | |
JP3467975B2 (ja) | 位相検出回路 | |
US5115208A (en) | Pll clock signal regenerator using a phase correlator | |
JPS5835428B2 (ja) | 搬送波再生回路 | |
GB1494225A (en) | Pulse regenerator and clock extraction system | |
SU1732483A2 (ru) | Устройство тактовой синхронизации приемника сигналов NPZ-L | |
JP2841935B2 (ja) | 位相復調器 | |
US5850161A (en) | Digital FM demodulator using pulse generators | |
US4547751A (en) | System for frequency modulation | |
SU1046941A1 (ru) | Устройство дл восстановлени несущей частоты | |
KR960003563B1 (ko) | 진폭변조파의 포락선 검출방법 및 그 장치 | |
JPS55149554A (en) | Carrier reproducing circuit | |
SU1293848A1 (ru) | Устройство тактовой синхронизации приемника сигналов @ - @ | |
SU1336267A2 (ru) | Демодул тор сигналов относительной фазовой манипул ции | |
JPS633516A (ja) | 位相同期回路 | |
JPS61142842A (ja) | 搬送波引込み補助方式 | |
CA2056021A1 (en) | Digital quadrature phase detection circuit | |
SU458016A1 (ru) | Устройство дл магнитной записи и воспроизведени | |
SU1523030A1 (ru) | Устройство тактовой синхронизации приемника сигналов NRZ-L | |
SU1614120A1 (ru) | Устройство тактовой синхронизации | |
SU1096761A1 (ru) | Приемник фазоманипулированных сигналов с одной боковой полосой | |
JPS6318369B2 (ru) | ||
SU1513616A1 (ru) | Демодулятор' фа30в0-м0дулир0ванных сигналов для передачи низких частот при большой скорости синхронизации |