SU1683011A1 - Устройство дл сложени и вычитани чисел по модулю - Google Patents

Устройство дл сложени и вычитани чисел по модулю Download PDF

Info

Publication number
SU1683011A1
SU1683011A1 SU884489404A SU4489404A SU1683011A1 SU 1683011 A1 SU1683011 A1 SU 1683011A1 SU 884489404 A SU884489404 A SU 884489404A SU 4489404 A SU4489404 A SU 4489404A SU 1683011 A1 SU1683011 A1 SU 1683011A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
output
block
inputs
Prior art date
Application number
SU884489404A
Other languages
English (en)
Inventor
Виктор Иванович Долгов
Виктор Анатольевич Краснобаев
Валерий Петрович Ирхин
Анатолий Петрович Крышев
Original Assignee
Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И.
Priority to SU884489404A priority Critical patent/SU1683011A1/ru
Application granted granted Critical
Publication of SU1683011A1 publication Critical patent/SU1683011A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов. Цель изобретени  -- сокращение аппаратурных затрат. Цель достигаетс  за счет рационального использовани  двоичных разр дов кольцевого сдвигающего регистра 2, введени  пре- образовател  20 единичного кода в унитарный и преобразовател  21 двоичного кода в единичный код в устройство, содержащее вычитатель 5 по модулю, блоки элементов И 7, 8 и 16, блок элементов ИЛИ 9, регистр 10, схему 11 сравнени , счетчик 12, элементы 17 и 18 запрета и шифратор 19 с соответствующими св з ми. 1 ил. 1 табл.

Description

1
о-
}6
20
13
.4
С
ы
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов.
Целью изобретени   вл етс  сокращение аппаратурных затрат.
На чертеже представлена схема устройства дл  сложени  и вычитани  чисел по модулю.
Устройство содержит второй информационный вход 1, кольцевой сдвигающий регистр 2, первый информационный вход 3 устройства, выход 4 устройства, вычитатель 5 по модулю, вход 6 задани  модул  устройства , первый 7 и второй 8 блоки элементов И, блок 9 элементов ИЛИ, регистр 10, схему 11 сравнени , счетчик 12, входы 13 и 14 задани  сложени  и вычитани  устройства, тактовый вход 15 устройства, третий блок 16 элементов И, первый 17 и второй 18 элементы запрета, шифратор 19, преобразова,- тель 20 единичного кода в унитарный код, преобразователь 21 двоичного кода в единичный код.
Сущность изобретени  состоит в использовании кольцевого сдвигающего регистра 2, в котором инверсный выход последнего разр да соединен с входом первого разр да при образовании замкнутого кольца (аналог счетчика Джонсона),
В счетчике Джонсона коэффициент счета увеличиваетс  в два раза по сравнению с обычным кольцевым счетчиком при сохранении прочих дбстоинств последнего. Это позвол ет увеличить модуль операции. Рассмотрим регистр 2, состо щий из дво- ичныхразр дов.Присвоим
последовательным состо ни м кольцевого сдвигающего регистра 2 значени  первого операнда А и данные сведем в таблицу.
Однако необходимо осуществить преобразование из двоичного кода числа в соответствующее состо ние регистра 2 и обратно в соответствии с таблицей. Первоначально в регистр 2 производитс  запись соответствующего кода первого операнда А, затем производитс  изменение его состо ни  на В тактов при сложении (В - второй операнд), либо на (2т - В) тактов при вычитании (2т - модуль). Полученное состо ние преобразуетс  в двоичный код согласно таблице. Это и есть результат модульной операции сложени  либо вычитани .
Работу устройства по сним в двух режимах: режим определени  результата операции модульного сложени ; режим определени  результата операции модульного вычитани , Исходное состо ние регистра 2 - нули во всех разр дах. Состо ние
01 или 10 дл  двух соседних двоичных разр дов в течение одного цикла имеет место один раз, поэтому дл  организации преобразовател  20 нужны двухвходовые
элементы И, Преобразователь 21 осуществл ет преобразование двоичного кеда операнда А в соответствующее состо ние регистра 2 по таблице.
При проведении операции модульного
сложени  операнд А поступает в двоичном коде на вход преобразовател  21, с выхода которого производитс  запис ь в регистр 2 кода, соответствующего операнду А. Операнд В поступает через первый блок 7 элементов И (сигнал на входе 13 задани  сложени  присутствует), блок 9 элементов ИЛИ в регистр 10. С началом работы с входа 15 через открытый элемент 18 запрета поступают импульсы на вход счетчика 12, а
также через открытый элемент 18 запрета - на вход регистра 2, производ  соответствующее изменение его состо ни , Когда содержимое счетчика 12 равно двоичному коду операнда В, то сигнал с выхода схемы
11 сравнени  закрывает элементы 17 и 18 запрета и открывает блок 16 элементов И, С его выхода содержимое регистра 2 (результат операции модульного сложени ) поступает на преобразователь 20, на выходе
которого получаетс  результат операции в унитарном коде. Затем шифратор 19 преобразует его в двоичный код. С выхода шифра- тори 19 результат поступает на выход 4 устройства.
Работа устройства при выполнении операции модульного вычитани  отличаетс  от модульного сложени  только тем, что присутствует си/н л на входе 14, поэтому операнд В поступает на вход вычитател  5 по
модулю, с выхода которого число (2т-В) поступает через блок 8 элементов И на вход блока 9 элементов ИЛИ, с выхода которого - на вход регистра 10. В остальном работа происходит аналогично модульному
сложению.

Claims (1)

  1. Формула изобретени  Устройство дл  сложени  и вычитани  чисел по модулю, содержащее кольцевой
    сдвигающий регистр, вычитатель по модулю , с первого по третий блоки элементов И, блок элементов ИЛИ, регистр, схему сравнени , счетчик, первый и второй элементы запрета, шифратор, причем первый информационный вход устройства соединен с первым входом первого блока элементов И и входом вычитаемого вычитател  по модулю, выход и вход уменьшаемого которого соединены соответственно с первым входом второго блока элементов И и с входом задани 
    модул  устройства, входы задани  сложени  и вычитани  которого соединены соответственно с вторыми входами первого и второго блоков элементов И, выходы которых соединены с соответствующими входами блока элементов ИЛИ, выход которого соединен с входом регистра, выход которого и выход счетчика соединены соответственно с первым и вторым входами схемы сравнени , чыход которой соединен с управл ющими входами первого и второго элементоз запрета и первым входом третьего блока элементов И, выход шифратора  вл етс  выходом устройства, тактовый вход которого соединен с информационными входами первого и второго элементов запрета, выход второго элемента запрета соединен со счетным входом счетчика, выход первого элемента запрета соединен с
    0
    5
    0
    входом разрешени  сдвига кольцевого, сдвигающего регистра, выходы разр дов которого соединены с входами соответствующих разр дов второго входа третьего блока элементов И, отличающеес  тем, что, с целью сокращени  аппаратурных затрат , оно содержит преобразователь единичного кода в унитарный код и преобразователь двоичного кода в единичный код, причем второй информационный вход устройства соединен с входом преобразовател  двоичного кода в единичный код, выходы которого соединены с установочными входами соответствующих разр дов кольцевого сдвигающего регистра, выход третьего блока элементов И соединен с входом преобразовател  единичного кода в унитарный код, выход которого соединен с входом шифратора.
SU884489404A 1988-10-03 1988-10-03 Устройство дл сложени и вычитани чисел по модулю SU1683011A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884489404A SU1683011A1 (ru) 1988-10-03 1988-10-03 Устройство дл сложени и вычитани чисел по модулю

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884489404A SU1683011A1 (ru) 1988-10-03 1988-10-03 Устройство дл сложени и вычитани чисел по модулю

Publications (1)

Publication Number Publication Date
SU1683011A1 true SU1683011A1 (ru) 1991-10-07

Family

ID=21402174

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884489404A SU1683011A1 (ru) 1988-10-03 1988-10-03 Устройство дл сложени и вычитани чисел по модулю

Country Status (1)

Country Link
SU (1) SU1683011A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Мг 1388850, кл. G 06 F 7/49, 1986. Авторское свидетельство СССР № 1599857, кл. G 06 F 7/72, 02.08.88. *

Similar Documents

Publication Publication Date Title
SU1683011A1 (ru) Устройство дл сложени и вычитани чисел по модулю
SU1557681A1 (ru) Преобразователь модул рного кода
SU1636844A1 (ru) Устройство дл сложени и вычитани чисел по модулю
SU1251103A1 (ru) Функциональный преобразователь
SU1633400A1 (ru) Арифметическое устройство по модулю
SU1599857A1 (ru) Устройство дл сложени и вычитани чисел по модулю
SU1383345A1 (ru) Логарифмический преобразователь
SU1756881A1 (ru) Арифметическое устройство по модулю
SU1275425A1 (ru) Устройство дл преобразовани двоичного кода в двоично-дес тичный код
SU1667055A1 (ru) Устройство дл умножени чисел по модулю
SU1683012A1 (ru) Устройство дл сложени и вычитани чисел по модулю
SU1552171A1 (ru) Устройство дл сравнени чисел в системе остаточных классов
SU1381489A1 (ru) Устройство дл сложени и вычитани чисел в избыточной минимальной системе счислени
SU1206960A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1661998A1 (ru) След щий аналого-цифровой преобразователь
SU1247868A1 (ru) Устройство дл сложени и вычитани чисел по модулю @
SU1285605A1 (ru) Кодовый преобразователь
SU660231A1 (ru) Преобразователь отношени двух частот в код
SU1388849A1 (ru) Устройство дл нормализации чисел
SU388361A1 (ru) Функциональный преобразователь аналог—цифра
SU1697079A1 (ru) Устройство дл умножени чисел по модулю
SU1425674A1 (ru) Контролируемое арифметическое устройство
SU1587637A1 (ru) Преобразователь кода
SU1501030A1 (ru) Устройство дл преобразовани последовательного кода в параллельный код
SU746505A2 (ru) Устройство дл возведени двоичных чисел в третью степень