SU1582331A1 - Умножитель частоты следовани импульсов - Google Patents

Умножитель частоты следовани импульсов Download PDF

Info

Publication number
SU1582331A1
SU1582331A1 SU874340049A SU4340049A SU1582331A1 SU 1582331 A1 SU1582331 A1 SU 1582331A1 SU 874340049 A SU874340049 A SU 874340049A SU 4340049 A SU4340049 A SU 4340049A SU 1582331 A1 SU1582331 A1 SU 1582331A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
counter
pulse
Prior art date
Application number
SU874340049A
Other languages
English (en)
Inventor
Борис Леонидович Пьянков
Алексей Александрович Мальцев
Владимир Александрович Завозяев
Original Assignee
Казанский Авиационный Институт Им.А.Н.Туполева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Казанский Авиационный Институт Им.А.Н.Туполева filed Critical Казанский Авиационный Институт Им.А.Н.Туполева
Priority to SU874340049A priority Critical patent/SU1582331A1/ru
Application granted granted Critical
Publication of SU1582331A1 publication Critical patent/SU1582331A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в цифровых измерительных приборах и системах. Цель изобретени  - увеличение коэффициента умножени  и надежности работы устройства. Устройство содержит формирователь 1 импульсов, реверсивный счетчик 3, цифровой сумматор 4, регистр 5 пам ти, цифроаналоговый преобразователь 6, управл емый генератор 7, блок 9 управлени , входную и выходную шины 2 и 8. Блок 9 управлени  содержит RS-триггер 10, счетчик 11 импульсов, элементы И-НЕ 12 - 14 и инверторы 15 и 16. Введение блока 9 управлени  обеспечивает временное разделение процессов записи в регистр 5 пам ти, предварительную установку числа в реверсивном счетчике 3. 1 з.п. ф-лы, 2 ил.

Description

эо э
о
м
Физ.1
31
Изобретение относитс  к импульсной технике и может быть использовано в цифровых измерительных приборах и системах.
Целью изобретени   вл етс  увели- чение коэффициента умножени  и надежности работы устройства за счет временного разделени  процессов записи в регистр пам ти и предварительной установки числа в реверсивном счетчике .
На фиг. 1 приведена структурно- электрическа  схема предлагаемого умножител ; на фиг. 2 - временные диаграммы, по сн ющие его работу.
Умножитель частоты следовани  импульсов содержит формирователь 1 импульсов , вход которого соединен с входной шиной 2 устройства, реверсивный счетчик 3, информационные входы которого соединены с входами установки коэффициента умножени , а информационные выходы - с первой группой входов цифрового сумматора 4, регистр 5 пам ти, информационные входы которого соединены с выходами сумматора 4, а информационные выходы - с второй группой входов цифрового -сумматора 4 и входами цифроаналогового преобразовател  6, выход которого соединен с входом управл емого генератора 7, выход которого соединен с выходной шиной 8 устройства, и блок 9 управлени , первый вход которого соединен с выходом формировател  1 импульсов, второй вход - с выходом управл емого генератора 7, первый выход - с входом обратного счета реверсивного счетчика 3, второй выход - с входом предварительной запис реверсивного счетчика 3, а.третий выход - с входом записи регистра 5 пам ти.
Блок 9 управлени  содержит RS- триггер 10, вход установки в О которого соединен с первым входом блока 9 управлени , инверсный выход - с входом установки в О счетчика 11 импульсов, выход переполнени  которого соединен с входом установки в 1 RS-триггера 10, пр мой выход которого соединен с первым входом первого элемента И-НЕ 12, выход которого соединен с первым выходом блока 9 управлени , а второй вход - со счетным входом счетчика 11 импульсов и вторым входом блока 9 управлени . Первый информационный выход счетчика 11 импульсов соединен с пер
0
5
0
5
233
0
35
40
45
50
55
1 t 4 выми входами второго и третьего элементов И-НЕ 13 и 14, второй информационный выход - с вторыми входами второго и третьего элементов И-НЕ 13 и 14, третий информационный выход - с третьим входом третьего элемента И-НЕ.14 и входом первого инвертора 15, выход которого соединен с третьим входом второго элемента И-НЕ 13, а четвертый информационный выход - с четвертым входом второго элемента И-НЕ 13 и входом второго инвертора 16, выход которого соединен с четвертым входом второго элемента И-НЕ 13, выход которого соединен с третьим выходом блока 9 управлени , второй выход которого соединен с выходом третьего элемента И-НЕ 14.
Умножитель частоты следовани  импульсов работает следующим образом.
Импульсы входной частоты поступают на вход формировател  1 импульсов . Вид входной импульсной последовательности показан на фиг. 2,а. Формирователь 1 импульсов по переднему фронту входного сигнала формирует короткие импульсы, вид которых представлен на фиг. 2,6. Сигнал с выхода формировател  1 импульсов поступает на первый вход блока 9 управлени . С приходом входного импульса RS-триггер 10 перекидываетс  в нулевое состо ние и элемент И-НЕ 12 прерывает поступление выходных импульсов управл емого генератора 7 . (фиг.2,в) на вход обратного счета реверсивного счетчика 3, и они поступают на счетный вход счетчика 11 импульсов . Число с выходов реверсивного счетчика 3, соответствующее количеству импульсов пересчета (в дополнительном двоичном коде) или недосче- та (в пр мом двоичном коде) до величины коэффициента умножени , поступает на первую группу входов сумматора 4. На вторую группу входов сумматора 4 поступает число с выхода регистра 5 пам ти (число, эквивалентное предыдущему состо нию управл емого генератора 7). Разность или сумма этих чисел записываетс  в регистр 5 пам ти при поступлении на вход разрешени  записи последнего импульса с третьего выхода схемы 9 управлени . Этот импульс по вл етс  при приходе R-ro выходного импульса на счетный вход счетчика 11 импульсов. Количество импульсов R определ етс  временем
5 1
задержки, вносимым реверсивным счетчиком 3 и цифровым сумматором 4. Число с выхода регистра 5 пам ти поступает на вход цифроаналогового преобразовател  6 и преобразуетс  в соответствующее напр жение, которое с выхода цифроаналогового преобразовател  6 поступает на вход управл емого генератора 7.
С приходом R + Р выходных импульсов на счетный вход счетчика 11 на втором выходе схемы 9 управлени  по вл етс  импульс, вид которого показа : на фиг. 2,д. Этот импульс поступает на вход предварительной записи реверсивного счетчика 3, на выходе которого устанавливаетс  число К KV-R-P-M, где Ку - коэффициент умножени .
Количество импульсов Р определ етс  временем записи информации в. регистр 5 пам ти. С приходом N R + Р + М импульсов управл емого генератора 7 на счетный вход счетчика 11 импульсов RS-триггер 10 перекидываетс  в единичное состо ние и элемент И-НЕ 12 начинает пропускать выходные импульсы управл емого генератора 7 на вход обратного счета реверсивного счетчика 3. Количество импульсов М определ етс  временем переноса информации с входов предварительной установки реверсивного счетчика 3 на его выходы.
Блок 9 управлени  работает следующим образом.
С приходом импульса на первый его вход RS-триггер 10 перекидываетс  в нулевое состо ние, при этом элемент И-НЕ 12 прекращает поступление импульсной последовательности с второго входа блока 9 управлени  на его первый вход, а счетчик 11 импульсов начинает счет импульсов. С приходом седьмого импульса на выходе элемента И-НЕ 14 по вл етс  короткий импульс, который поступает на третий вход блока 9t управлени .. С приходом одиннадцатого импульса на счетный вход счетчика 11 импульсов на выходе элемента И-НЕ 13 по вл етс  короткий импульс, который поступает на второй выход блока 9 управлени . С приходом шестнадцатого импульса на счетный вход счетчика 11 импульсов на его выходе переполнени  по вл етс  импульс , который перекидывает RS-триггер 10 в единичное состо ние, в результате чего счетчик 11 импульсов
823316
обнул етс , а элемент И-НЕ 12 начи- нает пропускать импульсы с второго входа блока 9 управлени  на его первый выход.

Claims (2)

1. Умножитель частоты следовани 
IQ импульсов, содержащий формирователь импульсов, вход которого соединен с входной шиной устройства, реверсивный счетчик, информационные входы которого соединены с входами установки
jc коэффициента умножени , а информационные выходы соединены с первой группой входов цифрового сумматора, регистр пам ти, информационные входы которого соединены с выходами цифро20 вого сумматора, а информационные вы- ходы - с второй группой входов цифрового сумматора и входами цифро- аналогового преобразовател , выход которого соединен с входом управл е25 мого генератора, выход которого соединен с выходной шиной устройства, отличающийс  тем, что, с целью увеличени  коэффициента умножени  и надежности работы умножител ,
,„ в него введен блок управлени , первый вход которого соединен с выходом формировател  импульсов, второй вход соединен с выходом управл емого генератора , первый выход соединен с входом обратного счета реверсивного
35 счетчика, второй выход - с входом предварительной записи реверсивного счетчика, а третий выход - с входом записи регистра пам ти,
40
2. Умножитель по п.1, отличающийс  тем, что блок управлени  содержит RS-трмггер, вход установки в О которого соединен с первым входом блока управлени , инверс-
45 ньй выход соединен с входом установки в О счетчика импульсов, выход .переполнени  которого соединен с входом установки в 1 RS-триггера, пр мой выход которого соединен с 50 первым входом первого элемента И-НЕ, выход которого соединен с первым выходом блока управлени , а второй вход - со счетным входом счетчика импульсов и вторым входом блока уп- 55 равлени , первый информационный выход счетчика импульсов соединен с первыми входами второго и третьего элементов И-НЕ, второй информационный выход счетчика импульсов соединен
с вторыми входами второго и третьего элементов И-НЕ, третий информационный выход счетчика импульсов соединен с третьим входом третьего элемента И-НЕ и входом первого инвертора, выход которого соединен с третьим входом второго элемента И-НЕ, четвертый информационный выход счетчика
а .1
S -ЛП
, jiJTJTJbriJijajarL
г
д
П
импульсов соединен с четвертым входом второго элемента И-НЕ и входом второго инвертора, выход которого соединен с четвертым входом второго элемента И-НЕ, выход которого соединен с третьим выходом блока управлени , второй выход которого соединен с выходом третьего элемента И-НЕ.
Л
Фиг. 2
SU874340049A 1987-12-09 1987-12-09 Умножитель частоты следовани импульсов SU1582331A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874340049A SU1582331A1 (ru) 1987-12-09 1987-12-09 Умножитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874340049A SU1582331A1 (ru) 1987-12-09 1987-12-09 Умножитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU1582331A1 true SU1582331A1 (ru) 1990-07-30

Family

ID=21340914

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874340049A SU1582331A1 (ru) 1987-12-09 1987-12-09 Умножитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU1582331A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 552665, кл. Н 03 В 19/00, 1975. Авторское свидетельство СССР № 1298831, кл. Н 03 В 19/00, 1985. *

Similar Documents

Publication Publication Date Title
SU1582331A1 (ru) Умножитель частоты следовани импульсов
SU1376106A1 (ru) Аналого-цифровое интегрирующее устройство
SU1064458A1 (ru) Преобразователь код-ШИМ
SU750566A1 (ru) Регистр сдвига
SU1027714A1 (ru) Преобразователь параллельного кода в число-импульсный код
SU858202A1 (ru) Устройство дл цифрового управлени тиристорным импульсным преобразователем (его варианты)
SU1659997A1 (ru) Устройство дл сравнени чисел
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU1522412A1 (ru) Преобразователь последовательного знакоразр дного кода в параллельный дополнительный код
SU1163334A1 (ru) Устройство дл вычислени отношени временных интервалов
SU1587551A1 (ru) Фотоэлектрическое считывающее устройство
SU1624678A1 (ru) Формирователь последовательности пр моугольных импульсов
SU1401458A1 (ru) Генератор случайной последовательности импульсов
SU1506524A1 (ru) Формирователь импульсов
SU1298831A1 (ru) Умножитель частоты следовани импульсов
SU390671A1 (ru) ВСЕСОЮЗНАЯ RATXt* !'!•'!'» ••'t"';.';?!^::ii;^if и
SU1485223A1 (ru) Многоканальное устройство для ввода' информации
SU1187145A1 (ru) Устройство фиксации переходов через нуль периодического сигнала
SU1312743A1 (ru) Устройство дл декодировани кода Миллера
SU1267286A1 (ru) Цифровой фазометр
SU575771A2 (ru) Преобразователь напр жени в код
SU1509886A1 (ru) Устройство умножени частоты
SU752738A1 (ru) Способ управлени работой тиристоров -фазных широтно-импульсных преобразователей посто нного тока
SU1193818A1 (ru) Преобразователь кода во временной интервал
SU1339591A1 (ru) Аналого-цифровое интергрирующее устройство