SU1464290A1 - Преобразователь частота-код - Google Patents
Преобразователь частота-код Download PDFInfo
- Publication number
- SU1464290A1 SU1464290A1 SU874278530A SU4278530A SU1464290A1 SU 1464290 A1 SU1464290 A1 SU 1464290A1 SU 874278530 A SU874278530 A SU 874278530A SU 4278530 A SU4278530 A SU 4278530A SU 1464290 A1 SU1464290 A1 SU 1464290A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- frequency
- code
- output
- input
- shift register
- Prior art date
Links
Landscapes
- Measuring Frequencies, Analyzing Spectra (AREA)
Abstract
Изобретение относитс к измери- тельаой технике и может быть использовано в цифровых системах обработки информации частотных датчиков, в частности вживл емых датчиков биорадиотелеметрических систем..Преобра- зователь частота - код содержит -кварцевый генератор 1, преобразователь 2 код - частота, реверсивный счетчик 3, запоминающий регистр 4, введение регистра 5 сдвига, делител 6 частоты, элементов И 7 - 9 и триггера 10 позвол ет измер ть ча стоту импульсного сигнала в присутствии импульсной помехи, вьщел полезный сигнал и отслежива его измерение, обеспечива вывод измерейного значени частоты на выход в виде кода. 1 ил.
Description
Изобретение относится к измерительной технике и может быть использовано в цифровых системах обработки ' информации частотных датчиков, в частности вживляемых датчиков биорадиотелеметрических систем.
Цель изобретения - повышение помехоустойчивости путем выделения из входного импульсного потока полезного|θ частотно-импульсного сигнала, особенностью которого является постоянный период следования импульсов.
На чертеже представлена функциональная схема преобразователя частота - код,
Преобразователь частота - код содержит кварцевый генератор 1, преобразователь 2 код - частота, реверсивный счетчик 3, запоминающий регистр · 2θ 4, регистр 5 сдвига, делитель 6 час5 тоты, три элемента И 7 - 9 и триггер 10.
Преобразователь частота - код работает следующим образом. 25
На вход регистра 5 сдвига поступает суммарный сигнал: хаотическая импульсная помеха и импульсный сигнал с частотой следования импульсов fx. Поступающие импульсы записываются в нулевой разряд регистра 5 сдвига в виде логических 'Ί и продвигаютгСя дальше по разрядам регистра 5 сдвига со скоростью, пропорциональной частоте f тактирующих импульсов, поступающих с выхода преобразователя 35 2 код - частота на тактовый вход регистра 5 сдвига, рмпульсы полезного сигнала, следующие с частотой fK, поступают на вход регистра 5 сдвига через одинаковые промежутки времени Ту=т- и в виде логических 1 запиг ί х сываются в ячейки регистра 5 сдвига, расположенные через одинаковое число разрядов, равное Ν. В некоторые моменты времени эти логические 1 можно наблюдать одновременно.на всех промежуточных выходах регистра 5 сдвига, имеющих порядковые номера 0, Ν, 2Ν и т.д. К этим номерам выхо- 50 дов должны быть подключены входы элемента И 7, который при одновременном появлении на всех входах логических 1 вырабатывает на выходе импульс. Такая ситуация при постоянном’значе- 55 нии тактирующей частоты возникает с частотой £ f = —. (1) χ х N
В отличие от импульсов полезного сигнала импульсы помехи заполняют ячейки регистра 5 сдвига -хаотично, поэтому одновременное появление логических 1 на входах элемента И 7 имеет вероятностный характер.
Таким образом, элемент И 7 обеспечивает выделение полезного сигнала иэ общего числа, импульсов и отсев импульсной помехи.
При отклонении частоты f„ от указанного соотношения расстояние между импульсами, записанными в ячейках регистра 5 сдвига, изменяется, в результате нарушается условие совпадения логических ”1 на входах элемента И 7, на выходе которого прекращается поток импульсов частоты fx ,
При уменьшении частоты fx расстояние между ячейками регистра 5 сдвига, в которых записаны логические 1, увеличивается, а при увеличении fx уменьшается. В результате элемент’ И 8, подключенный к 0, N-1, ..., (N-1) η-выходам регистра 5 сдвига, вырабатывает на своем выходе ймпуль- сы при отклонении частоты импульсов полезного сигнала в сторону увеличения, элемент И 9, подключенный к 0, N+1, ..., η(Ν+1)-выходам регистра 5 сдвига, вырабатывает импульсы при . отклонении частоты импульсов в сторону уменьшения по сравнению с некоторым исходным значением частоты f Уо, В исходном состоянии преобразователь 2 код - частота, представляющий собой триггерный делитель частоты кварцевого генератора 1 и управляемый кодом реверсивного счетчика 3, вырабатывает сигнал, имеющий некоторое начальное значение частоты fT в пределах от £Тмин до fт МЯкс в соответствии с-кодом реверсивного счетчика 3, который находится в исходном состоянии.
Входные импульсы, пройдя через регистр 5 сдвига ни делитель б частоты, поступают на счетный вход реверсивного счетчика 3, изменяя-его код, соответственно изменяются частота fT и скорость продвижения импульсов по многоразрядному регистру 5 сдвига.
Изменение кода счетчика 3 и соответствующие изменения частоты fT и скорости продвижения импульсов по регистру 5 сдвига происходят до тех 1 пор, пока не возникнет ситуация, когда на выходе первого элемента И 7 появляются импульсы частотой fx, т.е.
когда выполняется условие f^Nf*. В этом случае импульсы с выхода элемента И 7„непрерывно сбрасывают делитель 6 частоты в нулевое состояние, в результате чего прекращается поступление импульсов на вход реверсивного счетчика 3, при этом код счетчика 3 и частота fT с выхода преобразователя 2 код - частота остаются неизменными и находящимися в однозначном соответствии с измеряемой частотой f к. Именно во время этого соответствия, когда на выходе элемента И 7 вырабатываются импульсы, эти же импульсы, поступая на вход занесения запоминающего регистра 4, записывают в него код счетчика 3, несущий инг*.> формацию об измеряемой частоте fx. Выход запоминающего регистра 4 является выходом всего устройства.
Схема остается в таком состоянии, пока не начнет изменяться измеряемая частота fK, При увеличении или уменьшении частоты fx на выходах элементов И 8 или 9 появляются импульсы, поступающие на входы установки или сброса триггера 10, устанавливая его & состояние 1 или 0. Сигнал с выхода триггера 10 поступает на управляющий вход реверсивного счетчика 3 и определяет направление его счета. Во время работы элементов И 8 или 9 отсутствуют условия совпадений для элемента И 7, поэтому делитель 6 частоты перестает сбрасываться и начинает работать.
Назначение делителя - понизить частоту следования импульсов, поступающих, с основного выхода регистра 5 сдвига на вход реверсивного счетчика, по крайней мере в η раз. При этом обеспечивается постоянство скорости продвижения импульсов по разрядам регистра 5 сдвига в течение времени поступления на вход регистра 5 по : крайней мере не менее чем η импульi сов, что необходимо для правильной ‘ работы схем 7-9 совпадений в соотi ветствии с приведенным описанием.
Появившийся на выходе делителя 6 частоты импульс, поступив на вход реверсивного счетчика 3, приводит с учетом сигнала управления реверсом к изменению его кода, соответственно изменяется частота fT, вырабатываемая преобразователем 2;код — частота, что приводит к изменению скорости продвижения импульсов по регистру 5 сдвига и восстановлению условий для работы элемента И 7. При этом в запоминающий регистр 4 вводится новый код, соответствующий новому измененному значению измеряемой частоты fx. I
Таким образом, предлагаемый преобразователь частота - код производит, измерение частоты импульсного сигнала в присутствии импульсной помехи, выделяя полезный сигнал и отслежиг вая его изменение.
Claims (1)
- Формула изобретенияПреобразователь частота - код, содержащий генератор импульсов, преобразователь код - частота, реверсивный счетчик и запоминающий регистр, выходы которого являются выходной шиной, а входы объединены с соответствующими информационными входами преобразователя код - частота и подключены к соответствующим выходам реверсивного счетчика, выход генератора импульсов подключен к входу синхронизации преобразователя код - 'частота, отличающийся тем, что, с целью повышения помехоустойчивости к импульсным помехам, введены регистр сдвига, делитель частоты, три элемента И и триггер, прямой выход которого соединен с входом управления счетом реверсивного счетчика, а входы установки в .’•О’’ и в 1” триггера соединены соответственно с выходами первого и второго элементов И, входы которых соединены с n(N-1) и π(Ν+1)-μη выходами регистра сдвига соответственно, причем η е [0,1 ,2,. .. ,mj, N - любое целое число, заданное ранее, nN-выходы регистра сдвига подключены к входам третьего элемента И, μ[ιπ(Ν+1 ) + 1 ]-й выход регистра сдвига через делитель частоты подключен к счетному входу реверсивного счетчика, информационный вход регистра сдвига является входной шиной, а тактовый вход соединен с выходом преобразователя код - частота, выход третьего элемента И соединен с входом обнуления делителя частоты и входом занесения запоминающего регистра.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874278530A SU1464290A1 (ru) | 1987-07-06 | 1987-07-06 | Преобразователь частота-код |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874278530A SU1464290A1 (ru) | 1987-07-06 | 1987-07-06 | Преобразователь частота-код |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1464290A1 true SU1464290A1 (ru) | 1989-03-07 |
Family
ID=21317273
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874278530A SU1464290A1 (ru) | 1987-07-06 | 1987-07-06 | Преобразователь частота-код |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1464290A1 (ru) |
-
1987
- 1987-07-06 SU SU874278530A patent/SU1464290A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР , № 970681, кл. Н 03 М 1/60, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1464290A1 (ru) | Преобразователь частота-код | |
SU1653154A1 (ru) | Делитель частоты | |
SU395989A1 (ru) | Накапливающий двоичный счетчик | |
SU1413590A2 (ru) | Устройство дл коррекции шкалы времени | |
SU1487020A1 (ru) | Устройство для синхронизации вычислительной системы | |
SU1631441A1 (ru) | Устройство дл определени направлени вращени | |
SU1495772A1 (ru) | Устройство дл кусочно-линейной аппроксимации | |
SU1195435A1 (ru) | Устройство задержки импульсов | |
SU1653153A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1280695A1 (ru) | Устройство дл задержки импульсов | |
SU1437859A1 (ru) | Генератор потоков случайных событий | |
SU799119A1 (ru) | Дискриминатор временного положени СигНАлОВ | |
SU743199A1 (ru) | Распределитель импульсов | |
SU1376083A1 (ru) | Генератор потоков случайных событий | |
SU951280A1 (ru) | Цифровой генератор | |
SU1720028A1 (ru) | Многоканальный фазометр | |
SU1525889A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1188759A1 (ru) | Дифференцирующее устройство | |
SU1201847A1 (ru) | Число-импульсное линеаризирующее устройство с масштабированием | |
SU1707758A1 (ru) | Пересчетное устройство | |
SU771619A1 (ru) | Устройство дл допускового контрол | |
SU847333A1 (ru) | Преобразователь перемещени в код | |
SU553588A1 (ru) | Цифровой измеритель центра пр моугольных видеоимпульсов | |
SU1274126A1 (ru) | Управл емый генератор импульсных последовательностей | |
SU767842A1 (ru) | -Разр дное счетно-сдвиговое устройство |