SU1387033A1 - Устройство дл выборки информации из блока пам ти - Google Patents

Устройство дл выборки информации из блока пам ти Download PDF

Info

Publication number
SU1387033A1
SU1387033A1 SU864146527A SU4146527A SU1387033A1 SU 1387033 A1 SU1387033 A1 SU 1387033A1 SU 864146527 A SU864146527 A SU 864146527A SU 4146527 A SU4146527 A SU 4146527A SU 1387033 A1 SU1387033 A1 SU 1387033A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
address
outputs
Prior art date
Application number
SU864146527A
Other languages
English (en)
Inventor
Анатолий Николаевич Романов
Original Assignee
Предприятие П/Я А-3706
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3706 filed Critical Предприятие П/Я А-3706
Priority to SU864146527A priority Critical patent/SU1387033A1/ru
Application granted granted Critical
Publication of SU1387033A1 publication Critical patent/SU1387033A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к вычислительной технике, в частности к запоминающим устройствам, и может быть применено дл  управлени  поиском и вызовом информации, соответствующей какой-либо предметной области, из блока пам ти. Целью изобретени   вл етс  повьшение быстродействи  устройства. Устройство содержит блок 1 пам ти базовых адресов, например, блок посто нной пам ти, блок 2 пам ти данных, выполненный -в виде блок оперативной; пам ти, блок 3 пам ти числа вызовов, реверсивный счетчик 4, дешифратор 5 числа вызовов, элемент И 6, вход 47 которого  вл етс  входом повторного вызова данных, элемент НЕ 7, регистр 8 базовых адресов, сумматор 9 по модулю два, элемент ИЛИ 10, элементы задержки 11 - 14 и селектор 15 адреса, входы 44-46 которого  вл ютс  входами вызова данных, записанных в блоке 2 пам ти, выходы 59 которого  вл ютс  информационными вьпсодами устройства. Поставленна  цель достигаетс  путем запоминани  адреса последней просмотренной справки по каждой предметной области, записанной в блоке 2, и исключени  необходимости ее повторного поиска. 4 ил. о & (Л

Description

ff
со оо
о
00
со
Изобретение относитс  к вычислиельной технике, в частности к запо инающим устройствам, и может быть рименено дл  управлени  поиском и - ызовом информации, соответствующей акой-либо предметной области, из лока пам ти.
Целью изобретени   вл етс  повышение быстродействи  устройства. tO
На фиг. 1 представлена функциональна  схема предлагаемого устройства} на фиг. 2 и 3 - функциональные Схемы наиболее предпочтительных вариантов выполнени  соответственно селектора 15 адреса и блока пам ти числа вызовов; на фиг, 4 - временные диаграммы, по с:г н ющие работу устройства.
Устройство содержит (фиг. 1) блок 1 пам ти базовых адресов, блок 2 па- 20 м ти данных, блок 3 пам ти числ& вызовов данных, реверсивный счетчик 4, дешифратор 5 числа вызовов, элемент И 6, элемент НЕ 7, регистр 8 базовых адресов, сумматор 9 по модулю два, 25 элемент Ш1И 10, элементы 11-14 задержки с первого по четвертьй и селектор- 15 адреса.
Блок 1 пам ти базовых адресов выполнен в виде блока посто нной па- 30 м ти. Блок 2 пам ти данных выполнен в виде блока оперативной пам ти. Селектор 15 адреса содержит (фиг. 2) первую 16, 17, вторую 18, 19 и третью 20, 21 группы элементов И, триг- 35 геры 22-24, группу элементов ИЛИ 25- 27, первый 28, второй 29 и третий 30 элементы ИЛИ и элементы 31-33 за- дер ски.
Блок 3 пам ти числа вызовов дан- 40 ных (фиг. 3) содержит первую 34-36 и вторую 37-39 группы элементов И, регистры 40-42 и группу элементов ИЛИ 43.
На фиг. 1-3 показаны входы 44-46 145 вызова данных и вход 47 повторного вызова данных устройства, выходы 48- 56 с первого по дев тый селектора 15 адреса, информационные входы 57, ин- формационные выходы 58 блока 3 пам - л ти числа вызовов данных и информационные выходы 59 устройства.
На фиг. 4 приведены временные диаграммы сигналов 60 вызова на входах 44-46, сигналов 61 на выходе 50 се- се лектора 15 адреса, сигналов 62 на нулевом выходе триггера 22, сигналов 63 на выходе элемента 31 задержки, сигналов 64 на единичном выходе триггера 22, сигналов 65 на выходах 48 и 53 селектора 15 адреса, сигналов 66 на выходе элемента 31 задержки, сигналов 67 на выходе элемента 12 задержки , сигналов 68 на выходе элемента 13 задержки, сигналов 69 на выходе 49 селектора 15 адреса, задержанных сигналов 70 на выходе элемента 12 задержки и. с игналов 71 на выходе элемента 13 задержки./
Устройство работает следующим образом .
Справки и друга$ оперативна  информаци  о всех предметных odлacт x заранее записьшаютс  в блок 2- (цепи записи указанной информации блока 2, а также цепи установки всех узлов и блоков устройства в исходное сос- Iтр ние не показаны дл  упрощени  функциональной схемы устройства).
Мнемонические названи  соответствующих предметных областей нанесены на соответствующие клавиши (не показаны ), подключенные к входам 44-46, число которых определ етс  числом предметных областей, данные в кото- рых записаны в блоке 2. Нажатие любой из клавиш вызывает по вление на соответствующем входе 44-46 сигнала вызова информации, например, справки.
Допустим, например, что сигнал вызова по вл етс  на входе 44, откуда он поступает на импульсные входы элементов И 16 и 17 (фиг. 2). Однако открыт по второму (потенциальному) входу только один элемент И 16, поскольку он соединен с выходом триггера 22 наход щегос  в исходном (нулевом) состо нии, а элемент И 17 закрыт низким потенциалом с. .единичного выхода триггера 22.
Пройщ  элемент И 16, импульс вызова , через элементы ИЛИ 26 и 27 поступает на входы сброса триггеров 23 и 24, лодтвержда  их нулевое состо ние , через элемент ИЛИ 29 он поступает на выход 50, после задержки на элементе 31 он поступает на вход триггера 22, устанавлив.а  его в единичное состо ние, и импульс вызова вьщаетс  на выход 51 и через эле- , мент/ШШ 30 на выход 48 (фиг. 4, i сигнал 65).
Импульс вызова с выхода 50 поступает на синхронизирук дие входы элементов И 34-36 (фиг. 3) и регистров 40-42 блока 3. Однако, поскольку эле
3
менты 34-36 закрыты низкими потенциалами с единичных выходов триггеров 22-24 (выходы 54-56), то поступление синхроимпульса на вход 50 не оказыва ет никакого воздействи  на состо ние регистров 40-42.
Йосле задержки импульса вызова на элементе 31 на врем , определ емое временем срабатывани  регистров 40- 42 (фиг. 4, сигнал 63), он поступает на вход триггера 22, устанавлива  его в единичное состо ние, при котором высоким потенциалом.открываетс  элемент И 17 и низким потенциалом закрываетс  элемент И 16. Кроме того высокий потенциал с выхода триггера выдаетс  на выход 54, откуда он постпает на соответствующие входы элементов И 36 и 39 блока 3 и открывает их по одному входу.
Кроме того, этот же импульс с выхода 48 (фиг. 4, сигнал 65) поступает на вход счетчика 4 и на входы соответствующих элементов И 39, подключающих выходы регистра 41 через элементы ИЛИ 43 к входам счетчика 4. Однако, поскольку в исходном состо нии все регистры обнулены, то в счетчик 4 заноситс  нулева  информаци . С выхода 51 (фиг. 4, сигнал 63) этот же импульс поступает на вход фиксированной  чейки блока 1, где записан базовый адрес массива данных вызываемой справки. Этот адрес с выхода блока 1 парафазным кодом заноситс  в регистр 8 по синхросигналу с выхода элемента 11 задержки (фиг. 4, сиг- . нал 66), который, пройд  элемент ИЛИ 10, поступает на вход элемента 12 задержки, где задерживаетс  на врем  установки кода в регистре 8.
С выхода регистра 8 и счетчика 4, в котором в данньй момент времени одни нули, их содержимое поступает на входы сумматора 9, где по синхросигналу с выхода элемента 12 задержки (фиг. 4, сигнал -67) формируетс  адрес, поступающий на адресный вход блока 2, на вход чтени  которого поступает сигнал с выхода элемента 13 задержки, задерживающий синхроимпуль на врем  переходных процессов в сумматоре 9.
В результате на выход 59 устройства выдаетс  содержимое соответствующей  чейки блока 2 в виде справки по соответствующей предметной облас
0
5
Q о
5
0
5
0
5
ти, а сам импульс считывани  поступает на суммирующий вход счетчика 4 и увеличивает его содержимое на единицу .
Кроме того, этот же импульс после задержки на элементе 14 на врем  считывани  данных из блока 2 поступает на вход сумматора 9 и устанавливает его в исходное состо ние.
Если пользователю понадобилась следующа  справка из этой же предметной области, то он нажимает ту же клавишу еще раз. На входе 44 (фиг.4, сигнал 60) вновь по вл етс  импульс вызова данных, поступающий на входы элементов И 16 и 17.
Однако теперь импульс вызова проходит через открытый элемент И 17 и через элемент ИЛИ 28 проходит на выход 49 селектора, откуда сразу через элемент ИЛИ 10 поступает на вход элемента 12 задержки и далее на синхронизирующий вход сумматора 9, в котором к содержимому базового адреса добавл етс  содержимое счетчика 4, увеличива  тем самым на единицу очередной адрес считывани , и далее читаютс  данные из блока 2 аналогич- но описанному.
Описанный процесс вызова справочной информации по данной предметной области продолжаетс  аналогичным образом до тех пор, пока пользователь нажимает одну и ту же клавишу.
При необходимости возврата к вызову только что просмотренной справки пользователь нажимает клавишу Возврат (не показана), в результате чего на входе 47 по вл етс  импульс, поступающий на вход элемента И 6, на
другой вход которого поступает высокий потенциал с выхода элемента НЕ 7, подключенного к выходу дешифратора 5.
Дешифратор 5 вьщает на свой выход высокий потенциал только в том случае , если содержимое счетчика 4 равно нулю.
Так как рассматриваетс  случай возврата к ранее просмотренной справке то в счетчике 4 уже зафиксировано число просмотренных справок. Б результате этого на выходе дешифратора 5 низкий потенциал, а на выходе элемента НЕ 7 высокий.
В результате импульс с входа 47, пройд  элемент И 6, поступает на вычитающий вход счетчика, уменьша  его содержимое на единицу, и через элемент 12 задержки - на вход сумматора, обеспечива  формирование адреса на входе блока 2.
Импульсом с вькода элемента 13 за- держки по адресу, определ емому кодом в сумматоре 9, считываетс  содержимое соответствующей  чейки блока 2, а затем импульсом с выхода элемента 14 задержки сумматор 9 сбрасы- ваетс  в исходное состо ние.
Повторное нажатие клавиши Возврат вызывает., просмотр содержимого справок в обратном листании до тех пор, пока содержимое счетчика 4 не становитс  равным нулю. Этот момент фиксируетс  дешифратором 5 вьщачей высокого потенциала, который после инвертировани  элементом НЕ 7 блокирует элемент И 6.
Необходимость просмотра другой предметной области ведет к по влению сигнала на другом входе селектора 15 например на входе 45. Импульс с вхо,- да 45 проходит открытый в исходном состо нии элемент И 18 и через элемент ИЛИ 29 поступает на выход 50, откуда поступает на входы элементов 34-36. Поскольку открыты потен- aflaлoм с выхода триггера 22 только элементы И 36, импульс с выхода 50 переписывает содержимое счетчика в регистр 41, а импульсом с выхода элемента 32 задержки и элемента ИЛИ 30 череэ выход 48 содержимое регистра 40 через элемент И 38 и элемент ИЛИ 43 переписываетс  в счетчик 4.
Таким образом, после просмотра необходимого количества справок при возвращении к просмотру какой-либо предметной области нет необходимости в повторном поиске (листании) справок , начина  с первой. Нажатие клавиши с выбранной предметной областью сразу же вызывает последнюю просмотренную ранее справку, что особенно удобно при сравнительном анализе данных по одной и той же предметной области, и позвол ет существенно повысить быстродействие устройства, исключив повторньй поиск интересующей информации.

Claims (1)

  1. Формула изобретен и- 
    Устройство дл  выборки информации из блока пам ти, содержащее блок пам ти базовых адресов, регистр базово
    с 0
    5 д
    0
    5
    5
    го адреса, элемент ИЛИ, блок пам ти данных, с первого по третий элементы задержки, реверсивный счетчик и селектор адреса, входы которого  вл ютс  входами вызова данных устройства, причем первый и второй выходы селектора адреса подключены соответственно к входу первого элемента задержки и к первому входу элемента ИЛИ, второй вход которого соединен с выходом первого элемента задержки и входом синхронизации регистра базовых адресов, выход элемента ИЛИ подключен к входу второго элемента, задержки, вькод которого соединен с входом третьего элемента задержки, выход которого подключен к входу сложени  реверсивного счетчика и входу чтени  блока пам ти данных, выходы которого  вл ютс  информационными выходами устройства , отличающеес  тем, что, с целью повьшени  быстродействи  устройства, в него введены блок пам ти числа вызовов данных, сумматор по модулю два, дешифратор числа вывозов, элемент И, элемент НЕ и четвертый элемент задержки, вход и выход которого соединены соответственно с выходом третьего элемента задержки и с входом установки сумматора по модулю два, одни из информационных входов которого подключены к выходам регистра базовых адресов, а другие информационные входы сумматора по модулю два - к выходам реверсивного счетчика, информационным входам блока пам ти числа вызовов и информационным входам дешифратора числа вызовов, выход которого соединен с входом элемента НЕ, выход которого подключен к первому входу элемента И, выход которого соединен с входом вычитани  реверсивного счетчика , информационные входы которого соединены с выходами блока пам ти числа вызовов, первый вход синхронизации которого подмлючен к третьему выходу селектора адреса, выходы с четвертого по шестой которого соединены с адресными входами блока пам ти базовых адресов, выходы которого подключены к информационным входам регистра базовьж адресов, выходы с се цьмого по дев тьш соединены с адресными входами блока пам ти числа вызовов, второй вход синхронизации которого подключен к первому выходу селектора адреса и входу синхронизации реверсивного счетчика, второй ,врата к вызову ранее просмотренных вход элемента И  вл етс  входом воз- данных устройства.
    Фиг.г
    etkfita
    ЛМк«4|
SU864146527A 1986-10-21 1986-10-21 Устройство дл выборки информации из блока пам ти SU1387033A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864146527A SU1387033A1 (ru) 1986-10-21 1986-10-21 Устройство дл выборки информации из блока пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864146527A SU1387033A1 (ru) 1986-10-21 1986-10-21 Устройство дл выборки информации из блока пам ти

Publications (1)

Publication Number Publication Date
SU1387033A1 true SU1387033A1 (ru) 1988-04-07

Family

ID=21267292

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864146527A SU1387033A1 (ru) 1986-10-21 1986-10-21 Устройство дл выборки информации из блока пам ти

Country Status (1)

Country Link
SU (1) SU1387033A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
LT3774B (en) 1994-01-27 1996-03-25 Univ Kauno Tech Device for gathering of technological data

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 4510583, кл. G 06 F 3/02, опубл. 1985. Авторское свидетельство СССР № 1300540, кл. G 09 G 1/00, 1986. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
LT3774B (en) 1994-01-27 1996-03-25 Univ Kauno Tech Device for gathering of technological data

Similar Documents

Publication Publication Date Title
SU1387033A1 (ru) Устройство дл выборки информации из блока пам ти
SU1509982A2 (ru) Устройство дл выборки информации из блока пам ти
SU1399769A1 (ru) Устройство дл информационного поиска
SU1591051A1 (ru) Устройство для селекции признаков объектов
SU1319077A1 (ru) Запоминающее устройство
SU1725237A1 (ru) Устройство дл селекции признаков объектов
KR910009296B1 (ko) 순차접근 기억장치
SU1709293A2 (ru) Устройство дл ввода информации
SU1206806A1 (ru) Устройство дл редактировани списка
SU1479954A1 (ru) Буферное запоминающее устройство
SU1661748A1 (ru) Устройство дл ввода информации
SU391559A1 (ru) Устройство для отображения буквенно- цифровой информации
SU1488802A1 (ru) Устройство для ассоциативной загрузки вектора данных переменного формата
KR950001477A (ko) 기억 회로
SU1383445A1 (ru) Устройство дл задержки цифровой информации
SU1179349A1 (ru) Устройство дл контрол микропрограмм
SU1275460A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1425632A1 (ru) Устройство дл задержки цифровой информации с уплотнением
SU754672A1 (ru) Дешифратор 1
RU2020554C1 (ru) Устройство для ввода информации
SU1531088A1 (ru) Устройство дл экстремальной фильтрации
SU1259260A1 (ru) Устройство управлени выборкой команд
SU1211748A1 (ru) Устройство дл цифровой фильтрации
SU1386988A1 (ru) Устройство дл определени экстремумов
SU1037262A1 (ru) Микропрограммный процессор