SU1363312A1 - Запоминающее устройство с самоконтролем - Google Patents

Запоминающее устройство с самоконтролем Download PDF

Info

Publication number
SU1363312A1
SU1363312A1 SU864020019A SU4020019A SU1363312A1 SU 1363312 A1 SU1363312 A1 SU 1363312A1 SU 864020019 A SU864020019 A SU 864020019A SU 4020019 A SU4020019 A SU 4020019A SU 1363312 A1 SU1363312 A1 SU 1363312A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
group
information
register
Prior art date
Application number
SU864020019A
Other languages
English (en)
Inventor
Надежда Ивановна Урбанович
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU864020019A priority Critical patent/SU1363312A1/ru
Application granted granted Critical
Publication of SU1363312A1 publication Critical patent/SU1363312A1/ru

Links

Landscapes

  • Detection And Correction Of Errors (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть ис3 If 5 пользовано дл  построени  запоминающих устройство (ЗУ) повышенной надежности . Целью изобретени   вл етс  по- вьппение надежности устройства. Устройство содержит накопитель 1, первый и второй шифраторы 7,15, первый, второй и третий регистры 11,12,28, первый и второй блоки 18,24 сумматоров по модулю два, блок 16 инвертировани , первый и второй коммутаторы 6,22, дешифратор 25, блок 14 коррекции , группу 29 элементов И, элемент И 31. Повьшгение надежности устройства осуществл етс  путем контрол  . всех цепей коррекции ошибок и цепей формировани  контрольных разр дов кодового слова. 1 ил. i W С

Description

113
Изобретение относитс  к вычислительной технике и может быть использовано при построении запоминающих устройств (ЗУ) повышенной надежности
Целью изобретени   вл етс  повы- шение надежности устройства.
На чертеже изображена схема запоминающего устройства с самоконтролем.
Устройство содержит накопитель 1, информационные входы 2, адресные входы 3, вход 4 записи-считывани , вход 5 выборки, первьм коммутатор 6 первьш шифратор 7, входы контрольных разр дов 8, выходы 9. информационных и 10 контрольных разр дов накопител  1, первьш 11 и второй 12 регистры, входы 13 блока коррекции 14, второй шифратор 15у блок 16 инвертировани  с выходами 17,. первый блок 18- сумма- торов по Модулю два с входами 19,- 20 и выходами 21, второй коммутатор 22 с выходами 23,.второй блок 24 сумматоров -по модулю два, дешифратор 25 с выходами 26,27, третий регистр 28,. группа элементов И 29,. выход 30 элемента И 31, информационные выходы 32.
,Принцип функционировани  цепей самоконтрол  основан на использовании свойства кода Хемминга, состо щего в том, что при правильной работе этих цепей синдромы считанного из накопител  и инверсного ему кодовых слов отличаютс  во всех позици х, т.е. также  вл ютс  пр мым- и инверсным ,, При неправильной работе цепей коррекции такое условие не выполн етс .
Устройство работает следующим образом . , .
В режиме записи- информации на входы 3-5 устройства подаютс  адрес опрашиваемой  чейки накопител  1, сигнал , задающий режим, и сигнал выборки кристалла соответственна. .Коммутатор 6 пропускает на выход информационные символы,, в соответствии с которыми шифратор 7 вьфабатывает контрольные символы кодового слова,, последние по входам 8 вместе с информационными символами записываютс  в на- копитель по .поступлении сигнала разрешени  записи (tj), после окончани  чего (tj) цикл записи заканчиваетс .
В ре даме считывани  информации опрашив.аема   чейка выбираетс  как ив режиме записи. На входе 4-присутствует противоположный логический уровень сигнала, на выходе элемента
5
о
0
5
122
И 31 - сигнал логической единицы. В регистры 11 и 12 с выходов накопител  9 и 10 происходит запись считанных из накопител  соответственно информационных и контрольных символов кодового слова. Считанные информационные символы поступают в шифратор 15, а инверсные информационные символы через коммутатор 6 - в шифратор 7, где происходит формирование новых наборов КОНТРОЛЬНЫХ символов.. Сформированные шифратором 15 контрольные символы в блоке 18 сумматоров поразр дно сравниваютс  со считанными из Накопител  контрольными разр дами. На выходах 21 таким образом формируетс  признак ошибки, (синдром). Если в считанных, из накопител  символах нет ошибок, то синдром равен нулю, и отличен от нул  - в противном случае . Синдром проиа,ходит через коммутатор 22 и дешифрируетс  дешифратором 25, результат чего записываетс  в регистр 28. В момент времени t измен етс  сигнал на входе 5, на выходе элемента И 31 - нулевой сигнал, разрешающий прохождение через хоммута- тор 22 двоичных символов, установленных на выходах блока 24, где к этому времени уже сформированасумма по модулю два контрольных символов, выработанных шифраторами 7 и 15. Если шифраторы и предшествуюшре им цепи прохождени  соответствующих сигналов функционируют нормально, то на вы- .ходах блока 24 присутствуют единичные символы.
Если все цепи контрол  не содер- жат неисправностей (включа  дешифратор ) , то на выходе 26 дешифратора 25 (выход 26 - обычный выход дешифратора , формирующий единичный сигнал, если на всех его входных шинах - еди- ничные сигналы) присутствует единичный сигнал, который при наличии ошибки в слове данных позвол ет исправить эту ошибку в блоке 14 единичным сигналом с выхода регистра 28 через элементы И 29. При отсутствии ошибок в слове данных на выходах всех элементов И 29 - нулевые сигналы и изменений информационных символов не происходит.
Если же к моменту времени t с выхода дешифратора 25 на управл ющий выход 26 устройства не поступит единичный .сигнал, то это соответствует наличию ошибки в цеп х контрол . По
313633
такому управл ющему сигналу процессор (не показан) останавливает выполнение программы. Производитс  локализаци  места неисправности. При отсутствии ошибки данные в период врепоступают на выходы 32
мени tj-t устройства,

Claims (1)

  1. Формула изобретени
    Запоминающее устройство- с самоконтролем , содержащее первый коммутатор , информационные входы первой группы которого соединены с выходами блока инвертировани , а информационные входы второй группы  вл ютс информационными входами устройства и подключены к входам информационных разр дов накопител , входы контрольных разр дов которого соединены с выходами первого шифратора, вхды которого подключены к выходам первого коммутатора, управл ющий вход которого  вл етс  входом запис считывани  устройства и соединен с одноименным входом накопител  и с синхровходами первого и второго регистров , информационные входы которых подключены соответственно к выходам информационных и контрольных разр дов накопител , адресные входы и вход выборки которого  вл ютс  одноименными входами устройства, выходы первого регистра соединены с входами первой группы блока коррекции и с входами второго шифратора, выходы которого подключены к входам
    ор Л. Веселовска  6370/46
    Составитель О.Исаев Техред- А.Кравчук
    Кор Под
    Тираж 588 ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул,Проектна ,4
    0
    5
    0
    5
    0
    5
    124
    первой группы первого блока сумматоров по модулю два, входы второй группы которого соединены с выходами второго регистра, а выходы подключены к информационным входам первой группы второго коммутатора, выходы которого соединены с входами дешифратора , выходы блока коррекции  вл ютс  информационными выходами устройства , отличающеес  тем, что, с целью повьш1ени  надежности, в устройство введены второй блок сумматоров по модулю два, элемент И, группа элементов И.и третий регистр, причем информационные входы и синхро- вход третьего регистра соединены соответственно с выходами дешифратора и элемента И, входы которого подключены к входам записи-считывани  и- - выборки устройства, один из выходов дешифратора  вл етс  выходом признака ошибки устройства и соединен с одними входами элементов И группы, другие входы которых подключены к выходам третьего регистра, а выходы соединены с входами второй группы блока коррекции, входы первой и второй групп и выходы второго блока сумматоров по модулю два подключены соответственно к выходам первого и второго шифраторов и к информационным входам второй группы второго коммутатора , управл ющий вход которого соединен с выходом элемента И, входы блока инвертировани  подключены к выходам первого регистра.
    Корректор Л.Патай Подписное
SU864020019A 1986-02-06 1986-02-06 Запоминающее устройство с самоконтролем SU1363312A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864020019A SU1363312A1 (ru) 1986-02-06 1986-02-06 Запоминающее устройство с самоконтролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864020019A SU1363312A1 (ru) 1986-02-06 1986-02-06 Запоминающее устройство с самоконтролем

Publications (1)

Publication Number Publication Date
SU1363312A1 true SU1363312A1 (ru) 1987-12-30

Family

ID=21220795

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864020019A SU1363312A1 (ru) 1986-02-06 1986-02-06 Запоминающее устройство с самоконтролем

Country Status (1)

Country Link
SU (1) SU1363312A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 769641, кл. С 11 С 29/00, 1980. Авторское свидетельство СССР № 1059630, кл. G 11 С 29/00, 1983. *

Similar Documents

Publication Publication Date Title
US4903268A (en) Semiconductor memory device having on-chip error check and correction functions
KR970006223B1 (ko) 반도체 메모리 장치
SU1363312A1 (ru) Запоминающее устройство с самоконтролем
SU1367046A1 (ru) Запоминающее устройство с контролем цепей обнаружени ошибок
SU1336122A1 (ru) Запоминающее устройство с коррекцией ошибок
SU1297120A1 (ru) Запоминающее устройство с исправлением ошибок
SU556494A1 (ru) Запоминающее устройство
RU1837364C (ru) Оперативное запоминающее устройство с коррекцией ошибок
SU1105944A1 (ru) Запоминающее устройство с самоконтролем
SU1005193A1 (ru) Запоминающее устройство с самоконтролем
SU1536445A1 (ru) Запоминающее устройство с исправлением дефектов и ошибок
SU1075312A1 (ru) Запоминающее устройство с коррекцией ошибок
SU470866A1 (ru) Запоминающее устройство
SU1167659A1 (ru) Запоминающее устройство с самоконтролем
SU452860A1 (ru) Запоминающее устройство с автономным контролем
SU1446656A1 (ru) Запоминающее устройство с коррекцией ошибок
SU920845A1 (ru) Запоминающее устройство с исправлением ошибок
SU1236559A1 (ru) Запоминающее устройство с исправлением ошибок
SU1368923A1 (ru) Запоминающее устройство с самоконтролем
SU1649614A1 (ru) Запоминающее устройство с самоконтролем
SU439020A1 (ru) Запоминающее устройство с автономным контролем
SU1302327A1 (ru) Запоминающее устройство с исправлением модульных ошибок
SU1104588A1 (ru) Запоминающее устройство с самоконтролем
SU767845A1 (ru) Запоминающее устройство с самоконтролем
SU1410105A1 (ru) Оперативное запоминающее устройство с коррекцией ошибок по методу мажоритарного декодировани