SU1270711A1 - Устройство дл контрол величины мгновенного значени переменных аналоговых сигналов - Google Patents

Устройство дл контрол величины мгновенного значени переменных аналоговых сигналов Download PDF

Info

Publication number
SU1270711A1
SU1270711A1 SU853913811A SU3913811A SU1270711A1 SU 1270711 A1 SU1270711 A1 SU 1270711A1 SU 853913811 A SU853913811 A SU 853913811A SU 3913811 A SU3913811 A SU 3913811A SU 1270711 A1 SU1270711 A1 SU 1270711A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
output
flip
flops
Prior art date
Application number
SU853913811A
Other languages
English (en)
Inventor
Владимир Романович Проус
Виктор Николаевич Бобровский
Георгий Евгеньевич Иванов
Original Assignee
Предприятие П/Я В-2015
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2015 filed Critical Предприятие П/Я В-2015
Priority to SU853913811A priority Critical patent/SU1270711A1/ru
Application granted granted Critical
Publication of SU1270711A1 publication Critical patent/SU1270711A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к области радиоэлектроники. Может быть использовано дл  согласовани  по уровню входного сигнала датчиков информации -е-аналого-цифровыми преобразовател ми в широком динамическом диапазоне. Цель изобретени  - расширение функциональных возможностей и повышение быстродействи , достигаетс  за счет прогнозировани  состо ни  управл ющих триггеров. Дп  этохо в устройство контрол  дополнительно введены дифференциатор 2, синхронизатор 3, генератор 5 тактовых импульсов и два дизъюнктора 16 и 17. Кроме того, устройство содержит делитель 1 напр жени , усилитель 4, конъюнкторы 6 и 7, двойные компараторы 8 и 9, источники 10 и 11 опорного напр жени , аналоговые инверторр 12 и 13, D-триггеры 14 ,и 15, ключи 18 и 19. Устройство обес- § печивает высокую точность преобразо- вани  входного сигнала в большом дина-v/ мическом диапазоне и высокое быстро- f действие. 2 ил.

Description

tc
tfuf.}

Claims (1)

1 Изобретение относитс  к радиоэлек ронике и может быть использовано дл  согласовани  по уровню входного сигнала датчиков информации с аналогоцифровьми преобразовател ми в широко динамическом диапазоне. Цель изобретени  - расширение функциональных возможностей и повышение бьютродействи  за счет прогнозировани  состо ни  управл ющих; триг геров. . На фиг, V приведена схема устройства дл  контрол  величины мгновенно го значени  переменных аналоговых сигналов; на фиг. 2 - временные диаграммы его работы. Устройство содержит входной делитель 1 напр жени , выход которого подсоединен к -входам дифференциатора 2, синхронизатора 3 и усилител  4с переключаемым коэффициентом усилени , генератор 5 тактовых импульсов, выход которого подсоединен к. первым входам первого 6 и второго 7 конъюнкторов , первый 8 И второй 9 двойные компараторы, неинвертируюсцие входы Которых объединены и подсоединены соответственно к первому 10 и второму 11 источникам опорного напр жени , а первые инвертирующие входы каждого из двойных компараторов соединены с выходом дифференциатора 2, к выходу дифференциатора 2 подключены так же аналоговые инверторы 12 и 13, выходы которых соединены с вторыми инвертирующими входами двойных компараторов, выходы двойных ком параторов посоединены к D-входам первого 14 и второго 15 триггеров, к счетным входам которых соответственно подключены выходы первого 16 и второго 17 дизъюнкторов, первые вход которых соединены с выходом синхрони затора, инверсные выходы первого и второго триггеров подсоединены к вто рым входам соответственно первого 6 и второго 7 конъюнкторов, рыходы которых подключены соответственно к в вторым входам первого 16 и второго 17 дизъюнкторов, выходы которых сое динены с управл ющими входами перво го 18 и второго 19 ключей, включенных в цери отрицательной обратной св зи усилител . Устройствоработает следующим образом. Синхронизатор 3 вырабатывает син роимпульсы Ug в моменты перехода 12 входного аналогового сигнала U через нуль (см. фиг. 2). Входной сигнал дифференцируетс  дифференциатором 2, выходное напр жение которого iocTynaeT непосредственно на один из инвертирующих входов первого 8 и второго 9 двойных компараторов и через инверторы 12 и 13 - на другие инвертирующие входы этих же компараторов . Неинвертирующие входы каждого из двойных компараторов 8 и 9 объединены и подсоединены к выходам источников 10 и 11 опорных напр жений. Таким образом, напр жение с выхода дифферен1щатора U непрерывно сравниваетс  с опорными напр жени ми Uo и V(yi (t-Uoi HtUo). С учетом этого, в случае, если превьпиает модули опорных напр жений, на выходе первого и второго компараторов по вл ютс  соответственно сигналы UK, и , которые поступают на Dвходы соответственно триггеров 14 и 15. На счетные входы триггеров 14 и 15 поступают через дизъюнкторы 16 и 17 сигналы U(., U,- соответственно с выходов синхронизатора 3 и генератора 5 тактовых импульсов, однако сигнал Uf поступает лишь до тех пор, пока не по витс  сигнал логической единицы на пр мых выходах D-триггероЕ 14 и 15 (соответственно сигналы U , ) Дл  этой цели логические сигналы с инверсных выходов триггеров 14 и 15 и с выхода генератора 5 тактовых импульсов поступают на входы соответственно конъюнкторов 6 и 7, котокоторые заполн ют функции логических запретов на прохождение тактовьк импульсов генератора 5 на счетные входы D-триггеров. Сигналы на выходах конъюнкторов 6 и 7 соответственно U и и (см. фиг. 2). При этом синхроимпульсы и продолжают поступать на счетные входы обоих триггеров соот-. ветственно через дизъюнкторы 16 и 17. Поэтому при снижении сигнала 1Ug | ниже опорных напр жений j U J. и при первом же синхроимпульсе Uc на пр мых выходах D-триггеров 14 и 15 по вл етс  сигнал логического нул . Одновременно снимаетс  запрет на прохождение тактовых импульсов с генератора 5 на счетные входы D-триггеров. Напр жение на пр мых выходах D-триггеров 14 и.15 используетс  дл  управлени  соответственно ключами 18 и 19., которые переключают коэффициент усилени  усилител  4 путем изменени сопротивлени  в цепи его отрицатель ной обратной св зи. Таким образом, в зависимости от соотношени  мгнове него значени  сигнала с выхода диф ференциатора Uj и опорных напр жени |Uoil IUj коэффициент усилени  уси лител  4 мен етс . Причем, так как значение коэ хЬициента усилени  усилител  4 переключаетс  в зависимости от величины цервой производной входного сигнала по времени, то мас таб входного сигнала по существу пр гнозируетс , чем достигаетс  высокое быстродействие. Высокое быстродействие обеспечиваетс  также тем, что на счетные входы D-триггеров по ступают сигналы с генератора тактовых импульсов высокой частоты. Например , при частоте входного сигнал 50 Гц, частота тактовых импульсов может быть прин та равной 1 МГц и более. Поэтому задержка на срабатывание D-триггеров может составл ть соответственно 1 мкс и менее. По отношению же к входному сигналу за держка практически отсутствует.Воз врат D-триггеров осуществл етс  син хроимпульсами U(. , что обеспечивает посто нство коэс1)фициента усилени  усилител  в пределах полуволн входного сигнала. Формула изобретени  Устройство дл  контрол  величины мгновенного значени  переменных аналоговых сигналов, содержащее усилитель с первым и вторым ключами дл  переключени  коэффициента усилени , входной делитель напр жени , первый и второй двойные компараторы, неинвертирующие входы которых объеди .нены и подсоединены соответственно к первому и второму источникам опор711 .4 ного напр жени , а на одном из инвертирующих входов каждого из двойных компараторов включены инверторы , первый и второй D-триггеры, первый и второй конюнкторы, отличающеес  тем, что, с целью расширени  функциональных возможностей и повышени  быстродействи , устройство дополнительно снабжено дифференциатором, синхронизатором, генератором тактовых импульсов и первым и вторым дизъюнкторами, причем выход синхронизатора подключен к первым входам первого и второго дизъюнктор .ов, выходы которых соответственно соединены со счетными входами первого и второго D-триггеров, к Dвходам которых подсоединены соответственно выходы первого и второго двойных компараторов, первые инвертирующие входы каждого из которых объединены с входами инверторов и подсоединены к выходу дифференциатора , а вторые инвертирующие входы подключены к выходам инверторов, кроме того, выход синхронизатора подключен к входу генератора тактовых импульсов , выход которого соединен с первыми входами первого и второго конъюнкторов , к вторым входам которых подсоединены инверсные выходы соответственно первого и второго D- триггеров , а выходы конъюнкторов подключены соответственно к вторым входам первого и второго дизъюнкторов, выходы которых соединены с счетными входами первого и второго D-триггеров , пр мые выходы которых подсоединены соответственно к управл ющим входам первого и второго ключей усилител , вход которого совместно с входами дифференциатора и синхронизатора подключен к выходу входного делител  напр жени .
SU853913811A 1985-06-18 1985-06-18 Устройство дл контрол величины мгновенного значени переменных аналоговых сигналов SU1270711A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853913811A SU1270711A1 (ru) 1985-06-18 1985-06-18 Устройство дл контрол величины мгновенного значени переменных аналоговых сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853913811A SU1270711A1 (ru) 1985-06-18 1985-06-18 Устройство дл контрол величины мгновенного значени переменных аналоговых сигналов

Publications (1)

Publication Number Publication Date
SU1270711A1 true SU1270711A1 (ru) 1986-11-15

Family

ID=21183749

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853913811A SU1270711A1 (ru) 1985-06-18 1985-06-18 Устройство дл контрол величины мгновенного значени переменных аналоговых сигналов

Country Status (1)

Country Link
SU (1) SU1270711A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Алексеев А.В., Хохлов В.К. Нормирующий усилитель, - Приборы и тех.ника эксперимента, 1984, № 3, с.130132. Авторское свидетельство СССР № 920542, кл. G 01 R 19/04,22.07.80, *

Similar Documents

Publication Publication Date Title
US3469196A (en) Electrical signal phase comparator
US4254406A (en) Integrating analog-to-digital converter
ES2121801T3 (es) Conversion analogica-digital de alta velocidad que emplea una serie de etapas de un bit.
SU1270711A1 (ru) Устройство дл контрол величины мгновенного значени переменных аналоговых сигналов
US4311962A (en) Variable frequency missing pulse detector
US4006417A (en) Tachometer
US4042834A (en) Frequency doubler circuit
SU1483638A1 (ru) Преобразователь напр жение - интервал времени
JPS6348456B2 (ru)
SU1706005A1 (ru) Синхронный детектор
RU1772877C (ru) Преобразователь напр жени с защитой от асимметрии
SU1406491A1 (ru) Цифровой универсальный измерительный прибор
SU1205065A1 (ru) Преобразователь емкости в частоту
SU1190503A2 (ru) Формирователь импульсов из синусоидального сигнала
SU1661656A1 (ru) Преобразователь мгновенного значени переменных аналоговых сигналов
SU1615754A1 (ru) Квадратичный преобразователь напр жени в частоту
SU809234A1 (ru) Функциональный преобразователь
SU1758872A1 (ru) Делитель частоты следовани импульсов преобразовател напр жение-частота
SU1559407A2 (ru) Преобразователь ток-частота с импульсной обратной св зью
SU444995A1 (ru) Фазовый детектор
SU1190497A2 (ru) Устройство дл формировани сигнала пр моугольной формы
SU1702527A1 (ru) Устройство дл преобразовани временного интервала в напр жение
SU1019625A1 (ru) Преобразователь напр жени в интервал времени
SU773568A1 (ru) Многопороговое устройство
SU1453556A1 (ru) Способ управлени инвертором