1 Изобретение относитс к радиоэлек ронике и может быть использовано дл согласовани по уровню входного сигнала датчиков информации с аналогоцифровьми преобразовател ми в широко динамическом диапазоне. Цель изобретени - расширение функциональных возможностей и повышение бьютродействи за счет прогнозировани состо ни управл ющих; триг геров. . На фиг, V приведена схема устройства дл контрол величины мгновенно го значени переменных аналоговых сигналов; на фиг. 2 - временные диаграммы его работы. Устройство содержит входной делитель 1 напр жени , выход которого подсоединен к -входам дифференциатора 2, синхронизатора 3 и усилител 4с переключаемым коэффициентом усилени , генератор 5 тактовых импульсов, выход которого подсоединен к. первым входам первого 6 и второго 7 конъюнкторов , первый 8 И второй 9 двойные компараторы, неинвертируюсцие входы Которых объединены и подсоединены соответственно к первому 10 и второму 11 источникам опорного напр жени , а первые инвертирующие входы каждого из двойных компараторов соединены с выходом дифференциатора 2, к выходу дифференциатора 2 подключены так же аналоговые инверторы 12 и 13, выходы которых соединены с вторыми инвертирующими входами двойных компараторов, выходы двойных ком параторов посоединены к D-входам первого 14 и второго 15 триггеров, к счетным входам которых соответственно подключены выходы первого 16 и второго 17 дизъюнкторов, первые вход которых соединены с выходом синхрони затора, инверсные выходы первого и второго триггеров подсоединены к вто рым входам соответственно первого 6 и второго 7 конъюнкторов, рыходы которых подключены соответственно к в вторым входам первого 16 и второго 17 дизъюнкторов, выходы которых сое динены с управл ющими входами перво го 18 и второго 19 ключей, включенных в цери отрицательной обратной св зи усилител . Устройствоработает следующим образом. Синхронизатор 3 вырабатывает син роимпульсы Ug в моменты перехода 12 входного аналогового сигнала U через нуль (см. фиг. 2). Входной сигнал дифференцируетс дифференциатором 2, выходное напр жение которого iocTynaeT непосредственно на один из инвертирующих входов первого 8 и второго 9 двойных компараторов и через инверторы 12 и 13 - на другие инвертирующие входы этих же компараторов . Неинвертирующие входы каждого из двойных компараторов 8 и 9 объединены и подсоединены к выходам источников 10 и 11 опорных напр жений. Таким образом, напр жение с выхода дифферен1щатора U непрерывно сравниваетс с опорными напр жени ми Uo и V(yi (t-Uoi HtUo). С учетом этого, в случае, если превьпиает модули опорных напр жений, на выходе первого и второго компараторов по вл ютс соответственно сигналы UK, и , которые поступают на Dвходы соответственно триггеров 14 и 15. На счетные входы триггеров 14 и 15 поступают через дизъюнкторы 16 и 17 сигналы U(., U,- соответственно с выходов синхронизатора 3 и генератора 5 тактовых импульсов, однако сигнал Uf поступает лишь до тех пор, пока не по витс сигнал логической единицы на пр мых выходах D-триггероЕ 14 и 15 (соответственно сигналы U , ) Дл этой цели логические сигналы с инверсных выходов триггеров 14 и 15 и с выхода генератора 5 тактовых импульсов поступают на входы соответственно конъюнкторов 6 и 7, котокоторые заполн ют функции логических запретов на прохождение тактовьк импульсов генератора 5 на счетные входы D-триггеров. Сигналы на выходах конъюнкторов 6 и 7 соответственно U и и (см. фиг. 2). При этом синхроимпульсы и продолжают поступать на счетные входы обоих триггеров соот-. ветственно через дизъюнкторы 16 и 17. Поэтому при снижении сигнала 1Ug | ниже опорных напр жений j U J. и при первом же синхроимпульсе Uc на пр мых выходах D-триггеров 14 и 15 по вл етс сигнал логического нул . Одновременно снимаетс запрет на прохождение тактовых импульсов с генератора 5 на счетные входы D-триггеров. Напр жение на пр мых выходах D-триггеров 14 и.15 используетс дл управлени соответственно ключами 18 и 19., которые переключают коэффициент усилени усилител 4 путем изменени сопротивлени в цепи его отрицатель ной обратной св зи. Таким образом, в зависимости от соотношени мгнове него значени сигнала с выхода диф ференциатора Uj и опорных напр жени |Uoil IUj коэффициент усилени уси лител 4 мен етс . Причем, так как значение коэ хЬициента усилени усилител 4 переключаетс в зависимости от величины цервой производной входного сигнала по времени, то мас таб входного сигнала по существу пр гнозируетс , чем достигаетс высокое быстродействие. Высокое быстродействие обеспечиваетс также тем, что на счетные входы D-триггеров по ступают сигналы с генератора тактовых импульсов высокой частоты. Например , при частоте входного сигнал 50 Гц, частота тактовых импульсов может быть прин та равной 1 МГц и более. Поэтому задержка на срабатывание D-триггеров может составл ть соответственно 1 мкс и менее. По отношению же к входному сигналу за держка практически отсутствует.Воз врат D-триггеров осуществл етс син хроимпульсами U(. , что обеспечивает посто нство коэс1)фициента усилени усилител в пределах полуволн входного сигнала. Формула изобретени Устройство дл контрол величины мгновенного значени переменных аналоговых сигналов, содержащее усилитель с первым и вторым ключами дл переключени коэффициента усилени , входной делитель напр жени , первый и второй двойные компараторы, неинвертирующие входы которых объеди .нены и подсоединены соответственно к первому и второму источникам опор711 .4 ного напр жени , а на одном из инвертирующих входов каждого из двойных компараторов включены инверторы , первый и второй D-триггеры, первый и второй конюнкторы, отличающеес тем, что, с целью расширени функциональных возможностей и повышени быстродействи , устройство дополнительно снабжено дифференциатором, синхронизатором, генератором тактовых импульсов и первым и вторым дизъюнкторами, причем выход синхронизатора подключен к первым входам первого и второго дизъюнктор .ов, выходы которых соответственно соединены со счетными входами первого и второго D-триггеров, к Dвходам которых подсоединены соответственно выходы первого и второго двойных компараторов, первые инвертирующие входы каждого из которых объединены с входами инверторов и подсоединены к выходу дифференциатора , а вторые инвертирующие входы подключены к выходам инверторов, кроме того, выход синхронизатора подключен к входу генератора тактовых импульсов , выход которого соединен с первыми входами первого и второго конъюнкторов , к вторым входам которых подсоединены инверсные выходы соответственно первого и второго D- триггеров , а выходы конъюнкторов подключены соответственно к вторым входам первого и второго дизъюнкторов, выходы которых соединены с счетными входами первого и второго D-триггеров , пр мые выходы которых подсоединены соответственно к управл ющим входам первого и второго ключей усилител , вход которого совместно с входами дифференциатора и синхронизатора подключен к выходу входного делител напр жени .