SU1243095A1 - Multichannel frequency-to-digital converter - Google Patents

Multichannel frequency-to-digital converter Download PDF

Info

Publication number
SU1243095A1
SU1243095A1 SU843804522A SU3804522A SU1243095A1 SU 1243095 A1 SU1243095 A1 SU 1243095A1 SU 843804522 A SU843804522 A SU 843804522A SU 3804522 A SU3804522 A SU 3804522A SU 1243095 A1 SU1243095 A1 SU 1243095A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
channel
trigger
Prior art date
Application number
SU843804522A
Other languages
Russian (ru)
Inventor
Сергей Леонидович Козаев
Валерий Галиевич Байтеряков
Original Assignee
Предприятие П/Я Р-6378
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6378 filed Critical Предприятие П/Я Р-6378
Priority to SU843804522A priority Critical patent/SU1243095A1/en
Application granted granted Critical
Publication of SU1243095A1 publication Critical patent/SU1243095A1/en

Links

Abstract

Изобретение относитс  к вычислительной технике, а именно к устройствам преобразсэвани  и кодировани  информации, и может найти применение в системах автоматического контрол  сложных объектов с вычислительными комплексами при кодировании случайных сигналов. Устройство обладает повьшенным быстродействием за счет устранени  зависимости вре- мени преобразовани  от частоты входного сигнала. Многоканальный преобразователь частоты в код содержит генератор 1 эталонной частоты, блок 2 счетчиков, управл кхций регистр 3, элемент ИЛИ 4, счетчик 5 адреса, элемент И 6, измерительный счетчик 7 импульсов, блок 8 пам ти и N каналов 9. Каждый канал 9 содержит элемент ЗАПРЕТ 10, счетчик 11 импульсов , регистр 12, триггер 13, генератор 14 одиночного импульса и делитель 15 частоты. Первые входы эле-. ментов ЗАПРЕТ 10  вл ютс  информас (О (Л N9 ( 00 о ;о СПThe invention relates to computing, in particular, to devices for converting and coding information, and can be used in automatic control systems for complex objects with computing complexes when coding random signals. The device has increased speed by eliminating the dependence of the conversion time on the frequency of the input signal. The multichannel frequency converter in the code contains a generator of 1 reference frequency, a block of 2 meters, a control register 3, an OR 4 element, an address counter 5, an AND 6 element, a measuring pulse counter 7, a memory block 8, and N channels 9. Each channel 9 contains the element BAN 10, the counter 11 pulses, the register 12, the trigger 13, the generator 14 of a single pulse and the divider 15 frequency. The first inputs ele. COPs BAN 10 are informational (O (L N9 (00 o; o SP

Description

ционными входами 16 устройства, входт управл ющего регистра 3  вл етс  уп-| равл ющим входом 17 устройства. Выход элемента И 6  вл етс  первым доИзобретение относитс  к вычислиельной технике, а именно к: устройтвам преобразовани  и кодировани  нформации и может найти применение системах автоматического контрол  5 ложных объектов с цифровыми вычисительными машинами при кодирова- НИИ случайных, сигналов.The device 16 inputs, the control register 3 input is up | equalizing input 17 of the device. The output of the element And 6 is the first. The invention relates to computing technology, namely to: information conversion and coding devices and can find application of automatic control systems of 5 spurious objects with digital computing machines when encoding a scientific research institute of random signals.

Цель изобретени  - повышение быстродействи . О На чертеже представлена блок-схема многоканального преобразовател  частоты в код.The purpose of the invention is to increase speed. О The drawing shows a block diagram of a multichannel frequency converter into a code.

Устройство состоит из генератора 1 эталонной частоты, блока 2 счет- 5 чиков, управл ющего регистра 3, элемента ИЛИ 4, счетчика 5 адреса, эле- 1ента И 6 измерительного счетчика 7 импульсов, блока 8 пам ти и N кана- - лов 9, каждый из которых содержит 20 элемент ЗАПРЕТ 10, счетчик 11 импульсов , регистр 12, триггер 13, генератор 14 . одиночного импульса,, датчиков 15 частоты. Первые входы элементов ЗАПРЕТ 10  вл ютс  информацион- 25 ными входами 16 устройства, вход управл ющего регистра 3  вл етс  управл ющим входом 17 устройства, выход элемента И 6  вл етс  первым дополнительным выходом 18 устройства, вы- 30 ходы регистров 3  вл ютс  вторыми дополнительными выходами 19 устройства .The device consists of a generator of 1 reference frequency, a block of 2 counters 5, a control register 3, an element OR 4, a counter 5 of the address, an element I 6 of the measuring counter 7 pulses, a block 8 of memory and N channels 9, each of which contains 20 elements BANGE 10, counter 11 pulses, register 12, trigger 13, generator 14. single pulse ,, 15 frequency sensors. The first inputs of BANKS 10 are informational 25 inputs 16 of the device, the input of the control register 3 is the control input 17 of the device, the output of the AND 6 element is the first additional output 18 of the device, the outputs of the registers 3 are the second additional Outputs 19 devices.

Устройство работает следующим образом .35The device works as follows .35

Перед началом измерени  в зависимости от требуемой точности преобразовани  с помощью регистра 3 задают коэффициент пересчета блока 2 счетчиков импульсов с переменным 40 коэффициентом пересчета и запускают устройство, обнул   измерительный счетчик 7 импульсов и счетчики 11 им- пульсов, сбрасыва  триггеры 13 и делитель 15 всех N каналов 9 импуль- 45 сом с выхода регистра 3. УровеньBefore starting the measurement, depending on the required conversion accuracy, using the register 3, set the conversion factor of the block 2 pulse counters with a variable 40 conversion factor and start the device, wrapped the measuring pulse counter 7 and pulse counters 11, resetting the triggers 13 and divider 15 all N channels 9 impulses - 45 soms from register output 3. Level

полнительным выходом 18 устройства, а выходы регистров 3  вл ютс  вторы- чи дополнительными выходами 19 устройства , 1 ил.the device's output 18 and the outputs of the registers 3 are the follow-up additional outputs 19 of the device, 1 slug.

Лог.О на выходе элемента И 6 поддерживает в сброшенном состо нии блок 2 счетчиков импульсов. При этом измерительньш счетчик 7 импульсов начинает отсчитывать импульсы гене- рато ра 1. Триггер 13 фиксирует момент по влени  первого импульса на выходе элемента ЗАПРЕТ 10 и устанавливаетс  в единичное состо ние, разреша  прохождение импульсов, сдвинутых по фазе относительно импульсов счета S через генератор 14 одиночнь х импульсов на соответствующий первый вход блока 8 пам ти (каждому входу каналов 9 соответствует один разр д блока 8 пам ти), а через элемент ШЖ 4 - на вход ЗАПИСЬ блока 8 пам ти через счетчик 5 адреса. Кроме записи разр да соответствующего кана- ла 9 и импульсов с генератора 14 в блок В пам ти записываетс  код изме- ритеочьного счетчика 7 импульсов по третьим входам блока 8 пам ти.Log.O at the output of the element And 6 maintains in the reset state the block 2 pulse counters. In this case, the measuring counter 7 pulses begins to count the pulses of the generator 1. The trigger 13 captures the moment of occurrence of the first pulse at the output of the BANNER 10 element and is set to one state, allowing the passage of pulses shifted in phase with the counting pulses S through the single generator 14 x pulses to the corresponding first input of the memory block 8 (each input of the channels 9 corresponds to one bit of the memory block 8), and through the ShZh 4 element to the input of the memory block 8 through the address counter 5. In addition to recording the discharge of the corresponding channel 9 and the pulses from the generator 14, the code B of the memory is written to the memory block B by means of the third inputs of the memory block 8.

После того, как во всех N каналах 9 зафиксируетс  хот  бы один импульс уровень Лог.1 на выходе элемента И 6 разрешит счет блоку 2 счетчиков с переменным коэффициентом пересчета . После достижени  числа импульсов подсчитанных блоком 2 счетчиков, равного коэффициенту пересчета, на выходе блока 2 счетчиков вьфабатыва- етс  импульс срабатывани  триггера 1 После поступлени  следующего (после сброса триггером 13) импульса в счетчик 11 импульса триггер 13 вновь устанавливаетс  в единичное состо ние и соответствующий этому моменту времени код измерительного счетчика 7 импульсов записываетс  в блок 8 пам ти.After in all N channels 9 at least one pulse is fixed, the level Log.1 at the output of the element And 6 will allow the block to be counted with 2 counters with a variable conversion factor. After reaching the number of pulses counted by the block 2 counters equal to the recalculation coefficient, the output of the block 2 counters failed to trigger the trigger pulse 1 After the next pulse arrives (after reset by trigger 13) pulse counter 11 pulses the trigger 13 again to one state and corresponding to this The time code of the measuring counter 7 pulses is recorded in the memory block 8.

Таким образом, триггер 13 за врем  измерени  второй раз переводитс  из нулевого в единичное состо ние. В результате этого на выходе делите- л  15 вьфабатьшаетс  логический уро3Thus, the trigger 13 during the measurement time is transferred from the zero state to the one state for the second time. As a result, at the output of the division 15, the logical level

вень, запрещающий прохождение импульсов через элемент ЗАПРЕТ 10 соответствующего канала 9. Момент окончани  счета на счетчиках 11 импульсов во всех каналах 9 формируетс  сигналом окончани  измерени -второй переход из нулевого в единичноесосто  ние элементам 6с началаизмерени .This prohibits the passage of pulses through the BANNER element 10 of the corresponding channel 9. The end of the counting on counters 11 pulses in all channels 9 is formed by the measurement end signal — the second transition from zero to one unit to the beginning measurement elements 6c.

В режиме считывани  информации из блока 8 пам ти ло кодам признако каналов 9 определ ютс  коды измерительного счетчика 7 соответствующег канала 9 на момент прихода первого и последнего импульсов счета.In the mode of reading information from memory block 8, the codes of the channels 9 are determined by the codes of the measuring counter 7 of the corresponding channel 9 at the time of arrival of the first and last counting pulses.

Вычисление измеренных значений частоты производитс  по формулеThe calculation of the measured frequency values is performed by the formula

. .

.1 Р .1 P

о about

где - результат измерени  в i канале ;where is the measurement result in the i channel;

FK - эталонна  частота; п, - количество импульсов в счечике М импульсов к концу измерени ;FK - reference frequency; n is the number of pulses in the pulse M of pulses by the end of the measurement;

Р; - код измерительного счетчи° -,R; - measuring counter code ° -,

ка 7 в момент начала отсчета в i канале;ka 7 at the moment of starting in the i channel;

Р - код измерительного счетчик 11P - code measuring meter 11

7 в конце отсчета в канале7 at the end of the channel count

На входы управл ющего регистра  вл ющиес  управл ющим входом 17 устройства, поступают управл ющие сигналы. Один из выходов управл ющего регистра 3 предназначен дл  об нулени  счетчиков 7 и 11 импульсов и делителей 15, а другой - дл  параллельной записи информации в блок 2 счетчиков импульсов.At the inputs of the control register being the control input 17 of the device, control signals are received. One of the outputs of the control register 3 is designed to zero out the counters 7 and 11 of pulses and dividers 15, and the other to write information in parallel to the block 2 of pulse counters.

Через регистры 12 информаци  со счетчиков 11 импульсов выводитс  из устройства, причем выходна  информаци  к концу измерени  содержитс  и в блоке 8 пам ти.Through registers 12, information from pulse counters 11 is output from the device, and the output information by the end of the measurement is also contained in memory block 8.

С выхода элемента И 6 сигнал поступает кроме блока 2 счетчиков импульсов на первый дополнительный выход 18 дл  обеспечени  ее работы в режиме разделени  времени.From the output of element 6, the signal enters, in addition to the block 2 of pulse counters, to the first additional output 18 to ensure its operation in the time division mode.

.Импульсы на выходе генератора 1 сдвинуты по фазе относительно им-- пульсов счета дл  обеспечени  окончани  процесса переключени  в счетчике 7.The pulses at the output of generator 1 are out of phase with respect to the counting pulses to ensure the end of the switching process in counter 7.

Claims (1)

Формула изобретени Invention Formula Многоканальный преобразователь частоты в код, содержащий генераторMultichannel frequency converter in the code containing the generator 430954430954 эталонной частоты, элемент ИЛИ, счетчик адреса, элемент И, измерительный счетчик импульсов, блок пам ти и N каналов, каждый из которых содержит 5 элемент ЗАПРЕТ, счетчик импульсов, триггер и генератор одиночного импульса , первый вход которого соединен с выходом триггера,б -вход которого объединен с счетным входом счет10 чика импульсов и соединен с выходом элемента ЗАПРЕТ, сбросовый вход счетчика импульсов и первый R -вход триггера каждого канала объединены со сбросЪвым входом измерительного счет15 чика импульсов, второй вход генератора одиночного импульса каждого канала соединен с первым выходом генератора эталонной частоты, первыеreference frequency, the OR element, the address counter, the AND element, the measuring pulse counter, the memory block and N channels, each of which contains 5 BANNER element, pulse counter, trigger and a single pulse generator, the first input of which is connected to the trigger output, b - the input of which is combined with the counting input of the pulse counter and connected to the output of the BANCH element, the fault input of the pulse counter and the first R input of the trigger of each channel are combined with the reset input of the pulse measuring pulse; each channel’s single pulse is connected to the first output of the reference frequency generator, the first входы элементов ЗАПРЕТ каждого кана20 ла  вл ютс  информационными входами устройства, выход генератора одиночного импульса каждого канала соединен с соответствующим входом элемента ИЛИ и с соответствующим первымthe inputs of the BANNER elements of each channel are the information inputs of the device, the output of the generator of a single pulse of each channel is connected to the corresponding input of the OR element and with the corresponding first 25 входом блока пам ти, вторые входы которого соединены с соответствующи- ми выходами счетчика адреса, вход которого объединен с входом записи блока пам ти и соединен с выходом25 by the input of the memory block, the second inputs of which are connected to the corresponding outputs of the address counter, the input of which is combined with the recording input of the memory block and connected to the output 30 элемента ИЛИ, третьи входы блока пам ти соединены с соответствующими выг ходами измерительного счетчика импульсов , счетный вход которого соединен с вторым выходом генератора30 OR elements, the third inputs of the memory block are connected to the corresponding outputs of the measuring pulse counter, the counting input of which is connected to the second generator output jr эталонной частоты, отличающийс  тем, что,с целью повыщени  быстродействи , в него введены блок счетчиков импульсов и управл ющий регистр, а в каждый канал - делительjr of the reference frequency, characterized in that, in order to increase speed, a block of pulse counters and a control register are entered into it, and a divider is inserted into each channel 40 частоты и регистр, входы которого соединены с соответствующими выходами счетчика импульсов, первый вход де- .40 frequency and register, the inputs of which are connected to the corresponding outputs of the pulse counter, the first input de -. лител  частоты соединен с выходом триг гера, второй вход объединен с 45 первым R-входом триггера, а выход соединен с вторым входом элемента ЗАПРЕТ, вторые R -входы триггеров каждого канала объединены и соединены с выходом блока счетчиков импульсов, 50 счетный,вход которого соединен с вторым выходом генератора эталонной часто ы, установочный вход блока счетчиков импульсов соединен с первым выходом управл ющего регистра, 55 второй выход которого соединен сthe frequency input is connected to the trigger output, the second input is combined with the 45 first R input of the trigger, and the output is connected to the second input of the BAN element, the second R inputs of the trigger of each channel are combined and connected to the output of the pulse counter block, 50 counting, whose input is connected with the second output of the reference frequency generator, the installation input of the pulse counter unit is connected to the first output of the control register, 55 the second output of which is connected to сбросовым входом измерительного счетчика импульсов, выход триггера каждого канала соединен с соответствующим входом элемента И, выход ко-канала  вл ютс  вторыми дополторого объединен со сбросовым входом нительными выходами устройства, блока счетчиков импульсов и  вл етс вход управл ющего регистра  впервым дополнительным выходом устрой- л етг.  управл ющим входом устройства , выходы регистров ка сдогоства.the reset input of the measuring pulse counter, the output of the trigger of each channel is connected to the corresponding input of the AND element, the output of the co-channel is the second one combined with the reset input of the device, the pulse counter block and the input of the control register are the first additional output of the device . the control input of the device, the outputs of the registrar registers.
SU843804522A 1984-10-22 1984-10-22 Multichannel frequency-to-digital converter SU1243095A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843804522A SU1243095A1 (en) 1984-10-22 1984-10-22 Multichannel frequency-to-digital converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843804522A SU1243095A1 (en) 1984-10-22 1984-10-22 Multichannel frequency-to-digital converter

Publications (1)

Publication Number Publication Date
SU1243095A1 true SU1243095A1 (en) 1986-07-07

Family

ID=21143771

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843804522A SU1243095A1 (en) 1984-10-22 1984-10-22 Multichannel frequency-to-digital converter

Country Status (1)

Country Link
SU (1) SU1243095A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 936422, кл. Н 03 К 13/20, 1980, Авторское свидетельство СССР № 859944, кл. Н 03 К 13/20, 1977. *

Similar Documents

Publication Publication Date Title
US3947673A (en) Apparatus for comparing two binary signals
SU1243095A1 (en) Multichannel frequency-to-digital converter
SU934485A1 (en) Arithmetical average determining device
SU1112364A1 (en) Pulse-frequency multiplying-dividing device
SU1018039A1 (en) Digital phase meter
SU446836A1 (en) Counter display device
SU1030830A1 (en) Device for transmitting telemetric information
SU407237A1 (en) DIGITAL RECORDER OF SINGLE-PULSE PULSE
SU1443175A1 (en) Displacement digitizer
SU1290191A1 (en) Frequency meter
SU1161894A1 (en) Phase shift metering device
SU1594353A1 (en) Device for registering information
SU1100720A1 (en) Pulse repetition frequency multiplier
SU1720028A1 (en) Multichannel phase meter
SU610021A1 (en) Digital r.p.m. meter
SU1053300A1 (en) Device for automatic determination of error factor
SU1458835A1 (en) Apparatus for tolerance frequency monitoring
SU1707758A1 (en) Counter
SU1008667A1 (en) Device for measuring frequency ratio of two pulse trains
SU1115074A1 (en) Device for detecting and recording information
SU1365104A1 (en) Article-counting device
SU913394A1 (en) Statistic analyzer
SU1051698A1 (en) Scalling device
SU560145A1 (en) Device for determining theoretical rental weight
SU1083197A1 (en) Multichannel digital device for processing data provided by frequency converters