SU1208514A1 - Цифровой частотомер - Google Patents

Цифровой частотомер Download PDF

Info

Publication number
SU1208514A1
SU1208514A1 SU833534789A SU3534789A SU1208514A1 SU 1208514 A1 SU1208514 A1 SU 1208514A1 SU 833534789 A SU833534789 A SU 833534789A SU 3534789 A SU3534789 A SU 3534789A SU 1208514 A1 SU1208514 A1 SU 1208514A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
frequency
unit
Prior art date
Application number
SU833534789A
Other languages
English (en)
Inventor
Вячеслав Андреевич Федотов
Original Assignee
Предприятие П/Я Р-6155
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6155 filed Critical Предприятие П/Я Р-6155
Priority to SU833534789A priority Critical patent/SU1208514A1/ru
Application granted granted Critical
Publication of SU1208514A1 publication Critical patent/SU1208514A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

Изобретение относитс  к измерительной технике и предназначено дл  использовани  в автоматизированных измерительных системах. Цель изобретени  - повышение точности, быстродействи  и расширение функциональных возможностей - достигаетс  путем автоматизации процесса делени  либо образцовой, либо измер емой частоты. Устройство содержит генератор 1 образцовой частоты, счетчики 2,3, 14 и 15, блок 4 переполнени , блок 5 сравнени , блок 6 считывани , переключатели 7, 16 и 17, логический блок 8, логические элементы (ЛЭ) И-ШШ 9, 10 и 19, триггеры 11, 21, ЛЭ И 12 и 13, дешифратор 18, ЛЭ И-НЕ 20, входные клеммы 22 и 23. Принцип действи  частотомера основан на заполнении периода измер емой частоты, поступающего на клемму 23, периодами образцовой частоты , формируемой генератором 1.3 ил. (Л IN: о оо ел

Description

Изобретение относитс  к измерителной технике и предназначено Щ1Я использовани  в автоматизированных измерительных системах.
Цель изобретени  - повьшение точ- нести, быстродействи  и расширение функциональных возможностей.
Поставленна  цель достигаетс за счет автоматизации делени  либо об разцовой либо измер емой частоты,
На фиг„1 приведена блок-схема цифрового частотомераI на фиг,2 - диаграмма работы цифрового частотомера в режиме делени  измер емой частоты (высокие частоты); на фиг. 3 - диаг рамма работы частотомера в режиме измерени  малого временного интервала между двум  сигналами.
Цифровой частотомер содержит генератор 1 образцовой частоты, первый счетчик 2, второй счетчик 3, блок 4 переполнени  5 блок 5 сравнеш1Я,, блок 6 считывани S первый перекиюча- тель 7j логический блок 8, первый элемент 9, второй элемент И-ИЛИ 10, первый триггер 11, первый элемент И 129 второй элемент И 13з третий счетчик 14, четвертый счетчик 15J третий переключатель 16s четвертьш переключатель 17 дешифратор 18, третий элемент И ИЛИ 19, элемент И-НЕ 20, второй триггер 2 1, первую входную клем- , му 225 вторую входную клемму 23, При этом выход генератора 1 образ- девой частоты соединен с первыми входами первого переключател : 7 и первого элемента И-ИЛИ 9, второй вход которого подключен к первому входу второго элемента И-ИЛИ 10 и инверсному выходу блока 5 сравнени , пр мой выход которого соединен с третьим входом первого элемента И-ИЛИ 9, четвертый вход которого подключен к второму входу втерего элемента И-ИЛИ 10, третий вход которого соединен с третьим входом первого элемента .И-ИЛИ 9, В151ход которого подключен к последовательно соединенным первому счет- чику 2 и логическому блоку В, выход первого триггера 11 соединен с первым входом первого элемента И 12, перва:  входна  клемма 22 соединена с вторым входом второго триггера 21, выход которого подкх ю- ч(5Н к первому входу второго элемен-
та И 13, второй вход которого сое-
динен с первым входом первого переключател  7, выход которого подключен к первому входу второго счетчика 3, первый выход которого соединен с первыми входами блока 4 переполнени , блока 5 сравнени  и третьего элемента И-ИЛИ 19, второй вход которого подключен к инверсному выходу блока 5 сравнени , второй вход которого соединен с первым выходом дешифратора 18, первыми входами первого триггера 11 и третьего счетчика 14, вт орыми входами блока 4 переполнени  и вторыми входами первого 2 и второго счетчиков 3, второй выход которого подключен к первому входу блока 6 считывани , второй вход которого соединен с вторым выходом депшфратора 18, вход которого подключен к выходу четвертого счетчика 15, первый вход которого соединен с вторым входом пер- зого переключател  7 и выходом первого триггера 11, второй вход которого подключен к выходу второго элемента И-ИЛИ 10, четвертый вход которого соединен с выходом элемента 20, первый вход которого подключен к выходу переключател  1 б и третьему входу третьего элемента И™ИЛИ 19, четвертый вход которого соединен с вторым входом элемента И-НЕ 20 и инверсным выходом блока 4 переполнени , пр мой выход которого подключен к третьим входам блока 5 с равнени  и блока 6 считывани , етвертый вход которого соединен с выходом переключател  17, первый вход которого подключен к первому Е)ходу третьего счетчика 14 и второму входу логического блока 8, выход которого соединен с вторым входом лврвого элемента И 12, выход которого подключен к третьему входу первого переключател  7 и п тым входам второго 0 и третьего элементов И™ШШ 19, выход которого соединен с вторым входом третьего счетчика 14,, второй выход которого подключен к второму входу переключател  17,, третий вход которого сое- д;ннен с четвертым входом первого переключател  7, п тым входом блока 6 считывани  и третьим входом первого элемента И-ИЛИ 9, четвертый вход, которого подключен к первому входу второго триггера 21 и второй входной клемме 23, выход вд орого
3
элемента И 13 соединен с вторым входом четвертого счетчика 15.
Принцип действи  предлагаемого цифрового частотомера основан на заполнении периода измер емой частоты поступающего на входную клемму 23, периодами образцовой частоты, формируемой генератором 1 образцовой частоты. Число периодов образцовой частоты N подсчитываетс  счетчи- ком 3, блоком 4 переполнени  и  вл етс  результатом измерени . Зна  величину образцовой частоты , можно найти значение измер емой частоты FX (периода 1) по формуле
оьр
w
или
F.
N
(1)
ОБр
Так как число М может принимать только целые значени , то при преобразовании по вл етс  погрешность дискретизации. Максимальное относительное значение погрешности
дискретизации равно .:. Чтобы
Мин
получить точность измерени  не хуже заданной (т.е. число И N. ,частотомер автоматически делит измер емую частоту FX если период измер емой частоты меньше чем . периодов образцовой частоты. Если же период измер емой частоты вмещает N р,, и более периодов образцовой частоты, то частотомер автоматически делит образцовую частоту. С помощью делени  образцовой или измер емой частот достигаетс  выполнение услови 
е М
miti
max
ОБр
40
45
-значение нижнего предела измерени  в счетчике 3 и блоке 4 переполнени ;
- значение верхнего предела измерени  в счетчике 3 и блоке 4 переполнени ;
-образцова  частота, формируема  генератором 1 образцовой частоты;
L - коэффициент делени ,
который может принимать
к значени  из р да а ,
где а - основание счислени , К - принимает целые 55 значени  в зависимости от номинального значени  образцовой частоты, соот
50
14
, 5 10
,
ношени  N
и N
15
20
25
30
35
40
45
е 55 т т
50
mar min диапазона частот измер е-,
мых сигналов (, F ;„ ,
х max) и регистрируетс 
счетчиком 14.
Частотомер устанавливаетс  в исходное состо ние сигналом с выхода дешифратора 18. При этом в счетчике 3 записываетс  код числа m , счетчики 2 и 14, блок 4 переполнени  устанавливаютс  в состо ние О, а триггер 11 и блок 5 сравнени  - в состо ние 1, разреша  тем самым прохождение импульсов с генератора 1 образцовой частоты через переключатель 7 на вход счетчика 3. Сигнал лог.О - с инверсного выхода блока 5 сравнени , поступающий на элемент И-ИЛИ 9, запрещает прохождение импульсов с генератора 1 образцовой частоты через элемент И-ИЛИ 9 на вход счетчика 2, Кроме того, сигнал лог.1 с выхода блока 5 сравнени , поступак ций на элемент И-ИЛИ 9, разрешает прохождение импульсов измер емого сигнала с входной клеммы 23 (дл  простоты входна  схема формировани  инпульсов измер емой частоты из входнбго сигнала на чертеже не показана) через элемент И-ИЛИ 9 на вход счетчика 2. Триггер 11 формирует на выходе сигнал лог. М, который разрешает прохождение импульсов с генератора 1 образцовой частоты через переключатель 7 на вход счетчика 3 и импульсов с логического блока 8 через элемент И 12, а также запрещает счет импульсов счетчиком 15 (дублирующий счетчик), устанавлива  его в исходное состо ние.
Б режиме измерени  частоты (периода ) на клемму 22 подаетс  сигнал лог.1, поэтому на выходе триг- гера 21 формируетс  сигнал лог.1, который разрешает прохождение импульсов с генератора 1 образцовой частоты через элемент И 13 на вход счетчика 15. Переключатель 16 формирует на своем выходе сигнал лог., который разрешает прохождение импульсов через элементы ; И-ИЛИ 19, И-НЕ 20. Сигнал лог.Г с инверсного выхода блока 4 переполнени , поступающий на входы элементов И-ШШ 19, И-НЕ 20, (Разрешает прохождение импульсов через элемент И-ИЛИ 19 и формирует на выходе элемента И-НЕ 20 сигнал лог.О. СигS ,1
нал лог.О с выхода элемента И-НЕ 20, поступающий на вход элемента И-ИЛИ 10, запрещает прохождение импульсов с выхода элемента И 12 через элемент И-ИЛИ 10.
Таким образом, импульсы образцовой частоты подсчитываютс  счетчиком 3 и блоком 4 переполнени , а импульсы измер емой частоты счетчиком 2. Импульсы с выхода счет чика 2 через логический блок 8, элементы И 12, 19 поступают на вход счетчика 14 и мен ют его состо ние . Выход счетчика 14 воздействует на логический блок 8 таким об- разом, что импульсы на вход счетчи ка 14 поступают только при поступлении на вход счетчика 2 каждого импульса измер емой частоты,, где а - основание счислени , К 0,1s 2,35.., Логический блок 8 может быт выполнен, например, на основе мультплексора , на управл ющие входы которого поступают сигналы с вькодов разр дов счетчика 14, а на :оммути руемые входы - сигналы с выхода разр дов счетчика 2, В зависимости от кода, формируемого счетч1; ком 14,, логический блок 8 пропускает сигналы только с соответствующего выхода разр да счетчика 2. Импульсы на вход счетчика 1.4 поступак Т до те
пор, пока не установитс  в состо - It 1II
ние 1 , сигналом переполнени  с выхода счетчика 3, блок 4 переполнени . Блок 4 переполнени  может быть выполнен5 например, на основе (S-триггера, у которого на вход R поступает сигнал с выхода дешифратора 18, а на вход S- с выхода счетчика 3. В этом случае, сигнал лог.О с инверсного выхода блока 4 переполнени , поступающий на входы элементов И-ИЛИ 19, И-НЕ 20 запретит прохождение импульсов через элемент И - ШШ 19 и установит на, выходе элемента И-НЕ 20 сигнал лог.1-, который разрешит прохо зде- : ие импульсов с выхода элемента И 1 через элемент И-ИЛИ 10, так как на другом входе элемента И-ИЛИ 10 гфи- сутствует сигнал лог,1 с выхода блока 5 сравнени . Очередной HJ-S- пульс с выхода логического блока 8 через элементы И 12, И-ИЛИ 10 установит триггер 11 в состо ние 0 % что соответствует концу измерени  Запись результатов измерени  в блок 6 считывани  должна производит
0 5
0
5
O
5
U ,i
с  во избежание искажений только после окончани  переходных процессов в счетчике 3, Установка частотомера в исходное состо ние должна производитьс  только после записи результатов измерени  в блок 6 считывани  и только после начальной уста-, новки может начатьс  следующий цикл измерени . Следова тельно, дл . прохождени  команд Запись °и Начальна  установка требуетс  врем  i , Тсб, при измерении периода Т, часть его, равна  t , пропускаетс , поэтому , результат измерени  периода Т), истинного, на врем  i или
i на -- 100%, что может превьшлать
X
допустимую погрешность измерени .
Дл  устранени  этой погрешности первые разр ды счетчика 3 дубл.йрова- .ны счетчиком 15 (дублирующий счетчик J к на врем  выработки команд Запись и Начальна  установка импульсы образцовой частоты на вход счетчика 3 не поступают, а счет их ведет дублирующий счетчик 15.
Таким образом, сигнал лог.О с выхода триггера 11, соответствующий концу измерени , запрещает про- хож;цение импул.ьсов через элемент И 12 н переключатель 7, и разре™ шает счет импульсов образцовой частоты счетчиком 15. т- 2-и импульс образцовой частоты со счетчика 15, вьщех енный дешифратором 18, поступа- ,2т на блок 6 считывани  и записыва™ ет на него состо ние счетчика 3, блока 4 переполнени , блока 5 сравнени  и счетчика 14 через переключатель 17, Блок 6 считьшани  может быть выполнен, например, на основе г-шогоразр. дного однофазного парал- .пельного регистра,на информационные входы которого информаци  поступает с выходов счетчика 3 блока 4 переполнени , блока 5 сравнени  и счетчика 14 через переключатель 17, а на тактовый вход - импульс записи с выхода дешифратора 18. ni -и импульс образцовой частоты со счетчика 15, выделенный дешифратором 18, так на-
о
зываемый сигнал Начальна  установ- :ка устанавливает частотомер в исходное состо ние. При этом в счетчик 3 записываетс  код числа m и при поступлении на вход счетчика 3 импульсов с генератора I образцовой частоты через переключатель 7 счет
начинаетс  с числа m , как если бы импульсы образцовой частоты поступали на счетчик 3 с момента окончани  предыдущего цикла измерени  без паузы.
Таким образом, в данном режиме врем  измерени  Т равно общей длительности периодов измер емой час- тоты РХ поступивших на вход счетчнка 2. Число периодов равно а где а - основание счислени , К 0,1,2,... - число импульсов, поступивших на вход счетчика 14, Если длительность периодов измер емой частоты FX одинакова, то
(3)
т„..Ч.
Так как число N - количество периодов образцовой частоты ,под- считанное счетчиком 3 и блоком 4 переполнени  за это же врем , то с JL Н
точностью до
справедливо ра-
ОБр
(4
Следовательно, по числам k и W, зна  значение образцовой частоты f-ggp , можно определить значение измер емой частоты FX (перио- ,да Т,) , причем это значение, усредненное за врем  измерени  Т. Ни фиг.2 представлены временные диаграммы , по сн юсдие работу частотомера в этом режиме.
Если за период измер емой частоты f количество импульсов образцовой частоты N , поступивших на вход счетчика 3, превьш1ает емкость счетчика 3, то происходит деление образцовой частоты . При пос- туплении - 1-го импульса образцовой частоты на вход счетчика 3, все его триггеры устанавливаютс  в состо ние 1. Следующий N р,; импульс образцовой частоты установит все триггеры счетчика 3 в состо ние О, а сигнал переполнени  с выхода счетчика 3 установит блок 4 переполнени  в состо ние 1, Сигнал лог.О с инверсного выхода блока 4 переполнени , поступающий на элементы И-ИЛИ 19, И-НЕ 20, запретит прохождение импульсов через эле
12085148
мент И-ИЛИ 19 и установит на выходе элемента И-НЕ 20 сигнал лог,1.
При поступлении N„ импульса образцовой частоты на счетчик 3 ) блок 5 сравнени  устанавливаетс 
в состо ние О сигналом переполнени  с выхода счетчика 3, так как на другом входе блока 5 сравнени  присутствует сигнал лог.1 с выхода блока 4 переполнени , Блок 5 сравнени  может быть выполнен на основе О -триггера, 3К-триггера или регистра. Так, например, при построении блока 5 сравнени  на основе 3К-триггера вход 3 соедин етс  с выходом 3К-триггера, вход 5 подключаетс  к выходу дешифратора 18, вход К - к выходу блока 4 переполнени , вход С - к первому выходу счетчика 3, выход ОК-триггера к третьему входу элемента И-ИЛИ 9, инверсный выход 3К-триггера - к второму входу элемента И-ИПИ 9. В этом случае сигнал лог.О с выхода блока 5 сравнени  запрещает прохождение импульсов с генератора 1 образцовой частоты через переключатель 7, импульсов измер емой частоты через элемент И-ИЛИ 9, сигналов с выхода элемента И 12 через элемент И-ИЛИ 10, разрешает прохо зде- ние импульсов с выхода элемента И 12 через переключатель 7 на вход счетчика 3 и устанавливает переключатель 17 в положение, при котором к блоку 6 считывани  подключаютс  инверсные выходы счетчика 14. Кроме того, сигнал лог,1 с инверсного выхода блока 5 сравнени , пос- тупаюпщй на элементы.И-ИЛИ 9, И-ИЛИ 10, И-ИЛИ 19, разрешает прохождение сигналов через них. Таким образом, на вход счетчика 2 поступают импульсы с генератора 1 образцовой частоты через элементы И-ИЛИ 9, а на вход счетчика 3 импульсы частотой
где а
основание счислени  с выхода счетчика 2 через логический блок 8, элемент И 12 и переключатель 7. Счетчик 3 начнет заполн тьс  вновь, при этом блок 4 переполнени  находитс  в состо нии 1. Таким образом, если бы счетчик 3 с момента начала измерени  заполн лс  бы частотой
, ТО К этому моменту он прос-
читал бы ровно Nmin импульсоЕ, что соответствует состо нию 1 блока 4 переполнени .
При отсутствии импульса измер емой частоты снова произовдет переполнение счетчика 3 На этот раз сигнал переполнени  с выхода счетчику 3 поступит через элемент И-ИЛИ 19 на вход счетчика 14 и изменит его состо ние. При этом в результате воздействи  счетчика 14 на логический блок 8, на ззход счетчика 3 начнут поступать импурьсы
с частотой
Обр
-, Аналогичны образом деление частоты продолжаетс  до тех пор, пока не поступит оче редной импульс измер емой частоты . Импульс измер емой частоты через элемент И-ИЛИ 10 поступает на вход триггера 11 и установит его в состо ние О,что соответствует концу измерени .
К моменту окончани  измерени  на вход счетчика 3 поступают импульОБр
сы с частотой -кТГ э ( 0s s
2,,,,, а в самом счетчике 3 к блоке 4 переполнени  содержитс  код числа N 5 которое поступило бы на вход счетчика 3 и блок 4 переполнени  за врем  измерени  Т
ли
Т„
F,
Noi
Ktl
F
OS
XO6f
-(KM p
osp
(5
N
Указателем знака числа при числе I; , просчитанным счетчиком 14 ( формулы 4 и 5),  вл етс  состо ние блока 5 сравнени  - он находитс  в состо нии 1 при делении измер емой частоты Fj на а, ив состо нии О при делении образцовой.частоты на а (k О, 1,25 „.е) «
С помощью переключател  17 при состо нии О блока 5 сравнени  в блок 6 считывани  записываетс  код с инверсного выхода счетчика 14- Это позвол ет объединить ( (4) и ;(5), исключив знак при k , Выход блока 5 сравнени  используетс  как старший разр д счетчика 14, при этом число и , записьшаемое в блок 6 считывани  в режиме делени  измер емой частоты, равно И
К «- 1, где 1
вес старшего
S
5
0
5
0
5
0
разр да счетчика 14, т.е. блока 5 сравнени , и формулу (4) можно записать в виде
(-)
), N °ьр
Число (1 при этом измен етс  в пределах от 1 () до k + 1. В случае -делени  образцовой частоты Fjj блок 5 сравнени  находитс  в состо нии О, и число II ,
записываемое в блок 6 считывани , равно инверсно1-1у значению k и при изменении k принимает значение от f - Uk о) до г . В общем виде k -1 -1, При этом форму- ,лу (5) можно переписать в виде
.-(ем-ntO
0
F. а
M-t
ОБр
К Обр N
Таким образом, в любом случае результат измерени  определ етс  по одной и той же формуле (6).
Только мгновенное значение измер емой частоты во всем диапазоне частот частотомера можно из -1ерить, установив на выходе переключател  16 сигнал лог,О. При этом элемент И-ИЛИ 9 закрыт дл  прохождени  сигналов с выхода элемента И 12, а на выходе элемента И-НЕ 20 формируетс  сигнал лог,. Таким образом, элемент И-ИЛИ 10 открыт дл  прохождени  сигналов с выхода элемента И 12, До тех пор пока за один период измер емой частоты в счетчик 3 и блок 4 переполнени  поступает менее W п, имщшьсов образцовой частоты, каждый импзшьс измер емой частоты поступает на вход триггера 11 через элемент 9, счетчик 2, логический блок .8, элементы И 12 И-ИЛИ 10 и устанавливает его в состо ние О, что соответствует концу измерени . Таким образом, запись в блок 6 считывани  и начальна  установка осуществл ютс  при поступлении каждого импульса измер емой частоты и врем  измерени  становитс  равным периоду измер емой частоты, В этом случае, когда за один период измер емой частоты: в счетчик 3 и блок 4 переполнени  поступает N п, и более импульсов образцовой частоты, то частотомер та1сже измер ет мгновенное значение частоты, но уже в режиме делени  образцовой частоты, который описан ршгее.
11
Дл  перевода частотомера в режим измерени  временного интервала между двум  сигналами необходимо установить на выходе переключател  16 сигнал лог.О. Один сигнал - сиг- нал внешнего запуска - подаетс  на входную клемму 22, а другой F - на входную клемму 23. Сигнал внешнего запуска поступает с входной клеммы 22 на вход триггера 21 и ус- танавливает его в состо ние ,1. При этом сигнал лог.1 с выхода триггера 21 открывает элемент И 13 дл  прохождени  импульсов с генератора 1 образцовой частоты. Импульсы образцовой частоты с выхода элемента И 13 запускают счетчик 15, т.е. результат предыдущего цикла измерени  записываетс  в блок 6 считывани , производитс  установка частотомера в исходное состо ние и начинаетс  очередной цикл измерени  Цикл измерени  заканчиваетс  с при-
ходом импульса F , Пока за времен-
ной интервал ме д:(у импульсом внешнего запуска и у в счетчик 3 и блок 4 переполнени  поступает менее N импульсов образцовой частоты (режим измерени  малых временных интервалов , шпульс р поступает на вход триггера 11 через элемент И-ИЛИ 9. Счетчик 2, логический блок 8, элементы И 12, И-ИЛИ 10 и устанавливает его в состо ние О Кроме того, импульс F , поступив- ший на входную клемму 23, устанавливает триггер 21 в состо ние О и тем самым запрещает прохождение импульсов с генератора 1 образцовой частоты через элемент И 13 на вход счетчика 15. Таким образом, результат этого измерени  записьшае с  в блок 6 считывани  только после поступлени  на входную клемму 22 очередного импульса внешнего запус- ка, который устанавливает триггер 2 в состо ние 1 и тем самым разрешает прохождение импульсов с генератора 1 образцовой частоты через элемент И 13 на вход счетчика 15. На фиг. 3 представлены временные диаграммы, по сн к цие работу частотомера в этом режиме.
В том случае, когда за временной интервал между импульсами внешнего запуска и FX в счетчик 3 и блок 4
переполнени  поступает N fnaic и более импульсов образцовой частоты
14
12
5
15
20
25
30 35 40 45 50
55
)
(режим .измерени  большого временного интервала), то частотомер также измер ет временной интервал между этими импульсами, но уже в режиме делени  образцовой частоты, который описан вьше.
Предлагаема  схема цифрового частотомера позвол ет производить измерение частоты периода) с большей точностью и в более широком диапазоне частот (периодов). Кроме того, и ифровой частотомер позвол ет измер ть временный интервал между двум  сигналами и мгновенное значение частоты fпериода) во всем диапазоне частот (периодов), измер емых частотомером .

Claims (1)

  1. Формула изобретени 
    Цифровой частотомер, содержащий генератор образцовой частоты, два счетчика, блок переполнени , блок сравнени , блок считывани , первый переключатель, логический блок, два элемента И-ИЛИ, первый триггер и два элемента И, причем выход генератора образцовой частоты соединен с первыми входами первого переключател  и первого элемента И-ИЛИ, второй вход которого подключен к первому входу второго элемента И-ИЛИ и инверсному выходу блока сравнени , пр мой выход которого соединен с третьим входом первого элемента И-ИЛИ, четвертый вход которого подключен к второму входу второго элемента И-ИЛИ,.третий вход которого соединен с третьим входом первого элемента И-ИЛИ, выход которого подключен к последовательно соединенным первому счетчику и логическому блоку, выход первого триггера соединен с первым входом первого элемента И, отличающийс  тем, что, с целью повышени  точности, быстродействи  и расширени  функциональных возможностей в него дополнительно введены два счетчика, два переключател , дешифратор , третий элемент И-ИЛИ, элемент И-НЕ, второй триггер, при этом выход второго триггера подключен к первому входу второго элемента И, второй вход которого соединен с первым входом первого переключател , выход которого подключен к первому входу второго счетчика, первый выход . которого соединен с первыми входами блока переполнени , блока соавнени  S
    131
    и третьего элемента И-ИЛИ, второй вход которого подключен к инверсному выходу блока сравнени ,, второй вход которого соединен с первым выходом дешифратора, первьп-ш входами первого триггера и третьего счетчИ ка, вторыми входами блока переполнени  и вторыми входами первого и второго счетчиков, второй вызсод которого подключен к первому входу блока считывани , второй вход которого соединен с вторым выходом дегиифратора, вход которого подключен к вькоду четвертого счетчика, первый вход которого соединен с вторым входом первого -переключател  и в лходом первого триггера, второй вход которого подключен к выходу второго элемента И-ИПИ, четвертый вход которого соединен с выходом элемента И-НЕ, первый вход которого подключен к вы™ ходу второго переключател  и третье- му входу третьего элемента И-ИЛИ, четвертый вход которого соединен с вторым входом элемента И-Ш и инверсным выходом блока переполнени , пр мой выход которого подключен к
    4 ,
    третьим входам блока сравнени  и бло- ка считывани , четвертый вход которого соединен с выходом третьего переключател ,, первый вход которого под1шючен к первому выходу третьего счетчика и второму входу логического блока,, выход которого соединен с вторым входом первого элемента И, выход код-орого подключен к третьему входу первого переключател  и п тым входам второго и третьего элементов , выход третьего элемента И-ИЛИ соединен с вторым входом третьего счетчика, второй выход которого подключен к второму входу третьего переключател , третий вход которого соединен с четвертым входом первого переключател , п тым входом блока считывани  и третьим входом первого элемента И-ИЛИ, четвертый вход которого подключен к первому входу второго триггера, выход второго элемента И соединен с вторым входом четвертого счетчика, входы второго триггера соединены с входами устройства .
    т
    I I i i I 1 { t i I I 1 I I t
SU833534789A 1983-01-07 1983-01-07 Цифровой частотомер SU1208514A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833534789A SU1208514A1 (ru) 1983-01-07 1983-01-07 Цифровой частотомер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833534789A SU1208514A1 (ru) 1983-01-07 1983-01-07 Цифровой частотомер

Publications (1)

Publication Number Publication Date
SU1208514A1 true SU1208514A1 (ru) 1986-01-30

Family

ID=21043656

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833534789A SU1208514A1 (ru) 1983-01-07 1983-01-07 Цифровой частотомер

Country Status (1)

Country Link
SU (1) SU1208514A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Ермолов Р.Е. Цифровые частотомеры. Л., 1973, с.46. Авторское свидетельство СССР №568904,кл.С 01 R 23/00, 1977. *

Similar Documents

Publication Publication Date Title
US3675127A (en) Gated-clock time measurement apparatus including granularity error elimination
SU1208514A1 (ru) Цифровой частотомер
US3947673A (en) Apparatus for comparing two binary signals
SU1458835A1 (ru) Устройство допускового контрол частоты
SU1008667A1 (ru) Устройство дл измерени отношени частот двух импульсных последовательностей
SU1720028A1 (ru) Многоканальный фазометр
SU930223A1 (ru) Измеритель временных интервалов
SU1599797A1 (ru) Устройство дл измерени величины запаса окна синхронизации при фазоманипулированных сигналах
SU612195A2 (ru) Измеритель средней частоты импульсов
SU896594A2 (ru) Устройство дл измерени временных интервалов
SU1705875A1 (ru) Устройство дл контрол оперативной пам ти
SU1226619A1 (ru) Формирователь последовательности импульсов
SU1256101A1 (ru) Устройство дл контрол цифровых блоков пам ти
SU690298A1 (ru) Цифровое измерительное устройство расходомера
SU1185621A1 (ru) Устройство дл измерени фазового дрожани в регенераторах цифровых систем передачи
SU1136182A1 (ru) Статистический анализатор
SU1007081A1 (ru) Устройство дл преобразовани временных интервалов в код
SU1525606A1 (ru) Устройство дл измерени расхождени периодов у двух импульсных генераторов с близкими частотами
SU1610508A1 (ru) Устройство дл контрол многоканального аппарата магнитной записи и воспроизведени
SU504291A1 (ru) Цифровой фазовый компаратор
SU1436113A1 (ru) Генератор случайного процесса
SU568904A1 (ru) Цифровой частотомер
SU913602A1 (ru) Делитель частоты 1
SU1043668A1 (ru) Устройство дл контрол счетчиков импульсов
SU917172A1 (ru) Цифровой измеритель временных интервалов