SU1160548A1 - Формирователь одиночных импульсов - Google Patents

Формирователь одиночных импульсов Download PDF

Info

Publication number
SU1160548A1
SU1160548A1 SU833636142A SU3636142A SU1160548A1 SU 1160548 A1 SU1160548 A1 SU 1160548A1 SU 833636142 A SU833636142 A SU 833636142A SU 3636142 A SU3636142 A SU 3636142A SU 1160548 A1 SU1160548 A1 SU 1160548A1
Authority
SU
USSR - Soviet Union
Prior art keywords
resistor
transistor
diode
collector
bus
Prior art date
Application number
SU833636142A
Other languages
English (en)
Inventor
Владимир Ильич Турченков
Original Assignee
Turchenkov Vladimir
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Turchenkov Vladimir filed Critical Turchenkov Vladimir
Priority to SU833636142A priority Critical patent/SU1160548A1/ru
Application granted granted Critical
Publication of SU1160548A1 publication Critical patent/SU1160548A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ОДИНОЧНЫХ ИМПУЛЬСОВ, содержащий триггер. Первый диод, первый и второй транзисторы, база первого из которых соединена через первый резистор с входной шиной, первый источник питани , конденсатор, отличаюlUfiuCH тем, что, с целью расширени  функциональных возможностей путем формировани  переднего фронта выходного импульса по окончании заднего фронта тактового импульса при любом частичном совпадении по времени тактового и входного импульсов, в него введены пороговый элемент, например , на встречно включенных диоде и стабилитроне , второй, третий, четвертый, п тый , шестой и седьмой резисторы, второй диод, разр дный ключ, третий транзистор и второй источник питани , база третьего транзистора соединена через второй резистор с шиной тактовых импульсов, коллектор его через третий резистор соединен с положительной шиной первого источника питани , а эмиттер соединен через четвертый резистор с положительной шиной второго источника, питани , через анод-катод первого диода - с общей шиной источников питани  и подключен к эмиттеру разр дного ключа, база которого подключена к общей шине источников питани , а коллектор чег рез катод-анод второго диода подключен через конденсатор к коллектору третьего транзистора, через п тый/резистор - к коллектору второго транзистора и через пороговый элемент - к счетному входу триггера, @ выходы которого  вл ютс  выходами формировател  одиночных импульс ов, при этом инверсный выход триггера соединен через п тый резистор с базой первого транзистора , эмиттеркоторого соединен с общей шиной источников питани , а коллектор через шестой резистор соединен с базой второго транзистора, эмиттер которого соединен с положительной шиной первого источника питани . О5 о ел 4 00

Description

Изобретение относитс  к технике св зи и может быть использовано дл  выделени  тактовой частоты из импульсной последовательности в анализаторах ошибок цифровых линий св зи или дл  формировани  тактовых импульсов с временным согласованием опорного и анализируемого импульсов . Известно устройство дл  генерации тактовых импульсов, выполненное на основе элемента И 1 . Однако данное устройство не обеспечивает формирование переднего фронта выходного импульса при любом частичном совпадении тактового и входного импульсов, и не имеет возможности дл  получени  длительности выходного импульса, равной периоду опорной частоты. Наиболее близким к изобретению по технической сущности  вл етс  формирователь одиночных импульсов, содержащий триггер, первый диод, первый и второй транзисторы , база первого из которых соединена через первый резистор с первой входной шиной, первый источник питани , конденсатор 2}. Однако известный формирователь не обеспечивает формирование переднего фрон„„- .,ч..„.,„о,т.. г,. лг,и та выходного импульса по окончании заднего фронта тактового импульса при любом частичном совпадении по времени тактового и входного импульсов и не может его расширить по длительности. Цель изобретени  - расширение функциональных возможностей путем формировани  переднего фронта выходного импульса по окончании заднего фронта тактового импульса при любом частичном совпадении по времени тактового и входного импульсов . Поставленна  цель достигаетс  тем, что в формирователь одиночных импульсов, содержащий триггер, первый диод, первый и второй транзисторы, база первого из котбрых соединена через первый резистор с входной щиной, первый источник питани , конденсатор, введены пороговый элемент, например, на встречно включенных диоде и стабилитроне, второй, третий, четвертый. п тый, шестой и седьмой резисторы, второй диод, разр дный ключ, третий транзистор и второй источник питани , база третьего транзистора соединена через второй резистор с щиной тактовых импульсов, коллектор его через третий резистор соединен с положительной щиной первого источника питани , а эмиттер соединен через четвертый резистор с положительной щиной второго источника питани , через анод-катод первого диода - с общей шиной источников питани  и подключен к эмиттеру разр дного ключа, база которого подключена к общей шине источников питани , а коллектор через катод - анод второго диода подключен через конденсатор к коллектору третьего транзистора, через п тый резистор - к коллектору второго транзистора и через пороговый элемент - к счетному входу триггера , выходь которого  вл ютс  выходами формировател  одиночных импульсов, при этом инверсный выход триггера соединен через п тый резистор с базой первого транзистора , эмиттер которого соединен с общей шиной источников питани , а коллектор через шестой резистор соединен с базой второго транзистора, эмиттер которого соединен с положительной шиной первого источника питани . На фиг. 1 представлена принципиальна  схема формировател  одиночных импульсов; на фиг. 2 - временные диаграммы его работы. Формирователь одиночных импульсов,, содержащий триггер 1, первый диод 2, первый и второй транзисторы 3 и 4, база первого из которых соединена через первый резистор 5 с первой входной шиной 6, первый источник 7 питани , конденсатор 8, пороговый элемент 9, например, на встречно включенных диоде 10 и стабилитроне 11, второй. третий, четвертый, п тый, щестой и седьj Q резисторы 12-17 соответственно, второй диод 18, разр дный ключ 19, третий транзистор 20 и второй источник 21 питани , база третьего транзистора 20 соединена через второй резистор 12 с входной шиной 24, коллектор его через третий резистор 13 соединен с положительной шиной первого источника 7 питани , а эмиттер соединен через четвертый резистор 14 с положительной шиной второго источника 21 питани , через анод-катод первого диода 2 - с общей шиной источников 7 и 21 питани  и подключен к эмиттеру разр дного ключа ig, база которого подключена к общей шине источников 7 и 21 питани , а коллектор с последовательно включенным катодом-анодом второго диоДа 18 подключен через конденсатор 8 к коллектору третьего транзистора 20, через п тый резистор 15 - к коллектору второго транзистора 4 и через пороговый элемент 9 - к счетному входу триггера 1, выходы которого 22 и 23  вл ютс  выходами формировател  одиночных импульсов , а инверсный вЫход триггера 1 соединен через щестой резистор 16 с базой первого транзистора 3, эмиттер которого соединен с общей щиной источников питани , g коллектор через седьмой резистор 17 соединен с базой второго транзистора 4, эмиттер которого соединен с щиной первого источника 7 питани . Формирователь одиночных импульсов работает следующим образом. В исходном состо нии разр дный ключ 19 открыт из-за протекани  тока через его эмиттер и резистор 14 от источника 21 питани . Транзисторы 20, 3 и 4 заперты, напр жение с выхода триггера 1 (напр жение на втором выходе 23) равно нулю и конденсатор 8 зар жен до напр жени  источника 7 по цепи: резистор 13, анод диода 18.
Во врем  присутстви  входного импульса на шине 6 (фиг. 26) открываютс  транзисторы 3 и 4 и ток коллектора транзистора 4, ограниченный сопротивлением резистора -15, втекает в анод диода 18, открытый ключ 19 и перезар да конденсатора 8 не происходит.
Во врем  присутстви  тактового импульса с шины 24 (фиг. 2а) транзистор 20 насыщаетс , начинает протекать ток эмиттера транзистора 20, который по своей величине больше тока, протекающего через резистор 14. В св зи с протеканием тока через эмиттер транзистора 20 на / эмиттер клк)ча 19, последний запираетс  и сопротивление между анодом диода 18 и общей шиной источников писани  становитс  высоким (ключ
19оказалс  запертым за счет того, что на его эмиттере - положительный потенциал, равный падению напр жени  на диоде 2). Во врем  насыщени  транзистора 20 потенциал на его коллекторе и левой обкладке конденсатора 8 становитс  близким к нулю, а потенциал на правом выводе относительно общей шины становитс  близким по своей величине к источнику 7 питани , но с противоположной пол рностью, т. е. отрицательный. Во врем  присутстви  только тактового импульса с шины 24 конденсатор 8 не разр жаетс , поскольку нет пути дл  тока его разр да, так как транзистор 4, ключ 19 и пороговый элемент 9 заперты (диод последнего смещен в обратном по отношению к отрицательному потенциалу направлении , диод 18 также заперт).
Если произойдет хот  бы частичное совпадение во времени тактового и входного (2а и б) импульсов, то одновременно окажутс  открытыми транзисторы 20, 3 и 4 и произойдет разр д конденсатора 8 по цепи: коллектор-эмиттер транзистора 20, диод 2, источник 7 напр жени , эмиттер-коллектор транзистора 4, резистор 15. Величина напр жени  разр да конденсатора 8, получаема  в течение времени совпадени  импульсов , оказываетс  пр мо пропорциональной времени совпадени  входного и тактового импульсов. По приходу заднего фронта тактового импульса запираетс  транзистор
20и к левой обкладке конденсатора 8 прикладываетс  через резистор 13 напр жение источника 7.
Потенциал на правой обкладке конденсаторе 8 равен разности напр жений источника 7 и напр жени  на обкладках кон,денсатора 8.
Это напр жение может мен тьс  в зависимости от установленной посто нной времени зар да и времени совпадени  тактового и входного импульсов от О до 2Е, где Е - величина источника 7 напр жени . При этом напр жение, равное двум источникам 7, получаетс  тогда, когда конденсатор 8 успеет полностью перезар дитьс .
Напр жение начала проводимости порогового элемента 9- устанавливают таким, чтобы при малой длительности совпадени 
0 (что возможно, в частности, при наличии помех) оно было больше напр жени  на правой обкладке конденсатора 8, формируемого на заднем фронте тактового импульса. В этом случае после прекращени  действи 
5 тактового импульса транзистор 20 запираетс  , ключ 19 отпираетс  и конденсатор 8 быстро восстанавливает свой зар д до прежнего уровн , т. е. в формирователе одиночного импульса не происходит накопление зар да под действием импульсов помех. Это
0 преимущество предлага емого устройства позвол ет также обеспечить несрабатывание схемы при времени совпадени  меньше заданного значени , что устран ет неоднозначность в работе последующих схем, например, при использовании устройства в умножител х частоты.
При наличии времени совпадени  больше заданного минимального значени , напр жение на правой обкладке конденсато
0 ра 8, формируемого по заднему фронту тактового импульса, больше напр жени  на чала проводимости порогового элемента . например больше напр жени  пробо  стабилитрона 11, вследствие чего на выходе по рогового элемента 9 и на счетном входе триггера 1 формируетс  импульс напр жени , триггер перебрасываетс  во второе устойчивое состо ние, и на выходе 23 (фиг. 2в и г) формируетс  передний фронт выходного импульса, точно по времени соответствующий заднему фронту тактового импульса . После прекращени  действи  тактового импульса транзистор 20 запираетс , ключ 19 отпираетс  и конденсатор 8 восстанавливает свой зар д хот  транзисторы 3 и 4 ,
, остаютс  в насыщенном состо нии из-за того, что на базу транзистора 3 через резистор 16 подаетс  напр жение с выходной шины 23, которое в отсутствие входного импульса насыщает транзистор 3. При этом конденсатор 8 восстанавливает свой зар д из-за
0 того, что ток резистора 15 меньше тока резистора 14.
При поступлении последуюшего тактового импульса на базу транзистора 20 происходит повторный перезар д конденсатора 8, поскольку транзисторы 3 и 4 насыщены током через резистор 16 и на заднем фронте этого тактового импульса формируетс 
5V
сигнал, по команде которого триггер 1 воз- Таким образом, длительность выходного имвращаетс  в исходное состо ние и форми- пульса всегда равна периоду йоступлени  руетс  задний фронт выходного импульса. тактовых импульсов с шины 24,
1160548.
п ... п .... п
П
П
rk
FV-
ГГ|. . .
4 ts
iitz

Claims (1)

  1. ФОРМИРОВАТЕЛЬ ОДИНОЧНЫХ ИМПУЛЬСОВ, содержащий триггер. Первый диод, первый и второй транзисторы, база первого из которых соединена через первый резистор с входной шиной, первый источник питания, конденсатор, отличающийся тем, что, с целью расширения функциональных возможностей путем формирования переднего фронта выходного импульса по окончании заднего фронта тактового импульса при любом частичном совпадении по времени тактового и входного импульсов, в него введены пороговый элемент, например, на встречно включенных диоде и стабилитроне, второй, третий, четвертый, пятый, шестой и седьмой резисторы, второй диод, разрядный ключ, третий транзистор и второй источник питания, база третьего транзистора соединена через второй резистор с шиной тактовых импульсов, коллектор ·его через третий резистор соединен с положительной шиной первого источника питания, а эмиттер соединен через четвертый резистор с положительной шиной второго источника, питания, через анод-катод первого диода — с общей шиной источников питания и подключен к эмиттеру разрядного ключа, база которого подключена к общей шине источников питания, а коллектор через катод-анод второго диода подключен через конденсатор к коллектору третьего транзистора, через пятый,резистор — к коллектору второго транзистора и через пороговый элемент — к счетному входу триггера, § выходы которого являются выходами формирователя одиночных импульсов, при этом инверсный выход триггера соединен через пятый резистор с базой первого транзистора, эмиттер'которого соединен с общей шиной источников питания, а коллектор через шестой резистор соединен с базой второго транзистора, эмиттер которого соединен с положительной шиной первого источника питания.
    X
SU833636142A 1983-08-19 1983-08-19 Формирователь одиночных импульсов SU1160548A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833636142A SU1160548A1 (ru) 1983-08-19 1983-08-19 Формирователь одиночных импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833636142A SU1160548A1 (ru) 1983-08-19 1983-08-19 Формирователь одиночных импульсов

Publications (1)

Publication Number Publication Date
SU1160548A1 true SU1160548A1 (ru) 1985-06-07

Family

ID=21079518

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833636142A SU1160548A1 (ru) 1983-08-19 1983-08-19 Формирователь одиночных импульсов

Country Status (1)

Country Link
SU (1) SU1160548A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 400015, кл. Н 03 К 5/01, 1971. 2. Авторское свидетельство СССР № 1018213, кл. Н 03 К 5/00, 1981. *

Similar Documents

Publication Publication Date Title
US3105158A (en) Step counter having storage capacitor discharge through tranistor driven to saturation with diode regenerative feedback
AU602444B2 (en) An improved circuit arrangement for detecting cross over by an alternating voltage of a fixed reference voltage level
SU1160548A1 (ru) Формирователь одиночных импульсов
US4429235A (en) Input stage for an ignition control circuit
JPS62163411A (ja) 多相クロック回路
US4042834A (en) Frequency doubler circuit
SU1265983A1 (ru) Селектор импульсов по частоте следовани
SU1647875A1 (ru) Преобразователь врем -напр жени
SU1411974A1 (ru) Аналого-цифровой преобразователь
SU1048571A1 (ru) Формирователь линейно-измен ющегос напр жени
SU938371A1 (ru) Одновибратор
SU1081778A1 (ru) Многофазный мультивибратор
SU661724A1 (ru) Заторможенный релаксационный генератор
SU376883A1 (ru) Генератор случайной последовательности
SU1138933A1 (ru) Селектор импульсов по длительности
SU993473A1 (ru) Устройство задержки
SU1691939A1 (ru) Генератор треугольного напр жени
SU1095361A2 (ru) Формирователь импульсов
SU756612A1 (ru) Кдущип мультивибратор \ 1
SU923009A2 (ru) Ждущий мультивибратор
SU464970A1 (ru) Преобразователь посто нного тока в частоту следовани импульсов
SU836786A1 (ru) Формирователь импульсов
SU1330727A1 (ru) Умножитель частоты следовани импульсов
SU907872A2 (ru) Приемник индуктивных импульсов
SU366572A1 (ru) ВСЕСОЮЗНАЯI •пзтЕ;:7..с-.-.';ь::^1ЕС1ГА;; ; бкбшо7е;ча, МБА ^_^