SU1113892A1 - Устройство дл измерени достоверности передачи информации по дискретному каналу св зи - Google Patents

Устройство дл измерени достоверности передачи информации по дискретному каналу св зи Download PDF

Info

Publication number
SU1113892A1
SU1113892A1 SU823408354A SU3408354A SU1113892A1 SU 1113892 A1 SU1113892 A1 SU 1113892A1 SU 823408354 A SU823408354 A SU 823408354A SU 3408354 A SU3408354 A SU 3408354A SU 1113892 A1 SU1113892 A1 SU 1113892A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
signal
unit
measurement
Prior art date
Application number
SU823408354A
Other languages
English (en)
Inventor
Иван Дмитриевич Линник
Борис Петрович Чертыковцев
Надежда Анатольевна Потапова
Александр Степанович Беляев
Евгений Дмитриевич Буянов
Original Assignee
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25871 filed Critical Войсковая Часть 25871
Priority to SU823408354A priority Critical patent/SU1113892A1/ru
Application granted granted Critical
Publication of SU1113892A1 publication Critical patent/SU1113892A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ДОСТОВЕРНОСТИ ПЕРЕДАЧИ ИНФОРМАЦИИ nq ДИСКРЕТНОМУ КАНАЛУ св зи, содержащее пер.вый счетчик ошибок, блок регистрации, блок сравнени  и последовательно соединенные генератор тактовых импульсов и датчик испытательных сигналов, выход которого подключен ко входу контролируемого дискретного канала св зи, выход которого через последовательно соединенные блок тактовой синхронизации, второй вход которого соединен с выходом генератора . тактовых импульсов, и датчик эталонных сигналов подключен к первому входу блока циклового фазировани , второй вход которого соединен с первым входом блока тактовой синхронизации и с первым входом блока сравнени , второй вход которого соединен с первым входом блока циклового фазировани , первый выход которого подключен ко второму входу, датчика эталонных сигналов, о т л ича ющеес  тем, что, с целью повьпиени  точности и сокращени  времени измерений, в него введены счетчик сеансов измерений,.второй счетчик ошибок, первый и второй счетчики сбоев фазы, триггер, первый и второй двухканальные переключатели и формирователь сеансов измерений, при этом выход блока сравнени  и второй выход блока циклового фазировани  подключены соответственно к первому и второму сигнальным входам первого двухканального переключател , первый, второй, третий и четвертый выходы которого соответственно через первый и второй счетчики ошибок и первый и второй счетчики сбоев фазы подключены соответственно к первому , второму, третьему и четвертому сигнальным входам второго двухканального переключател , первый и второй выходы которого подключены соответственно к первому и второму сигнальным входам блока регистрации, третий сигнапьньв вход которого соединен с выходом счетчика сеансов измерений , управл ющий вход которого соединен с управл ющими входами первого и второго счетчиков ошибок, первого и второго счетчиков сбоев фазы и с первым управл ющим входом формировател -сеансов измерений и  вл етс  входом сигнала сброса, выход генератора тактовых импульсов подключен к сигнальному входу формировател  сеансов измерений, выход которого подключен к управл ющему входу блока регистрации, к сигнальному входу счетчика сеансов измерений и ко входу триггера, первый и второй выходы которого подключены соответственно к объединенным первым управл ющим входам и к объединенным вторым управл ющим входам первого и второго двухканальных переключате

Description

лей, а второй управл ющий вход формировател  сеансов измерений  вл етс  входом сигнала установки длительности сеанса измерений. 2. Устройство ПОП.1, отличающеес  тем, что формирова тель сеансов.измерений выполнен в виде последовательно соединенных делител  частоты, переключател  и 2 элемента ИЛИ, выход которого подключен к управл ющему входу делител  частоты, сигнапьньш вход которого  вл етс  сигнальным входом формировател  сеансов змерений, первым и вторым управл ющими входами и выходом которого  вл ютс  соответственно второй вход элемента ИЛИ, управл ющий вход и выход переключател .
Изобретение относитс  к электросв зи и может использоватьс  дл  настройки и испытаний аппаратуры и каналов передачи дискретной инфор мации, а также дл  контрол  состо ни  такой аппаратуры и каналов в процессе их эксплуатации. Известно устройство дл  измерени достоверности передачи информации по дискретному каналу св зи, содержащее последовательно соединенные блок тактовой синхронизации, приемник испытательных .сигналов и блок счетчиков р1. Недостатком известного устройств  вл етс  то, что во врем  сн ти  показаний результатов измерени  с блока счетчиков анализ принимаемой формации не ведетс . Наиболее близким по технической сущности к предлагаемому  вл етс  известное устройство дл  измерени  достоверности передачи информации по дискретному каналу св зи, содержащее первый счетчик ошибок, бло регистрации, блок сравнени  и последовательно соединенные генератор тактовых импульсов и датчик испытательных сигналов, выход которого по ключен ко входу контролируемого дискретного канала св зи, выход которого через последовательно сое .диненные блок тактовой синхронизации , второй.вход которого соединен с выходом генератора тактовых импульсов , и датчик эталонных сигналов подключен к первому входу блока циклового фазировани , второй вход которого соединен с первым входом блока тактовой синхронизации и с первым входом блока сравнени , второй вход которого соединен с пер вым, входом блока циклового фазировани , первый выход которого подключен ко второму входу датчика эталонных сигналов 21. . Однако данное устройство обладает невысокой точностью и требует длительного времени измерений, что обусловлено прерывани ми измерений на вре м  сн ти  результатов. Цель изобретени  - повышение точности и сокращение времени измерений. Указанна  цель достигаетс  тем, что в устройство дл  измерени  достоверности передачи информации по дискретному каналу св зи, содержащее первый счетчик ошибок, блок регистрации , блок сравнени  и последовательно соединенные генератор тактовых импульсов и датчик испытательных сигналов, выход которого подключен ко входу контролируемого -дискрет-HOFO канала св зи, выход которого через последовательно соединенные блок тактовой синхронизации, второй вход которого соединен с выходом генератора тактовых импульсов, и датчик эталонных сигналов подключен к первому входу блока циклового фазировани , второй вход которого соединен с первым входом блока тактовой синхронизации и с первым входом блока сравнени , второй вход которого соединен с первым входом блока циклового фазировани , первый выход которого подключен ко второму входу датчика эталонных сигналов, введены счетчик сеансов измерений, второй счетчик ошибок, первый и второй счетчики сбоев фазы, триггер, первый и второй двухканальные переключатели и формирователь сеансов измерений, при этом выход блока
31
сравнени  и второй выход блока цикло вого фазировани  подключены соответственно к первому и второму сигнальным входам первого двухканального переключател , первьй, второй, третий и четвертый выходы которого соответственно через первьй и второй счетчики ошибок и первый и второй счетчики сбоев фазы подключе-. :ны соответственно к первому, втором, третьему и четвертому сигнальным входам второго двухканального переключател , первый и второй выходы которого подключены соответственно к первому и второму сигнальным входам блока регистрации, третий сигнальный вход которого соединен с выходом Счетчика сеансов измерений, управл ющий вход которого соединен с yпpaвл to щими входами первого и -второго счетчиков ошибок, первого и второго счетчиков сбоев фазы и с первым управл ющим входом формировател  сеансов измерений и  вл етс  входом сигна ла сброса, выход генератора тактовых импульсов подключен к сигнальному входу формировател  сеансов измерений , выход которого подключен к. управл ющему входу блока регистрации к сигнальному входу счетчика сеансов измерений и ко входу триггера, первьй и второй выходы Которого подключены соответственно к объединенным первым управл ющим входам и к объединенньт вторым управл ющим входам первого и второго двухканальных переключателей , а второй управл ющий вход формировател  сеансов измерений  вл етс  входом сигнала установки длительности сеанса измерений.
Формирователь сеансов измерений выполнен в виде последовательно соединенных делител  частоты, переключател  и элемента ИЛИ, вмход кото рого подключен к управл ющему входу делител  частоты, сигнальньй вход которого  вл етс  сигнальным входом формировател  сеансов измерений, первым и вторым управл ющими входами и выходом которого  вл ютс  соответственно второй вход элемента ИЛИ, управл ющий вход и выход переключател .
На чертеже представлена структурна  электрическа  схема устройства дл  измерени  достоверности передачи информации по дискретному каналу св зи.
38924
Устройство содержит генератор 1 тактовых импульсов, датчик 2 испытательных сигналов, блок 3 циклового фазировани , датчик 4 эталонных сигналов, блок 5 тактовох син сронизации , блок 6 сравнени , формирователь 7 сеансов лзмерений, состо щий из делител  7-1 частоты, переключа . тел  7-2 и элемента ИЛИ 7-3, триггер 8, первьй двухканальньй переключатель 9, счетчик 10 сеансов измерений , первьй и второй счетчики 11-1 и 11-2 ошибок, первьй и второй счетчики 12-1 и 12-2 сбоев фазы, второй двухканальньй переключатель 13, блок 14 регистрации и контролируемьй дискретньй канал 15 св зи.
От датчика 2 испытательных сигналов , представл ющего собой рекуррентный регистр сдвига, управл емьй генератором 1 тактовых импульсов, поступа ет двоична  последовательность сигналов в контролируемый дискретньй канал 15 св зи.
Прин та  из контролируемого дискретного канала 15 испытательна  последовательность и эталонна  испытательна  последовательность от датчика 4 эталонных сигналов подаютс  на блок 6 сравнени  (например, сумматор по модулю два), где они сравниваютс  поэлементно. При несовпадении элементов последовательностей на выходе блока 6 сравнени  по вл ютс  импульсы ошибки, которые через
первьй двухканальньй переключатель 9 фиксируютс  первым или вторым счетчиком 11-1, 11-2 ошибок.
Блоком 5 тактовой синхронизации осуществл етс  подстройка тактовой
0 частоты по передним фронтам прин той информации.
Датчик 4 эталонных сигналов аналогичен датчику 2 испытательных сигналов . Фазирование датчиков 4 и 2
5 осуществл ет блок 3 циклового фазировани , которьй при обнаружении сбо  фазы подключает на вход рекурренты датчика 4 информацию, получаемую из дискретного канала 15. После
0 правильного заполнени  рекурренты информацией, блок 3 циклового фазировани  замыкает ее на себ ,-и датчик;и 2 и 4 начинают работать автономно. Сбои фазы фиксируютс  первым или
5 вторым сч етчиком 12-1, 12-2 сбоев фазы.
Непрерывность измерений и ведение анализа испытательной поеладователь51
«ости сигналов сеансами времени треб емой продолжительности с вьщачей результатов анализа в интегральной форме на блок 14 регистрации обеспечиваетс  путем поочередной регистрации ошибок (и сбоев фазы) двум  счетчиками. Врем  регистрации каждым счетчиком устанавливаетс  формирователем 7 сеансов измерений, содержащим делитель 7-1 частоты, на выходах которого формируютс  сигналы с разли ными коэффициентами делени  Ю ( П 1,2,3...).
В начале измерени  по сигналу Сброс устанавливаютс  в исходное состо ние все счетчики и формирователь 7. На сигнальный вход формировател  7 поступают импульсы тактовой частоты. При достижении установленного переключателем 7-2 коэффициента делени  на выходе формировател  7 по вл етс  сигнал, который подаетс  на триггер 8, на счетчик 10 сеансов измерений и на элемент ИЛИ 7-3, который устанавливает делитель 7-1 в исходное состо ние.Цикл работы формировател  7 повтор етс .
Каждый раз при по влении сигнала на выходе формировател  7 срабатывае триггер 8, сигналы которого поступают на управл ющие входы первого и второго двухканальных переключателей 9 и 13.
Если, например, в одном состо нии триггера 8 обеспечиваетс  счет ошибок и сёоев фазы соответственно первыми счетчиками 11-1 и 12-1, то в это врем  происходит считывание
38926
результатов за предшествующий сеанс измерений со вторых счетчиков 11-2 и 12-2. При изменении состо ни  триггера 8 происходит счет ошибок 5 и сбоев фазы вторыми счетчиками 11-2 и 1.2-2, а результаты измерени  считываютс  на блок 14 регистрации с первых счетч 1ков 11-1 и 12-1.
Блок 14 регистрации обеспечивает
o регистрацию номера закончившегос  сеанса измерений со счетчика 10 и результатов измерени .
Технико-эконо11ическа  эффектив5 ность от использовани  предлагаемого устройства дл  измерени  достоверности передачи информации по дискрет-, ному каналу св зи заключаетс  в том, .что оно обеспечивает
0 непрерывность измерений в течение всего периода испытаний аппаратуры и каналов передачи дискретной информации , что п.озвол ет получать полные сведени  о их состо нии;
5 возможность ведени  анализа испытательной последовательности сигналов сеансами времени требуемой продолжительности, в зависимости от скорости передачи информации и типа
0 канала св зи
установку сеансов измерени  в тактах длительностью 10 (ri 1,2,3..). что позвол ет определ ть коэффициент ошибок по элементам без проведени  расчетов;
получение результатов измерени  в интегральной форме за каждый се-, анс измерени .

Claims (2)

1. УСТРОЙСТВО ДЛЯ ИЗМЕРЕ-
НИЯ ДОСТОВЕРНОСТИ ПЕРЕДАЧИ ИНФОРМАЦИИ ПО ДИСКРЕТНОМУ КАНАЛУ СВЯЗИ, содержащее первый счетчик ошибок, блок регистрации, блок сравнения и последовательно соединенные генератор тактовых импульсов и датчик испытательных сигналов, выход которого подключен ко входу контролируемого дискрет·' ного канала связи, выход которого через последовательно соединенные блок тактовой синхронизации, второй вход которого соединен с выходом генератрра тактовых импульсов, и датчик эталонных сигналов подключен к первому входу блока циклового фазирования, второй вход которого соединен с первым входом блока тактовой синхронизации и с первым входом блока сравнения, второй вход которого соединен с первым входом блока циклового фазирования, первый выход которого подключен ко второму входу· датчика эталонных сигналов, о т лича, ю щ е е ся тем, что, с целью повышения точности и сокращения времени измерений, в него введены счетчик сеансов измерений,.второй счет чик ошибок, первый и второй счетчики сбоев фазы, триггер, первый и второй двухканальные переключатели и формирователь сеансов измерений, при этом выход блока сравнения и второй выход блока циклового фазирования подключены соответственно к первому и второму сигнальным входам первого двухканального переключателя, первый, второй, третий и четвертый выходы которого соответственно через первый и второй счетчики ошибок и первый и второй счетчики сбоев фазы подключены соответственно к пер вому, второму, третьему и четвертому сигнальным входам второго двухканального переключателя, первый и второй выходы которого подключены соответственно к первому и второму сигнальным входам блока регистрации, третий сигнальный вход которого соеди- «Ϊ нен с выходом счетчика сеансов измерений, управляющий вход которого соединен с управляющими входами первого и второго счетчиков' ошибок, первого и второго счетчиков сбоев фазы и с первым управляющим входом формирователя·сеансов измерений и является входом сигнала сброса, выход генератора тактовых импульсов подключен к сигнальному входу формирователя сеансов измерений, выход которого подключен к управляющему входу блока регистрации, к сигнальному входу счетчика сеансов измерений и ко входу триггера, первый и второй выхо ды которого подключены соответственно к объединенным первым управляющим входам и к объединенным вторым управляющим входам первого и второго двухканальных пёреключателей, а второй управляющий вход формирователя сеансов измерений является входом сигнала установки длительности сеанса измерений.
2. Устройство по п.1, отличающееся тем, что формирователь сеансов.измерений выполнен в виде последовательно соединенных делителя частоты, переключателя и элемента ИЛИ, выход которого подключен к управляющему входу делителя частоты, сигнальный вход которого является сигнальным входом формирователя сеансов [измерений, первым и вторым управляющими входами и выходом которого являются соответственно второй вход элемента ИЛИ, управляющий вход и выход переключателя.
SU823408354A 1982-03-16 1982-03-16 Устройство дл измерени достоверности передачи информации по дискретному каналу св зи SU1113892A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823408354A SU1113892A1 (ru) 1982-03-16 1982-03-16 Устройство дл измерени достоверности передачи информации по дискретному каналу св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823408354A SU1113892A1 (ru) 1982-03-16 1982-03-16 Устройство дл измерени достоверности передачи информации по дискретному каналу св зи

Publications (1)

Publication Number Publication Date
SU1113892A1 true SU1113892A1 (ru) 1984-09-15

Family

ID=21001480

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823408354A SU1113892A1 (ru) 1982-03-16 1982-03-16 Устройство дл измерени достоверности передачи информации по дискретному каналу св зи

Country Status (1)

Country Link
SU (1) SU1113892A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР №422111, кл. Н 04 В 3/46, 1972. - 2. Гуров B.C. и др. Передача дискретной информации и телеграфи , М., Св зь, 1974, с. 286-288 (прототип). *

Similar Documents

Publication Publication Date Title
SU1113892A1 (ru) Устройство дл измерени достоверности передачи информации по дискретному каналу св зи
SU1027633A1 (ru) Цифровое регистрирующее устройство формы моноимпульсных сигналов
SU651268A1 (ru) Способ измерени фазового сдвига и устройство дл его осуществлени
SU162976A1 (ru)
SU1658396A1 (ru) Устройство дл измерени достоверности передачи информации по дискретному каналу св зи
SU1062879A1 (ru) Устройство дл фазовой синхронизации
SU554625A1 (ru) Устройство дл контрол состо ни радиолиний
SU883856A1 (ru) Измеритель временных интервалов
SU446018A1 (ru) Устройство дл измерени абсолютного времени распространени сигналов
SU1699002A1 (ru) Устройство дл измерени и имитации электрических характеристик цифровых каналов
SU1128189A1 (ru) Широкопредельный цифровой фазометр
SU1536514A1 (ru) Устройство дл измерени достоверности передачи информации по дискретному каналу св зи
SU1620992A1 (ru) Измеритель переходных характеристик частотных прецизионных устройств
SU439915A1 (ru) Цифровой компенсатор
SU970255A1 (ru) Цифровой частотомер
SU421114A1 (ru) Генератор счетных импульсов
SU918884A1 (ru) Цифровой фазометр-частотомер
SU1430987A1 (ru) Устройство дл измерени достоверности цифровой магнитной записи
SU1322182A1 (ru) Устройство поверки фазометров импульсных сигналов
SU1737369A1 (ru) Устройство дл определени комплекса параметров выходных сигналов импульсных радиопередатчиков
SU765749A1 (ru) Цифровой коммутационный фазометр
SU1022319A1 (ru) Устройство оценки качества канала св зи
SU934516A1 (ru) Устройство дл контрол времени работы машин
SU1525606A1 (ru) Устройство дл измерени расхождени периодов у двух импульсных генераторов с близкими частотами
SU597992A1 (ru) Приемное устройство дл измерени характеристик группового времени запаздывани в каналах св зи