SU1019634A1 - Channel selector switch - Google Patents

Channel selector switch Download PDF

Info

Publication number
SU1019634A1
SU1019634A1 SU823382556A SU3382556A SU1019634A1 SU 1019634 A1 SU1019634 A1 SU 1019634A1 SU 823382556 A SU823382556 A SU 823382556A SU 3382556 A SU3382556 A SU 3382556A SU 1019634 A1 SU1019634 A1 SU 1019634A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
bus
inputs
Prior art date
Application number
SU823382556A
Other languages
Russian (ru)
Inventor
Владимир Иванович Дронов
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU823382556A priority Critical patent/SU1019634A1/en
Application granted granted Critical
Publication of SU1019634A1 publication Critical patent/SU1019634A1/en

Links

Landscapes

  • Bus Control (AREA)

Abstract

УСТРОЙСТВО ДДЯ ПЕРЕКЛЮЧЕНИЙ КАВАДЮБ, содержшиюе первый триггер , кулевой и единичный выходы ко- ( торого соединеЕШ с первыми входами соответетвеннс первого и второго элементов И, выходы которых подключены к входам элемента ИЛИ, которого соединен с выходной цшНой, вторые входа первого и второго элементов И подключены соответственно к пер&ой : : и второй входным шинам, элемент И-вБ, выход которого соединен с входом перг вого триггера, о т л и ч a ю ц е е с   t&ta, что, с целью повышени  быстродействи , в введен второй . триггер, первый вход которого соединен с нулевым выходом первого триггера , второй и третий входщ подклю- чены к первежу входу элемента И-НБ и второй входной ижне, четвертый вход соединен с выходом первого эле- .. мента И, a пр мой выход подключен-к второму входу элемента И-НЕ. KAVADYUB DEVICE FOR SWITCHES, containing the first trigger, cool and single outputs of which (connected to the first inputs of the first and second elements AND, the outputs of which are connected to the inputs of the OR element, which is connected to the output of the second and second inputs of the first and second elements and connectors respectively to the first & oh:: and the second input bus, the I-vB element, the output of which is connected to the inlet of the first trigger, ohl and h a c e e with t & ta, which, in order to increase speed, in the second entered. trigger, the first the input of which is connected to the zero output of the first trigger, the second and the third input are connected to the primary input of the I-NB element and the second input, and the fourth input is connected to the output of the first And element, and the direct output is connected to the second input element and NOT.

Description

со with

00 4 Изобретение относитс  к импульсной технике и может быть использовано в системах автоматического управлени  и контрол , а также в устройствах , содержащих делители частоты синхрогенераторы , в системах единого времени, в источниках тактовых сигналов ЦВМ. Известно переключающее устройство содержащее триггер, соединенный с элементами И, счетчики и элементы И-НЕ и ИЛИ-НЕ 1., Недостаток этого устройства - ни кое быстродействие. . Наиболее близкое по технической сущности к изобретению  вл етс  переключающее устройство, содержащее ЗК-триггер, нулевой выход которого соединен с первым входом первого эле мента И, второй вход которого подклю чен к первой входной шине, а выход к первому входу элемента ИЛИ, выход которого соединен с выходной шиной, а второй вход - с выходом второго элемента И, первый вход которого под ключен к единичному выходу JK-триг гера, а второй вход - ко второй вход ной шине, а также элемент И-НЕ и эл мент задержки, выход первого элемен та И через элемент задержки соедине с первым входом элемента И-НЕ, второ вход которого подключен к нулевому выходу и К-входу Эк-триггера, а выход соединен с R-входом JK-триггера , С и Э-входы которого подключены ко второй входной шинеГЗЗ. Недостатком известного устройства  вл етс  также невысокое быстродействие , обусловленное тем, что при переключении с основного канала на резервный на выходе устройства происходит задержка выдачи очередного выходного импульса, равна  двум периодам следовани  входных импульсов , поступающих по входным шинам, т.е. осуществл етс  потер  одного им пульса на выходе устройства. Этот импульс при выходе из стро  основного канала используетс  на переключение триггера из нулевого состо ни  в единичное, который подготавливает устройство дл  передачи на выход устройства импульсов, поступаю щих по второй входной шине. Поэтому только следующий импульс, поступающий по второй входной шине, по вит ,с  на выходе устройства. Цель изобретени  - повьвиение быстродействи .. Эта цель достигаетс  тем, что в устройство дл  переключени  каналов содержащее первый триггер, нулевой и единичный выходы которого соединены с первыми входами соответственно первого и второго элементов И, выходы которых подключены к входам элемента ИЛИ, выход которого соединен с выходной шиной, вторые входы первого и второго элементов И подключены .соответственно к первой и второй входным шинам, элемент И-НЕ, выход которого соединен с входом первого триггера, введен второй триггер , первый вход которого соединен с нулевым выходом первого триггера, второй и третий входы подключены к первому входу элемента И-НЕ и второй входной .шине, четвертый вход соединен с выходом первого элемента И, а пр мой выход подключен к второму входу элемента И-НЕ. На фиг.1 представлена функциональна  схема предлагаемого устройства; на фиг. 2 - диаграмма, по сн юща  его работу. Устройство дл  переключени  каналов содержит триггеры 1 и 2, элементы И 3,4 , элемент ИЛИ 5, элемент И-НЕ 6, входные шины 7 и 8 устройства , информационную выходную шину (выход) 9. Устройство работает следующим образом . Перед началом работы устройство приводитс .в исходное состо ние, в результате чего триггеры 1 и 2 будут находитьс  в нулевом состо нии . На входные шины 7 и-8 (основного и резервного каналов )поступают нмпул-ьсы, имеющие скважность, равную двум. Кроме того, последовательность импульсов, поступающа  с резервного канала (входна  шина 8 , сдвинута на Полпервода следовани  относительно последовательности импульсов , поступающей с основного канала (входна  шина 7) (фиг.2 о, 6). Вначале основнь«м каналом по выд,аче импульсов на информационный выход 9 устройства  вл етс  входна  шина 7 устройства,так как триггеры 1 и 2 наход тс  в исходном, нулевом состо нии {фиг. 2 в,ъ). Следовательно, к работе подготовлен элемент 3 И, с выхода которого будут выдаватьс  сигналы (фиг.2 д поступающие с входной шины 7 устройства. Элемент 4 И (фиг.2 е) закрыт сигналом, поступающим с единичного выхода триггера 1 . Импульсы с выхода элемента И 3 (фиг.2д) через элемент 5 ИЛИ (фиг.2«) поступают на информационный выход 9 устройства. Импульсы с выхода первого элемента И 3 поступают также на вход триггера 2, который по переднему фронту каждого поступающего импульса подтверждает нулевое состо ние(фиг.2 г) и удерживаетс  в этом состо нии до тех пор, пока с выхода элемента И 3 будут поступать импульсы в строго определенной последовательности (фиг.2а|,-так как триггер 2, управл емый задним фронтом импульсов, поступак цих с шины 8 (фиг.25)на информационный вход и СТРО6ИРУЮВ1И,Й 13ХОД триггера 2, не переключаетс  в едщничное состо ние, потому что в этот момент времени уже присутствует передний фронт очередного импульса, п ступающего с выхода элемента И 3 на вход триггера 2, который и удерживает триггер 2 в нулевом состо нии. Таким образом, на информационный выход 9 устройства будут поступать сигналы с входной шины 7 (основной канал ) до. тех пор, пока в основном канале не возникнут сбои, привод щи например, к отсутствию очередного импульса на входной шине 7 в данной серии импульсов. В момент отсутстви  очередного и пульса, поступающего по входной ащне 7, например, восьмого импульса (фиг.)будет отсутствовать и импульс с выхода элемента ИЗ, которы поступал на вход триггера 2 и запрещал его переключение из нулевого состо ни  в единичное по заднему фронту седьмого импульса, поступающего по входной шине 8 (фИг.26Ь Следовательно, по заднему фронту седьмого импульса, поступающего по входной шине 8, триггер 2 переключаетс  в единичное состо ние (фйг.2г) и подготавливает к работе элемент И-НЕ 6. По переднему 4)ронту очередного, восьмого импульса, поступакнцего по входной шине 8 (фиг.2 5 через эле . мент б И-НЕ (фиг.23)на вход триггера 1/ триггер 1 переключаетс  в еди ничное состо ние , (фиг. 2.в запреща  работу элемента /И 3 и разраиа  рабо ту элемента И 4, Который пропускает восьмой импул с на вход элемента ИЛИ 5 (фйг.2е;и далее на информационный выход 9 устройства 1(фиг.2ж/. С этого момента основным каналом по -приему входных импульсов и выдаче их на информационный выход 9 устройства  вл етс  входна  щина 8 |(фиг.2бД По переднему фронту этих импуЛьсов будет подтверждатьс  единичное состо ние триггера 1 (фиЕ 2в), а по заднему фронту - единичное состо ние триггера 2 (фиг. как на входе триггера 2 присутствует отрицательный сигнал с нулевого выжода триггера 1 . Следовательно, устройство обеспечивает переключение с основного кайала (шина 7) на резервный канал шина 87 в случае нарушени  последовательности входных сигналов, по-, ступающих с основного канала (шина 7) и исключает повторное переключение с резервного канала (шина 8 ) на основ ной канал (i ши на 7). Импульсами с выэсодсм триггера 1 можно управл ть индикаторным табло который индицирует работу устройства: с основным каналом (шина 7 ) или резе| ввым каналом (шина 8). Таким образом, предлагаемое устройство обладает повьаиенным быстродействием , так как позвол ет осуществл ть переключение с основного канала на резервный за врем , равное 1/2 периода следовани  импульсов в данной серии импульсов, что сокраг liiaeT врем  переключени  в четыре аза и исключает потерю импульса на выходе устройства.00 4 The invention relates to a pulse technique and can be used in systems of automatic control and monitoring, as well as in devices containing frequency dividers of synchronous generators, in single time systems, in clock sources of digital computers. Known switching device containing a trigger connected to the elements AND, counters and elements AND-NOT and OR-NOT 1. The disadvantage of this device is no speed. . The closest to the technical essence of the invention is a switching device containing a LC trigger, zero output of which is connected to the first input of the first element AND, the second input of which is connected to the first input bus, and output to the first input of the OR element, the output of which is connected with the output bus, and the second input - with the output of the second element I, the first input of which is connected to the single output of the JK-trigger, and the second input to the second input bus, as well as the NAND element and the delay element, the output of the first the element And through the element h The supports are connected to the first input of the NAND element, the second input of which is connected to the zero output and the E-flip-flop K-input, and the output is connected to the R-input of the JK-flip-flop, C and E-inputs of which are connected to the second input bus line. A disadvantage of the known device is also low speed, due to the fact that when switching from the main channel to the backup channel, the output of the next output pulse is delayed by the device, is equal to two follow-up periods of the input pulses coming through the input buses, i.e. one pulse is lost at the output of the device. This pulse, when the main channel leaves the main channel, is used to switch the trigger from zero to one, which prepares the device for transmitting pulses to the device output via the second input bus. Therefore, only the next impulse arriving at the second input bus is connected with the output of the device. The purpose of the invention is to improve the speed. This goal is achieved in that a device for switching channels contains a first trigger, the zero and single outputs of which are connected to the first inputs of the first and second elements AND, respectively, whose outputs are connected to the inputs of the OR element, the output of which is connected to the output bus, the second inputs of the first and second elements AND are connected. Respectively to the first and second input buses, the NAND element, the output of which is connected to the input of the first trigger, a second trigger is introduced, the first turn is connected to the zero output of the first flip-flop, second and third inputs connected to the first input of AND-NO element and a second input .shine, a fourth input coupled to an output of the first AND gate and the direct output connected to the second input of AND-NO element. Figure 1 shows the functional diagram of the device; in fig. 2 is a diagram explaining his work. The device for switching channels contains triggers 1 and 2, elements AND 3.4, element OR 5, element NAND 6, input buses 7 and 8 of the device, information output bus (output) 9. The device operates as follows. Before operation, the device is brought to its initial state, with the result that triggers 1 and 2 will be in the zero state. At the input bus 7 and-8 (main and backup channels) are received impulse, having a duty cycle equal to two. In addition, the sequence of pulses coming from the backup channel (input bus 8 is shifted by half of the following with respect to the sequence of pulses coming from the main channel (input bus 7) (Fig. 2, 6). First, the main channel pulses to the device information output 9 is the device input bus 7, since the flip-flops 1 and 2 are in the initial, zero state (Fig. 2, b). Therefore, element 3 I is prepared for operation, the output of which will generate signals (figure 2 coming from the input bus 7 of the device. Element 4 AND (figure 2 e) is closed by a signal coming from the single output of trigger 1. Pulses from the output of the element And 3 (Fig. 2d) through the element 5 OR (Fig. 2 ") arrive at the device information output 9. The pulses from the output of the first element And 3 also go to the input of the trigger 2, which confirms the zero state on the leading edge of each incoming pulse ( 2 d) and held in this state until p, while from the output of the element I 3 there will be pulses in a strictly defined sequence (fig. 2a |, - as trigger 2, controlled by the falling edge of pulses, coming from bus 8 (fig. 25) to the information input and STRO6IRUVII, TH 13KIT of trigger 2, does not switch to the common state, because at this moment of time the leading edge of the next pulse is already present, starting from the output of the element I 3 to the input of trigger 2, which keeps trigger 2 in the zero state. Thus, the information output device 9 will receive signals from the input bus 7 (main channel) to. until the main channel fails, for example, to the absence of another pulse on the input bus 7 in this series of pulses. At the time of the absence of the next and pulse, coming through the input 7, for example, the eighth pulse (Fig.), There will be no pulse from the output of the IZ element, which entered the trigger 2 and prohibited it from switching from zero to one on the falling front of the seventh impulse arriving at the input bus 8 (FILE 266 Therefore, the falling edge of the seventh impulse arriving at the input bus 8 causes trigger 2 to switch to the unit state (fig.2g) and prepare for operation the NAND element 6. At the front 4 ) the next one, eight pulse received by the input bus 8 (Fig.2 5 through the element. B AND IS NOT (Fig. 23) to the input of the trigger 1 / trigger 1 switches to a single state (Fig. 2. prohibiting the operation of the element / And 3 and the development of the element AND 4, which passes the eighth impulse to the input of the element OR 5 (fig.2e; and then to the information output 9 of device 1 (fig.2zh /. From this moment, the main channel receives input pulses and issuing them to the information output 9 of the device is input 8 | (FIG. 2bD) On the leading front of these impulses, a single signal will be confirmed of the latch 1 (FIE 2c) and the falling edge - single trigger state 2 (Fig. as at the input of trigger 2 there is a negative signal from zero output of trigger 1. Consequently, the device provides switching from the main channel (bus 7) to the backup channel bus 87 in case of violation of the sequence of input signals that go from the main channel (bus 7) and prevents re-switching from the backup channel (bus 8) to the main channel (i shi on 7). Using pulses from the eysodsm of trigger 1, you can control an indicator board that indicates device operation: with the main channel (bus 7) or rez | second channel (bus 8). Thus, the proposed device has a fast response, since it allows switching from the main channel to the backup channel for a time equal to 1/2 of the pulse following period in a given pulse train, which is short the switching time in four ase and eliminates the output pulse loss devices.

в п аin pa

Claims (1)

УСТРОЙСТВО ДДЯ ПЕРЕКЛЮЧЕНИЯ КАНАЛОВ, содержащее первый триггер, нулевой и единичный выходы ко- ί торого соединены с первыми входами соответственно первого и второго элементов И, выходы которых подключены к входам элемента ИЛИ, выход которого соединен с выходной шиной, вторые входа первого и второго элементов И подключены соответственно к первой и второй входным шинам, элемент И-НЕ, выход которого соединен с входом первого триггера, о т л и ч а ю щ е е ’ίο я тем, что, с целью повышения ' быстродействия, в неРо введен второй .DEVICE FOR CHANNEL SWITCHING, containing the first trigger, the zero and single outputs of which are connected to the first inputs of the first and second elements AND, the outputs of which are connected to the inputs of the OR element, the output of which is connected to the output bus, the second inputs of the first and second elements AND connected respectively to the first and second input buses, the NAND element, the output of which is connected to the input of the first trigger, with the exception of the fact that, in order to increase the performance, the second is inserted into the non-Po. . триггер, первый вход которого соединен с нулевым выходом первого триггера, второй и третий входа подключены к первому входу элемента И-НЕ и второй входной шине, четвертый вход соединен с выходом первого элемента И, а прямой выход подключен-к и второму входу элемента И-НЕ. s. a trigger, the first input of which is connected to the zero output of the first trigger, the second and third inputs are connected to the first input of the AND gate and the second input bus, the fourth input is connected to the output of the first AND gate, and the direct output is connected to the second input of the AND gate NOT. s U «,1019634 >U ", 1019634>
SU823382556A 1982-01-11 1982-01-11 Channel selector switch SU1019634A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823382556A SU1019634A1 (en) 1982-01-11 1982-01-11 Channel selector switch

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823382556A SU1019634A1 (en) 1982-01-11 1982-01-11 Channel selector switch

Publications (1)

Publication Number Publication Date
SU1019634A1 true SU1019634A1 (en) 1983-05-23

Family

ID=20992596

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823382556A SU1019634A1 (en) 1982-01-11 1982-01-11 Channel selector switch

Country Status (1)

Country Link
SU (1) SU1019634A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 572925, кл. Н 03 К 17/16, Зр.06.75. 2. Авторское свидетельство СССРпо за вке 2926515/18-21, кл. Н 03 К 17/6П, 13.11.80. *

Similar Documents

Publication Publication Date Title
SU1019634A1 (en) Channel selector switch
SU1128376A1 (en) Device for synchronizing pulses
SU758500A1 (en) Pulse synchronizer
SU788409A1 (en) Phasing device
SU1689953A1 (en) Device to back up a generator
SU930625A1 (en) Pulse repetition period discriminator
SU1751774A1 (en) Multichannel interface
RU2052893C1 (en) Device for discrimination of first and last pulses in burst
SU1158968A1 (en) Device for time signal correction
SU1476453A1 (en) Asynchronous signal reception synchronizer
SU1420661A1 (en) Device for majority selection of asynchronous signals
SU1042184A1 (en) Stand-by scaling device
SU1051695A1 (en) Device for clock period synchronization and pulse burst separation
SU1027639A1 (en) Discreta phase adjustment device
SU1651285A1 (en) Multichannel priority device
SU1018217A1 (en) Device for discriminating the first and the last pulse in pulse burst
SU1177879A1 (en) Frequency-phase comparator
SU1420653A1 (en) Pulse synchronizing device
SU1190498A1 (en) Device for synchronizing pulses
SU1160550A1 (en) Single pulse shaper
SU739510A1 (en) Channel timing device
SU1663613A2 (en) Device for user switching to a trunk line
SU1182667A1 (en) Frequency divider with variable countdown
SU1381589A1 (en) Device for extracting data in reproduction of information on magnetic medium
SU788416A1 (en) Device for cophasal receiving of pulse signals