RU2380740C2 - FUNCTIONAL STRUCTURE OF POSITION-SIGN ACCUMULATOR f(+/-) FOR COMBINATORIAL MULTIPLIER WHERE SUBPRODUCT OUTPUT ARGUMENTS ARE REPRESENTED IN BINARY FORMAT f(2n) (VERSIONS) - Google Patents

FUNCTIONAL STRUCTURE OF POSITION-SIGN ACCUMULATOR f(+/-) FOR COMBINATORIAL MULTIPLIER WHERE SUBPRODUCT OUTPUT ARGUMENTS ARE REPRESENTED IN BINARY FORMAT f(2n) (VERSIONS) Download PDF

Info

Publication number
RU2380740C2
RU2380740C2 RU2008116449A RU2008116449A RU2380740C2 RU 2380740 C2 RU2380740 C2 RU 2380740C2 RU 2008116449 A RU2008116449 A RU 2008116449A RU 2008116449 A RU2008116449 A RU 2008116449A RU 2380740 C2 RU2380740 C2 RU 2380740C2
Authority
RU
Grant status
Grant
Patent type
Prior art keywords
position
functional structure
sign
multiplier
conditionally
Prior art date
Application number
RU2008116449A
Other languages
Russian (ru)
Other versions
RU2008116449A (en )
Inventor
Лев Петрович Петренко (UA)
Лев Петрович Петренко
Original Assignee
Лев Петрович Петренко
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Grant date

Links

Images

Abstract

FIELD: information technologies.
SUBSTANCE: invention may be used for building arithmetic units and executing arithmetic operations of summing up subproducts in combination multiplier. Each position of device in the first version of implementation contains four NOT gates, five AND gates, five OR gates.
EFFECT: speedup.
4 cl, 17 dwg, 6 ex

Description

Текст описания приведен в факсимильном виде. Text descriptions given in facsimile form.

Figure 00000001
Figure 00000002
Figure 00000003
Figure 00000004
Figure 00000005
Figure 00000006
Figure 00000007
Figure 00000008
Figure 00000009
Figure 00000010
Figure 00000011
Figure 00000012
Figure 00000013
Figure 00000014
Figure 00000015
Figure 00000016
Figure 00000017
Figure 00000018
Figure 00000019
Figure 00000020
Figure 00000021
Figure 00000022
Figure 00000023
Figure 00000024
Figure 00000025
Figure 00000026
Figure 00000027
Figure 00000028
Figure 00000029
Figure 00000030
Figure 00000031
Figure 00000032
Figure 00000033
Figure 00000034
Figure 00000035
Figure 00000036
Figure 00000037
Figure 00000038
Figure 00000039
Figure 00000040
Figure 00000041
Figure 00000042
Figure 00000043
Figure 00000044
Figure 00000045
Figure 00000046
Figure 00000047
Figure 00000048
Figure 00000049
Figure 00000050
Figure 00000051
Figure 00000052
Figure 00000053
Figure 00000054
Figure 00000055
Figure 00000056
Figure 00000057
Figure 00000058
Figure 00000059
Figure 00000060

Claims (4)

1. Функциональная структура параллельного позиционно-знакового сумматора f(+/-) для комбинационного умножителя, в которой условно «i» разряд включает логическую функцию f 2 (&)-И и логическую функцию f 1 (&)-И, в которой функциональные входные связи являются функциональными выходными связями логических функций f 1 (})-ИЛИ, f 2 (})-ИЛИ и f 3 (})-ИЛИ, а одна из функциональных входных связей логических функций f 1 (})-ИЛИ, f 2 (})-ИЛИ, f 3 (})-ИЛИ и f 2 (&)-И является функциональной выходной связью логических функций f 1 ( & )-НЕ, f 2 ( & )-НЕ, f 3 ( & )-НЕ и f 4 ( & )-НЕ, отличающаяся тем, что 1. The functional structure of the parallel position-sign adder f (+/-) for the combination of the multiplier, wherein the conditionally «i» category includes logical function f 2 (k) - and AND logic function f 1 (k) - and in which the functional input connection are functional output connections of logic functions f 1 (}) - OR f 2 (}) - OR and f 3 (}) - or, as one of the functional input links logical functions f 1 (}) - OR f 2 (}) - OR, f 3 (}) - OR and f 2 (k) - and a functional output coupled logic functions f 1 (k) is not, f 2 (k) is not, f 3 (k) is not and f 4 (k) is not, characterized in that условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного каналов для формирования аргумента положительной суммы +S i и аргумента условно отрицательной суммы -S i , при этом в условно отрицательный канал введены логические функции f 3 (&)-И, f 4 (&)-И, f 5 (&)-И и логические функции conditionally «i» digit parallel adder structure is in the form of positive and negative conventionally channels to generate positive argument amount + S i and negative argument conditional sum -S i, wherein a conditional negative logical channel function f 3 (k) are introduced - and, f 4 (k) - and, f 5 (g) - and logical aND function
f 4 (})-ИЛИ, f 5 (})-ИЛИ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида f 4 (}) - OR f 5 (}) - OR, wherein the functional linkages of logical functions in the structure of the adder implemented according to the mathematical model of the form
Figure 00000061
2. Функциональная структура параллельного позиционно-знакового сумматора f(+/-) для комбинационного умножителя, в которой условно «i» разряд включает логические функции f 1 ( & )-НЕ, f 2 ( & )-НЕ, f 3 ( & )-НЕ, f 1 (} & )-ИЛИ-НЕ, f 1 ( & )-И-НЕ и логическую функцию f 1 (&)-И, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного каналов для формирования аргумента положительной суммы +S i и аргумента условно отрицательной суммы -S i , при этом в положительный канал «i» разряда сумматора введены л 2. Functional structure of a parallel adder landmark position-f (+/-) for the combination of the multiplier, wherein the conditionally «i» category includes logic functions f 1 (k) is not, f 2 (k) is not, f 3 (k) -NOT, f 1 (} &) -or-NO, f 1 (k) -and-NO and logical function f 1 (k) - and, wherein the conditional «i» digit parallel adder structure is configured as a positive and conditionally channels to generate negative argument positive amount + S i and negative argument conditional sum -S i, while in the positive channel «i» l adder discharge administered гические функции f 2 (} & )-ИЛИ-НЕ, f 3 (} & )-ИЛИ-НЕ и f 4 (} & )-ИЛИ-НЕ, а в условно отрицательный канал «i» разряда сумматора введена логические функции f 2 ( & )-И-НЕ, f 3 ( & )-И-НЕ, f 4 ( & )-И-НЕ и f 5 ( & )-И-НЕ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида -meteorological function f 2 (} &) -or-NO, f 3 (} &) -or-NO and f 4 (} &) -or-NO, and conditional channel negative «i» adder discharge introduced logical function f 2 (k) -and NOR f 3 (k) -and NOR f 4 (k) -and-NO 5 and f (k) -and-NO, wherein the functional linkages of logical functions in the adder structure made in accordance a mathematical model of the form
Figure 00000062
3. Функциональная структура параллельного позиционно-знакового сумматора f(+/-) для комбинационного умножителя, в которой условно «i» разряд включает логические функции f 1 (&)-И, f 3 (&)-И и f 1 (})-ИЛИ, в которых функциональная входная связь является функциональной выходной связью логической функции f 1 ( & )-НЕ, f 3 ( & )-НЕ и f 4 ( & )-НЕ соответственно, и включает логические функции f 2 ( & )-НЕ, f 1 ( & )-И-НЕ, f 1 (} & )-ИЛИ-НЕ, f 1 (})-ИЛИ, f 2 (})-ИЛИ, f 3 (})-ИЛИ, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отр 3. The functional structure of the parallel position-sign adder f (+/-) for the combination of the multiplier, wherein the conditionally «i» category includes logic functions f 1 (k) - and, f 3 (k) - D and f 1 (}) -or, wherein the functional relationship is the functional input output connection logic function f 1 (k) is not, f 3 (k) -NOT and f 4 (k) is not, respectively, and includes logical function f 2 (k) is not , f 1 (k) -and-NO, f 1 (} &) -or-NO, f 1 (}) - OR, f 2 (}) - OR, f 3 (}) - OR, wherein conditionally «i» digit parallel adder structure is in the form of positive and conditionally Neg цательного каналов для формирования аргумента положительной суммы +S i и аргумента условно отрицательной суммы -S i , при этом в положительный канал «i» разряда сумматора введена логическая функция f 2 (&)-И, а в условно отрицательный канал «i» разряда сумматора введены логические функции f 4 (&)-И и f 4 (})-ИЛИ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида negative-forming channels for positive argument amount + S i and negative argument conditional sum -S i, while in the positive channel «i» adder discharge introduced logical function f 2 (k) - and, as a negative conditional channel «i» adder discharge administered logical function f 4 (k) - D and f 4 (}) - OR, wherein the functional linkages of logical functions in the structure of the adder implemented according to the mathematical model of the form
Figure 00000063
4. Функциональная структура параллельного позиционно-знакового сумматора f(+/-) для комбинационного умножителя, в которой условно «i» разряд включает логические функции f 1 (&)-И и f 1 (} & )-ИЛИ-НЕ, в которых функциональная входная связь является функциональной выходной связью логической функции f 2 ( & )-НЕ и функциональной входной связью разряда для приема входного аргумента n i &m j соответственно и включает логические функции f 1 ( & )-НЕ, f 3 ( & )-НЕ, f 4 ( & )-НЕ, f 1 ( & )-И-НЕ, f 1 (})-ИЛИ, f 2 (})-ИЛИ, f 2 (&)-И, отличающаяся тем, что условно «i» разряд структуры параллельног 4. The functional structure of the parallel position-sign adder f (+/-) for the combination of the multiplier, wherein the conditionally «i» category includes logic functions f 1 (k) - D and f 1 (} &) -or-NO, wherein functional input output relationship is a functional coupling logic function f 2 (k) is not functional and discharge input coupled for receiving an input argument n i & m j, respectively, and includes logical functions f 1 (k) is not, f 3 (k) is not, f 4 (k) is not, f 1 (k) -and-NO, f 1 (}) - OR, f 2 (}) - OR, f 2 (k) - and, wherein the conditional «i» parallelnog discharge structure о сумматора выполнен в виде положительного и условно отрицательного каналов для формирования аргумента положительной суммы +S i и аргумента условно отрицательной суммы -S i , при этом в положительный канал «i» разряда сумматора введены логические функции f 2 ( & )-И-НЕ, f 3 ( & )-И-НЕ, а в условно отрицательный канал «i» разряда сумматора введены логические функции f 2 (} & )-ИЛИ-НЕ и f 3 (} & )-ИЛИ-НЕ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида a combiner configured as a positive and negative conventionally channels to generate positive argument amount + S i and negative argument conditional sum -S i, while in the positive channel «i» adder discharge administered logical function f 2 (k) -and-NO, f 3 (k) -and-NO, and conditional channel negative «i» adder discharge administered logical function f 2 (} &) -or-NO and f 3 (} &) -or-NO, wherein the functional linkages of logical functions in the structure of the adder implemented according to the mathematical model of the form
Figure 00000064
RU2008116449A 2008-04-29 2008-04-29 FUNCTIONAL STRUCTURE OF POSITION-SIGN ACCUMULATOR f(+/-) FOR COMBINATORIAL MULTIPLIER WHERE SUBPRODUCT OUTPUT ARGUMENTS ARE REPRESENTED IN BINARY FORMAT f(2n) (VERSIONS) RU2380740C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2008116449A RU2380740C2 (en) 2008-04-29 2008-04-29 FUNCTIONAL STRUCTURE OF POSITION-SIGN ACCUMULATOR f(+/-) FOR COMBINATORIAL MULTIPLIER WHERE SUBPRODUCT OUTPUT ARGUMENTS ARE REPRESENTED IN BINARY FORMAT f(2n) (VERSIONS)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2008116449A RU2380740C2 (en) 2008-04-29 2008-04-29 FUNCTIONAL STRUCTURE OF POSITION-SIGN ACCUMULATOR f(+/-) FOR COMBINATORIAL MULTIPLIER WHERE SUBPRODUCT OUTPUT ARGUMENTS ARE REPRESENTED IN BINARY FORMAT f(2n) (VERSIONS)

Publications (2)

Publication Number Publication Date
RU2008116449A true RU2008116449A (en) 2009-11-10
RU2380740C2 true RU2380740C2 (en) 2010-01-27

Family

ID=41354177

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2008116449A RU2380740C2 (en) 2008-04-29 2008-04-29 FUNCTIONAL STRUCTURE OF POSITION-SIGN ACCUMULATOR f(+/-) FOR COMBINATORIAL MULTIPLIER WHERE SUBPRODUCT OUTPUT ARGUMENTS ARE REPRESENTED IN BINARY FORMAT f(2n) (VERSIONS)

Country Status (1)

Country Link
RU (1) RU2380740C2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
УЭЙКЕРЛИ ДЖ. Проектирование цифровых устройств. Т.1. - М.: Постмаркет, 2002, с.508. *

Also Published As

Publication number Publication date Type
RU2008116449A (en) 2009-11-10 application

Similar Documents

Publication Publication Date Title
RU2005120362A (en) The method and computer readable medium for preview and perform actions on attachments in e-mail messages
RU2429565C1 (en) FUNCTIONAL STRUCTURE FOR LOGIC-DYNAMIC PROCESS OF CONVERTING POSITION CONDITIONALLY NEGATIVE ARGUMENTS «-»[ni]f(2n) INTO STRUCTURE OF ARGUMENTS "COMPLEMENTARY CODE" OF POSITION-SIGN FORMAT USING ARITHMETIC AXIOMS OF TERNARY NUMBER SYSTEM f(+1,0,-1) (VERSIONS)
RU2442171C2 (en) Chips based on antibodies to determine the multiple transducer signals in rare circulating cells
RU2473955C1 (en) METHOD OF GENERATING ARGUMENTS OF ANALOGUE SIGNALS OF PARTIAL PRODUCTS [ni]&[mj]f(h)↓CD OF ARGUMENTS OF MULTIPLIERS ±[mj]f(2n) И ±[ni]f(2n) - "COMPLEMENTARY CODE" IN PYRAMIDAL MULTIPLIER fΣ(↓CDΣ) FOR SUCCESSIVE LOGIC DECRYPTION f1(CD↓) AND GENERATING RESULTANT SUM IN FORMAT ±[SΣ]f(2n) - "COMPLEMENTARY CODE" AND FUNCTIONAL STRUCTURE FOR REALISATION THEREOF (VERSIONS OF RUSSIAN LOGIC)
RU2373563C9 (en) FUNCTIONAL STRUCTURE OF MULTIPLIER, IN WHICH INPUT ARGUMENTS HAVE FORMAT OF BINARY NUMERATION SYSTEM f(2n), AND OUTPUT ARGUMENTS ARE FORMMED IN FORMAT OF POSITION-SIGN NUMERATION SYSTEM f(+/-)
RU2378682C2 (en) INPUT STRUCTURE FOR PARALLEL ADDER IN POSITION-SIGN CODES f(+/-)(VERSIONS)
RU2005138164A (en) Method Detect text information from the vector-raster image
Wagner ON THE DEVELOPMENT OF ROBUST INTERFACE ELEMENTS FOR THE DELAMINATION ANALYSIS OF STRUCTURES BASED ON MIXED FE-METHODS
Blane Kenya: coping with a history of corruption.(Global Snapshots)
RU2007111996A (en) An apparatus for inputting and outputting data computer
Timofeenko On strongly real elements of finite groups
Shen Application of ORM Technique in Airport Information System
Hansen The Bad City in the Good War
Larsson Hatching of an accountable science
RU2004134130A (en) The waveguide-type phase circulator
RU2006141518A (en) text document recognition method
RU2007106437A (en) Process, the operating system and the computing device to execute the computer program
RU2386162C2 (en) FUNCTIONAL STRUCTURE OF PARALLEL ADDER FOR MULTIPLICATION, WHEREIN ARGUMENTS OFTERMS OF PARTIAL PRODUCTS ARE ARGUMENTS OF TERNARY NUMBER SYSTEM f(+1,0,-1) IN POSITIONAL-SIGN FORMAT THEREOF f(+/-) (VERSIONS)
CN301057919S (en) Sets the reaction system homogeneous emulsion (Fisco- Series)
RU2006112592A (en) Orthogonal convertible computer keyboard
RU2005138467A (en) file management system that uses based on the timeline representation of the data
RU2007109208A (en) An apparatus for inputting and outputting data computer
RU2361269C9 (en) Method of logical differentiation of analogue signals equivalent to binary code and device to this end
WO2008126345A2 (en) Document processing device, method, and program
RU2005113833A (en) The device for the examination of electronic notebooks