RU2016111925A - Схема, способ и устройство для пробуждения главного блока микроконтроллера - Google Patents
Схема, способ и устройство для пробуждения главного блока микроконтроллера Download PDFInfo
- Publication number
- RU2016111925A RU2016111925A RU2016111925A RU2016111925A RU2016111925A RU 2016111925 A RU2016111925 A RU 2016111925A RU 2016111925 A RU2016111925 A RU 2016111925A RU 2016111925 A RU2016111925 A RU 2016111925A RU 2016111925 A RU2016111925 A RU 2016111925A
- Authority
- RU
- Russia
- Prior art keywords
- chip
- peripheral
- peripheral interface
- main mcu
- signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4418—Suspend and resume; Hibernate and awake
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3237—Power saving characterised by the action undertaken by disabling clock generation or distribution
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3243—Power saving in microcontroller unit
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/24—Handling requests for interconnection or transfer for access to input/output bus using interrupt
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
- G06F13/362—Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
- G06F13/364—Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using independent requests or grants, e.g. using separated request and grant lines
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
- G06F13/4291—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/21—Pc I-O input output
- G05B2219/21097—DMA
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/23—Pc programming
- G05B2219/23319—Microprocessor control or manual control
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/25—Pc structure of the system
- G05B2219/25279—Switch on power, awake device from standby if detects action on device
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Claims (45)
1. Схема для пробуждения главного MCU, содержащая главный MCU, микросхему периферийного интерфейса и микросхему периферийной обработки, в которой
микросхема периферийной обработки соединена с главным MCU посредством микросхемы периферийного интерфейса;
линия синхронизации главного MCU соединена с сигналом ведущего генератора синхроимпульсов, а каждая из линии синхронизации микросхемы периферийной обработки и линии синхронизации микросхемы периферийного интерфейса соединена с сигналом ведомого генератора синхроимпульсов таким образом, что микросхема периферийного интерфейса и микросхема периферийной обработки остаются в нормальном рабочем состоянии, когда главный MCU переходит в состояние глубокого сна; и
микросхема периферийного интерфейса выполнена с возможностью контроля объема данных, передаваемых микросхемой периферийной обработки в микросхему периферийного интерфейса, и передачи сигнала пробуждения в главный MCU, если объем данных превышает порог.
2. Схема по п. 1, в которой передача микросхемой периферийного интерфейса сигнала пробуждения в главный MCU включает в себя:
передачу микросхемой периферийного интерфейса сигнала пробуждения в виде сигнала прерывания в главный MCU.
3. Схема по п. 1, в которой дальнейшее нахождение микросхемы периферийного интерфейса и микросхемы периферийной обработки в нормальном рабочем состоянии включает в себя:
передачу данных между микросхемой периферийной обработки и микросхемой периферийного интерфейса посредством Прямого Доступа к Памяти DMA.
4. Схема по п. 1, в которой микросхема периферийного интерфейса представляет собой блок Универсального Асинхронного Приемопередатчика UART, блок Последовательного Периферийного Интерфейса SPI, блок шины для Соединения Микросхем I2C или блок Bluetooth;
микросхема периферийной обработки представляет собой блок Аналого-Цифрового преобразователя АЦП, блок Широтно-Импульсной Модуляции ШИМ, блок обработки видеосигналов или блок обработки звуковых сигналов.
5. Способ пробуждения главного Блока Микроконтроллера MCU, применяемый в устройстве, содержащем главный MCU, микросхему периферийного интерфейса и микросхему периферийной обработки, и включающий в себя:
настройку главного MCU на нахождение в состоянии глубокого сна и настройку микросхемы периферийного интерфейса и микросхемы периферийной обработки на нахождение в нормальном рабочем состоянии;
контроль объема данных, передаваемых микросхемой периферийной обработки в микросхему периферийного интерфейса; и
если объем данных превышает порог, передачу сигнала пробуждения в главный MCU.
6. Способ по п. 5, в котором передача сигнала пробуждения в главный MCU включает в себя:
передачу сигнала пробуждения в виде сигнала прерывания в главный MCU.
7. Способ по п. 5, в котором настройка главного MCU на нахождение в состоянии глубокого сна и настройка микросхемы периферийного интерфейса и микросхемы периферийной обработки на нахождение в нормальном рабочем состоянии включает в себя:
соединение линии синхронизации главного MCU с сигналом ведущего генератора синхроимпульсов;
соединение каждой из линии синхронизации микросхемы периферийной обработки и линии синхронизации микросхемы периферийного интерфейса с сигналом ведомого генератора синхроимпульсов; и
управление сигналом ведущего генератора синхроимпульсов и сигналом ведомого генератора синхроимпульсов, чтобы настроить главный MCU на нахождение в состоянии глубокого сна и настроить микросхему периферийной обработки и микросхему периферийного интерфейса на нахождение в нормальном рабочем состоянии.
8. Способ по п. 5, в котором настройка микросхемы периферийного интерфейса и микросхемы периферийной обработки на нахождение в нормальном рабочем состоянии включает в себя:
настройку микросхемы периферийной обработки и микросхемы периферийного интерфейса на передачу данных между друг другом посредством Прямого Доступа к Памяти DMA.
9. Способ по п. 5, в котором
микросхема периферийного интерфейса представляет собой блок Универсального Асинхронного Приемопередатчика UART, блок Последовательного Периферийного Интерфейса SPI, блок шины для Соединения Микросхем I2C или блок Bluetooth; и
микросхема периферийной обработки представляет собой блок Аналого-Цифрового Преобразователя АЦП, блок Широтно-Импульсной Модуляции ШИМ, блок обработки видеосигналов или блок обработки звуковых сигналов.
10. Устройство для пробуждения главного Блока Микроконтроллера MCU, применяемое в устройстве, содержащем главный MCU, микросхему периферийного интерфейса и микросхему периферийной обработки, и содержащее:
модуль настройки, выполненный с возможностью настройки главного MCU на нахождение в состоянии глубокого сна и настройки микросхемы периферийного интерфейса и микросхемы периферийной обработки на нахождение в нормальном рабочем состоянии;
модуль контроля, выполненный с возможностью контроля объема данных, передаваемых микросхемой периферийной обработки в микросхему периферийного интерфейса; и
модуль передачи, выполненный с возможностью передачи сигнала пробуждения в главный MCU, если объем данных превышает порог.
11. Устройство по п. 10, в котором модуль передачи выполнен с возможностью передачи сигнала пробуждения в виде сигнала прерывания в главный MCU.
12. Устройство по п. 10, в котором модуль настройки содержит:
первый субмодуль соединения, выполненный с возможностью соединения линии синхронизации главного MCU с сигналом ведущего генератора синхроимпульсов;
второй субмодуль соединения, выполненный с возможностью соединения каждой из линии синхронизации микросхемы периферийной обработки и линии синхронизации микросхемы периферийного интерфейса с сигналом ведомого генератора синхроимпульсов; и
субмодуль управления, выполненный с возможностью управления сигналом ведущего генератора синхроимпульсов и сигналом ведомого генератора синхроимпульсов, чтобы настроить главный MCU на нахождение в состоянии глубокого сна и настроить микросхему периферийной обработки и микросхему периферийного интерфейса на нахождение в нормальном рабочем состоянии.
13. Устройство по п. 10, в котором модуль настройки выполнен с возможностью настройки на передачу данных между друг другом посредством Прямого Доступа к Памяти DMA.
14. Устройство по п. 10, в котором
микросхема периферийного интерфейса представляет собой блок Универсального Асинхронного Приемопередатчика UART, блок Последовательного Периферийного Интерфейса SPI, блок шины для Соединения Микросхем I2C или блок Bluetooth; и
микросхема периферийной обработки представляет собой блок Аналого-Цифрового Преобразователя АЦП, блок Широтно-Импульсной Модуляции ШИМ, блок обработки видеосигналов или блок обработки звуковых сигналов.
15. Устройство для пробуждения главного Блока Микроконтроллера MCU, содержащее:
процессор; и
память, выполненную с возможностью хранения команд, исполнимых процессором;
причем процессор выполнен с возможностью:
настройки главного MCU на нахождение в состоянии глубокого сна и настройки микросхемы периферийного интерфейса и микросхемы периферийной обработки на нахождение в нормальном рабочем состоянии;
контроля объема данных, передаваемых микросхемой периферийной обработки в микросхему периферийного интерфейса; и
передачи сигнала пробуждения в главный MCU, если объем данных превышает порог.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510370154.4 | 2015-06-29 | ||
CN201510370154.4A CN104950775A (zh) | 2015-06-29 | 2015-06-29 | 唤醒主mcu微控制单元的电路、方法及装置 |
PCT/CN2015/090602 WO2017000400A1 (zh) | 2015-06-29 | 2015-09-24 | 唤醒主mcu的电路、方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2016111925A true RU2016111925A (ru) | 2017-10-05 |
RU2643474C2 RU2643474C2 (ru) | 2018-02-01 |
Family
ID=54165504
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2016111925A RU2643474C2 (ru) | 2015-06-29 | 2015-09-24 | Схема, способ и устройство для пробуждения главного блока микроконтроллера |
Country Status (8)
Country | Link |
---|---|
US (1) | US20160378512A1 (ru) |
EP (1) | EP3112980B1 (ru) |
JP (1) | JP6446548B2 (ru) |
KR (1) | KR20170012182A (ru) |
CN (1) | CN104950775A (ru) |
MX (1) | MX358065B (ru) |
RU (1) | RU2643474C2 (ru) |
WO (1) | WO2017000400A1 (ru) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106855938A (zh) * | 2015-12-08 | 2017-06-16 | 安徽昌硕光电子科技有限公司 | 一种指纹识别模块的结构 |
SG11201808529SA (en) * | 2016-03-29 | 2018-10-30 | Xped Holdings Pty Ltd | Method and apparatus for a network and device discovery |
KR20220101776A (ko) * | 2016-08-25 | 2022-07-19 | 아나로그 디바이시즈 인코포레이티드 | 원격 버스 활성화를 위한 시스템들 및 기술들 |
CN108663942B (zh) * | 2017-04-01 | 2021-12-07 | 青岛有屋科技有限公司 | 一种语音识别设备控制方法、语音识别设备和中控服务器 |
KR102098905B1 (ko) * | 2018-05-18 | 2020-04-09 | 슈어소프트테크주식회사 | 호스트의 테스트 시나리오로 제어장치의 복수의 파티션간 영향도를 측정하기 위한 방법, 동일 방법을 구현하기 위한 호스트 및 시스템, 그리고 동일 방법을 기록하기 위한 매체 |
CN109327890A (zh) * | 2018-12-04 | 2019-02-12 | 北京华源热力管网有限公司 | 一种基于NB-IoT低功耗模块化信息传输处理方法 |
CN109711519B (zh) * | 2018-12-27 | 2022-10-25 | 江苏恒宝智能系统技术有限公司 | 一种基于金融芯片的外设扩展方法及金融卡 |
GB2587381B (en) * | 2019-09-26 | 2021-09-29 | Continental Automotive Gmbh | Remote powered bus system in a motor vehicle, master electronic control unit, slave electronic control unit and method of operating remote powered bus system |
CN111124518B (zh) * | 2019-12-24 | 2024-01-30 | 西安闻泰电子科技有限公司 | 一种系统睡眠控制电路及其控制方法 |
CN111198776A (zh) * | 2019-12-25 | 2020-05-26 | 上海亮牛半导体科技有限公司 | 一种防止mcu深度休眠期间uart接收丢数据的方法 |
CN112948312B (zh) * | 2021-04-19 | 2021-10-08 | 深圳市航顺芯片技术研发有限公司 | 芯片控制方法、装置、智能终端及计算机可读存储介质 |
CN113295325B (zh) * | 2021-05-21 | 2022-08-16 | 上海钧嵌传感技术有限公司 | 一种电池包压力监测装置及方法 |
CN114691222A (zh) * | 2022-03-01 | 2022-07-01 | 深圳市武迪电子科技有限公司 | 一种微处理器高可靠性can休眠唤醒方法 |
US11620246B1 (en) * | 2022-05-24 | 2023-04-04 | Ambiq Micro, Inc. | Enhanced peripheral processing system to optimize power consumption |
CN115665714B (zh) * | 2022-11-18 | 2023-04-07 | 深圳市汇顶科技股份有限公司 | 近场通信的方法和装置、主控设备、nfc芯片和nfc设备 |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07114510A (ja) * | 1993-10-19 | 1995-05-02 | Hitachi Ltd | Fifoしきい値制御dma制御方式 |
JPH08202469A (ja) * | 1995-01-30 | 1996-08-09 | Fujitsu Ltd | ユニバーサル非同期送受信回路を備えたマイクロ・コントローラユニット |
JPH11143571A (ja) * | 1997-11-05 | 1999-05-28 | Mitsubishi Electric Corp | データ処理装置 |
US7818443B2 (en) * | 2000-12-01 | 2010-10-19 | O2Micro International Ltd. | Low power digital audio decoding/playing system for computing devices |
JP2004013799A (ja) * | 2002-06-11 | 2004-01-15 | Nec Saitama Ltd | クロック切り替えシステム |
US7093036B2 (en) * | 2003-12-11 | 2006-08-15 | International Business Machines Corporation | Processor state aware interrupts from peripherals |
JP2006067140A (ja) * | 2004-08-25 | 2006-03-09 | Matsushita Electric Ind Co Ltd | 受信フレーム処理装置、通信処理装置、および受信フレーム処理方法 |
EP1872098B1 (de) * | 2005-04-19 | 2014-06-04 | Multivac Sepp Haggenmüller GmbH & Co. KG | Verpackungsmaschine |
JP2007058347A (ja) * | 2005-08-22 | 2007-03-08 | Kenwood Corp | 受信装置及びその制御方法 |
TWI317468B (en) * | 2006-02-20 | 2009-11-21 | Ite Tech Inc | Method for controlling power consumption and multi-processor system using the same |
JP2008015883A (ja) * | 2006-07-07 | 2008-01-24 | Matsushita Electric Ind Co Ltd | マスタ装置、スレーブ装置、並びにそれらの通信方法、及び通信システム |
US8117475B2 (en) * | 2006-12-15 | 2012-02-14 | Microchip Technology Incorporated | Direct memory access controller |
US7848825B2 (en) * | 2007-01-03 | 2010-12-07 | Apple Inc. | Master/slave mode for sensor processing devices |
US8370663B2 (en) * | 2008-02-11 | 2013-02-05 | Nvidia Corporation | Power management with dynamic frequency adjustments |
CN101539797B (zh) * | 2008-03-18 | 2014-03-05 | 联芯科技有限公司 | 一种动态时钟与电源的控制方法、系统及装置 |
KR100959136B1 (ko) * | 2008-07-16 | 2010-05-25 | 한국전자통신연구원 | 직접 메모리 접근 제어기 및 직접 메모리 접근 채널의데이터 전송 방법 |
US8576760B2 (en) * | 2008-09-12 | 2013-11-05 | Qualcomm Incorporated | Apparatus and methods for controlling an idle mode in a wireless device |
CN201522684U (zh) * | 2009-09-16 | 2010-07-07 | 珠海中慧微电子有限公司 | 嵌入式系统的功耗管理电路 |
TWI421675B (zh) * | 2010-07-21 | 2014-01-01 | Mstar Semiconductor Inc | 可自動切換運作模式的可攜式電子裝置 |
CN102761426B (zh) * | 2011-04-25 | 2015-11-18 | 腾讯科技(深圳)有限公司 | 一种sns平台唤醒道具的方法及系统 |
JP2012234315A (ja) * | 2011-04-28 | 2012-11-29 | Brother Ind Ltd | データ処理装置 |
CN102288153B (zh) * | 2011-06-14 | 2013-06-05 | 四川大学 | 基于振动发电的高压线风偏在线监测系统及其方法 |
GB2497528B (en) * | 2011-12-12 | 2020-04-22 | Nordic Semiconductor Asa | Peripheral communication |
US20130212408A1 (en) * | 2012-02-09 | 2013-08-15 | Kenneth W. Fernald | Regulating a clock frequency of a peripheral |
DE112012006164B4 (de) * | 2012-03-31 | 2020-03-19 | Intel Corporation | Steuern von Power-Management in Mikroservern |
CN102799260A (zh) * | 2012-07-31 | 2012-11-28 | 福州瑞芯微电子有限公司 | 基于时钟关断的低功耗模式管理soc芯片的电路及方法 |
CN103389644B (zh) * | 2013-06-19 | 2017-02-08 | 杭州士兰微电子股份有限公司 | 一种定时系统及定时方法 |
CN103619056B (zh) * | 2013-12-02 | 2018-01-12 | 华为终端(东莞)有限公司 | 一种上报传感器数据的方法和终端 |
CN104199343A (zh) * | 2014-08-15 | 2014-12-10 | 徐云鹏 | 一种基于串行储存方式的微型数据采集系统 |
-
2015
- 2015-06-29 CN CN201510370154.4A patent/CN104950775A/zh active Pending
- 2015-09-24 WO PCT/CN2015/090602 patent/WO2017000400A1/zh active Application Filing
- 2015-09-24 JP JP2017525668A patent/JP6446548B2/ja active Active
- 2015-09-24 KR KR1020167007390A patent/KR20170012182A/ko not_active Application Discontinuation
- 2015-09-24 MX MX2016001783A patent/MX358065B/es active IP Right Grant
- 2015-09-24 RU RU2016111925A patent/RU2643474C2/ru active
-
2016
- 2016-03-24 EP EP16162346.7A patent/EP3112980B1/en active Active
- 2016-04-19 US US15/132,301 patent/US20160378512A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
MX358065B (es) | 2018-08-03 |
EP3112980A1 (en) | 2017-01-04 |
US20160378512A1 (en) | 2016-12-29 |
JP6446548B2 (ja) | 2018-12-26 |
MX2016001783A (es) | 2017-04-27 |
CN104950775A (zh) | 2015-09-30 |
WO2017000400A1 (zh) | 2017-01-05 |
RU2643474C2 (ru) | 2018-02-01 |
EP3112980B1 (en) | 2018-08-22 |
JP2017528854A (ja) | 2017-09-28 |
KR20170012182A (ko) | 2017-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2016111925A (ru) | Схема, способ и устройство для пробуждения главного блока микроконтроллера | |
CN107092568B (zh) | 在低功耗系统中处理数据的数据通信接口 | |
JP6612885B2 (ja) | シリアルバスのための受信クロック較正 | |
EP3304381B1 (en) | Systems and methods for asynchronous toggling of i2c data line | |
US8683091B2 (en) | Device disconnect detection | |
MX2016000500A (es) | Metodo y dispositivo para activar un chip mcu. | |
JP6074052B2 (ja) | 仮想gpio | |
JP2017510006A (ja) | インバンド割込みを用いたカメラ制御インターフェース拡張 | |
WO2014004896A1 (en) | A low power universal serial bus | |
WO2016126874A1 (en) | Voltage mode and current mode device enumeration | |
EP3230823A1 (en) | Interconnect wake response circuit and method | |
BR112015025079A2 (pt) | módulo receptor, módulo transceptor, dispositivo de comunicação, e, método para ativar um receptor | |
US20180173665A1 (en) | Hard reset over i3c bus | |
WO2014004916A1 (en) | Device connect detection | |
MX356619B (es) | Método y dispositivo para activar una unidad microcontroladora. | |
RU2013107936A (ru) | Устройство usb-ключа и способ подключения смарт-карты с помощью интерфейса usb | |
US20190317911A1 (en) | General purpose input output triggered interface message | |
US20180173667A1 (en) | Hard reset over i3c bus | |
US10102176B2 (en) | Methods and apparatus for rapid switching of hardware configurations with a speed limited bus | |
WO2019119983A1 (zh) | 一种基于蓝牙设备控制智能系统降低功耗的控制系统 | |
CN107436856B (zh) | 具有直接控制的通信装置及相关方法 | |
KR20200093106A (ko) | 반도체 집적 회로 및 그것의 동작 방법 | |
CN102622325A (zh) | I2c总线启动与停止电路结构 | |
CN103873031A (zh) | 非时钟触发寄存器 | |
CN202600693U (zh) | I2c总线启动与停止电路结构 |