RU2001117072A - DIAGRAM OF PHASE CONTROL OF FREQUENCY - Google Patents

DIAGRAM OF PHASE CONTROL OF FREQUENCY

Info

Publication number
RU2001117072A
RU2001117072A RU2001117072/09A RU2001117072A RU2001117072A RU 2001117072 A RU2001117072 A RU 2001117072A RU 2001117072/09 A RU2001117072/09 A RU 2001117072/09A RU 2001117072 A RU2001117072 A RU 2001117072A RU 2001117072 A RU2001117072 A RU 2001117072A
Authority
RU
Russia
Prior art keywords
pll
voltage generator
control voltage
control
termination
Prior art date
Application number
RU2001117072/09A
Other languages
Russian (ru)
Other versions
RU2235421C2 (en
Inventor
Такуси КИМУРА
Масамити НАКАДЗИМА
Original Assignee
Фудзитсу Дженерал Лимитед
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP26716899A external-priority patent/JP3849368B2/en
Application filed by Фудзитсу Дженерал Лимитед filed Critical Фудзитсу Дженерал Лимитед
Publication of RU2001117072A publication Critical patent/RU2001117072A/en
Application granted granted Critical
Publication of RU2235421C2 publication Critical patent/RU2235421C2/en

Links

Claims (5)

1. Схема фазовой подстройки частоты (ФАПЧ), содержащая фазовый компаратор, фильтр нижних частот синхронного детектора, генератор управляющего напряжения и делитель частоты, соединенные последовательно и отображающие контур, а также средство обнаружения, производимого на основе сигнала с выхода генератора управляющего напряжения или делителя частоты прекращения действия ФАПЧ и управляющее средство, выполненное с возможностью управления при выявлении указанным средством обнаружения прекращения действия ФАПЧ, генератором управляющего напряжения таким образом, что частота колебаний генератора управляющего напряжения снижается.1. A phase-locked loop (PLL) comprising a phase comparator, a low-pass filter of a synchronous detector, a control voltage generator and a frequency divider connected in series and displaying a circuit, as well as detection means based on the signal from the output of the control voltage generator or frequency divider the PLL termination and a control means configured to control upon detection of the PLL termination by the indicated means of detection by the generator of the manager voltage so that the oscillation frequency of the control voltage generator is reduced. 2. Схема ФАПЧ по п.1, в которой средство обнаружения прекращения ФАПЧ действия является средством обнаружения наличия/отсутствия выходного сигнала делителя частоты.2. The PLL according to claim 1, in which the means for detecting the termination of the PLL action is a means of detecting the presence / absence of the output signal of the frequency divider. 3. Схема ФАПЧ по п.1, в которой средство обнаружения прекращения действия ФАПЧ выполнено с возможностью определения достижения частотой колебаний генератора управляющего напряжения значения, превышающего заданное значение.3. The PLL according to claim 1, in which the means for detecting the termination of the PLL is configured to determine if the oscillation frequency of the control voltage generator exceeds a predetermined value. 4. Схема ФАПЧ по любому одному из пп.1-3, в которой управляющее средство является средством переключения выходного сигнала фазового компаратора на значение, при котором частота колебаний генератора управляющего напряжения понижается.4. The PLL according to any one of claims 1 to 3, in which the control means is a means of switching the output signal of the phase comparator to a value at which the oscillation frequency of the control voltage generator decreases. 5. Схема ФАПЧ по любому одному из пп.1-3, в которой управляющее средство выполнено с возможностью переключения сигнала сравнения, подаваемого на фазовый компаратор, и понижения частоты колебаний генератора управляющего напряжения.5. The PLL according to any one of claims 1 to 3, in which the control means is configured to switch the comparison signal supplied to the phase comparator and lower the oscillation frequency of the control voltage generator.
RU2001117072/09A 1999-09-21 2000-08-23 Phase-locked loop frequency control circuit RU2235421C2 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP11/267168 1999-09-21
JP26716899A JP3849368B2 (en) 1999-09-21 1999-09-21 PLL circuit

Publications (2)

Publication Number Publication Date
RU2001117072A true RU2001117072A (en) 2003-05-27
RU2235421C2 RU2235421C2 (en) 2004-08-27

Family

ID=17441057

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2001117072/09A RU2235421C2 (en) 1999-09-21 2000-08-23 Phase-locked loop frequency control circuit

Country Status (13)

Country Link
US (1) US6768357B1 (en)
EP (1) EP1143622B1 (en)
JP (1) JP3849368B2 (en)
KR (1) KR100534196B1 (en)
CN (1) CN1321360A (en)
AT (1) ATE252292T1 (en)
AU (1) AU771267B2 (en)
CA (1) CA2351759C (en)
DE (1) DE60005924T2 (en)
ES (1) ES2204675T3 (en)
RU (1) RU2235421C2 (en)
TW (1) TW456107B (en)
WO (1) WO2001022593A1 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002318265A (en) * 2001-04-24 2002-10-31 Hitachi Ltd Semiconductor integrated circuit and method of testing semiconductor integrated circuit
US7085982B2 (en) * 2002-01-18 2006-08-01 Hitachi, Ltd. Pulse generation circuit and semiconductor tester that uses the pulse generation circuit
JP2006254122A (en) * 2005-03-10 2006-09-21 Fujitsu Ltd PLL circuit and method of controlling oscillation operation of PLL circuit
JP2007181046A (en) * 2005-12-28 2007-07-12 Matsushita Electric Ind Co Ltd Receiving circuit, receiving apparatus and receiving method
KR100862509B1 (en) 2007-03-09 2008-10-08 삼성전기주식회사 Low Power Stack Structure Phase-Locked Loop
WO2009001414A1 (en) * 2007-06-22 2008-12-31 Fujitsu Microelectronics Limited Pll control circuit, pll device, pll control method
CN109379076A (en) * 2018-10-24 2019-02-22 佛山市秀声电子科技有限公司 A kind of low-frequency phase-locking ring that modulus combines

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU535715A1 (en) * 1974-08-02 1976-11-15 Северо-Западный Заочный Политехнический Институт Device for phase locked loop
JPS51114058A (en) * 1975-04-01 1976-10-07 Nippon Gakki Seizo Kk Pll system
US4461990A (en) * 1982-10-01 1984-07-24 General Electric Company Phase control circuit for low voltage load
US4769704A (en) * 1985-06-04 1988-09-06 Matsushita Electric Industrial Co., Ltd. Synchronization signal generator
JP2610171B2 (en) * 1988-08-31 1997-05-14 日本電気エンジニアリング株式会社 Phase locked loop
JP2710990B2 (en) * 1989-07-12 1998-02-10 三菱電機株式会社 Video intermediate frequency signal processing circuit
JPH04142812A (en) * 1990-10-04 1992-05-15 Toshiba Corp Phase locked loop circuit
JPH06338786A (en) * 1993-05-31 1994-12-06 Sanyo Electric Co Ltd Microcomputer
JP3395411B2 (en) * 1994-11-21 2003-04-14 ソニー株式会社 Phase comparison circuit and phase synchronization circuit
US5598396A (en) * 1995-02-15 1997-01-28 Matsushita Electric Industrial Co., Ltd. Optical disk reproducing apparatus
KR100546541B1 (en) * 1995-08-14 2006-03-23 가부시끼가이샤 히다치 세이사꾸쇼 Pll circuit and picture reproducing device
DE19600722A1 (en) 1996-01-11 1997-07-17 Bayer Ag Process for the preparation of optionally substituted 4-aminodiphenylamines
JPH10107627A (en) * 1996-10-01 1998-04-24 Kawasaki Steel Corp PLL circuit
JPH11122102A (en) * 1997-10-14 1999-04-30 Kawasaki Steel Corp PLL circuit
US5939949A (en) * 1998-03-16 1999-08-17 National Semiconductor Corporation Self-adjusting startup control for charge pump current source in phase locked loop

Similar Documents

Publication Publication Date Title
CA2010265A1 (en) Phase-locked loop apparatus
DE60007679D1 (en) PLL circuit
KR19980042889A (en) A video display device having a phase-locked loop used for synchronizing a synchronous input signal frequency and a horizontal scan frequency
RU2001117072A (en) DIAGRAM OF PHASE CONTROL OF FREQUENCY
KR970072708A (en) PLL circuit
JP2003133949A5 (en)
KR980007645A (en) HDTV's universal clock generator
CA2152179A1 (en) Phase Locked Loop Error Suppression Circuit and Method
FI922708A0 (en) KRETS FOER DETEKTERING AV EN TELEVISIONSSIGNAL.
JPH05259897A (en) Digital phase locked loop
EP1000466A2 (en) Phase and frequency detector having instantaneous phase difference output
JPS5821862B2 (en) phase synchronized circuit
JPS5616328A (en) Phase synchronous loop device
ATE252292T1 (en) PHASE CONTROL LOOP
JPH07120942B2 (en) PLL circuit
KR0154859B1 (en) Synchronous source input automatic selection device
RU2003126504A (en) VARIABLE SYNTHESIS FREQUENCY SYNTHESIS AND PHASE AUTOMATIC RING
JPH11136124A (en) PLL circuit
JPH0344112A (en) Plo circuit
KR200157927Y1 (en) Pll by the prescaler in multi-path
JPH0756544Y2 (en) Video synchronous detection circuit
KR960016150A (en) Frequency introduction range measurement circuit in phase locked loop (PLL) circuit
JPH0635549Y2 (en) Phase synchronization receiver
RU99100900A (en) ELECTROMAGNETIC MULTIFREQUENCY STRUCTUROSCOPE
KR100205626B1 (en) Digital frequency synthesizer