KR970062948A - 마이크로프로세서의 파워 에스티메이터 - Google Patents

마이크로프로세서의 파워 에스티메이터 Download PDF

Info

Publication number
KR970062948A
KR970062948A KR1019970003814A KR19970003814A KR970062948A KR 970062948 A KR970062948 A KR 970062948A KR 1019970003814 A KR1019970003814 A KR 1019970003814A KR 19970003814 A KR19970003814 A KR 19970003814A KR 970062948 A KR970062948 A KR 970062948A
Authority
KR
South Korea
Prior art keywords
instruction
instructions
power consumption
execution
microprocessor
Prior art date
Application number
KR1019970003814A
Other languages
English (en)
Other versions
KR100254080B1 (ko
Inventor
아쯔시 가게시마
기미요시 우사미
Original Assignee
니시무로 다이조
가부시끼가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로 다이조, 가부시끼가이샤 도시바 filed Critical 니시무로 다이조
Publication of KR970062948A publication Critical patent/KR970062948A/ko
Application granted granted Critical
Publication of KR100254080B1 publication Critical patent/KR100254080B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Power Sources (AREA)
  • Microcomputers (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

본 발명은 복수의 메모리를 구비한 마이크로프로세서에 있어서의 명령 레벨에서 소비 전력의 평가 정밀도를 향상시키는 것을 과제로 한다.
본 발명은 복수의 캐시 메모리(2, 3, 4)를 구비한 마이크로프로세서의 소비 전력을 명령의 어셈블러 기술(記述)로부터 구하는 파워 에스티메이터에 있어서, CPU(5)에서 실행되는 명령이 메인 메모리(1)로부터 판독되는 경우의 소비 전력값과 캐시 메모리(2, 3, 4)로부터 판독되는 경우의 소비전력값을 구하고, 명령이 메인 메모리(1) 또는 어떤 케시 메모리(2, 3, 4)로부터 판독되는가를 판독하고, 판별 결과에 각각의 메모리에 대해 구해진 소비 전력값을 대응시켜 소비 전력을 구하는 것을 특징으로 한다.

Description

마이크로프로세서의 파워 에스티메이터
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 청구항 1에 기재된 발명의 한 실시 형태에 관한 파워 에스티메이터로 평가되는 마이크로프로세서의 한 구성을 도시한 도면.
제2도는 청구항 2에 기재된 발명의 한 실시 형태에 관한 파워 에스티메이터로 평가되는 마이크로프로세서의 한 구성을 도시한 도면.
제3도는 제2도에 도시한 마이크로프로세서에 있어서의 명령 판독의 흐름을 도시한 도면.

Claims (8)

  1. CPU(연산 유닛)와, 상기 CPU에 판독되어 실행되는 명령이 저장되는 복수의 메모리를 구비한 마이크로프로세서에 있어서의 명령 실행시의 소비 전력을 실행되는 명령의 어셈블러 기술(記述)로부터 구하는 마이크로프로세서의 파워 에스티메이터(Power estimator)에 있어서, 상기 CPU에서 실행되는 명령이 상기 복수의 메모리로부터 판독되는 경우의 소비 전력값을 상기 메모리의 각각에 대하여 구하는 수단과, 상기 CPU에서 실행되는 명령이 상기 복수의 메모리 중 어떤 메모리로부터 판독되는지를 판별하는 수단과, 판독되는 명령이 저장된 메모리의 판별 결과에 상기 각각의 메모리에 대하여 구해진 소비 전력값을 대응시켜 마이크로프로세서의 소비 전력을 구하는 수단을 갖는 것을 특징으로 하는 마이크로프로세서의 파워 에스티메이터.
  2. 제1항에 있어서, 상기 CPU에서 실행되는 명령이 제1캐시 메모리로부터 상기 CPU로 판독됨과 동시에, 상기 제1캐시 메모리보다도 고속이며 용량이 적은 m개의 명령을 저장할 수 있는 제2캐시 메모리에 제1캐시메모리로부터 상기 CPU로 판독된 명령을 포함하여 이후에 계속하는 최대 m개의 명령이 저장되며, 상기 제2캐시 메모리에 저장된 명령이 모두 실행될 때까지 상기 제2캐시 메모리로부터 상기 CPU로 명령이 판독되어 명령이 실행되는 동작이 반복되는 경우에, 상기 CPU에서 실행되는 명령이 상기 제1캐시 메모리로부터 판독되는 경우의 제1소비 전력값을 구하며, 상기 CPU에서 실행되는 명령이 상기 제2캐시 메모리로부터 판독되는 경우의 제2소비 전력값을 구하고, 명령의 판독이 개시된 후, m명령마다의 명령의 실행에는 상기 제1소비 전력값을 사용하고, 다른 명령의 실행에는 상기 제2소비 전력값을 사용하여 마이크로프로세서의 소비 전력을 구하는 것을 특징으로 하는 마이크로프로세서의 파워 에스티메이터.
  3. 제2항에 있어서, 브랜치(branch) 명령, 점프(jump) 명령, 예외 처리 명령 등의 일련의 명령의 실행 순서를 변경하는 명령이 실행되는 경우에, 상기 명령의 실행이 개시된 후, m명령마다의 명령의 실행에는 상기 제1소비 전력값을 사용하고, 다른 명령의 실행에는 상기 제2소비 전력값을 사용하여 마이크로프로세서의 소비 전력을 구하는 것을 특징으로 하는 마이크로프로세서의 파워 에스티메이터.
  4. 제2항에 있어서, 브랜치 명령, 점프 명령, 예외 처리 명령 등의 일련의 명령의 실행 순서를 변경하는 명령의 실행이 개시된 후, 상기 명령의 다음 명령 이후에 계속하는 0 또는 m개 미만의 명령의 실행에는 상기 제2소비 전력값을 사용하고, 그 후에 계속하는 m명령마다의 명령의 실행에는 상기 제1소비 전력값을 사용하며, 다른 명령의 실행에는 상기 제2소비 전력값을 사용하여 마이크로프로세서의 소비전력을 구하는 것을 특징으로 하는 마이크로프로세서의 파워 에스티메이터.
  5. 제2항에 있어서, 브랜치 명령, 점프 명령, 예외 처리 명령 등의 일련의 명령의 실행 순서를 변경하는 명령의 실행이 개시되고, 상기 명령에 계속하여 기술(記述)되어 있는 명령을 1 또는 복수개 실행한 후 명령 순서가 변경되는 경우에, 상기 명령에 계속하여 기술되어 있는 명령이 복수개 실행되어 m명령마다의 명령의 실행에는 상기 제1소비 전력값을 사용하고, 다른 명령의 실행에는 상기 제2소비 전력값을 사용하여 마이크로프로세서의 소비 전력을 구하는 것을 특징으로 하는 마이크로프로세서의 파워 에스티메이터.
  6. 제2항에 있어서, 브랜치 명령, 점프 명령, 예외 처리 명령 등의 일련의 명령의 실행 순서를 변경하는명령의 실행이 개시되고, 상기 명령에 계속하여 기술(記述)되어 있는 명령을 복수개 실행한 후 명령 순서가 변경되는 경우에, 상기 명령에 계속하여 기술되어 있는 명령이 1 또는 복수개 실행되고 다음의 명령 이후에 계속하는 0 또는 m개 미만의 명령의 실행에는 상기 제2소비 전력값을 사용하고, 그 후에 계속하는 m명령마다의 명령의 실행에는 상기 제1소비 전력값을 사용하고, 다른 명령의 실행에는 상기 제2소비 전력값을 사용하여 마이크로프로세서의 소비 전력을 구하는 것을 특징으로 하는 마이크로프로세서의 파워 에스티메이터.
  7. 제1항에 있어서, 상기 CPU에서 실행되는 명령의 수, 브랜치 명령, 점프 명령, 예외 처리 명령 등의 일련의 명령의 실행 순서를 변경하는 명령의 수 및 상기 메모리의 용량에 기초하여 상기 메모리로부터 판독되는 명령의 횟수를 상기 각각의 메모리에 대하여 구하고, 상기 메모리에 대해 구해진 횟수와 이 메모리에 대응하여 구해진 소비 전력값과의 곱을 상기 각각의 메모리에 대하여 구하고, 상기 각각의 메모리에 대해 구해진 횟수와 소비 전력과의 곱의 합을 구하여 마이크로프로세서의 소비 전력을 구하는 것을 특징으로 하는 마이크로프로세서의 파워 에스티메이터.
  8. 제1항에 있어서, 상기 CPU에서 실행되는 명령의 수, 브랜치 명령, 점프 명령, 예외 처리 명령 등의 일련의 명령의 실행 순서를 변경하는 명령이 발생하는 확률 및 상기 메모리의 용량에 기초하여 상기 메모리로부터 판독되는 명령의 횟수를 상기 각각의 메모리에 대하여 구하고, 상기 각각의 메모리에 대해 구해진 횟수와 이 메모리에 대응하여 구해진 소비 전력값과의 곱을 상기 각각의 메모리에 대하여 구하고, 상기 각각의 메모리에 대하여 구해진 횟수와 소비 전력과의 곱의 합을 구하여 마이크로프로세서의 소비 전력을 구하는 것을 특징으로 하는 마이크로프로세서의 파워 에스티메이터.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970003814A 1996-02-08 1997-02-06 마이크로프로세서의 파워 에스티메이터 KR100254080B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP02281196A JP3618442B2 (ja) 1996-02-08 1996-02-08 マイクロプロセッサのパワーエスティメータ装置
JP96-022811 1996-02-08

Publications (2)

Publication Number Publication Date
KR970062948A true KR970062948A (ko) 1997-09-12
KR100254080B1 KR100254080B1 (ko) 2000-04-15

Family

ID=12093086

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970003814A KR100254080B1 (ko) 1996-02-08 1997-02-06 마이크로프로세서의 파워 에스티메이터

Country Status (6)

Country Link
US (1) US6055640A (ko)
EP (1) EP0789292B1 (ko)
JP (1) JP3618442B2 (ko)
KR (1) KR100254080B1 (ko)
CN (1) CN1102770C (ko)
DE (1) DE69718084T2 (ko)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6408393B1 (en) * 1998-01-09 2002-06-18 Hitachi, Ltd. CPU power adjustment method
US6163830A (en) * 1998-01-26 2000-12-19 Intel Corporation Method and apparatus to identify a storage device within a digital system
JPH11232147A (ja) 1998-02-16 1999-08-27 Toshiba Corp パワーエスティメーション装置、パワーエスティメーション方法、及びパワーエスティメーションプログラムを記録した機械読み取り可能な記録媒体
US6304621B1 (en) * 1998-05-13 2001-10-16 Broadcom Corporation Multi-mode variable rate digital cable receiver
US6415388B1 (en) * 1998-10-30 2002-07-02 Intel Corporation Method and apparatus for power throttling in a microprocessor using a closed loop feedback system
US6625737B1 (en) * 2000-09-20 2003-09-23 Mips Technologies Inc. System for prediction and control of power consumption in digital system
US7620832B2 (en) * 2000-09-20 2009-11-17 Mips Technologies, Inc. Method and apparatus for masking a microprocessor execution signature
US6715089B2 (en) 2001-01-22 2004-03-30 Ati International Srl Reducing power consumption by estimating engine load and reducing engine clock speed
US6775787B2 (en) * 2002-01-02 2004-08-10 Intel Corporation Instruction scheduling based on power estimation
US7174472B2 (en) * 2003-05-20 2007-02-06 Arm Limited Low overhead integrated circuit power down and restart
US20040236560A1 (en) * 2003-05-23 2004-11-25 Chen Thomas W. Power estimation using functional verification
CN1700299A (zh) * 2004-05-17 2005-11-23 松下电器产业株式会社 图像合成输出装置、方法、程序和记录媒体及其显示装置和移动通信器械
JP2006085534A (ja) * 2004-09-17 2006-03-30 Fujitsu Ltd 情報処理装置、情報処理装置のソフトウェア更新方法、プログラム
CN100370433C (zh) * 2005-06-24 2008-02-20 鸿富锦精密工业(深圳)有限公司 中央处理器的功率估算方法
US7869965B2 (en) * 2005-08-17 2011-01-11 Oracle America, Inc. Inferential power monitor without voltage/current transducers
CN101371213B (zh) * 2005-12-06 2012-03-14 Arm有限公司 能量管理
KR101254009B1 (ko) 2006-02-03 2013-04-12 삼성전자주식회사 워크로드 추정치를 사용하는 cpu의 동적 전압 스케일링방법 및 그 방법을 실행시키기 위한 프로그램을 기록한기록매체
US7673160B2 (en) * 2006-10-19 2010-03-02 International Business Machines Corporation System and method of power management for computer processor systems
US10339227B1 (en) 2007-06-08 2019-07-02 Google Llc Data center design
JP5277781B2 (ja) * 2007-12-05 2013-08-28 富士通株式会社 消費電力見積プログラム、該プログラムを記録したコンピュータに読み取り可能な記録媒体、消費電力見積装置、および消費電力見積方法
US9495272B2 (en) 2009-06-11 2016-11-15 Oracle America, Inc. Method and system for generating a power consumption model of at least one server
US8178997B2 (en) 2009-06-15 2012-05-15 Google Inc. Supplying grid ancillary services using controllable loads
US8510582B2 (en) * 2010-07-21 2013-08-13 Advanced Micro Devices, Inc. Managing current and power in a computing system
US8904208B2 (en) * 2011-11-04 2014-12-02 International Business Machines Corporation Run-time task-level dynamic energy management
CN102508637B (zh) * 2011-11-22 2014-09-24 中国科学院软件研究所 一种指令级密码设备能量消耗信息生成方法
US8862909B2 (en) 2011-12-02 2014-10-14 Advanced Micro Devices, Inc. System and method for determining a power estimate for an I/O controller based on monitored activity levels and adjusting power limit of processing units by comparing the power estimate with an assigned power limit for the I/O controller
US8924758B2 (en) 2011-12-13 2014-12-30 Advanced Micro Devices, Inc. Method for SOC performance and power optimization
US9009500B1 (en) 2012-01-18 2015-04-14 Google Inc. Method of correlating power in a data center by fitting a function to a plurality of pairs of actual power draw values and estimated power draw values determined from monitored CPU utilization of a statistical sample of computers in the data center
EP2811407A4 (en) 2012-01-31 2015-09-30 Nec Corp INFORMATION PROCESSING DEVICE AND ELECTRICITY CALCULATION METHOD FOR THE INFORMATION PROCESSING DEVICE
JP6075157B2 (ja) * 2013-03-28 2017-02-08 富士通株式会社 算出方法、算出プログラム、および算出装置
JP6146197B2 (ja) * 2013-08-07 2017-06-14 株式会社ソシオネクスト 設計支援方法、設計支援プログラム、および設計支援装置
US10101049B2 (en) 2015-11-12 2018-10-16 Oracle International Corporation Determining parameters of air-cooling mechanisms
US10255462B2 (en) 2016-06-17 2019-04-09 Arm Limited Apparatus and method for obfuscating power consumption of a processor
KR20180107351A (ko) 2017-03-16 2018-10-02 에스케이하이닉스 주식회사 상변화메모리의 전력소모량 연산장치 및 이를 포함하는 상변화메모리 시스템과, 상변화메모리의 전력소모량 연산방법
US11150718B2 (en) * 2019-10-17 2021-10-19 Dell Products L.P. System and method for stepwise enablement of a cache memory in an information handling system
CN115309538A (zh) * 2021-05-08 2022-11-08 戴尔产品有限公司 存储资源之间的基于多指标的工作负荷平衡

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4755935A (en) * 1986-01-27 1988-07-05 Schlumberger Technology Corporation Prefetch memory system having next-instruction buffer which stores target tracks of jumps prior to CPU access of instruction
JPS6356731A (ja) * 1986-08-27 1988-03-11 Mitsubishi Electric Corp デ−タ処理装置
US4882673A (en) * 1987-10-02 1989-11-21 Advanced Micro Devices, Inc. Method and apparatus for testing an integrated circuit including a microprocessor and an instruction cache
US5226138A (en) * 1990-11-27 1993-07-06 Sun Microsystems, Inc. Method for selectively transferring data instructions to a cache memory
US5410711A (en) * 1991-02-14 1995-04-25 Dell Usa, L.P. Portable computer with BIOS-independent power management
US5359723A (en) * 1991-12-16 1994-10-25 Intel Corporation Cache memory hierarchy having a large write through first level that allocates for CPU read misses only and a small write back second level that allocates for CPU write misses only
JPH06242951A (ja) * 1992-12-22 1994-09-02 Toshiba Corp キャッシュメモリシステム
US5493667A (en) * 1993-02-09 1996-02-20 Intel Corporation Apparatus and method for an instruction cache locking scheme
JPH07160585A (ja) * 1993-12-13 1995-06-23 Hitachi Ltd 低電力データ処理装置
JP2752597B2 (ja) * 1994-04-19 1998-05-18 松下電器産業株式会社 消費電力の推定方法,消費電力の推定装置,配置配線の決定方法及び配置配線設計装置
US5537656A (en) * 1994-06-17 1996-07-16 Intel Corporation Method and apparatus for a microprocessor to enter and exit a reduced power consumption state
US5666537A (en) * 1994-08-12 1997-09-09 Intel Corporation Power down scheme for idle processor components
US5872983A (en) * 1994-12-22 1999-02-16 Texas Instruments Incorporated Power management interface system for use with an electronic wiring board article of manufacture
US5758174A (en) * 1995-06-07 1998-05-26 International Business Machines Corporation Computer system having a plurality of stored system capability states from which to resume
JP3494813B2 (ja) * 1996-07-19 2004-02-09 株式会社東芝 マイクロプロセッサの消費電力見積もり方法

Also Published As

Publication number Publication date
EP0789292A3 (en) 2000-09-13
US6055640A (en) 2000-04-25
EP0789292A2 (en) 1997-08-13
CN1162148A (zh) 1997-10-15
JPH09218731A (ja) 1997-08-19
CN1102770C (zh) 2003-03-05
EP0789292B1 (en) 2003-01-02
DE69718084T2 (de) 2003-10-09
KR100254080B1 (ko) 2000-04-15
DE69718084D1 (de) 2003-02-06
JP3618442B2 (ja) 2005-02-09

Similar Documents

Publication Publication Date Title
KR970062948A (ko) 마이크로프로세서의 파워 에스티메이터
KR920022117A (ko) 메모리 억세스 장치
KR101105474B1 (ko) 범위 검출을 수행하기 위한 명령어 및 로직
KR920001321A (ko) 고속 프로세서에서의 브랜치 처리 방법 및 장치
RU2000132719A (ru) Смешанный файл векторных/скалярных регистров
KR900008394A (ko) 데이터 처리장치
KR950033820A (ko) 퍼지 논리 연산을 실행하는 데이타 프로세서 및 그 방법
KR970014366A (ko) 프로세서 및 데이타처리장치
SE9702760D0 (sv) Metod för att lagra element i en databas
KR890015157A (ko) 고속 디지탈 신호처리 프로세서
KR920018578A (ko) 데이타 처리 프로세서
KR940000992A (ko) 디지탈데이타프로세서작동방법
KR960018911A (ko) 명령어 캐시안으로 명령어를 로딩하는 방법
KR980003942A (ko) 매트릭스 보간 방법
KR960029971A (ko) 정보 처리기
KR900016865A (ko) 파이프라인방식의 분기명령제어장치
US8484446B2 (en) Microprocessor saving data stored in register and register saving method
US5696713A (en) Method for faster division by known divisor while maintaining desired accuracy
US20070011440A1 (en) Processor and processing method
KR910014823A (ko) 정보처리시스템
KR900015014A (ko) 데이타 프로세서
KR960011669A (ko) 중앙처리장치
KR940022276A (ko) 병렬연산 처리장치
KR950025532A (ko) 연산 처리 장치
KR100516214B1 (ko) 명령어 병렬처리를 위한 디지털 신호처리기 및 그처리방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021231

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee