KR970024757A - 위상 변조 신호로부터 위상차를 검출하는 지연 검파장치 - Google Patents

위상 변조 신호로부터 위상차를 검출하는 지연 검파장치 Download PDF

Info

Publication number
KR970024757A
KR970024757A KR1019960047662A KR19960047662A KR970024757A KR 970024757 A KR970024757 A KR 970024757A KR 1019960047662 A KR1019960047662 A KR 1019960047662A KR 19960047662 A KR19960047662 A KR 19960047662A KR 970024757 A KR970024757 A KR 970024757A
Authority
KR
South Korea
Prior art keywords
data
delay
detection
phase
filter
Prior art date
Application number
KR1019960047662A
Other languages
English (en)
Other versions
KR100301887B1 (ko
Inventor
요시오 우라베
히토시 다카이
히데토시 야마사키
Original Assignee
모리시다 요이치
마쯔시다 덴키 산교 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 모리시다 요이치, 마쯔시다 덴키 산교 가부시키가이샤 filed Critical 모리시다 요이치
Publication of KR970024757A publication Critical patent/KR970024757A/ko
Application granted granted Critical
Publication of KR100301887B1 publication Critical patent/KR100301887B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/233Demodulator circuits; Receiver circuits using non-coherent demodulation
    • H04L27/2331Demodulator circuits; Receiver circuits using non-coherent demodulation wherein the received signal is demodulated using one or more delayed versions of itself

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

위상 변조 신호로부터 위상차를 검출하는 본 발명의 지연 검파장치는 2개의 표본화기(1.2)와, 상기 표본화기로부터의 데이터를 시분할 다중화하여 지연검파함으로써 변조 신호의 위상차의 여현성분의 일부와 남은 일부가 번갈아 나타나는 데이터열과 상기 위상차의 정현성분의 일부와 남은 일부가 번갈아 나타나는 데이터열을 출력하는 지연 검파 연산부(3)와, 2개의 검파후 필터(4.5)로 구성된다. 2개의 검파후 필터(4.5)는 각각 연속하여 입력된 3개의 데이터에 대하여 1 : 2 : 1의 가중된 이동 평균값을 산출하는 직선 보간 필터(35)와, 연속하여 입력된 k개의 데이터의 적분값을 산출하는 적분 필터(36)의 직렬 접속으로 이루어진다.

Description

위상 변조 신호로부터 위상차를 검출하는 지연 검파장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 제1실시예에 의한 지연 검파장치의 구성을 도시한 블록도,
제3도는 제2도의 지연 연산부의 상세한 구성을 도시한 블록도,
제4도는 본 발명의 시각(T-4T)에 있어서의 신호 I(nT). Q(nT). S1(nT). S1{(n-m)T}. S2(nT). F1(nT). F2(nT)의 타이밍 관계를 나타낸 도면.

Claims (20)

  1. 심벌을 송신 정보의 단위로서 위상 변조된 신호를 직교 검파하여 얻어지는 베이스 밴드의 동상신호와 직교신호로부터 소정수의 심벌 시간만큼 떨어진 시각에 있어서의 상기 위상 변조 신호의 위상차를 나타내는 복조 베이스 밴드 신호를 생성하는 지연검파장치에 있어서, 각각 상기 동상신호 및 직교신호를 1심벌 시간보다도 짧은 샘플 주기로 샘플링하여 디지털화하며, 서로 동기하여 동작하는 제1 및 제2표본화 수단과; 상기 제1표본화 수단으로부터 출력된 동상 데이터 및 제2표본화 수단으로부터 출력된 직교 데이터를 시분할 다중화하여 지연 검파함으로써, 상기 위상차의 여현성분의 일부와 남은 일부가 상기 샘플 주기로 번갈아 나타나는 데이터열로 이루어지는 제1검파데이터를 출력함과 동시에, 상기 위상차의 정현성분의 일부와 남은 일부가 상기 샘플 주기로 번갈아 나타는 데이터열로 이루어지는 제2검파 데이터를 출력하는 제연검파 연산수단과; 각각 상기 제1 및 제2검파 데이터로부터 상기 샘플이 주기의 1/4 주기에 상당하는 주파수 보다도 높은 주파수 성분을 제거함으로써 각각 상기 복조 베이스 밴드 신호를 구성하는 제1 및 제2성분을 생성하는 제1 및 제2검파후 필터를 포함하는 것을 특징으로 하는 지연 검파장치.
  2. 제1항에 있어서, 상기 지연검파 연산수단은, 상기 동상 데이터와 그 보다도 상기 소정수의 심벌 시간 전의 동상 데이터의 곱 및 상기 직교 데이터와 그 보다도 상기 소정수의 심벌 시간 전의 직교 데이터의 곱을 각각 상기 샘플 주기로 번갈아 반박하는 산출함으로써 상기 제1검파 데이터를 출력하는 여현성분 산출부와, 상기 직교 데이터와 그보다도 상기 소정수의 심벌 시간 전의 동상 데이터의 곱 및 상기 동상 데이터와 그 보다도 상기 소정수의 심벌시간 전의 직교 데이터의 곱을 각각 상기 심벌 주기로 번갈아 반복하여 산출함으로써 상기 제2검파 데이터를 출력하는 정현성분 산출부를 포함하는 것을 특징으로 하는 지연 검파장치.
  3. 제2항에 있어서, 상기 제1 및 제2검파후 필터는 각각 상기 제1 및 제2검파 데이터에 대하여 다음의 전달함수 H1(z)을 나타내는 디지털 신호 처리를 실시함으로써, 각각 상기 복조 베이스 밴드 신호를 구성하는 제1 및 제2성분을 생성하는 것을 특징으로 하는 지연 검파장치.
    (다만, α β는 정수(定數), i, k는 정수(整數))
  4. 제3항에 있어서, 상기 제1 및 제2검파후 필터는 직렬 접속된 다음의 전달함수H2(z)를 나타내는 직선 보간 필터와, 다음의 전달함수H3(z)을 나타내는 적분 필터를 포함하는 것을 특징으로 하는 지연 검파장치.
  5. 제4항에 있어서, 상기 직선 보간 필터는 직렬 접속된 다음의 전달함수 H4(z)를 나타내는 2개의 제1평균화 필터를 포함하는 것을 특징으로 하는 지연 검파장치.
  6. 제5항에 있어서, 상기 적분 필터의 전달함수 H3(z)에 대한 k는 1 심벌 시간에 대한 상기 제1표본화 수단에서의 샘플링 회수와 같은 것을 특징으로 하는 지연 검파장치.
  7. 제5항에 있어서, 상기 적분 필터의 전달함수 H3(z)에 있어서의 k는 4이고, 상기 적분 필터는 직렬 접속된 이하의 전달함수 H5(z)를 나타내는 제2평균화 필터와, 이하의 전달함수 H6(z)을 나타내는 제3평균화 필터를 포함하는 것을 특징으로 하는 지연 검파장치.
  8. 제7항에 있어서, 상기 제1 및 제2평균화 필터는, 입력 데이터를 1 샘플 주기만큼 지연시키는 제1지연수단과; 각각 상기 입력 데이터 및 상기 지연수단으로부터 출력된 데이터에 1/2을 곱하는 2개의 제1승산수단과; 상기 2개의 제1승산수단으로부터 출력된 데이터를 가산하는 제1가산수단을 포함하며, 상기 제3평균화 필터는, 입력 데이터를 2샘플 주기만큼 지연시키는 제2지연수단과; 각각 상기 입력 데이터 및 상기 제2지연수단으로부터 출력된 데이터에 1/2을 곱하는 2개의 제2승산수단과; 상기 2개의 제2승산수단으로부터 출력된 데이터를 가산하는 제2가산수단을 포함하는 것을 특징으로 하는 지연 검파장치.
  9. 제8항에 있어서, 상기 제1지연수단은 n비트 폭의 레지스터이고, 상기 제2지연수단은 n비트 폭의 2단의 시프트 레지스터이며, 상기 제1 및 제2승산수단은 n비트 데이터를 1비트분 만큼 자리를 내리도록 신호선을 접속하는 것이고, 상기 제1 및 제2가산수단은 2개의 n비트 데이터를 가산하는 가산기인 것을 특징으로 하는 지연 검파장치.
  10. 제9항에 있어서, 상기 여현성분 산출부는, 상기 동상 데이터와 상기 직교 데이터를 번갈아 상기 샘플 시간 간격으로 선택하는 제1선택수단과; 상기 제1선택수단에 의하여 선택된 데이터를 상기 소정수의 심벌 시간만큼 지연시키는 제3지연수단과; 상기 제1선택수단에 의한 선택이 행해질 때 마다 선택된 그 데이터와 상기 제3지연수단으로부터 출력된 지연 데이터의 곱을 산출하여 상기 제1검파 데이터로서 출력하는 제3승산수단을 포함하며, 상기 정현성분 산출부는, 상기 동상 데이터의 부호를 반전하는 부호 반전 수단과; 상기 직교 데이터와 상기 부호 반전수단으로부터 출력된 반전 데이터를 번갈아 상기 샘플 시간 간격으로 선택하는데, 상기 제1선택수단이 상기 동상 데이터를 선택했을 때 상기 직교 데이터를 선택하고, 상기 제1선택수단이 상기 직교 데이터를 선택했을 때 상기 반전 데이터를 선택하는 제2선택수단과; 상기 제2선택수단에 의한 선택이 행해질 때 마다, 선택된 그 데이터와 상기 지연 데이터의 곱을 산출하여 상기 제2검파 데이터로서 출력하는 제4승산수단을 포함하는것을 특징으로 하는 지연 검파장치.
  11. 제1항에 있어서, 상기 지연검파 연산수단과 상기 제1검파후 필터 사이에 접속어어 상기 제 1검파 데이터와 상기 제2검파 데이터를 가산하는 제3가산수단과, 상기 지연검파 연산수단과 상기 제2검파후 필터 사이에 접속되어 상기 제1검파 데이터와 상기 제2검파 데이터의 차를 산출하는 제1감산수단을 구비하며, 사이 제1검파후 필터는 상기 제1검파 데이터로 상기 제3가산수단으로부터 출력된 데이터에 대하여 상기 제거를 행하고, 상기 제2검파후 필터는 상기 제2검파 데이터로 상기 제 1감산수단으로부터 출력된 데이터에 대하여 상기 제거를 행하는 것을 특징으로 하는 지연 검파장치,
  12. 제11항에 있어서, 상기 지연검파 연산수단은, 상기 동상 데이터와 그보다도 상기 소정수의 심벌 시간 저의동상 데이터의 곱 및 상기 직교 데이터와 그 보다도 상기 소정수의 십벌시간 전의 직교 데이터의 곱을 각각 상기 샘플 주기로 번갈아 반복하여 산출함으로써 상기 제1검파 데이터를 출력하는 여현성분 산출부와; 상기 직교 데이터와 그 보다도 상기 소정수의 심벌 시간 전의 동상 데이터의 곱 및 상기 동상 데이터와 그 보다도 상기 소정수의 심벌 시간 전이 직교 데이터의 곱을, 각각 상기 샘플 주기로 번갈아 반복하여 산출함으로써 상기 제2검파 데이터를 출력하는 정현 성분 산출부를 포함하는 것을 특징으로 하는 지연 검파장치.
  13. 제12항에 있어서, 상기 제1 및 제2검파후 필터는 각각 상기 제1 및 제2검파데이터에 대하여 다음의 전달함수 H1(z)을 나타내는 디지털 신호처리를 실시함으로써, 각각 상기 복조 베이스 밴드 신호를 구성하는 제1및 제2성분을 생성하는 것을 특징으로 하는 지연 검파장치.
    (다만, α β는 정수(정수(定數), i, k는 정수(整數))
  14. 제13항에 있어서, 상기 제1 및 제2검파후 필터는 직렬 접속된 다음의 전달함수 H2(z)를 나타내는 직선 보간 필터와, 이하의 전달함수 H3(z)을 나타내는 적분 필터로 이루어지는 것을 특징으로 하는 지연 검파장치.
  15. 제14항에 있어서, 상기 직선 보간 필터는 직렬 접속된 다음의 전달함수 H4(z)를 나타내는 2개의 제1평균화 필터를 포함하는 것을 특징으로 하는 지연 검파장치.
  16. 제15항에 있어서, 상기 적분 필터의 전달함수 H3(z)에 대한 k는 1 심벌 시간에 대한 상기 제1표본화 수단에서의 샘플링 회수와 같은 것을 특징으로 하는 지연 검파장치.
  17. 제15항에 있어서, 상기 적분 필터의 전달함수 H3(z)에 있어서의 k는 4이고, 상기 적분 필터는 직렬 접속된 다음의 전달함수 H5(z)를 나타내는 제2평균화 필터와, 다음의 전달함수 H6(z)을 나타내는 제3평균화 필터를 포함하는 것을 특징으로 하는 지연 검파장치.
  18. 제17항에 있어서, 상기 제1 및 제2평균화 필터는, 입력 데이터를 1 샘플 주기만큼 지연시키는 제1지연수단과; 각각 상기 입력 데이터 및 상기 지연수단으로부터 출력된 데이터에 1/2을 곱하는 2개의 제1승산수단과; 상기 2개의 제1승산수단으로부터 출력된 데이터를 가산하는 제1가산수단을 포함하고, 상기 제3평균화 필터는, 입력 데이터를 2샘플 주기만큼 지연시키는 제2지연수단과; 각각 상기 입력 데이터 및 상기 제2지연수단으로부터 출력된 데이터에 1/2을 곱하는 2개의 제2승산수단과; 상기 2개의 제2승산수단으로부터 출력된 데이터를 가산하는 제2가산수단을 포함하는 것을 특징으로 하는 검파 지연장치.
  19. 제18항에 있어서, 상기 제1지연수단은 n비트 폭의 레지스터이고, 상기 제2지연수단은 n비트 폭의 2단의 시프트 레지스터이며, 상기 제1 및 제2승산수단은 n비트 데이터를 1비트분 만큼 자리를 내리도록 신호선을 접속하는 것이고, 상기 제1 및 제2가산수단은 2개의 n비트 데이터를 가산하는 가산기인 것을 특징으로 하는 지연 검파정치.
  20. 제19항에 있어서, 상기 여현성분 산출부는, 상기 동상 데이타와 상기 직교 데이터를 번갈아 상기 샘플 시간 간격으로 선택하는 제1선택수단과; 상기 제1선택수단에 의하여 선택된 데이터를 상기 소정수의 심벌 시간만큼 지연시키는 제3지연수단과; 상기 제1선택수단에 의한 선택이 행해질 때 마다 선택된 그 데이터와 상기 제3지연수단으로부터 출력된 지연 데이터의 곱을 산출하여 상기 제1검파 데이터로서 출력하는 제3승산수단을 포함하고, 상기 정현성분 산출부는, 상기 동상 데이터의 부호를 반전하는 부호 반전수단과; 상기 직교 데이터와 상기 부호 반전수단으로부터 출력된 반전 데이터를 번갈아 상기 샘플 시간 간격으로 선택하는 데, 상기 제1선택수단이 상기 동상 데이터를 선택했을 때 상기 직교 데이터를 선택하고, 상기 제1선택수단이 상기 직교 데이터를 선택했을 때 상기 반전 데이터를 선택하는 제2선택수단과; 상기 제2선택수단에 의한 선택이 행해질 때 마다, 선택된 그 데이터와 상기 지연 데이터의 곱을 산출하여 상기 제2검파 데이터로서 출력하는 제4승산수단을 포함하는 것을 특징으로 하는 지연 검파 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960047662A 1995-10-24 1996-10-23 위상변조신호로부터위상차를검출하는지연검파장치 KR100301887B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-275,340 1995-10-24
JP27534095A JP3144283B2 (ja) 1995-10-24 1995-10-24 遅延検波装置

Publications (2)

Publication Number Publication Date
KR970024757A true KR970024757A (ko) 1997-05-30
KR100301887B1 KR100301887B1 (ko) 2001-10-22

Family

ID=17554113

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960047662A KR100301887B1 (ko) 1995-10-24 1996-10-23 위상변조신호로부터위상차를검출하는지연검파장치

Country Status (7)

Country Link
US (1) US5828707A (ko)
EP (1) EP0771097B1 (ko)
JP (1) JP3144283B2 (ko)
KR (1) KR100301887B1 (ko)
CN (1) CN1096169C (ko)
DE (1) DE69636616T2 (ko)
HK (1) HK1001468A1 (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3504470B2 (ja) * 1997-09-18 2004-03-08 日本放送協会 Afc回路、キャリア再生回路および受信装置
US6381288B1 (en) * 1998-10-30 2002-04-30 Compaq Information Technologies Group, L.P. Method and apparatus for recovering data from a differential phase shift keyed signal
US6567474B1 (en) 1999-03-02 2003-05-20 Phonex Corporation Digital wireless phone/modem jack capable of communications over the power lines using differential binary phase shift keying (DBPSK)
US6804306B2 (en) * 2000-01-11 2004-10-12 Tektronix, Inc. Stable in-phase/quadrature (I/Q) generator method and apparatus
US6904538B2 (en) * 2001-11-20 2005-06-07 Agere Systems Inc. System and method for differential data detection
JP4258015B2 (ja) * 2002-07-31 2009-04-30 毅 椎名 超音波診断システム、歪み分布表示方法及び弾性係数分布表示方法
CA2437065C (en) 2002-08-23 2012-04-10 Matsushita Electric Industrial Co., Ltd. Data receiving device
JP4306515B2 (ja) * 2003-08-29 2009-08-05 株式会社デンソー 同期検波方法及び装置
JP4076490B2 (ja) * 2003-10-30 2008-04-16 ジーイー・メディカル・システムズ・グローバル・テクノロジー・カンパニー・エルエルシー 直交検波方法および装置並びにmri装置
CN100345387C (zh) * 2004-02-09 2007-10-24 瑞昱半导体股份有限公司 校正同相信号与正交相信号的相位差的方法及装置
US7362694B2 (en) * 2004-05-14 2008-04-22 Broadcom Corporation Programmable identity of I and Q channels
JP5389311B2 (ja) * 2005-04-21 2014-01-15 株式会社ダイヘン 信号処理装置
US8139701B2 (en) * 2010-08-05 2012-03-20 Fujitsu Limited Phase interpolation-based clock and data recovery for differential quadrature phase shift keying
JP7059161B2 (ja) * 2018-10-22 2022-04-25 株式会社日立製作所 回転機診断システム
JP7455565B2 (ja) * 2019-12-09 2024-03-26 三菱重工業株式会社 信号処理装置、信号処理方法および信号処理プログラム

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4715048A (en) * 1986-05-02 1987-12-22 Canadian Patents And Development Limited Frequency offset diversity receiving system
US5007068A (en) * 1988-06-07 1991-04-09 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Doppler-corrected differential detection system
US4849706A (en) * 1988-07-01 1989-07-18 International Business Machines Corporation Differential phase modulation demodulator
US5017883A (en) * 1990-07-31 1991-05-21 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Multiple symbol differential detection
US5151926A (en) * 1991-05-21 1992-09-29 General Electric Company Sample timing and carrier frequency estimation circuit for sine-cosine detectors
JP2959286B2 (ja) * 1992-07-02 1999-10-06 株式会社村田製作所 Dqpsk遅延検波回路
JPH06311147A (ja) * 1993-02-26 1994-11-04 Toshiba Corp ダイバーシティ受信機システム
JP3166494B2 (ja) * 1994-07-27 2001-05-14 松下電器産業株式会社 遅延検波方法および装置

Also Published As

Publication number Publication date
CN1156368A (zh) 1997-08-06
CN1096169C (zh) 2002-12-11
US5828707A (en) 1998-10-27
EP0771097A3 (en) 2001-02-28
HK1001468A1 (en) 1998-06-19
JP3144283B2 (ja) 2001-03-12
KR100301887B1 (ko) 2001-10-22
JPH09116586A (ja) 1997-05-02
DE69636616T2 (de) 2007-08-30
EP0771097B1 (en) 2006-10-11
DE69636616D1 (de) 2006-11-23
EP0771097A2 (en) 1997-05-02

Similar Documents

Publication Publication Date Title
KR970024757A (ko) 위상 변조 신호로부터 위상차를 검출하는 지연 검파장치
JPH10117220A (ja) ディジタル復調器
RU2556429C1 (ru) Некогерентный цифровой демодулятор "в целом" кодированных сигналов с фазовой манипуляцией
RU96109208A (ru) Способ и устройства восстановления тактовой синхронизации символов из принимаемого синфазного и широкополосного квадратурного сигналов
KR870010712A (ko) 채널 클럭 정보 재발생용 장치 및 이를 구비한 데이타 회복장치
CA2154646C (en) Small-scale signal adding device and differential detecting device
KR930005335A (ko) 복조기 및 복조 방법
JPH05504669A (ja) 信号処理
JP4789189B2 (ja) 緊急警報信号受信装置および方法
KR100429697B1 (ko) 디지털신호수신기의동기방법및장치
KR920001830A (ko) 입력가중형 트랜스 버셜필터
CN107846262B (zh) 一种基于差分相关运算的解调码速率检测方法
CN100378463C (zh) 一种检波装置和方法
CN1131489A (zh) 非复杂的双相关相位反转检测器及其方法
JP3914424B2 (ja) 行列・逆行列を利用した変調・復調装置
JP2006211211A (ja) データ受信装置
KR940027391A (ko) 지엠에스케이(gmsk) 디지탈 변조 회로
US20050187996A1 (en) Multiplierless correlators for HIPERLAN/2 and IEEE 802.11A wireless local area networks
JP2004222023A (ja) 受信フレームのシンボル境界検出回路および方法
KR100823252B1 (ko) Ofdm 기반 동기 검출 장치 및 방법
RU2004108153A (ru) Обнаружение метки совмещения при использовании согласованной фильтрации
JP3260691B2 (ja) ユニークワード検出回路
RU2153770C1 (ru) Способ приема широкополосного сигнала и устройство для его реализации (варианты)
SU789866A1 (ru) Спектральный анализатор
KR100585489B1 (ko) 타이밍검출장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090623

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee