KR950010663A - 고스트제거장치에서 최소메모리를 사용한 기준신호추출방법 - Google Patents

고스트제거장치에서 최소메모리를 사용한 기준신호추출방법 Download PDF

Info

Publication number
KR950010663A
KR950010663A KR1019930020147A KR930020147A KR950010663A KR 950010663 A KR950010663 A KR 950010663A KR 1019930020147 A KR1019930020147 A KR 1019930020147A KR 930020147 A KR930020147 A KR 930020147A KR 950010663 A KR950010663 A KR 950010663A
Authority
KR
South Korea
Prior art keywords
reference signal
result data
field
phase
correlation value
Prior art date
Application number
KR1019930020147A
Other languages
English (en)
Other versions
KR960009810B1 (en
Inventor
정만구
Original Assignee
배순훈
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자 주식회사 filed Critical 배순훈
Priority to KR93020147A priority Critical patent/KR960009810B1/ko
Publication of KR950010663A publication Critical patent/KR950010663A/ko
Application granted granted Critical
Publication of KR960009810B1 publication Critical patent/KR960009810B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

본 발명은 고스트제거장치에서 1라인크기의 최소메모리를 사용하여 기준신호를 추출하도록 된 고스트제거장치에서 최소메모리를 사용한 기준신호추출방법을 제공하기 위한 것이다. 이를 위해 본 발명은, 필드연산부에 N필드의 입력신호가 입력될 때 연산을 시작할 위치는 고려할 필요가 없이 상기 N필드의 입력신호를 연산하는 제1단계와, 상기 연산결과 데이터에 대하여 고스트제거장치의 기준 신호발생회로에서 발생된 기준신호와 상관관계를 취하는 제2단계 및; 이 상관관계 값이 +인지의 여부를 판정해서 그 상관관계값이 +이면 상기 연산결과 데이터의 위상이 +이므로 위상보정을 행하지 않고, 상기 상관관계값이 -이면 상기 연산결과 데이터의 위상이 반전된 경우이므로 그 연산결과 데이터에 대하여 위상반전을 행하는 제3단계를 구비하여 이루어진 것이다.

Description

고스트제거장치에서 최소메모리를 사용한 기준신호추출방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 고스트제거장치에서 최소메모리를 사용한 기준신호추출방법을 설명하기 위한 흐름도이다.

Claims (3)

  1. 필드연산부에 N필드의 입력신호가 입력될 때 연산을 시작할 위치는 고려할 필요가 없이 상기 N필드의 입력신호를 연산하는 제1단계와 ; 상기 연산결과 데이터에 대하여 고스트제거장치의 기준신호발생회로에서 발생된 기준신호와 상관관계를 취하는 제2단계 및 ; 이 상관관계값이 +인지의 여부를 판정해서 그 상관관계값이 +이면 상기 연산결과 데이터의 위상이 +이므로 위상보정을 행하지 않고, 상기 상관관계값이 -이면 상기 연산결과 데이터의 위상이 반전된 경우이므로 그 연산결과 데이터에 대하여 위상반전을 행하는 제3단계를 구비하여 이루어진 것을 특징으로 하는 고스트제거장치에서 최소메모리를 사용한 기준신호 추출방법.
  2. 제1항에 있어서, 상기 N은 4 또는 8의 배수이고, 상기 제1단계에서 N필드의 입력신호에 대하여 1라인 크기의 기억장치를 사용하는 것을 특징으로 하는 고스트제거장치에서 최소메모리를 사용한 기준신호 추출방법.
  3. 제2항에 있어서, 상기 제2단계에서는 N필드의 입력신호에 대하여 1회의 상관관계를 취하는 것을 특징으로 하는 고스트제거장치에서 최소메모리를 사용한 기준신호추출방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR93020147A 1993-09-28 1993-09-28 Minimum memory reference signal extracting circuit for ghost cancelling apparatus KR960009810B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR93020147A KR960009810B1 (en) 1993-09-28 1993-09-28 Minimum memory reference signal extracting circuit for ghost cancelling apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR93020147A KR960009810B1 (en) 1993-09-28 1993-09-28 Minimum memory reference signal extracting circuit for ghost cancelling apparatus

Publications (2)

Publication Number Publication Date
KR950010663A true KR950010663A (ko) 1995-04-28
KR960009810B1 KR960009810B1 (en) 1996-07-24

Family

ID=19364930

Family Applications (1)

Application Number Title Priority Date Filing Date
KR93020147A KR960009810B1 (en) 1993-09-28 1993-09-28 Minimum memory reference signal extracting circuit for ghost cancelling apparatus

Country Status (1)

Country Link
KR (1) KR960009810B1 (ko)

Also Published As

Publication number Publication date
KR960009810B1 (en) 1996-07-24

Similar Documents

Publication Publication Date Title
KR920001316A (ko) 정보처리장치
KR910005156A (ko) 파이프라인 처리 방법으로 동작하는 프리디코더 유니트 와 주 디코더 유니트를 갖는 마이크로프로세서
KR920001323A (ko) 브랜치를 제거하여 컴퓨터 성능을 개선하는 프로세서 동작방법
DE3680125D1 (de) Verfahren und geraet zur ausfuehrung einer bereichstransformation in einer digitalen schaltung.
KR920015683A (ko) 리졸버 여자(勵磁)신호 발생 장치
DE60110812D1 (de) Anlage und verfahren zur informationssicherung bei on-line-transaktionen
KR950010663A (ko) 고스트제거장치에서 최소메모리를 사용한 기준신호추출방법
KR920001307A (ko) 정보처리장치
KR930001092A (ko) 윤곽선 특징점 검출장치
KR960706169A (ko) 부호화 방법 및 장치(Method and Apparatus for Encoding)
KR960025032A (ko) 키입력데이타 처리방법
KR920009190A (ko) 동(動)벡터검출장치
KR950009399A (ko) 비휘발성 메모리를 이용한 재시동 시스템 및 방법
KR890003544A (ko) 전자식 타자기에서 반복인자시 연속인자 방법
KR930015768A (ko) 레이블링 방법 및 이것에 사용하는 장치
KR970068284A (ko) 전송 라인의 상태 판별장치
Wheeler Problems with Mitchell's nonlinear key generators
KR960019993A (ko) 범용콘트롤러의 입력장치
KR960043518A (ko) 디지탈 회로의 글리취 제거회로
KR950022778A (ko) 고스트 제거기에서의 입력신호 연산방법
KR970057876A (ko) 영상복호기에서의 에지를 이용한 에러보상장치
KR970057979A (ko) 시스템 타임 클럭 복원 장치에서의 업 신호 및 다운 신호 생성 방법
KR940015863A (ko) 고속 입 · 출력 디바이스를 위한 디코더 방법 및 그 장치
KR980000249A (ko) 프로세서와 디바이스간의 타임 슬롯 스위치의 알람 취합 장치
KR970024785A (ko) 링 신호 검지 제어 방법

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990629

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee