KR930024191A - 백 게이트 영역과 전하를 교환하는 강복 전압 상승 구역 및 구성을 갖춘 수평형의 공핍형 모스(dmos) 트랜지스터를 구비한 반도체 디바이스 - Google Patents
백 게이트 영역과 전하를 교환하는 강복 전압 상승 구역 및 구성을 갖춘 수평형의 공핍형 모스(dmos) 트랜지스터를 구비한 반도체 디바이스 Download PDFInfo
- Publication number
- KR930024191A KR930024191A KR1019930008381A KR930008381A KR930024191A KR 930024191 A KR930024191 A KR 930024191A KR 1019930008381 A KR1019930008381 A KR 1019930008381A KR 930008381 A KR930008381 A KR 930008381A KR 930024191 A KR930024191 A KR 930024191A
- Authority
- KR
- South Korea
- Prior art keywords
- region
- zone
- semiconductor device
- back gate
- protrusion
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 26
- 230000000630 rising effect Effects 0.000 claims abstract 7
- 238000000034 method Methods 0.000 claims 4
- 230000015556 catabolic process Effects 0.000 claims 1
- 238000007654 immersion Methods 0.000 claims 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7816—Lateral DMOS transistors, i.e. LDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/0619—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/063—Reduced surface field [RESURF] pn-junction structures
- H01L29/0634—Multiple reduced surface field (multi-RESURF) structures, e.g. double RESURF, charge compensation, cool, superjunction (SJ), 3D-RESURF, composite buffer (CB) structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0684—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
- H01L29/0692—Surface layout
- H01L29/0696—Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Composite Materials (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
수평형 DMOST(LDMOST)를 갖는 RESURF형 반도체 디바이스는 실질적으로 제1도전형의 반도체 본체(1) 및 표면(2)에 인접한 제2도전형의 표면 영역(3)을 구비한다. LDMOST는 백게이트 영역(5)에서 표면 영역(3)에 제2도전형웨 소오스 영역(6)이 구비된 백 게이트 영역(5)과, 상기 소오스 영역(6)과 상기 백 게이트 영역(5)의 일 연부 사이에 규정된 챈널 영역(7)을 구비한다. 제2도전형의 드레인 영역(8)이 백 게이트 영역(5)으로부터 소정 거리에 위치한다. 백 게이트 영역(5)과 드레인 영역(8) 사이에서 제1도전형의 복수의 강복 전압 상승구역(9)이 구비되어 있다.
본 발명에 따라, 백 게이트 영역(5)에 가장 인접한 제1강복 전압 상승 구역(9A)과 백 게이트 영역(5)에 가장 인접한 제1강복 전압 상승 구역(9A)과 백 게이트 영역(5) 형성 구역중 적어도 한 구역에 타구역을 향하여 돌출하는 적어도 한 돌출부분(35,36)이 구비되며, 그 부분의 지역에서 이 구역과 타구역간의 거리는 이 구역에 인접한 부분에서 보다 더 짧다. 이 돌출부분(35,36)을 통해서 백 게이트 영역(5)과 제1강복 전압 상승 구역(9A)간의 전하 교환이 이루어지므로 반도체 디바이스가 보다 신속하게 스위치될 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 반도체 디바이스의 평면도, 제2도는 제1도의 반도체 디바이스의 선 ⅡA-ⅡA(제2A도) 및 선 ⅡB-ⅡB(제2B도)상에서 취한 단면도, 제3도는 본 발명에 따른 또다른 반도체 디바이스의 또다른 실시예의 평면도, 제4도는 제3도의 반도체 디바이스의 선 Ⅳ-Ⅳ상에서 취한 단면도.
Claims (14)
- 실질적으로 제1도전형의 반도체 본체와, 그 제1도전형과 반대인 제2도전형의 표면에 인접하여 그 표면으로부터 원격한 측부에서 반도체 본체와의 pn접합부를 형성하는 표면 구역을 구비하는 수평형 DMOST(LDMOST)를 갖는 RESURE형 반도체 디바이스로서, 백게이트 영역에는 제2도전형의 표면 구역 형태의 소오스 영역이 표면에 구비되고 소오스 영역과 백게이트의 일 연부사이에 챈널 영역이 형성되는 제1도전형의 표면 구역 형태인 백게이트 영역과, 그 백게이트 영역으로부터 소정 거리에 있는 제2도전형의 표면 구역 형태의 드레인 영역을 구비하고, 백게이트와 드레인 영역 사이의 표면을 접속시키기 위하여 제1도전형의 복수의 강복 전압 상승 구역이 구비되어 있는 수평형 LDMOST를 구비한 RESURF형의 반도체 디바이스에 있어서, 백게이트 영역에 가장 인접하게 위치하는 백게이트 형성구역과 제1의 전압 상승 구역중 적어도 한 구역에 타구역을 향하여 돌출하는 돌출부분이 구비되어 있고, 그 돌출부분 지역에서 이 구역과 타구역간의 거리가 이 구역에 인접한 부분에서 보다 더 짧은 것을 특징으로 하는 반도체 디바이스.
- 제1항에 있어서, 상기 돌출부분은 표면 영역의 매개부분(interposed portion)에 의해 타구역으로 부터 분리되어 있고, 상기 돌출 부분 지역에서의 구역들간 거리는 펀치-스루(punch-through)에 의한 전하 운반이 가능할만큼 작은 것을 특징으로 하는 반도체 디바이스.
- 제2항에 있어서, 상기 돌출부분의 지역에서의 상기 거리가 5㎛ 미만인 것을 특징으로 하는 반도체 디바이스.
- 제1항에 있어서, 상기 돌출부분이 타구역과 접속되어 있는 것을 특징으로 하는 반도체 디바이스.
- 제1항 내지 제4항 중 어느 한 항에 있어서, 챈널 영역의 길이보다 더 긴 폭을 갖는 긴 챈널 영역을 구비하며, 상기 돌출부분이 또 챈널 영역의 좁은 단부 근처에 위치되는 것을 특징으로 하는 반도체 디바이스.
- 제1항 내지 제5항 중 어느 한 항에 있어서, 챈널 영역의 길이보다 더 긴 폭을 갖는 긴 챈널 영역을 구비하고, 상기 돌출부분이 챈널 영역의 긴축 지역에 위치되어 LDMOST의 챈널의 폭에 비해 작은 폭에 걸쳐 연장되는 것을 특징으로 하는 반도체 디바이스.
- 제6항에 있어서, 돌출부분이 챈널 폭의 10% 미만의 폭을 갖는 것을 특징으로 하는 반도체 디바이스.
- 제6항에 있어서, 돌출부분들이 챈널 영역의 폭에 걸쳐 적어도 실질적으로 균질하게 분포되어 있는 지점들에 존재하는 것을 특징으로 하는 반도체 디바이스.
- 제1항 내지 제8항 중 어는 한 항에 있어서, 인접한 강복 전압 상승 구역중 적어도 하나에는 타구역을 향하여 돌출하는 적어도 하나의 돌출부분이 구비되어 있고, 그 부분 지역에서 이 구역과 타구역간의 거리가 이 구역의 인접부분에서 보다 더 작은 것을 특징으로 하는 반도체 디바이스.
- 전기 항들 중 한 항에 있어서, 인접한 강복 전압 상승 구역들이 상호 부분적으로 중첩되는 것을 특징으로 하는 반도체 디바이스.
- 제1항에 있어서, 강복 전압 상승 구역은 제1의 pn 접합부 양단에 전압이 인가된 경우 표면 영역이 전체 두께에 걸쳐 적어도 국부적으로 공핍되는 그 구역들이 충분히 공핍되지 않을 정도로 높은 도핑 원자 농도를 갖는 것을 특징으로 하는 반도체 디바이스.
- 제11항에 있어서, 강복 전압 상승 구역이 1.0 ×1012원자/㎠ 보다 큰 도핑 원자 농도를 갖는 것을 특징으로 하는 반도체 디바이스.
- 제1항 내지 제12항 중 어느 한 항에 있어서, 도전 전계 플레이드에 의해 적어도 부분적으로 덮혀 있는 유전층이 백 게이트와 드레인 영역 사이의 표면상에 존재하는 것을 특징으로 하는 반도체 디바이스.
- 제1항 내지 제13항 중 어느 한 항에 있어서, 표면 영역과 반도체 본체의 경계의 백 게이트 영역 아래에 반도체 보다는 더 높은 도핑 원자 농도로서 제1도전형의 또다른 강복 전압 상승 구역이 구비되어 있는 것을 특징으로 하는 반도체 디바이스.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP92201456 | 1992-05-21 | ||
EP92201456.8 | 1992-05-21 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930024191A true KR930024191A (ko) | 1993-12-22 |
KR100298106B1 KR100298106B1 (ko) | 2001-10-24 |
Family
ID=8210621
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930008381A KR100298106B1 (ko) | 1992-05-21 | 1993-05-17 | 백게이트영역과전하를교환하는항복전압상승구역및구성을갖춘수평형의공핍형모스트랜지스터를구비한반도체디바이스 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5347155A (ko) |
JP (1) | JPH06204482A (ko) |
KR (1) | KR100298106B1 (ko) |
CN (1) | CN1034453C (ko) |
CA (1) | CA2096479A1 (ko) |
TW (1) | TW218424B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100787282B1 (ko) * | 2005-08-31 | 2007-12-20 | 산요덴키가부시키가이샤 | 반도체 장치 및 그 제조 방법 |
Families Citing this family (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
BE1007657A3 (nl) * | 1993-10-14 | 1995-09-05 | Philips Electronics Nv | Halfgeleiderinrichting met een snelle laterale dmost voorzien van een hoogspanningsaanvoerelektrode. |
JP3581447B2 (ja) * | 1995-08-22 | 2004-10-27 | 三菱電機株式会社 | 高耐圧半導体装置 |
US6831331B2 (en) | 1995-11-15 | 2004-12-14 | Denso Corporation | Power MOS transistor for absorbing surge current |
US6242787B1 (en) | 1995-11-15 | 2001-06-05 | Denso Corporation | Semiconductor device and manufacturing method thereof |
KR100204805B1 (ko) * | 1996-12-28 | 1999-06-15 | 윤종용 | 디엠오에스 트랜지스터 제조방법 |
EP1029358A1 (de) * | 1997-11-03 | 2000-08-23 | Infineon Technologies AG | Hochspannungsfeste randstruktur für halbleiterbauelemente |
US5855410A (en) * | 1998-05-29 | 1999-01-05 | Giant Manufacturing Co., Ltd. | Angular position transforming device for a bicycle saddle |
DE19838108B4 (de) * | 1998-08-21 | 2005-05-25 | Infineon Technologies Ag | Randstruktur für Hochvolt-Halbleiterbauelemente |
FR2785090B1 (fr) * | 1998-10-23 | 2001-01-19 | St Microelectronics Sa | Composant de puissance portant des interconnexions |
GB0210065D0 (en) * | 2002-05-02 | 2002-06-12 | Koninkl Philips Electronics Nv | Electronic devices comprising bottom gate tft's and their manufacture |
US6882023B2 (en) * | 2002-10-31 | 2005-04-19 | Motorola, Inc. | Floating resurf LDMOSFET and method of manufacturing same |
EP1678828B1 (en) * | 2003-10-23 | 2012-05-02 | Nxp B.V. | Switch |
US6873011B1 (en) * | 2004-02-24 | 2005-03-29 | System General Corp. | High voltage and low on-resistance LDMOS transistor having equalized capacitance |
US6995428B2 (en) * | 2004-02-24 | 2006-02-07 | System General Corp. | High voltage LDMOS transistor having an isolated structure |
DE102004038369B4 (de) * | 2004-08-06 | 2018-04-05 | Austriamicrosystems Ag | Hochvolt-NMOS-Transistor und Herstellungsverfahren |
KR100722909B1 (ko) * | 2005-08-30 | 2007-05-30 | 닛산 지도우샤 가부시키가이샤 | 반도체 장치 |
JP4630207B2 (ja) * | 2006-03-15 | 2011-02-09 | シャープ株式会社 | 半導体装置 |
DE102007020659B4 (de) * | 2007-04-30 | 2012-02-23 | Infineon Technologies Austria Ag | Halbleiterbauelement und Verfahren zur Herstellung desselben |
KR100840667B1 (ko) * | 2007-06-26 | 2008-06-24 | 주식회사 동부하이텍 | 수평형 디모스 소자 및 그 제조방법 |
US8174051B2 (en) * | 2007-06-26 | 2012-05-08 | International Rectifier Corporation | III-nitride power device |
CN101442073B (zh) * | 2007-11-23 | 2011-02-09 | 三洋电机株式会社 | 半导体器件及其制造方法 |
US8558307B2 (en) | 2007-12-18 | 2013-10-15 | Sanyo Semiconductor Co., Ltd. | Semiconductor device with diffused MOS transistor and manufacturing method of the same |
US8264038B2 (en) * | 2008-08-07 | 2012-09-11 | Texas Instruments Incorporated | Buried floating layer structure for improved breakdown |
JP2010118419A (ja) * | 2008-11-12 | 2010-05-27 | Sharp Corp | 半導体装置 |
CN102157560B (zh) * | 2011-03-02 | 2012-09-12 | 电子科技大学 | 一种高压ldmos器件 |
DE112012006039B4 (de) * | 2012-03-16 | 2021-07-01 | Mitsubishi Electric Corp. | Verfahren zum herstellen eines halbleiterbauteils |
JP6028402B2 (ja) * | 2012-06-07 | 2016-11-16 | 富士電機株式会社 | 半導体装置およびその製造方法 |
CN103681809B (zh) * | 2012-09-09 | 2016-08-17 | 苏州英能电子科技有限公司 | 具有复合结构的横向双极型晶体管 |
JP2014241367A (ja) * | 2013-06-12 | 2014-12-25 | 三菱電機株式会社 | 半導体素子、半導体素子の製造方法 |
CN105826371B (zh) * | 2015-01-05 | 2018-11-27 | 无锡华润上华科技有限公司 | 高压p型横向双扩散金属氧化物半导体场效应管 |
JP6858091B2 (ja) * | 2017-07-18 | 2021-04-14 | 株式会社 日立パワーデバイス | 半導体装置およびその製造方法 |
CN112420846B (zh) * | 2020-12-04 | 2023-03-14 | 重庆邮电大学 | 一种具有表面和体内双沟道的横向超结薄层soi-ldmos器件 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4300150A (en) * | 1980-06-16 | 1981-11-10 | North American Philips Corporation | Lateral double-diffused MOS transistor device |
NL187415C (nl) * | 1980-09-08 | 1991-09-16 | Philips Nv | Halfgeleiderinrichting met gereduceerde oppervlakteveldsterkte. |
GB2173037A (en) * | 1985-03-29 | 1986-10-01 | Philips Electronic Associated | Semiconductor devices employing conductivity modulation |
JPS62122272A (ja) * | 1985-11-22 | 1987-06-03 | Toshiba Corp | 半導体装置 |
US5034790A (en) * | 1989-05-23 | 1991-07-23 | U.S. Philips Corp. | MOS transistor with semi-insulating field plate and surface-adjoining top layer |
-
1992
- 1992-05-30 TW TW081104291A patent/TW218424B/zh active
-
1993
- 1993-05-17 KR KR1019930008381A patent/KR100298106B1/ko not_active IP Right Cessation
- 1993-05-18 CA CA002096479A patent/CA2096479A1/en not_active Abandoned
- 1993-05-18 CN CN93106015A patent/CN1034453C/zh not_active Expired - Fee Related
- 1993-05-20 US US08/065,084 patent/US5347155A/en not_active Expired - Fee Related
- 1993-05-20 JP JP5141573A patent/JPH06204482A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100787282B1 (ko) * | 2005-08-31 | 2007-12-20 | 산요덴키가부시키가이샤 | 반도체 장치 및 그 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
US5347155A (en) | 1994-09-13 |
CA2096479A1 (en) | 1993-11-22 |
KR100298106B1 (ko) | 2001-10-24 |
CN1085690A (zh) | 1994-04-20 |
TW218424B (ko) | 1994-01-01 |
CN1034453C (zh) | 1997-04-02 |
JPH06204482A (ja) | 1994-07-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930024191A (ko) | 백 게이트 영역과 전하를 교환하는 강복 전압 상승 구역 및 구성을 갖춘 수평형의 공핍형 모스(dmos) 트랜지스터를 구비한 반도체 디바이스 | |
US5710455A (en) | Lateral MOSFET with modified field plates and damage areas | |
KR950034767A (ko) | Mis형 반도체장치 | |
US5804864A (en) | High withstand voltage semiconductor device and manufacturing method thereof | |
EP1253634A3 (en) | Semiconductor device | |
KR940003098A (ko) | 반도체 장치 | |
KR100707529B1 (ko) | 횡형 박막 soi 디바이스 | |
KR910003661A (ko) | 불휘발성 반도체장치 | |
KR970701930A (ko) | 높은 래치-업 저항을 가진 실리콘 탄화물을 기초로 한 mis구조물(silicon carbide-based mis structure with high latch-up resistance) | |
GB2371921B (en) | Architecture for circuit connection of a vertical transistor | |
US5381031A (en) | Semiconductor device with reduced high voltage termination area and high breakdown voltage | |
KR940004846A (ko) | 반도체장치 및 그 제조방법 | |
KR920018976A (ko) | 수평 절연 게이트 반도체 장치 | |
KR960032771A (ko) | 접합 전계 효과 트랜지스터를 갖는 반도체 장치 | |
KR930005238A (ko) | 반도체 소자 | |
KR960002880A (ko) | 실리콘 온 인슐레이터(soi) 트랜지스터 | |
US20160308044A1 (en) | Semiconductor Device Comprising a Transistor | |
KR960032725A (ko) | 낮은 도통저항을 갖는 수직 절연 게이트 전계효과 트랜지스터 장치 및 그 형성방법 | |
KR950012769A (ko) | 반도체 소자 | |
DE69841384D1 (de) | Leistungshalbleiteranordnung mit halbisolierendem Substrat | |
KR930003235A (ko) | 마스터 슬라이스형 반도체 집적회로 장치의 기본셀 형성을 위한 트랜지스터 배치와 마스터 슬라이스형 반도체 집적회로 장치 | |
KR930022604A (ko) | 반도체 장치 | |
KR970004074A (ko) | 절연 게이트 전계 효과 트랜지스터 및 그 제조 방법 | |
EP0571027A1 (en) | Semiconductor device comprising a lateral DMOST with breakdown voltage raising zones and provisions for exchanging charge with the back gate region | |
ATE35068T1 (de) | Spannungsfester mos-transistor fuer hoechstintegrierte schaltungen. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |