KR910013900A - 채널 메모리의 메모리 맵 표시 장치 - Google Patents

채널 메모리의 메모리 맵 표시 장치 Download PDF

Info

Publication number
KR910013900A
KR910013900A KR1019890020680A KR890020680A KR910013900A KR 910013900 A KR910013900 A KR 910013900A KR 1019890020680 A KR1019890020680 A KR 1019890020680A KR 890020680 A KR890020680 A KR 890020680A KR 910013900 A KR910013900 A KR 910013900A
Authority
KR
South Korea
Prior art keywords
memory
channel
rom
video
eep
Prior art date
Application number
KR1019890020680A
Other languages
English (en)
Other versions
KR920003091B1 (ko
Inventor
안진원
Original Assignee
김용원
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김용원, 대우전자 주식회사 filed Critical 김용원
Priority to KR1019890020680A priority Critical patent/KR920003091B1/ko
Publication of KR910013900A publication Critical patent/KR910013900A/ko
Application granted granted Critical
Publication of KR920003091B1 publication Critical patent/KR920003091B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Circuits Of Receivers In General (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

내용 없음.

Description

채널 메모리의 메모리 맵 표시 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 메모리 맵 표시 장치의 회로 블럭도,
제2도는 본 발명에 의한 노말 상태시의 채널번호 표시 상태도,
제3도는 본 발명의 장치 동작에 의해 미리 조절된 채널 모우드시의 채널 번호 표시 상태도.

Claims (1)

  1. 키이 매트릭스(A20)로 부터 선택된 키의 입력 신호에 따라 채널 업/다운과 서칭 업/다운 및 채널 메모리/크리어 등의 동작을 리드하는 하나의 타이머 마이컴(A10) 내에는 상기 키이 매트릭스(A20)로 부터 선택된 모든 입력 신호원을 수용하면서 CPU(A13)측으로 전송하기 위한 키이 입력 처리 인터페이스(A17)와, 그 선택된 신호와 대응하는 CPU(A13)의 처리 데이타를 받아 해당 문자를 발생시키도륵 제어하는 온스크린 디스플레이 제어부 (A16)와, CPU(A13) 명령에 따른 EEP-롬(A18)의 입,출력 데이타를 제어하는EEP-롬 제어부(A11) 및 디지트론 드라이브군(A12), 그리고 이들을 주관하는 프로그램 메모리 롬(A14)과 램(A15)으로 구성하되, 그들 상호간의 전송 매체는 라인 버스로서 서로 주고 받을 수 있도록 연결하고, 상기 타이머 마이컵(A10)의 디지트론 드라이브군(A12) 출력 라인과 키이 매트릭스(A20) 라인은 상호 접속되며, 40개의 채널 관계 데이타를 수록할 수 있는 EEP-롬(A18)과, 비디오 입력 단자(VIDEOIN)로 공급된 비디오 신호에 문자 발생 코드부(A22)의 문자 정보를 혼합하여 비디오 출력 단자(VIDEO OUT)로 보내도록 문자 발생 코드부(A22)와 가감기(A23)로 된 온스크린 디스플레이 집적회로(A19)는 상기 타이머 마이컴(A10)의 각 제어부(A11),(A16)에 각각 연결하여 구성되는 것을 특징으로 한 채널 메모리의 메모리 맵 표시 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890020680A 1989-12-31 1989-12-31 채널 메모리의 메모리 맵 표시장치 KR920003091B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890020680A KR920003091B1 (ko) 1989-12-31 1989-12-31 채널 메모리의 메모리 맵 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890020680A KR920003091B1 (ko) 1989-12-31 1989-12-31 채널 메모리의 메모리 맵 표시장치

Publications (2)

Publication Number Publication Date
KR910013900A true KR910013900A (ko) 1991-08-08
KR920003091B1 KR920003091B1 (ko) 1992-04-13

Family

ID=19294725

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890020680A KR920003091B1 (ko) 1989-12-31 1989-12-31 채널 메모리의 메모리 맵 표시장치

Country Status (1)

Country Link
KR (1) KR920003091B1 (ko)

Also Published As

Publication number Publication date
KR920003091B1 (ko) 1992-04-13

Similar Documents

Publication Publication Date Title
KR890007157A (ko) 데이타 프로세서
GB2282244B (en) Integrated circuit
KR880000858A (ko) 멀티 프로세서의 레벨 변경 동기 장치
KR860002870A (ko) 집적회로 장치
KR830009518A (ko) 병렬처리용(竝列處理用)데이터 처리 시스템
KR950020235A (ko) 사용자 제어 정의 기능을 가지는 가정 자동화 시스템
KR920004996A (ko) 전자기기장치
KR840004805A (ko) 정보출력 시스템
KR910010330A (ko) 직접 메모리 액세스 용량을 갖는 병렬 포트
KR850001566A (ko) 마이크로 컴퓨터
KR950025519A (ko) 데이터 처리 장치
KR910013900A (ko) 채널 메모리의 메모리 맵 표시 장치
KR850700162A (ko) 데이타 처리장치용 출력 비교 제어 시스템 및 방법
KR880009306A (ko) 직접 메모리 엑세스 제어 장치
EP0273749B1 (en) Display system with fewer display memory chips
KR870002499A (ko) C.r.t. 디스플레이장치
JPS54140439A (en) Composite computer device
JPS57141754A (en) Operator console
KR930009529B1 (ko) 폰트 rom을 이용한 문자표시장치 및 방법
JPS5640347A (en) Data transmission system
KR910010286A (ko) 비디오 디스플레이 어뎁터
EP0270038A3 (en) A copying machine
KR890004238A (ko) 순차접근 기억장치
KR970022683A (ko) 입-출력 인터페이싱 시스템
KR910010325A (ko) 퍼스널 컴퓨터를 이용한 데이타 전송시스템

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020329

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee