KR910009206Y1 - 플라이백 트랜스포머의 고압다운시 고조파 성분 제거회로 - Google Patents

플라이백 트랜스포머의 고압다운시 고조파 성분 제거회로 Download PDF

Info

Publication number
KR910009206Y1
KR910009206Y1 KR2019880002486U KR880002486U KR910009206Y1 KR 910009206 Y1 KR910009206 Y1 KR 910009206Y1 KR 2019880002486 U KR2019880002486 U KR 2019880002486U KR 880002486 U KR880002486 U KR 880002486U KR 910009206 Y1 KR910009206 Y1 KR 910009206Y1
Authority
KR
South Korea
Prior art keywords
signal
signal level
high voltage
adjusting unit
flyback transformer
Prior art date
Application number
KR2019880002486U
Other languages
English (en)
Other versions
KR890018337U (ko
Inventor
황기범
Original Assignee
삼성전기 주식회사
서주인
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기 주식회사, 서주인 filed Critical 삼성전기 주식회사
Priority to KR2019880002486U priority Critical patent/KR910009206Y1/ko
Publication of KR890018337U publication Critical patent/KR890018337U/ko
Application granted granted Critical
Publication of KR910009206Y1 publication Critical patent/KR910009206Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/19Arrangements or assemblies in supply circuits for the purpose of withstanding high voltages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/205Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic
    • H04N5/208Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic for compensating for attenuation of high frequency components, e.g. crispening, aperture distortion correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

내용 없음.

Description

플라이백 트랜스포머의 고압다운시 고조파 성분 제거회로
제1도는 본 고안의 회로도.
* 도면의 주요부분에 대한 부호의 설명
10, 101 : 신호레벨 조정부 LPF1 : 1차 저역통과 필터부
LPF2 : 2차 저역통과 필터부 A/D : 아날로그/디지탈 변환기
FBT : 플라이백 트랜스 포머 OP1-OP4 : 비교증폭기
R : 1000∼2000Ω저항 R1 : 금속파막 저항기(metallic film resistor)
본 고안은 TV 수상기에 있어, 특히 플라이백 트랜스포머의 고압다운(Down)시에 발생되는 각종 고조파 성분을 저역통과 필터로 부터 제거시키도록 하여 빠른 속도로 정확한 측정값을 얻을 수 있도록 한 플라이백 트랜스포머의 고압다운시 고조파 성분제거 회로에 관한 것이다.
종래의 FBT 고압 발생회로에서는 고압발생회로의 2차측으로부터 20∼30KV의 고압이 발생되는바, 이때 고압에는 각종 고조파 성분이 실려 있기 때문에 이에 따른 고조파 성분을 레벨조정에 의해 제거시켜야 하는 문제점이 있었으며, 또 그의 2차측으로부터 발생되는 고압을 고저항에 의해 저항 분압 방식으로 전압을 다운시켜주므로서 원하는 신호레벨을 디지탈 전압계에 인가시켜 비례적 분형의 아날로그/디지탈 변환기로부터 측정값을 읽었으나, 이러한 비례 적분형의 아날로그/디지탈 변환기는 변환되는 속도가 매우 늦으므로 정확하고도 바른 측정값을 얻지 못하는 문제점이 있었다.
본 고안에서는 이러한 FBT 고압 다운시에 발생되는 각종 고조파 성분을 제거시키도록 하여 정확하고도 빠른 속도로 측정값을 얻을 수 있도록 한 것이다.
좀더 상세히 설명하면, 고압 펄스 발생회로의 2차측으로 부터 발생되는 고압을 원하고자 하는 신호레벨만큼 다운시켜주는 1000-2000㏁저항 및 금속피막 저항기와 원하고자 하는 신호레벨을 출력시켜주는 신호레벨 조정부와 고조파성분을 제거시켜 주는 1차, 2차 저역통과 필터부와 원하고자하는 신호레벨을 출력시켜주는 신호레벨 조정부를 구비하여서된 간단한 회로 구성으로 정확하고도 빠른 속도로 측정값을 얻도록 하여 아날로그/디지탈 변환기에 안정된 전압을 인가시키도록 하는데 그 목적이 있다.
이하, 첨부도면을 참조하여 본 고안을 상세히 설명하면 다음과 같다.
플라이백 트랜스포머(FBT)의 2차측 코일단자(L2)에 그의 2차측으로 부터 발생되는 고압을 원하고자 하는 신호레벨로 다운시켜주는 1000∼2000㏁ 저항(R) 및 금속 피막저항기(R1)와 입력된 신호를 비반전 증폭시켜 원하고자 하는 신호레벨을 출력시켜주는 비교증폭기(OP1)로된 신호레벨조정부(10)와 상기 신호레벨조정부에 각종 포함된 고조파 성분을 제거시켜주는 1차 저역통과 필터부(LPE1)와 다시 고조파 성분을 제거시켜주는 2차 저역통과 필터부(LPF2)와 상기 2차 저역통과필터부에 원하는 신호레벨만을 출력시켜주는 비교 증폭기(OP4)로된 신호레벨 조정부(101)와 상기 신호레벨 조정부(101)에 아날로그/디지탈 변환기(A/D)를 연결하여 구성한 것이다.
이와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
먼저, 입력신호단자(INT)에 15.75 KHz의 펄스신호가 인가될때 트랜지스터(Q1)는 턴온/오프를 반복하게 되는데, 이때 전압(+B)이 다이오드(D1)와 플라이백 트랜스포머(FBT)의 1차측코일(L1)을 통해 트랜지스터(Q1)의 콜렉터-에미터를 경유하여 접지로 바이패스되므로 그의 2차측코일(L2)에서는 20-30KV의 고압이 발생하게 된다.
이와같이 발생된 고압은 저항(R)과 금속피막 저항기(R1)로서 원하는 신호레벨만큼 강압되어 신호레벨 조정부(10)의 내부에 구성된 비교증폭기(OP1)의 비반전 입력단자에 인가된뒤 증폭된다.
비교증폭기(OP1)에서 출력된 신호는 1차 저역통과 필터부(LPF1)의 내부에 구성된 비교증폭기(OP2)의 반전입력단자에 입력되어 증폭됨으로써 1차 저역통과 필터부(LPF1)에서는 각종고조파 성분이 제거 될 수가 있다.
한편, 2차 저역통과 필터부(LPF2)에서는 1차 저역통과 필터부(LPF1)에서 미처 제거시키지 못한 고조파 성분을 다시 제거하여 신호레벨조정부(101)의 내부에 구성된 증폭기(OP4)에 인가하게 된다.
여기에서 2차 저역통과 필터부(LPF2)에서 출력되는 신호는 각종 고조파 성분이 제거된 4Hz이하의 펄스만이 남게 되는 것이다.
여기에서 4Hz이하의 펄스는 증폭기(OP4)에 의해 증폭된뒤 아날로그/디지틀변환기(A/D)에 인가된다.
이와같이 동작되는 본 고안은 플라이백 트랜스포머의 고압 다운시에 발생되는 각종 고조파 성분을 저역통과필터부에 2차로 필터링하여 아날로그/디지탈변환기에 제공함으로써 아날로그/디지틀 변환기로 하여금 빠른 속도로 정확한 측정값을 얻도록 할 수 있는 특징을 지닌 것이다.

Claims (1)

  1. 소정의 펄스신호인가시 고압을 발생시키기 위한 플라이백 트랜스포머(FBT)와, 상기의 고압을 소정의 레벨로 다운시키기 위한 저항(R, R1)과 비교증폭기(10)로된 신호레벨조정부(10)를 구비한 플라이백 트랜스포머의 고압다운시 고조파 성분제어회로에 있어서: 상기의 신호레벨 조정부(10)에서 다운된 신호에 포함된 고조파성분을 완전히제거하여 4Hz의 펄스신호를 출력하기 위해 직렬로 연결된 1, 2차 저역통과 필터부(LPF1, LPF2)와: 상기의 필터링된 신호의 레벨을 증폭시켜 아날로그/디지탈변환기(A/D)에 제공토록한 신호레벨 조정부(101)로 구성시켜서 됨을 특징으로 하는 플라이백 트랜스포머의 고압다운시 고조파 성분제거회로.
KR2019880002486U 1988-02-27 1988-02-27 플라이백 트랜스포머의 고압다운시 고조파 성분 제거회로 KR910009206Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880002486U KR910009206Y1 (ko) 1988-02-27 1988-02-27 플라이백 트랜스포머의 고압다운시 고조파 성분 제거회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880002486U KR910009206Y1 (ko) 1988-02-27 1988-02-27 플라이백 트랜스포머의 고압다운시 고조파 성분 제거회로

Publications (2)

Publication Number Publication Date
KR890018337U KR890018337U (ko) 1989-09-09
KR910009206Y1 true KR910009206Y1 (ko) 1991-11-25

Family

ID=19272729

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880002486U KR910009206Y1 (ko) 1988-02-27 1988-02-27 플라이백 트랜스포머의 고압다운시 고조파 성분 제거회로

Country Status (1)

Country Link
KR (1) KR910009206Y1 (ko)

Also Published As

Publication number Publication date
KR890018337U (ko) 1989-09-09

Similar Documents

Publication Publication Date Title
US4294322A (en) Electronic weight measuring device
KR910009206Y1 (ko) 플라이백 트랜스포머의 고압다운시 고조파 성분 제거회로
EP0685743A1 (en) Current measurement circuit comprising a mutually coupled transformer and an integration circuit
US3818338A (en) Magnetizing current compensating circuit
JPH0743403B2 (ja) 絶縁抵抗測定方法
JPS54118149A (en) Comparator circuit
JPS57212810A (en) Amplifying circuit
JPS55147008A (en) Negative feedback circuit for amplifier
DE69112092D1 (de) Induktivitäts- und Widerstandsmessschaltung.
SU984008A1 (ru) Управл емый генератор пилообразного напр жени
SU647613A1 (ru) Импульсный автокомпенсационный вольтметр
JPS5630400A (en) Measuring instrument for temperature rise of voice coil
SU1730721A1 (ru) Преобразователь частоты в напр жение
JPS5754436A (ja) Sensuhoshiki
JPS60161517A (ja) 測定装置
JPH0641180Y2 (ja) 増幅器の電気的特性測定装置
JPS5713814A (en) Analog-to-digital converting circuit
SU902230A2 (ru) Преобразователь амплитуды импульсов в посто нное напр жение
JP2696883B2 (ja) 鋸歯状波発生回路
GB900625A (en) Expanded scale electrical measuring system
JPS56120218A (en) Peak detection circuit
KR960035023A (ko) 이산소자로 구성된 차륜 속도 측정 센서 인터페이스 회로
JPH0227843B2 (ko)
DE2550936A1 (de) Anordnung zur fuellstandsmessung in einem behaelter
JPH0284687A (ja) ディスプレイモニタのオートトラッキング回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961122

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee