KR840001349A - 버퍼 메모리용 에러처리 시스템 - Google Patents
버퍼 메모리용 에러처리 시스템 Download PDFInfo
- Publication number
- KR840001349A KR840001349A KR1019820003866A KR820003866A KR840001349A KR 840001349 A KR840001349 A KR 840001349A KR 1019820003866 A KR1019820003866 A KR 1019820003866A KR 820003866 A KR820003866 A KR 820003866A KR 840001349 A KR840001349 A KR 840001349A
- Authority
- KR
- South Korea
- Prior art keywords
- block
- logic
- error
- indicating
- lru
- Prior art date
Links
- 238000001514 detection method Methods 0.000 claims 3
- 230000004044 response Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/12—Replacement control
- G06F12/121—Replacement control using replacement algorithms
- G06F12/126—Replacement control using replacement algorithms with special data handling, e.g. priority of data or instructions, handling errors or pinning
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1032—Reliability improvement, data loss prevention, degraded operation etc
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Debugging And Monitoring (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 버퍼 메모리용 에러처리 시스템의 실시예를 예시한 블록다이어그램.
Claims (6)
- 교체블록 지시수단이 교체되는 블록을 지시하지 않는 상태를 기준으로 하여 에러를 검출하기 위한 에러검출 수단과, LRU 논리와 다른 논리를 기준으로 하여 교체되는 블록을 지시하기 위한 제2 교체블록 지시수단으로 구성되고 여러 블록들을 분할된 주메모리에 기억시키기 위한 교체블록 지시수단이 제공되어 새로운 블록이 기억될 때 교체되는 블록중에서 LRU 블록을 지시하는 LRU 논리를 기준으로 교체되는 한 블록을 지시하는 버퍼 메모리용 에러처리 시스템에 있어서, 제2 교체블록 지시수단에 의해 지시된 상기 블록이 상기 에러검출 수단에 의한 에러의 검출에 응답하여 교체되는 블록과 같이 지시되는 것을 특징으로 하는 버퍼 메모리용 에러처리 시스템.
- 제1항에 있어서, 교체블록 지시수단내에서의 LRU 논리가 소거된 블록을 제외하고 수행되는 것을 특징으로 하는 버퍼 메모리용 에러처리 시스템.
- 제1 또는 2항에 있어서, LRU 논리와 다른 제2 교체블록 지시블록내에서의 논리가 최저수의 블록을 지시하는 논리인 것을 특징으로 하는 버퍼 메모리용 에러처리 시스템.
- 제3항에 있어서, 제2 교체블록 지시수단내에서의 논리가 소거된 블록을 제외하고 수행되는 것을 특징으로 하는 버퍼 메모리용 에러처리 시스템.
- 제1 또는 2항에 있어서, LRU 논리와 다른 제2 교체블록 지시수단내에서의 논리가 에러검출 수단에 의해 에러검출 수단에 의해 에러검출전에 즉시 지시된 블록을 지시하는 것을 특징으로 하는 버퍼 메모리용 에러처리 시스템.
- ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP134572 | 1981-08-27 | ||
JP56134572A JPS6049950B2 (ja) | 1981-08-27 | 1981-08-27 | Lruエラ−処理方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR840001349A true KR840001349A (ko) | 1984-04-30 |
KR880000300B1 KR880000300B1 (ko) | 1988-03-19 |
Family
ID=15131476
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR8203866A KR880000300B1 (ko) | 1981-08-27 | 1982-08-27 | 버퍼 메모리의 에러 처리 시스템 |
Country Status (9)
Country | Link |
---|---|
US (1) | US4507729A (ko) |
EP (1) | EP0073666B1 (ko) |
JP (1) | JPS6049950B2 (ko) |
KR (1) | KR880000300B1 (ko) |
AU (1) | AU553410B2 (ko) |
BR (1) | BR8205042A (ko) |
CA (1) | CA1182925A (ko) |
DE (1) | DE3277555D1 (ko) |
ES (1) | ES515283A0 (ko) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0173556A3 (en) * | 1984-08-31 | 1987-05-27 | Texas Instruments Incorporated | Hierarchical architecture for determining the least recently used cache memory |
US5146604A (en) * | 1986-06-06 | 1992-09-08 | Canon Kabushiki Kaisha | Information filing apparatus that stores and erases information based on frequency of its use |
JPH0679297B2 (ja) * | 1987-02-09 | 1994-10-05 | 日本電気アイシーマイコンシステム株式会社 | 順序記憶制御回路 |
JPS63240959A (ja) * | 1987-03-28 | 1988-10-06 | Toshio Takagi | 散水用ノズル |
JPS63257854A (ja) * | 1987-04-15 | 1988-10-25 | Nec Corp | Lruメモリ障害検出回路 |
US5136706A (en) * | 1987-04-30 | 1992-08-04 | Texas Instruments Incorporated | Adaptive memory management system for collection of garbage in a digital computer |
US5140690A (en) * | 1988-06-14 | 1992-08-18 | Mitsubishi Denki Kabushiki Kaisha | Least-recently-used circuit |
JPH01314359A (ja) * | 1988-06-14 | 1989-12-19 | Mitsubishi Electric Corp | 最優劣決定回路 |
FR2645986B1 (fr) * | 1989-04-13 | 1994-06-17 | Bull Sa | Procede pour accelerer les acces memoire d'un systeme informatique et systeme pour la mise en oeuvre du procede |
JPH0640977B2 (ja) * | 1992-02-13 | 1994-06-01 | 寿雄 高城 | 散水用ノズル |
US5471605A (en) * | 1992-08-27 | 1995-11-28 | Intel Corporation | Apparatus for updating a multi-way set associative cache memory status array |
US5606688A (en) * | 1994-08-31 | 1997-02-25 | International Business Machines Corporation | Method and apparatus for dynamic cache memory allocation via single-reference residency times |
US6026470A (en) * | 1997-04-14 | 2000-02-15 | International Business Machines Corporation | Software-managed programmable associativity caching mechanism monitoring cache misses to selectively implement multiple associativity levels |
US5978888A (en) * | 1997-04-14 | 1999-11-02 | International Business Machines Corporation | Hardware-managed programmable associativity caching mechanism monitoring cache misses to selectively implement multiple associativity levels |
US6571317B2 (en) * | 2001-05-01 | 2003-05-27 | Broadcom Corporation | Replacement data error detector |
JP4369524B2 (ja) * | 2006-02-27 | 2009-11-25 | 富士通株式会社 | Lru制御装置およびlru制御プログラム |
US8806294B2 (en) * | 2012-04-20 | 2014-08-12 | Freescale Semiconductor, Inc. | Error detection within a memory |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3588829A (en) * | 1968-11-14 | 1971-06-28 | Ibm | Integrated memory system with block transfer to a buffer store |
FR116049A (ko) * | 1975-03-20 | |||
US4092713A (en) * | 1977-06-13 | 1978-05-30 | Sperry Rand Corporation | Post-write address word correction in cache memory system |
US4168541A (en) * | 1978-09-25 | 1979-09-18 | Sperry Rand Corporation | Paired least recently used block replacement system |
JPS55157181A (en) * | 1979-05-25 | 1980-12-06 | Nec Corp | Buffer memory control system |
-
1981
- 1981-08-27 JP JP56134572A patent/JPS6049950B2/ja not_active Expired
-
1982
- 1982-08-25 US US06/411,318 patent/US4507729A/en not_active Expired - Lifetime
- 1982-08-26 AU AU87751/82A patent/AU553410B2/en not_active Ceased
- 1982-08-26 CA CA000410171A patent/CA1182925A/en not_active Expired
- 1982-08-26 ES ES515283A patent/ES515283A0/es active Granted
- 1982-08-27 DE DE8282304537T patent/DE3277555D1/de not_active Expired
- 1982-08-27 BR BR8205042A patent/BR8205042A/pt not_active IP Right Cessation
- 1982-08-27 KR KR8203866A patent/KR880000300B1/ko active
- 1982-08-27 EP EP82304537A patent/EP0073666B1/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS6049950B2 (ja) | 1985-11-06 |
DE3277555D1 (en) | 1987-12-03 |
AU553410B2 (en) | 1986-07-17 |
US4507729A (en) | 1985-03-26 |
EP0073666B1 (en) | 1987-10-28 |
CA1182925A (en) | 1985-02-19 |
EP0073666A3 (en) | 1984-09-05 |
ES8307054A1 (es) | 1983-06-16 |
BR8205042A (pt) | 1983-08-09 |
JPS5845682A (ja) | 1983-03-16 |
AU8775182A (en) | 1983-03-03 |
ES515283A0 (es) | 1983-06-16 |
KR880000300B1 (ko) | 1988-03-19 |
EP0073666A2 (en) | 1983-03-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR840001349A (ko) | 버퍼 메모리용 에러처리 시스템 | |
KR870011524A (ko) | 마이크로프로세서칩의 스택프레임캐시 | |
KR920001332A (ko) | 고성능 프로세서의 브랜치 예상 동작 방법 및 장치 | |
KR840006529A (ko) | 데이타 처리 시스템 | |
GB1413739A (en) | Address conversion units and data processing systems embodying the same | |
SE8302511D0 (sv) | Anordning for att skydda mot obehorig lesning av programord som er lagrade i ett minne | |
KR840006092A (ko) | 기억보호 검사방법 및 그 수행회로 | |
KR890007162A (ko) | 데이타 처리장치 | |
GB1221640A (en) | Segment addressing | |
KR840007190A (ko) | 버퍼기억장치의 단일비트 에러처리 시스템 | |
KR860002049A (ko) | 캐쉬 메모리 제어회로 | |
KR860000595A (ko) | 정보처리장치를 위한 메모리액세스 제어방식 | |
JPS5680872A (en) | Buffer memory control system | |
KR910014819A (ko) | 듀얼-포트 캐쉬 태그 메모리 | |
KR880008211A (ko) | 경화 판별장치 | |
KR880008237A (ko) | 디지탈 신호의 시간축 보정장치 | |
KR840001726A (ko) | 키이기억에러 처리시스템 | |
JPS57100680A (en) | Page fault processing system | |
JPS573159A (en) | Variable length segment control system | |
JPS56162151A (en) | Information processing device | |
JPS5740790A (en) | Storage control system | |
JPS57101954A (en) | Error information system of logical device | |
KR830003764A (ko) | 마이크로 프로그램 제어장치 | |
KR900012167A (ko) | 리 퀘스트 캔슬 시스템(request cancel system) | |
KR890000963A (ko) | 데이타 처리 시스템 |