KR20170043460A - 회로 장치, 전기 광학 장치 및 전자 기기 - Google Patents

회로 장치, 전기 광학 장치 및 전자 기기 Download PDF

Info

Publication number
KR20170043460A
KR20170043460A KR1020160131459A KR20160131459A KR20170043460A KR 20170043460 A KR20170043460 A KR 20170043460A KR 1020160131459 A KR1020160131459 A KR 1020160131459A KR 20160131459 A KR20160131459 A KR 20160131459A KR 20170043460 A KR20170043460 A KR 20170043460A
Authority
KR
South Korea
Prior art keywords
pixel
polarity
data
line
data line
Prior art date
Application number
KR1020160131459A
Other languages
English (en)
Inventor
모토아키 니시무라
아키히코 이토
Original Assignee
세이코 엡슨 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세이코 엡슨 가부시키가이샤 filed Critical 세이코 엡슨 가부시키가이샤
Publication of KR20170043460A publication Critical patent/KR20170043460A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of El Displays (AREA)

Abstract

듀얼 게이트 구조의 표시 패널에 있어서 표시 품질을 향상하는 것이 가능한 회로 장치, 전기 광학 장치 및 전자 기기 등을 제공하는 것이다.
표시 패널은, 제1 주사선에 의해 선택되는 제1 화소군과, 제2 주사선에 의해 선택되는 제2 화소군을 갖고, 제1 화소군의 화소와 제2 화소군의 화소에 의해 데이터선이 공용된다. 회로 장치(100)는, 구동부(60)와 제어부(20)와 극성 설정부(70)를 포함한다. 구동부(60)는, 제1 주사 기간에 있어서, 제1 데이터선에 대하여 제1 극성의 데이터 전압을 출력하고, 제2 데이터선에 대하여, 제1 극성과는 역극성인 제2 극성의 데이터 전압을 출력하고, 제2 주사 기간에 있어서, 제1 데이터선에 대하여 제3 극성의 데이터 전압을 출력하고, 제2 데이터선에 대하여, 제3 극성과는 역극성인 제4 극성의 데이터 전압을 출력한다. 극성 설정부(70)는, 제1 극성, 제2 극성, 제3 극성, 제4 극성을 설정한다.

Description

회로 장치, 전기 광학 장치 및 전자 기기{CIRCUIT DEVICE, ELECTRO-OPTICAL APPARATUS, AND ELECTRONIC INSTRUMENT}
본 발명은, 회로 장치, 전기 광학 장치 및 전자 기기 등에 관한 것이다.
액티브 매트릭스 표시 장치에 이용되는 표시 패널의 일종으로서, 이른바 듀얼 게이트 구조의 표시 패널이 알려져 있다(예를 들면, 특허문헌 1, 2). 듀얼 게이트 구조의 표시 패널은, 제1 주사선에 의해 선택되는 화소와, 제2 주사선에 의해 선택되는 화소로, 1개의 데이터선이 공용되는 구조의 패널이다.
특허문헌 1의 종래 기술에서는, 듀얼 게이트 구조의 표시 패널에 있어서 도트 반전 구동을 행한 경우에, 표시 화면에 세로줄이 보여 버린다는 문제를, 패널 구조의 궁리에 의해 해결하고 있다. 구체적으로는, 홀수 화소, 짝수 화소로의 제1 주사선, 제2 주사선의 접속 구성을 궁리함으로써, 세로줄의 문제를 해결하고 있다. 또한 특허문헌 2에는, 홀수 화소, 짝수 화소로의 제1 주사선, 제2 주사선의 접속 구성이, 특허문헌 1과는 상이한 듀얼 게이트 구조의 표시 패널이 개시되어 있다.
일본공개특허공보 평10-73843호 일본공개특허공보 평10-142578호
이러한 듀얼 게이트 구조의 표시 패널에서는, 데이터선의 개수를 반감할 수 있기 때문에, 장치의 소형화나 저(低)비용화 등을 실현할 수 있는 이점이 있다.
그러나, 듀얼 게이트 구조의 표시 패널에서는, 1개의 데이터선에 접속되는 2개의 화소를 제1 주사선과 제2 주사선에서 시분할로 선택한다. 그 때문에, 도트 반전 구동을 행한 경우에, 그들의 화소 사이의 기생 용량 등에 의해 화소의 보유지지(保持) 전압이 악영향을 받아 버린다. 예를 들면, 표시 화상의 세로줄이 되어 보여, 표시 품질이 저하된다.
또한, 최적의 극성 반전 패턴은, 표시 패널의 타입에 따라서 상이한 경우가 있고, 여러 가지 타입의 표시 패널에 대응한 최적의 극성 반전 패턴을 간소한 설정으로 제공할 수 있는 회로 장치의 실현이 요망된다.
본 발명의 몇 가지의 실시 형태에 의하면, 듀얼 게이트 구조의 표시 패널에 있어서 표시 품질을 향상하는 것이 가능한 회로 장치, 전기 광학 장치 및 전자 기기 등을 제공할 수 있다.
본 발명의 일 실시 형태는, 제1 표시 라인에 대응하여 형성된 제1 주사선 및 제2 주사선 중 상기 제1 주사선에 의해 선택되는 제1 화소군과, 상기 제2 주사선에 의해 선택되는 제2 화소군을 갖고, 복수의 데이터선의 각 데이터선이 상기 제1 화소군 중 어느 하나의 화소와 상기 제2 화소군 중 어느 하나의 화소에 의해 공용되는 표시 패널을 구동하는 회로 장치로서, 표시 데이터에 기초하여 상기 표시 패널을 구동하는 구동부와, 상기 구동부를 제어하는 제어부와, 극성 설정부를 포함하고, 상기 구동부는, 상기 제1 주사선에 의해 상기 제1 화소군이 선택되는 제1 주사 기간에 있어서, 상기 복수의 데이터선의 제1 데이터선에 대하여, 정극성 및 부극성의 한쪽인 제1 극성의 데이터 전압을 출력하고, 상기 복수의 데이터선의 제2 데이터선에 대하여, 상기 제1 극성과는 역극성인 제2 극성의 데이터 전압을 출력하고, 상기 제2 주사선에 의해 상기 제2 화소군이 선택되는 제2 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성 및 부극성의 한쪽인 제3 극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 상기 제3 극성과는 역극성인 제4 극성의 데이터 전압을 출력하고, 상기 극성 설정부는, 상기 제1 극성, 상기 제2 극성, 상기 제3 극성, 상기 제4 극성을 설정하는 회로 장치에 관한 것이다.
본 발명의 일 실시 형태에 의하면, 제1 데이터선, 제2 데이터선에 대하여, 제1 주사 기간에서는, 각각 제1 극성, 제2 극성의 데이터 전압이 출력되고, 제2 주사 기간에서는, 각각 제3 극성, 제4 극성의 데이터 전압이 출력된다. 그리고, 극성 설정부에 의해, 이들의 제1 극성, 제2 극성, 제3 극성, 제4 극성이 설정된다. 이에 따라, 제1 극성, 제2 극성, 제3 극성, 제4 극성을 여러 가지 극성으로 설정하는 것이 가능해져, 다양한 극성 패턴의 데이터 전압을 출력할 수 있게 된다. 이에 따라, 여러 가지 표시 패널에 있어서 최적의 극성 패턴을 선택하는 것이 가능해져, 듀얼 게이트 구조의 표시 패널에 있어서 표시 품질을 향상하는 것이 가능해진다.
또한 본 발명의 일 실시 형태에서는, 상기 구동부는, 상기 제1 데이터선, 상기 제2 데이터선에 대응하여 형성되는 구동 회로를 포함하고, 상기 구동 회로는, 정극성 전압을 출력하는 정극성용 앰프 회로와, 부극성 전압을 출력하는 부극성용 앰프 회로와, 상기 정극성용 앰프 회로와 상기 부극성용 앰프 회로 중 어느 한쪽의 앰프 회로로부터의 출력 전압을, 상기 제1 데이터선에 출력하는 제1 스위치 회로와, 상기 한쪽과는 상이한 다른 한쪽의 앰프 회로로부터의 출력 전압을, 상기 제2 데이터선에 출력하는 제2 스위치 회로를 포함해도 좋다.
이와 같이 하면, 정극성 전압과 부극성 전압 중 어느 한쪽이 제1 데이터선에 출력되고, 다른 한쪽이 제2 데이터선에 출력된다. 이에 따라, 제1 데이터선과 제2 데이터선에 서로 역극성의 데이터 전압을 출력할 수 있다. 제1 데이터선과 제2 데이터선에 대하여 정극성용 앰프 회로와 부극성용 앰프 회로를 1쌍 형성하면 되기 때문에, 회로를 소규모화할 수 있다.
또한 본 발명의 다른 실시 형태는, 제1 표시 라인에 대응하여 형성된 제1 주사선 및 제2 주사선 중 상기 제1 주사선에 의해 선택되는 제1 화소군과, 상기 제2 주사선에 의해 선택되는 제2 화소군을 갖고, 복수의 데이터선의 각 데이터선이 상기 제1 화소군 중 어느 하나의 화소와 상기 제2 화소군 중 어느 하나의 화소에 의해 공용되는 표시 패널을 구동하는 회로 장치로서, 표시 데이터에 기초하여 상기 표시 패널을 구동하는 구동부를 포함하고, 상기 구동부는, 상기 제1 주사선에 의해 상기 제1 화소군이 선택되는 제1 주사 기간에 있어서, 상기 복수의 데이터선의 제1 데이터선에 대하여, 정극성 및 부극성의 한쪽인 제1 극성의 데이터 전압을 출력하고, 상기 복수의 데이터선의 제2 데이터선에 대하여, 상기 제1 극성과는 역극성인 제2 극성의 데이터 전압을 출력하고, 상기 제2 주사선에 의해 상기 제2 화소군이 선택되는 제2 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성 및 부극성의 한쪽인 제3 극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 상기 제3 극성과는 역극성인 제4 극성의 데이터 전압을 출력하고, 상기 구동부는, 상기 제1 데이터선, 상기 제2 데이터선에 대응하여 형성되는 구동 회로를 포함하고, 상기 구동 회로는, 정극성 전압을 출력하는 정극성용 앰프 회로와, 부극성 전압을 출력하는 부극성용 앰프 회로와, 상기 정극성용 앰프 회로와 상기 부극성용 앰프 회로 중 어느 한쪽의 앰프 회로로부터의 출력 전압을, 상기 제1 데이터선에 출력하는 제1 스위치 회로와, 상기 한쪽과는 상이한 다른 한쪽의 앰프 회로로부터의 출력 전압을, 상기 제2 데이터선에 출력하는 제2 스위치 회로를 포함하는 회로 장치에 관한 것이다.
본 발명의 다른 실시 형태에 의하면, 제1 데이터선, 제2 데이터선에 대하여, 제1 주사 기간에서는, 각각 제1 극성, 제2 극성의 데이터 전압이 출력되고, 제2 주사 기간에서는, 각각 제3 극성, 제4 극성의 데이터 전압이 출력된다. 또한 정극성 전압과 부극성 전압 중 어느 한쪽이 제1 데이터선에 출력되고, 다른 한쪽이 제2 데이터선에 출력되고, 제1 극성과 제2 극성이 서로 역극성이 되고, 제3 극성과 제4 극성이 서로 역극성이 된다. 이들의 제1 극성, 제2 극성, 제3 극성, 제4 극성을 적절하게 설정해 둠으로써, 듀얼 게이트 구조의 표시 패널에 있어서 표시 품질을 향상하는 것이 가능해진다. 또한, 제1 데이터선과 제2 데이터선에 대하여 정극성용 앰프 회로와 부극성용 앰프 회로를 1쌍 형성하면 되기 때문에, 회로를 소규모화할 수 있다.
또한 본 발명의 일 실시 형태 및 다른 실시 형태에서는, 상기 제1 주사 기간에서는, 상기 제1 스위치 회로는, 상기 한쪽의 앰프 회로로부터의 상기 제1 극성의 데이터 전압을 상기 제1 데이터선에 출력하고, 상기 제2 스위치 회로는, 상기 다른 한쪽의 앰프 회로로부터의 상기 제2 극성의 데이터 전압을 상기 제2 데이터선에 출력하고, 상기 제2 주사 기간에서는, 상기 제1 스위치 회로는, 상기 한쪽의 앰프 회로로부터의 상기 제3 극성의 데이터 전압을 상기 제1 데이터선에 출력하고, 상기 제2 스위치 회로는, 상기 다른 한쪽의 앰프 회로로부터의 상기 제4 극성의 데이터 전압을 상기 제2 데이터선에 출력해도 좋다.
이러한 제1 스위치 회로와 제2 스위치 회로의 동작에 의해, 제1 극성, 제2 극성, 제3 극성, 제4 극성의 데이터 전압으로서 여러 가지 극성의 데이터 전압을 출력하는 것이 가능해진다. 또한, 제1 극성과 제2 극성의 데이터 전압으로서, 서로 역극성의 데이터 전압을 출력하고, 제3 극성과 제4 극성의 데이터 전압으로서, 서로 역극성의 데이터 전압을 출력하는 것이 가능해진다.
또한 본 발명의 일 실시 형태 및 다른 실시 형태에서는, 상기 구동 회로는, 상기 정극성용 앰프 회로의 전단(前段)측에 형성되는 정극성용 D/A 변환 회로와, 상기 부극성용 앰프 회로의 전단측에 형성되는 부극성용 D/A 변환 회로를 포함해도 좋다.
이와 같이 하면, 정극성용 D/A 변환 회로의 출력 전압(또는, 그것에 기초하는 전압)을 정극성용 앰프 회로에 입력하고, 부극성용 D/A 변환 회로의 출력 전압(또는, 그것에 기초하는 전압)을 부극성용 앰프 회로에 입력할 수 있다. 제1 데이터선과 제2 데이터선에 1쌍의 정극성용 D/A 변환 회로와 부극성용 D/A 변환 회로를 형성하면 되기 때문에, D/A 변환 회로의 개수를 줄여 회로를 소규모화할 수 있다.
또한 본 발명의 일 실시 형태 및 다른 실시 형태에서는, 상기 구동부는, 상기 정극성용 D/A 변환 회로에 대하여 복수의 정극성용 계조 전압을 공급하는 정극성용 계조 전압 생성 회로와, 상기 부극성용 D/A 변환 회로에 대하여 복수의 부극성용 계조 전압을 공급하는 부극성용 계조 전압 생성 회로를 포함해도 좋다.
이와 같이 하면, 정극성용 D/A 변환 회로가, 정극성용 계조 전압 생성 회로로부터 공급된 복수의 정극성용 계조 전압 중으로부터 표시 데이터에 대응하는 정극성용 계조 전압을 선택하여 정극성용 앰프 회로에 출력할 수 있다. 또한, 부극성용 D/A 변환 회로가, 부극성용 계조 전압 생성 회로로부터 공급된 복수의 부극성용 계조 전압으로부터 표시 데이터에 대응하는 부극성용 계조 전압을 선택하여 부극성용 앰프 회로에 출력할 수 있다.
또한 본 발명의 일 실시 형태 및 다른 실시 형태에서는, 상기 제1 화소군의 화소인 제1 화소와 상기 제2 화소군의 화소인 제2 화소에 의해 상기 제1 데이터선이 공용되고, 상기 제1 화소군의 화소인 제3 화소와 상기 제2 화소군의 화소인 제4 화소에 의해 상기 제2 데이터선이 공용되고, 상기 구동부는, 상기 제1 주사 기간에 있어서, 상기 제1 화소 및 상기 제2 화소에 의해 공용되는 상기 제1 데이터선에 대하여, 상기 제1 극성의 제1 화소용 데이터 전압을 출력하고, 상기 제3 화소 및 상기 제4 화소에 의해 공용되는 상기 제2 데이터선에 대하여, 상기 제2 극성의 제3 화소용 데이터 전압을 출력하고, 상기 제2 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 상기 제3 극성의 제2 화소용 표시 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 상기 제4 극성의 제4 화소용 데이터 전압을 출력해도 좋다.
이와 같이 하면, 제1 주사선과 제2 주사선에 대응하여 형성된 제1 표시 라인의 제1 화소, 제2 화소, 제3 화소, 제4 화소에 대하여, 각각 제1 극성, 제3 극성, 제2 극성, 제4 극성의 데이터 전압이 기입된다. 이와 같이 하여, 극성 설정부에 의해 여러 가지 극성 패턴으로서 설정된 제1 극성, 제2 극성, 제3 극성, 제4 극성에 따라, 각 화소에 데이터 전압을 기입할 수 있다.
또한 본 발명의 일 실시 형태 및 다른 실시 형태에서는, 상기 표시 패널은, 제2 표시 라인에 대응하여 형성된 제3 주사선 및 제4 주사선 중 상기 제3 주사선에 의해 선택되는 제3 화소군과, 상기 제4 주사선에 의해 선택되는 제4 화소군을 갖고, 상기 각 데이터선이 상기 제3 화소군 중 어느 하나의 화소와 상기 제4 화소군 중 어느 하나의 화소에 의해 공용되고, 상기 구동부는, 상기 제1 주사선에 의해 상기 제1 화소군이 선택되는 상기 제1 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 주사선에 의해 상기 제2 화소군이 선택되는 상기 제2 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제3 주사선에 의해 상기 제3 화소군이 선택되는 제3 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제4 주사선에 의해 상기 제4 화소군이 선택되는 제4 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력해도 좋다.
이와 같이 하면, 서로 역극성의 데이터 전압이 기입되는 화소 사이의 경계를, 제1 주사선, 제2 주사선에서 선택되는 제1 화소군, 제2 화소군에서는, 데이터선을 공유하지 않는 화소의 사이에 설정할 수 있다. 한편, 당해 경계를, 제3 주사선, 제4 주사선에서 선택되는 제3 화소군, 제4 화소군에서는, 데이터선을 공유하는 화소의 사이에 설정할 수 있다. 따라서, 서로 역극성의 데이터 전압이 기입되는 화소 사이의 경계의 위치를 열 방향에 있어서 어긋나게 하는 것이 가능해진다. 이에 따라, 듀얼 게이트 구조의 표시 패널에 있어서 특유의 2열마다의 세로줄의 발생을 억제하는 것이 가능해져, 표시 품질의 향상 등을 도모할 수 있게 된다.
또한 본 발명의 또 다른 실시 형태는, 제1 표시 라인에 대응하여 형성된 제1 주사선 및 제2 주사선 중 상기 제1 주사선에 의해 선택되는 제1 화소군과, 상기 제2 주사선에 의해 선택되는 제2 화소군과, 제2 표시 라인에 대응하여 형성된 제3 주사선 및 제4 주사선 중 상기 제3 주사선에 의해 선택되는 제3 화소군과, 상기 제4 주사선에 의해 선택되는 제4 화소군을 갖고, 복수의 데이터선의 각 데이터선이 상기 제1 화소군 중 어느 하나의 화소와 상기 제2 화소군 중 어느 하나의 화소에 의해 공용되고, 상기 각 데이터선이 상기 제3 화소군 중 어느 하나의 화소와 상기 제4 화소군 중 어느 하나의 화소에 의해 공용되는 표시 패널을 구동하는 회로 장치로서, 표시 데이터에 기초하여 상기 표시 패널을 구동하는 구동부와, 상기 구동부를 제어하는 제어부를 포함하고, 상기 구동부는, 상기 제1 주사선에 의해 상기 제1 화소군이 선택되는 상기 제1 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 주사선에 의해 상기 제2 화소군이 선택되는 상기 제2 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제3 주사선에 의해 상기 제3 화소군이 선택되는 제3 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제4 주사선에 의해 상기 제4 화소군이 선택되는 제4 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하는 회로 장치에 관한 것이다.
본 발명의 또 다른 실시 형태에 의하면, 상기와 동일하게, 서로 역극성의 데이터 전압이 기입되는 화소 사이의 경계의 위치를 열 방향에 있어서 어긋나게 하는 것이 가능해진다. 이에 따라, 듀얼 게이트 구조의 표시 패널에 있어서 특유의 2열마다의 세로줄의 발생을 억제하는 것이 가능해져, 표시 품질의 향상 등을 도모할 수 있게 된다.
또한 본 발명의 일 실시 형태 및 다른 실시 형태에서는, 상기 제1 화소군의 화소인 제1 화소와 상기 제2 화소군의 화소인 제2 화소에 의해 상기 제1 데이터선이 공용되고, 상기 제1 화소군의 화소인 제3 화소와 상기 제2 화소군의 화소인 제4 화소에 의해 상기 제2 데이터선이 공용되고, 상기 제3 화소군의 화소인 제5 화소와 상기 제4 화소군의 화소인 제6 화소에 의해 상기 제1 데이터선이 공용되고, 상기 제3 화소군의 화소인 제7 화소와 상기 제4 화소군의 화소인 제8 화소에 의해 상기 제2 데이터선이 공용되고, 상기 구동부는, 상기 제1 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성의 제1 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 제3 화소용 데이터 전압을 출력하고, 상기 제2 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성의 제2 화소용 표시 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 제4 화소용 데이터 전압을 출력하고, 상기 제3 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 부극성의 제5 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 제7 화소용 데이터 전압을 출력하고, 상기 제4 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성의 제6 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 제8 화소용 데이터 전압을 출력해도 좋다.
이와 같이 하면, 제1 표시 라인의 제1 화소, 제2 화소, 제3 화소, 제4 화소에 대하여, 각각 정극성, 정극성, 부극성, 부극성의 데이터 전압이 기입된다. 또한 제2 표시 라인의 제5 화소, 제6 화소, 제7 화소, 제8 화소에 대하여, 각각 부극성, 정극성, 정극성, 부극성의 데이터 전압이 기입된다. 즉, 서로 역극성의 데이터 전압이 기입되는 화소 사이의 경계가, 제1 표시 라인에서는 제2 화소와 제3 화소의 사이가 되고, 제2 표시 라인에서는 제5 화소와 제6 화소의 사이 및, 제7 화소와 제8 화소의 사이가 되고, 당해 경계가 열 방향으로 어긋난다.
또한 본 발명의 일 실시 형태 및 다른 실시 형태에서는, 상기 표시 패널은, 제3 표시 라인에 대응하여 형성된 제5 주사선 및 제6 주사선 중 상기 제5 주사선에 의해 선택되는 제5 화소군과, 상기 제6 주사선에 의해 선택되는 제6 화소군과, 제4 표시 라인에 대응하여 형성된 제7 주사선 및 제8 주사선 중 상기 제7 주사선에 의해 선택되는 제7 화소군과, 상기 제8 주사선에 의해 선택되는 제8 화소군을 갖고, 상기 각 데이터선이 상기 제5 화소군 중 어느 하나의 화소와 상기 제6 화소군 중 어느 하나의 화소에 의해 공용되고, 상기 각 데이터선이 상기 제7 화소군 중 어느 하나의 화소와 상기 제8 화소군 중 어느 하나의 화소에 의해 공용되고, 상기 구동부는, 상기 제5 주사선에 의해 상기 제5 화소군이 선택되는 제5 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제6 주사선에 의해 상기 제6 화소군이 선택되는 제6 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제7 주사선에 의해 상기 제7 화소군이 선택되는 제7 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제8 주사선에 의해 상기 제8 화소군이 선택되는 제8 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 데이터 전압을 출력해도 좋다.
이와 같이 하면, 서로 역극성의 데이터 전압이 기입되는 화소 사이의 경계를, 제5 주사선, 제6 주사선에서 선택되는 제5 화소군, 제6 화소군에서는, 데이터선을 공유하지 않는 화소의 사이에 설정할 수 있다. 한편, 당해 경계를, 제7 주사선, 제8 주사선에서 선택되는 제7 화소군, 제8 화소군에서는, 데이터선을 공유하는 화소의 사이에 설정할 수 있다. 따라서, 서로 역극성의 데이터 전압이 기입되는 화소 사이의 경계의 위치를 열 방향에 있어서 어긋나게 하는 것이 가능해진다. 이에 따라, 듀얼 게이트 구조의 표시 패널에 있어서 특유의 2열마다의 세로줄의 발생을 억제하는 것이 가능해져, 표시 품질의 향상 등을 도모할 수 있게 된다.
또한 본 발명의 일 실시 형태 및 다른 실시 형태에서는, 상기 제5 화소군의 화소인 제9 화소와 상기 제6 화소군의 화소인 제10 화소에 의해 상기 제1 데이터선이 공용되고, 상기 제5 화소군의 화소인 제11 화소와 상기 제6 화소군의 화소인 제12 화소에 의해 상기 제2 데이터선이 공용되고, 상기 제7 화소군의 화소인 제13 화소와 상기 제8 화소군의 화소인 제14 화소에 의해 상기 제1 데이터선이 공용되고, 상기 제7 화소군의 화소인 제15 화소와 상기 제8 화소군의 화소인 제16 화소에 의해 상기 제2 데이터선이 공용되고, 상기 구동부는, 상기 제5 주사 기간에 있어서, 상기 제9 화소 및 상기 제10 화소에 의해 공용되는 상기 제1 데이터선에 대하여, 부극성의 제9 화소용 데이터 전압을 출력하고, 상기 제11 화소 및 상기 제12 화소에 의해 공용되는 상기 제2 데이터선에 대하여, 정극성의 제11 화소용 데이터 전압을 출력하고, 상기 제6 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 부극성의 제10 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 제12 화소용 데이터 전압을 출력하고, 상기 제7 주사 기간에 있어서, 상기 제13 화소 및 상기 제14 화소에 의해 공용되는 상기 제1 데이터선에 대하여, 정극성의 제13 화소용 데이터 전압을 출력하고, 상기 제15 화소 및 상기 제16 화소에 의해 공용되는 상기 제2 데이터선에 대하여, 부극성의 제15 화소용 데이터 전압을 출력하고, 상기 제8 주사 기간에 있어서, 상기 제1 데이터선에 대하여, 부극성의 제14 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 제16 화소용 데이터 전압을 출력해도 좋다.
이와 같이 하면, 제3 표시 라인의 제9 화소, 제10 화소, 제11 화소, 제12 화소에 대하여, 각각 부극성, 부극성, 정극성, 정극성의 데이터 전압이 기입된다. 또한 제4 표시 라인의 제13 화소, 제14 화소, 제15 화소, 제16 화소에 대하여, 각각 정극성, 부극성, 부극성, 정극성의 데이터 전압이 기입된다. 즉, 서로 역극성의 데이터 전압이 기입되는 화소 사이의 경계가, 제3 표시 라인에서는 제10 화소와 제11 화소의 사이가 되고, 제4 표시 라인에서는 제13 화소와 제14 화소의 사이 및, 제15 화소와 제16 화소의 사이가 되고, 당해 경계가 열 방향으로 어긋난다.
또한 본 발명의 또 다른 실시 형태는, 상기 중 어느 하나에 기재된 회로 장치와, 상기 표시 패널을 포함하는 전기 광학 장치에 관한 것이다.
또한 본 발명의 또 다른 실시 형태는, 상기 중 어느 하나에 기재된 회로 장치를 포함하는 전자 기기에 관한 것이다.
도 1은 본 실시 형태의 회로 장치의 구성예이다.
도 2는 본 실시 형태의 비교예의 극성 패턴의 예이다.
도 3은 비교예의 극성 패턴에 있어서의 화소로의 기입의 파형도이다.
도 4는 본 실시 형태의 극성 패턴의 예이다.
도 5는 본 실시 형태의 극성 패턴에 있어서의 화소로의 기입의 파형도이다.
도 6은 데이터선 구동부의 상세한 구성예이다.
도 7은 구동 회로의 상세한 구성예이다.
도 8a 및 도 8b는, 정극성용 앰프 회로의 상세한 구성예이다.
도 9a 및 도 9b는, 부극성용 앰프 회로의 상세한 구성예이다.
도 10은 제1 극성 패턴이다.
도 11은 제2 극성 패턴이다.
도 12는 제3 극성 패턴이다.
도 13은 제4 극성 패턴이다.
도 14는 표시 패널의 제1 구성예이다.
도 15는 표시 패널의 제2 구성예이다.
도 16은 표시 패널의 제3 구성예이다.
도 17은 전기 광학 장치의 구성예이다.
도 18은 전자 기기의 구성예이다.
이하, 본 발명의 매우 바람직한 실시 형태에 대해서 상세하게 설명한다. 또한 이하에 설명하는 본 실시 형태는 특허청구의 범위에 기재된 본 발명의 내용을 부당하게 한정하는 것은 아니고, 본 실시 형태에서 설명되는 구성의 전부가 본 발명의 해결 수단으로서 필수라고는 할 수 없다.
1. 회로 장치
도 1에, 본 실시 형태의 회로 장치(100)(표시 드라이버)의 구성예를 나타낸다. 회로 장치(100)는, 인터페이스부(10)(인터페이스 회로), 제어부(20)(제어 회로, 데이터 처리부), 구동부(60)(구동 회로), 극성 설정부(70)(극성 설정 회로, 극성 패턴 설정부), 제1 색성분 입력 단자(TRD), 제2 색성분 입력 단자(TGD), 제3 색성분 입력 단자(TBD), 클록 입력 단자(TPCK), 인터페이스 단자(TMPI), 데이터선 구동 단자(TS1∼TSn)(n은 2 이상의 정수), 주사선 구동 단자(TG1∼TGm)(게이트선 구동 단자, m은 2 이상의 정수)를 포함한다. 구동부(60)는, 데이터선 구동부(40)(데이터선 구동 회로), 주사선 구동부(50)(게이트선 구동부, 주사선 구동 회로)를 포함한다. 회로 장치(100)는 예를 들면 집적 회로 장치(IC) 등으로 실현된다.
인터페이스부(10)는, 외부의 처리 장치(표시 컨트롤러. 예를 들면 MPU나 CPU, ASIC 등)와의 사이의 통신을 행한다. 통신은, 예를 들면 화상 데이터의 전송이나 클록 신호, 동기(同期) 신호의 공급, 커맨드(또는 제어 신호)의 전송 등이다. 인터페이스부(10)는, 예를 들면 I/O 버퍼 등으로 구성된다.
제어부(20)는, 인터페이스부(10)를 통하여 입력된 화상 데이터나 클록 신호, 동기 신호, 커맨드 등에 기초하여, 화상 데이터의 처리나 타이밍 제어, 회로 장치(100)의 각부의 제어 등을 행한다. 화상 데이터의 처리에서는, 예를 들면 색성분 채널 사이에서의 데이터 복제나 데이터의 교체, 화상 처리(예를 들면 계조 보정) 등을 행한다. 타이밍 제어에서는, 동기 신호나 화상 데이터에 기초하여 표시 패널의 주사선(게이트선)의 구동 타이밍(선택 타이밍)이나 데이터선의 구동 타이밍을 제어한다. 또한 극성 설정부(70)에 의해 설정된 각 화소의 구동 극성에 기초하여, 각 화소에 기입하는 데이터 전압의 극성을 제어한다. 제어부(20)는, 예를 들면 게이트 어레이 등의 로직 회로로 구성된다.
데이터선 구동부(40)는, 계조 전압 생성 회로와, 복수의 구동 회로를 포함한다. 각 구동 회로는, D/A 변환 회로와, 앰프 회로를 포함한다. 계조 전압 생성 회로는 복수의 전압을 출력하고, 그 각 전압은 복수의 계조값 중 어느 것에 대응하고 있다. D/A 변환 회로는, 계조 전압 생성 회로로부터의 복수의 전압 중으로부터, 화상 데이터에 대응하는 전압을 선택한다. 앰프 회로는, D/A 변환 회로로부터의 데이터 전압에 기초하여 데이터 전압을 출력한다. 이와 같이 하여 복수의 구동 회로에 의해 데이터 전압(SV1∼SVn)이 데이터선 구동 단자(TS1∼TSn)에 출력되고, 표시 패널의 데이터선이 구동된다. 후술하는 바와 같이, 각 구동 회로는 2개의 데이터선에 대응하여 형성되고, 그 2개의 데이터선을 역극성으로 구동함으로써 도트 반전 구동을 행한다. 계조 전압 생성 회로는 예를 들면 래더(ladder) 저항 등으로 구성되고, D/A 변환 회로는 예를 들면 스위치 회로 등으로 구성되고, 앰프 회로는 예를 들면 연산 증폭기나 커패시터 등으로 구성된다.
주사선 구동부(50)는, 주사선 구동 전압(GV1∼GVm)을 주사선 구동 단자(TG1∼TGm)에 출력하고, 표시 패널의 주사선을 구동(선택)한다. 본 실시 형태에서는 회로 장치(100)는 듀얼 게이트의 표시 패널을 구동하는 표시 드라이버이고, 주사선 구동부(50)는, 1개의 수평 주사 기간에 있어서 2개의 주사선을 시분할로 선택한다. 주사선 구동부(50)는, 예를 들면 복수의 전압 출력 회로(버퍼, 앰프)로 구성되고, 예를 들면 각 주사선 구동 단자에 대응하여 1개의 전압 출력 회로가 형성된다.
극성 설정부(70)에는 극성 패턴(극성 반전 패턴)이 설정되고, 극성 설정부(70)는, 그 극성 패턴에 기초하여 표시 패널의 각 화소의 구동 극성을 설정한다. 극성 패턴은, 표시 패널의 각 화소를 정극성 및 부극성 중 어느 데이터 전압으로 구동하는지가 할당된 패턴이다. 예를 들면 극성 설정부(70)는, 어느 극성 패턴을 이용하는지를 지시하는 지시 정보가 기억되는 지시 정보 기억부와, 그 지시 정보에 대응한 극성 패턴으로 각 화소의 구동 극성의 정보를 제어부(20)에 출력하는 극성 정보 출력부를 포함한다. 예를 들면 지시 정보 기억부는 레지스터이고, 외부의 처리 장치가 인터페이스 신호(MPI)에 의해 극성 패턴의 설정 커맨드를 출력하고, 그 커맨드에 기초하여 인터페이스부(10)가 극성 패턴의 지시 정보를 레지스터에 기입한다. 혹은, 지시 정보 기억부는 불휘발성 메모리나 퓨즈라도 좋다. 이 경우, 회로 장치(100)의 제조시 등에 있어서 불휘발성 메모리나 퓨즈에 극성 패턴의 지시 정보가 기입된다. 극성 정보 출력부는, 예를 들면 각 극성 패턴에 있어서의 각 화소의 구동 극성의 정보를 기억한 기억부라도 좋고, 혹은 각 극성 패턴에 있어서의 각 화소의 구동 극성의 정보를 생성하는 로직 회로라도 좋다.
또한, 극성 설정부(70)가, 어느 극성 패턴을 이용하는지를 지시하는 지시 정보를 기억하고, 제어부(20)가, 극성 설정부(70)로부터의 지시 정보에 기초하여, 그 지시 정보에 대응한 극성 패턴으로 각 화소의 구동 극성을 제어해도 좋다.
도 2에, 본 실시 형태의 비교예로서, 듀얼 게이트 구조의 표시 패널을 도트 반전 구동한 경우의 극성 패턴의 예를 나타낸다. 또한 도 3에, 도 2의 극성 패턴으로 구동한 경우의 파형예를 나타낸다. 또한 도 2의 표시 패널의 화소 어레이에 있어서, 예를 들면 제1행 제2열의 화소를 부호 PX12와 같이 나타낸다. 「행」은 수평 주사 방향(주사선을 따른 방향)의 라인이고, 「열」은 수직 주사 방향(데이터선을 따른 방향)의 라인이다.
도 2의 극성 패턴은, 도트 반전 구동의 극성 패턴이고, 수평 주사 방향 및 수직 주사 방향으로 서로 이웃하는 화소는 역극성으로 구동된다. 각 화소에 「-→+」, 「+→-」라고 기재되어 있지만, 「-→+」는, 제1 프레임에서는 부극성으로 구동되고, 다음의 제2 프레임에서는 정극성으로 구동되는 것을 나타내고 있고, 「+→-」는, 제1 프레임에서는 정극성으로 구동되고, 제2 프레임에서는 부극성으로 구동되는 것을 나타내고 있다.
도 2의 표시 패널에서는, 1개의 데이터선에 2열의 화소가 접속되어 있고, 각각 1열째(홀수열), 2열째(짝수열)라고 표기하기로 한다. 1열째의 화소는 홀수번의 주사선(G1, G3, G5)에 접속되어 있고, 2열째의 화소는 짝수번의 주사선(G2, G4, G6)에 접속되어 있다. 제1 수평 주사 기간에서는, 우선 주사선(G1)에 의해 1열째의 화소(PX11, PX13, PX15, PX17)가 선택되어 데이터 전압이 기입되고, 다음으로 주사선(G2)에 의해 2열째의 화소(PX12, PX14, PX16, PX18)가 선택되어 데이터 전압이 기입된다. 동일하게 제2, 제3 수평 주사 기간에 있어서도, 우선 1열째의 화소가 구동되고, 다음으로 2열째의 화소가 구동된다.
이러한 구동을 행한 경우, 1열째의 화소의 보유지지 전압에 오차가 발생하여 표시 화상에 세로줄이 발생한다는 과제가 있다. 이 점에 대해서, 화소(PX12, PX13, PX14)를 예로 들어 설명한다.
도 3에는, 제2 프레임에 있어서의 화소(PX12, PX13, PX14)로의 기입의 파형도를 나타낸다. 제1 프레임에서는 화소(PX12, PX13, PX14)가 정극성, 부극성, 정극성으로 구동되기 때문에, 제2 프레임의 기입 전에는 화소(PX12, PX13, PX14)의 보유지지 전압은 정극성, 부극성, 정극성으로 되어 있다. 주사선(G1)이 1열째의 화소(PX13)를 선택하는 기간(TM1)(제1 주사 기간)에서는, 부극성의 데이터 전압을 보유지지하고 있던 화소(PX13)에 정극성의 데이터 전압이 기입된다. 다음으로, 주사선(G2)이 2열째의 화소(PX12, PX14)를 선택하는 기간(TM2)(제2 주사 기간)에서는, 정극성의 데이터 전압을 보유지지하고 있던 화소(PX12, PX14)에 부극성의 데이터 전압이 기입된다. 이때, P1에 나타내는 바와 같이, 2열째의 화소(PX12, PX14)의 전압 변화가 화소 사이의 기생 용량을 통해 1열째의 화소(PX13)의 화소의 보유지지 전압을 변화시킨다. 도 3의 예에서는 2열째의 화소(PX12, PX14)의 전압이 정극성으로부터 부극성으로 변화되기 때문에 1열째의 화소(PX13)의 보유지지 전압에는 부(負)의 전압 오차 Δ1이 생긴다. 또한, 2열째의 화소(PX12, PX14)의 전압이 부극성으로부터 정극성으로 변화된 경우에는, 1열째의 화소(PX13)의 보유지지 전압에는 정(正)의 전압 오차가 생긴다.
이와 같이 1열째의 화소에 보유지지 전압의 오차가 생기기 때문에, 도 2의 표시 패널에 있어서, 1열 간격으로 보유지지 전압의 오차가 있는 열과 보유지지 전압의 오차가 없는 열이 나열되고, 그것이 표시 화상의 세로줄이 되어 보여 버린다는 과제가 있다.
예를 들면 도 2는 칼라 표시 패널이고, R화소의 열, G화소의 열, B화소의 열이 반복되어 나열되어 있다. 이때, RGB는 3열의 반복이고, 보유지지 전압의 오차는 2열마다 발생하기 때문에, 어느 RGB의 조에서는 R, B화소의 열에 보유지지 전압의 오차가 있고, 어느 RGB의 조에서는 G화소의 열에 보유지지 전압의 오차가 있다는 것과 같은 경우가 생긴다. 예를 들면 화소(PX11, PX12, PX13)의 조, 화소(PX14, PX15, PX16)의 조는, 각각 R, G, B의 화소이지만, 이 중 보유지지 전압의 오차가 있는 1열째의 화소는 PX11, PX13, PX15이다. 즉, 화소(PX11, PX12, PX13)의 조에서는 R, B화소에 보유지지 전압의 오차가 있고, 화소(PX14, PX15, PX16)의 조에서는 G화소에 보유지지 전압의 오차가 있다. 이러한 차이에 의해, 보유지지 전압의 오차에 의한 색의 변화가 열에 따라 상이하고, 그것이 세로줄이 되어 보인다.
혹은, 흑백 표시 패널에 있어서도, 1열째의 화소에 있어서의 보유지지 전압의 오차가, 그대로 계조 오차가 되어 보이기 때문에, 1열 간격(2열마다)의 세로줄이 되어 보이게 된다.
이러한 표시 품질의 저하를 억제하기 위해, 극성 반전 구동에 있어서의 극성 패턴을 궁리하는 것을 생각할 수 있다. 그러나, 표시 패널의 종류에 따라 최적의 극성 패턴이 상이한 경우가 있다는 과제가 있다.
예를 들면, 듀얼 게이트 구조의 표시 패널에 있어서 주사선과 화소의 접속 관계는 도 2(도 14)의 구성에 한정되지 않고, 여러 가지 구성을 생각할 수 있다. 그러한 표시 패널의 예를 도 15, 도 16에서 후술하지만, 이들의 표시 패널에서는, 홀수번의 주사선에 접속되는 화소와 짝수번의 주사선에 접속되는 화소의 나열 순서가 각 행에서 상이하기 때문에, 보유지지 전압의 오차가 발생하는 화소(홀수번의 주사선에 접속되는 화소)가 1열에 나열되어 있지 않다. 그 때문에, 어떠한 극성 패턴이 최적인지는, 듀얼 게이트 구조의 타입에 따라 상이한 경우가 있다.
혹은, 동일한 듀얼 게이트 구조의 타입이라도, 표시 패널의 기종에 따라 예를 들면 기생 용량 등이 상이하기 때문에, 보유지지 전압의 오차의 발생 상황이 상이하다. 그 때문에, 어떠한 극성 패턴이 최적인지는, 표시 패널의 기종에 따라 상이한 경우가 있다.
본 실시 형태의 회로 장치(100)는, 상기와 같은 과제를 해결하는 것이 가능하다. 이하, 이 점에 대해서 설명한다.
본 실시 형태의 회로 장치(100)는, 표시 데이터에 기초하여 표시 패널을 구동하는 구동부(60)와, 구동부(60)를 제어하는 제어부(20)와, 극성 설정부(70)를 포함한다.
표시 패널은, 예를 들면 도 2에 나타내는 바와 같이, 표시 라인에 대응하여 형성된 제1 주사선(G1) 및 제2 주사선(G2) 중 제1 주사선(G1)에 의해 선택되는 제1 화소군(PX11, PX13, PX15, PX17)과, 제2 주사선(G2)에 의해 선택되는 제2 화소군(PX12, PX14, PX16, PX18)을 갖는다. 표시 패널은, 복수의 데이터선의 각 데이터선(예를 들면 데이터선(S1))이 제1 화소군 중 어느 하나의 화소(PX11)와 제2 화소군 중 어느 하나의 화소(PX12)에 의해 공용되는 패널이다.
도 10 등에 나타내는 바와 같이, 구동부(60)는, 제1 주사선(G1)에 의해 제1 화소군이 선택되는 제1 주사 기간에 있어서, 복수의 데이터선의 제1 데이터선(S1)에 대하여, 정극성 및 부극성의 한쪽인 제1 극성(도 10의 예에서는 정극성)의 데이터 전압을 출력하고, 복수의 데이터선의 제1 데이터선(S1)에 서로 이웃하는 제2 데이터선(S2)에 대하여, 제1 극성과는 역극성인 제2 극성(도 10의 예에서는 부극성)의 데이터 전압을 출력한다.
또한 구동부(60)는, 제2 주사선(G2)에 의해 제2 화소군이 선택되는 제2 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 정극성 및 부극성의 한쪽인 제3 극성(도 10의 예에서는 부극성)의 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 제3 극성과는 역극성인 제4 극성(도 10의 예에서는 정극성)의 데이터 전압을 출력한다.
극성 설정부(70)는, 상기의 제1 극성, 제2 극성, 제3 극성, 제4 극성을 설정한다(제1 극성, 제2 극성, 제3 극성, 제4 극성의 패턴을 극성 반전 패턴으로서 설정한다).
본 실시 형태에 의하면, 제1 주사 기간에서는, 제1 데이터선(S1), 제2 데이터선(S2)에 대하여, 각각, 제1 극성, 제2 극성의 데이터 전압이 출력되고, 제2 주사 기간에서는, 제1 데이터선(S1), 제2 데이터선(S2)에 대하여, 각각, 제3 극성, 제4 극성의 데이터 전압이 출력된다. 그리고, 극성 설정부에 의해, 이들의 제1 극성, 제2 극성, 제3 극성, 제4 극성이 설정된다. 이에 따라, 제1 극성, 제2 극성, 제3 극성, 제4 극성을 여러 가지 극성으로 설정하는 것이 가능해져, 다양한 극성 패턴의 데이터 전압을 출력할 수 있게 된다. 이에 따라, 여러 가지 타입의 표시 패널에 대응한 최적의 극성 반전 패턴을 간소한 설정으로 제공할 수 있게 된다.
또한, 제1 주사 기간에 있어서의 제1 데이터선(S1)의 제1 극성과 제2 데이터선(S2)의 제2 극성은, 서로 역극성이 되고, 제2 주사 기간에 있어서의 제1 데이터선(S1)의 제3 극성과 제2 데이터선(S2)의 제4 극성도, 서로 역극성이 된다. 따라서, 제1 주사 기간, 제2 주사 기간의 각 기간에 있어서, 제1 데이터선(S1), 제2 데이터선(S2)에 대하여, 동일한 극성의 데이터 전압을 출력하지 않아도 되게 된다. 따라서, 예를 들면 구동부(60)가 갖는 정극성용 회로(예를 들면 정극성용 앰프)와 부극성용 회로(예를 들면 부극성용 앰프)를, 제1 데이터선(S1)과 제2 데이터선(S2)에서 공용하는 구성 등의 채용이 가능해져, 구동부(60)의 회로의 소규모화나 저소비 전력화 등을 실현할 수 있게 된다.
또한, 제1 데이터선(S1)의 극성과 제2 데이터선(S2)의 극성이 서로 역극성이 됨으로써, 표시 라인에 있어서 2도트마다 극성이 반전하는 2도트 반전 구동이 된다. 이에 따라, 도 2에서 설명한 1열째의 화소의 보유지지 전압의 오차를 저감할 수 있을 가능성이 있다. 도 4, 도 5를 이용하여 설명한다.
도 4에는, 2도트 반전 구동에 있어서의 극성 패턴의 예를 나타낸다. 도 4로부터 알 수 있는 바와 같이 2도트 반전 구동에서는, 1열째의 화소를 사이에 두는 양측의 2열째의 화소의 극성이, 역극성이 된다. 예를 들면, 제2 프레임에 있어서, 화소(PX13)의 양측의 2열째의 화소(PX12, PX14)는, 정극성, 부극성이고, 역극성이 되어 있다.
도 5에, 그 제2 프레임에 있어서의 화소(PX12, PX13, PX14)로의 기입의 파형도를 나타낸다. 주사선(G2)이 2열째의 화소(PX12, PX14)를 선택하는 기간(TM2)에서는, 부극성, 정극성의 데이터 전압을 보유지지하고 있던 화소(PX12, PX14)에, 정극성, 부극성의 데이터 전압이 기입된다. 이때, P2에 나타내는 바와 같이, 1열째의 화소(PX13)의 화소의 보유지지 전압을 변화시킨다. 그러나, 좌우 양쪽의 화소(PX12, PX14)는 서로 역극성으로 변화되기 때문에, 기생 용량을 통한 영향이 서로 없애서, 보유지지 전압의 오차 Δ2가 도 3의 오차 Δ1에 비해 작아질 가능성이 있다. 보유지지 전압의 오차 Δ2가 작아짐으로써, 표시 품질을 향상시키는 것이 가능해진다.
또한 상기에서는 도 2(도 14)의 표시 패널을 예로 설명했지만, 이것에 한정되지 않고, 예를 들면 도 15, 도 16에 나타내는 바와 같은 여러 가지 듀얼 게이트 구조의 표시 패널을 채용할 수 있다. 이때, 각 듀얼 게이트 구조에 있어서의 주사선과 화소의 접속 관계에 따라서, 제1 화소군이나 제2 화소군에 속하는 화소가 바뀐다. 또한, 상기에서는 도 4(도 11)의 극성 패턴을 예로 설명했지만, 이것에 한정되지 않고, 예를 들면 도 10, 도 12, 도 13에 나타내는 여러 가지 극성 패턴을 채용할 수 있다. 정극성 및 부극성의 한쪽인 제1 극성과, 정극성 및 부극성의 한쪽인 제3 극성은, 동일한 극성이라도 좋고, 상이한 역극성이라도 좋다.
또한 본 실시 형태에서는, 도 6에 나타내는 바와 같이, 구동부(60)는, 제1 데이터선(S1), 제2 데이터선(S2)에 대응하여 형성되는 구동 회로(DR1)를 포함한다. 도 7에 나타내는 바와 같이, 구동 회로(DR1)는, 정극성 전압을 출력하는 정극성용 앰프 회로(AMP)와, 부극성 전압을 출력하는 부극성용 앰프 회로(AMM)와, 정극성용 앰프 회로(AMP)와 부극성용 앰프 회로(AMM) 중 어느 한쪽의 앰프 회로로부터의 출력 전압을, 제1 데이터선(S1)에 출력하는 제1 스위치 회로(SWA1)와, 그 한쪽과는 상이한 다른 한쪽의 앰프 회로로부터의 출력 전압을, 제2 데이터선(S2)에 출력하는 제2 스위치 회로(SWA2)를 포함한다.
이와 같이 하면, 정극성 전압과 부극성 전압 중 어느 한쪽이 제1 데이터선(S1)에 출력되고, 다른 한쪽이 제2 데이터선(S2)에 출력된다. 이에 따라, 제1 데이터선(S1)과 제2 데이터선(S2)에 서로 역극성의 데이터 전압을 출력할 수 있다.
각 데이터선에 임의의 극성의 데이터 전압을 출력하는 경우, 각 데이터선에 대하여 1쌍의 정극성용 앰프 회로와 부극성용 앰프 회로를 형성할 필요가 있다. 이러한 점, 본 실시 형태에서는 2개의 데이터선에 서로 역극성의 데이터 전압을 출력하는 수법을 채용함으로써, 2개의 데이터선에 대하여 정극성용 앰프 회로와 부극성용 앰프 회로가 1쌍이 된다. 이에 따라, 회로를 소규모화할 수 있다.
또한, 상기에서는 회로 장치(100)가 극성 설정부(70)를 포함하는 것으로 했지만, 회로 장치(100)는 반드시 극성 설정부(70)를 포함하지 않아도 좋다. 이 경우, 예를 들면 이하와 같은 구성이라도 좋다.
즉, 회로 장치(100)는 구동부(60)를 포함한다. 표시 패널은, 각 데이터선이 제1 화소군 중 어느 하나의 화소와 제2 화소군 중 어느 하나의 화소에 의해 공용되는 패널이다. 구동부(60)는, 제1 주사 기간에 있어서, 제1 데이터선에 대하여 제1 극성의 데이터 전압을 출력하고, 제2 데이터선에 대하여 제1 극성과는 역극성인 제2 극성의 데이터 전압을 출력한다. 또한 구동부(60)는, 제2 주사 기간에 있어서, 제1 데이터선에 대하여 제3 극성의 데이터 전압을 출력하고, 제2 데이터선에 대하여 제3 극성과는 역극성인 제4 극성의 데이터 전압을 출력한다. 또한 구동부(60)는 구동 회로(DR1)를 포함한다. 구동 회로(DR1)는, 정극성용 앰프 회로(AMP)와, 부극성용 앰프 회로(AMM)와, 정극성용 앰프 회로(AMP)와 부극성용 앰프 회로(AMM) 중 어느 한쪽의 앰프 회로로부터의 출력 전압을, 제1 데이터선(S1)에 출력하는 제1 스위치 회로(SWA1)와, 그 한쪽과는 상이한 다른 한쪽의 앰프 회로로부터의 출력 전압을, 제2 데이터선(S2)에 출력하는 제2 스위치 회로(SWA2)를 포함한다.
이러한 구성에 의해서도, 상술한 효과와 동일한 효과(예를 들면, 표시 품질의 향상이나, 회로의 소규모화, 보유지지 전압의 오차의 저감 등)가 얻어진다.
또한 본 실시 형태에서는, 제1 주사 기간에서는, 제1 스위치 회로(SWA1)는, 한쪽의 앰프 회로로부터의 제1 극성의 데이터 전압을 제1 데이터선(S1)에 출력하고, 제2 스위치 회로(SWA2)는, 다른 한쪽의 앰프 회로로부터의 제2 극성의 데이터 전압을 제2 데이터선(S2)에 출력한다. 제2 주사 기간에서는, 제1 스위치 회로(SWA1)는, 한쪽의 앰프 회로로부터의 제3 극성의 데이터 전압을 제1 데이터선(S1)에 출력하고, 제2 스위치 회로(SWA2)는, 다른 한쪽의 앰프 회로로부터의 제4 극성의 데이터 전압을 제2 데이터선(S2)에 출력한다.
이와 같이 하면, 제1 주사 기간에 있어서, 정극성 전압 또는 부극성 전압의 한쪽이 제1 극성의 데이터 전압으로서 제1 데이터선(S1)에 출력되고, 다른 한쪽이 제2 극성의 데이터 전압으로서 제2 데이터선(S2)에 출력된다. 또한 제2 주사 기간에 있어서, 정극성 전압 또는 부극성 전압의 한쪽이 제3 극성의 데이터 전압으로서 제1 데이터선(S1)에 출력되고, 다른 한쪽이 제4 극성의 데이터 전압으로서 제2 데이터선(S2)에 출력된다. 이러한 스위치 회로(SWA1, SWA2)의 동작에 의해, 제1 극성, 제2 극성, 제3 극성, 제4 극성의 데이터 전압으로서 여러 가지 극성의 데이터 전압을 출력하는 것이 가능해진다. 또한, 제1 극성과 제2 극성의 데이터 전압으로서, 서로 역극성의 데이터 전압을 출력하고, 제3 극성과 제4 극성의 데이터 전압으로서, 서로 역극성의 데이터 전압을 출력하는 것이 가능해진다.
또한 본 실시 형태에서는, 도 7에 나타내는 바와 같이, 구동 회로(DR1)는, 정극성용 앰프 회로(AMP)의 전단측에 형성되는 정극성용 D/A 변환 회로(DAP)와, 부극성용 앰프 회로(AMM)의 전단측에 형성되는 부극성용 D/A 변환 회로(DAM)를 포함한다.
여기에서 전단측이란, 바로 앞에 한정되지 않고 사이에 얼마간의 회로가 형성되어도 좋다는 것이다. 예를 들면 도 7에서는 정극성용 D/A 변환 회로(DAP)의 출력 전압이 그대로 정극성용 앰프 회로(AMP)에 입력되지만, 정극성용 D/A 변환 회로(DAP)의 출력과 정극성용 앰프 회로(AMP)의 입력의 사이에 얼마간의 회로가 형성되어도 좋다.
이와 같이 정극성용 D/A 변환 회로(DAP)와 부극성용 D/A 변환 회로(DAM)가 형성됨으로써, 정극성용 D/A 변환 회로(DAP)의 출력 전압(또는, 그것에 기초하는 전압)을 정극성용 앰프 회로(AMP)에 입력하고, 부극성용 D/A 변환 회로(DAM)의 출력 전압(또는, 그것에 기초하는 전압)을 부극성용 앰프 회로(AMM)에 입력할 수 있다. 본 실시 형태에서는 2개의 데이터선에 1쌍의 정극성용 D/A 변환 회로(DAP)와 부극성용 D/A 변환 회로(DAM)를 형성하면 되기 때문에, D/A 변환 회로의 개수를 줄여 회로를 소규모화할 수 있다.
또한 본 실시 형태에서는, 구동부(60)는, 정극성용 D/A 변환 회로(DAP)에 대하여 복수의 정극성용 계조 전압(VRP1∼VRP256)을 공급하는 정극성용 계조 전압 생성 회로(GCP)와, 부극성용 D/A 변환 회로(DAM)에 대하여 복수의 부극성용 계조 전압(VRM1∼VRM256)을 공급하는 부극성용 계조 전압 생성 회로(GCM)를 포함한다.
이와 같이 하면, 정극성용 D/A 변환 회로(DAP)가, 정극성용 계조 전압 생성 회로(GCP)로부터 공급된 복수의 정극성용 계조 전압(VRP1∼VRP256) 중으로부터 표시 데이터에 대응하는 정극성용 계조 전압을 선택하여 정극성용 앰프 회로(AMP)에 출력할 수 있다. 또한, 부극성용 D/A 변환 회로(DAM)가, 부극성용 계조 전압 생성 회로(GCM)로부터 공급된 복수의 부극성용 계조 전압(VRM1∼VRM256)으로부터 표시 데이터에 대응하는 부극성용 계조 전압을 선택하여 부극성용 앰프 회로(AMM)에 출력할 수 있다.
또한 본 실시 형태에서는, 제1 화소군의 화소인 제1 화소(도 2, 도 14의 예에서는 PX11)와 제2 화소군의 화소인 제2 화소(PX12)에 의해 제1 데이터선(S1)이 공용되고, 제1 화소군의 화소인 제3 화소(PX13)와 제2 화소군의 화소인 제4 화소(PX14)에 의해 제2 데이터선(S2)이 공용된다.
구동부(60)는, 제1 주사 기간에 있어서, 제1 화소 및 제2 화소에 의해 공용되는 제1 데이터선(S1)에 대하여, 제1 극성의 제1 화소용 데이터 전압을 출력하고, 제3 화소 및 제4 화소에 의해 공용되는 제2 데이터선(S2)에 대하여, 제2 극성의 제3 화소용 데이터 전압을 출력한다. 또한 구동부(60)는, 제2 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 제3 극성의 제2 화소용 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 제4 극성의 제4 화소용 데이터 전압을 출력한다.
이와 같이 하면, 주사선(G1, G2)에 대응하여 형성된 표시 라인의 제1 화소, 제2 화소, 제3 화소, 제4 화소에 대하여, 각각 제1 극성, 제3 극성, 제2 극성, 제4 극성의 데이터 전압이 기입된다. 이와 같이 하여, 극성 설정부(70)에 의해 설정된 제1 극성, 제2 극성, 제3 극성, 제4 극성에 따라 각 화소에 데이터 전압이 기입된다. 이들의 극성은 여러 가지 설정이 가능하고, 그것에 따라 여러 가지 극성 패턴으로 2도트 반전 구동을 행할 수 있다.
또한 본 실시 형태에서는, 표시 패널은, 제2 표시 라인에 대응하여 형성된 제3 주사선(G3) 및 제4 주사선(G4) 중 제3 주사선(G3)에 의해 선택되는 제3 화소군(PX21, PX23)과, 제4 주사선(G4)에 의해 선택되는 제4 화소군(PX22, PX24)을 갖는다. 각 데이터선(예를 들면 데이터선(S1))이 제3 화소군 중 어느 하나의 화소(PX21)와 제4 화소군 중 어느 하나의 화소(PX22)에 의해 공용된다.
도 12에 나타내는 바와 같이, 구동부(60)는, 제1 주사선(G1)에 의해 제1 화소군이 선택되는 제1 주사 기간에 있어서 제1 데이터선(S1)에 대하여, 정극성의 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 부극성의 데이터 전압을 출력한다. 구동부(60)는, 제2 주사선(G2)에 의해 제2 화소군이 선택되는 제2 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 정극성의 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 부극성의 데이터 전압을 출력한다. 구동부(60)는, 제3 주사선(G3)에 의해 제3 화소군이 선택되는 제3 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 부극성의 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 정극성의 데이터 전압을 출력한다. 구동부(60)는, 제4 주사선(G4)에 의해 제4 화소군이 선택되는 제4 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 정극성의 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 부극성의 데이터 전압을 출력한다.
본 실시 형태에 의하면, 제1 데이터선(S1), 제2 데이터선(S2)에 대하여, 제1 주사 기간에서는, 정극성, 부극성의 데이터 전압이 출력되고, 제2 주사 기간에서는, 정극성, 부극성의 데이터 전압이 출력된다. 또한 제3 주사 기간에서는, 부극성, 정극성의 데이터 전압이 출력되고, 제4 주사 기간에서는, 정극성, 부극성의 데이터 전압이 출력된다.
이와 같이 하면, 서로 역극성의 데이터 전압이 기입되는 화소 사이의 경계를, 제1 주사선, 제2 주사선에서 선택되는 제1 화소군, 제2 화소군에서는, 데이터선을 공유하지 않는 화소의 사이(도 12에 있어서 예를 들면 화소(PX12, PX13)의 사이)로 설정할 수 있다. 한편, 당해 경계를, 제3 주사선, 제4 주사선에서 선택되는 제3 화소군, 제4 화소군에서는, 데이터선을 공유하는 화소의 사이(도 12에 있어서 예를 들면 화소(PX21, PX22)의 사이)로 설정할 수 있다. 따라서, 서로 역극성의 데이터 전압이 기입되는 화소 사이의 경계가, 제1 주사선, 제2 주사선에서 선택되는 제1 화소군, 제2 화소군(제1 표시 라인에 대응하는 화소군)과, 제3 주사선, 제4 주사선에서 선택되는 제3 화소군 및 제4 화소군(제2 표시 라인에 대응하는 화소군)에서, 서로 상이한 위치가 되어, 당해 경계의 위치를 열 방향에 있어서 어긋나게 하는 것이 가능해진다. 이에 따라, 듀얼 게이트 구조의 표시 패널에 있어서 특유의 2열마다의 세로줄의 발생을 억제하는 것이 가능해져, 표시 품질의 향상 등을 도모할 수 있게 된다.
또한, 상기에서는 회로 장치(100)가 극성 설정부(70)를 포함함과 함께 구동부(60)가 제1 데이터선과 제2 데이터선에 서로 역극성의 데이터 전압을 출력하는 구성인 것으로 했지만, 회로 장치(100)가 반드시 극성 설정부(70)를 포함하지 않아도 좋고, 구동부(60)가 반드시 제1 데이터선과 제2 데이터선에 서로 역극성의 데이터 전압을 출력하는 구성이 아니라도 좋다(예를 들면 구동부(60)는, 각 데이터선에 임의의 극성의 데이터 전압을 출력할 수 있는 구성이고, 그 구성하에, 상기와 같은 극성 패턴을 출력해도 좋다). 이 경우, 회로 장치(100)는 이하와 같은 구성이라도 좋다.
즉, 회로 장치(100)는 구동부(60)와 제어부(20)를 포함한다. 표시 패널은, 각 데이터선이 제1 화소군 중 어느 하나의 화소와 제2 화소군 중 어느 하나의 화소에 의해 공용되고, 각 데이터선이 제3 화소군 중 어느 하나의 화소와 제4 화소군 중 어느 하나의 화소에 의해 공용되는 패널이다. 구동부(60)는, 제1 주사 기간에 있어서 제1 데이터선에 대하여 정극성의 데이터 전압을 출력하고, 제2 데이터선에 대하여 부극성의 데이터 전압을 출력한다. 또한 구동부(60)는, 제2 주사 기간에 있어서 제1 데이터선에 대하여 정극성의 데이터 전압을 출력하고, 제2 데이터선에 대하여 부극성의 데이터 전압을 출력한다. 또한 구동부(60)는, 제3 주사 기간에 있어서, 제1 데이터선에 대하여 부극성의 데이터 전압을 출력하고, 제2 데이터선에 대하여 정극성의 데이터 전압을 출력한다. 또한 구동부(60)는, 제4 주사 기간에 있어서, 제1 데이터선에 대하여 정극성의 데이터 전압을 출력하고, 제2 데이터선에 대하여 부극성의 데이터 전압을 출력한다.
이러한 구성에 의해서도, 상술한 효과와 동일한 효과(예를 들면, 표시 품질의 향상 등)가 얻어진다.
보다 구체적으로는, 제3 화소군의 화소인 제5 화소(PX21)와 제4 화소군의 화소인 제6 화소(PX22)에 의해 제1 데이터선(S1)이 공용되고, 제3 화소군의 화소인 제7 화소(PX23)와 제4 화소군의 화소인 제8 화소(PX24)에 의해 제2 데이터선(S2)이 공용된다.
구동부(60)는, 제1 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 정극성의 제1 화소용 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 부극성의 제3 화소용 데이터 전압을 출력한다. 구동부(60)는, 제2 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 정극성의 제2 화소용 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 부극성의 제4 화소용 데이터 전압을 출력한다. 구동부(60)는, 제3 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 부극성의 제5 화소용 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 정극성의 제7 화소용 데이터 전압을 출력한다. 구동부(60)는, 제4 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 정극성의 제6 화소용 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 부극성의 제8 화소용 데이터 전압을 출력한다.
본 실시 형태에 의하면, 제1 표시 라인의 제1 화소(PX11), 제2 화소(PX12), 제3 화소(PX13), 제4 화소(PX14)에 대하여, 각각 정극성, 정극성, 부극성, 부극성의 데이터 전압이 기입된다. 또한 제2 표시 라인의 제5 화소(PX21), 제6 화소(PX22), 제7 화소(PX23), 제8 화소(PX24)에 대하여, 각각 부극성, 정극성, 정극성, 부극성의 데이터 전압이 기입된다. 즉, 서로 역극성의 데이터 전압이 기입되는 화소 사이의 경계가, 제1 표시 라인에서는 제2 화소(PX12)와 제3 화소(PX13)의 사이가 되고, 제2 표시 라인에서는 제5 화소(PX21)와 제6 화소(PX22)의 사이 및, 제7 화소(PX23)와 제8 화소(PX24)의 사이가 되고, 당해 경계가 열 방향으로 어긋난다.
또한 본 실시 형태에서는, 표시 패널은, 제3 표시 라인에 대응하여 형성된 제5 주사선(G5) 및 제6 주사선(G6) 중 제5 주사선(G5)에 의해 선택되는 제5 화소군(PX31, PX33)과, 제6 주사선(G6)에 의해 선택되는 제6 화소군(PX32, PX34)과, 제4 표시 라인에 대응하여 형성된 제7 주사선(G7) 및 제8 주사선(G8) 중 제7 주사선(G7)에 의해 선택되는 제7 화소군(PX41, PX43)과, 제8 주사선(G8)에 의해 선택되는 제8 화소군(PX42, PX44)을 갖는다. 각 데이터선(예를 들면 데이터선(S1))이 제5 화소군 중 어느 하나의 화소(PX31)와 제6 화소군 중 어느 하나의 화소(PX32)에 의해 공용되고, 각 데이터선(예를 들면 데이터선(S1))이 제7 화소군 중 어느 하나의 화소(PX41)와 제8 화소군 중 어느 하나의 화소(PX42)에 의해 공용된다.
도 12에 나타내는 바와 같이, 구동부(60)는, 제5 주사선(G5)에 의해 제5 화소군이 선택되는 제5 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 부극성의 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 정극성의 데이터 전압을 출력한다. 구동부(60)는, 제6 주사선(G6)에 의해 제6 화소군이 선택되는 제6 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 부극성의 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 정극성의 데이터 전압을 출력한다. 구동부(60)는, 제7 주사선(G7)에 의해 제7 화소군이 선택되는 제7 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 정극성의 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 부극성의 데이터 전압을 출력한다. 구동부(60)는, 제8 주사선(G8)에 의해 제8 화소군이 선택되는 제8 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 부극성의 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 정극성의 데이터 전압을 출력한다.
보다 구체적으로는, 제5 화소군의 화소인 제9 화소(PX31)와 제6 화소군의 화소인 제10 화소(PX32)에 의해 제1 데이터선(S1)이 공용되고, 제5 화소군의 화소인 제11 화소(PX33)와 제6 화소군의 화소인 제12 화소(PX34)에 의해 제2 데이터선(S2)이 공용되고, 제7 화소군의 화소인 제13 화소(PX41)와 제8 화소군의 화소인 제14 화소(PX42)에 의해 제1 데이터선(S1)이 공용되고, 제7 화소군의 화소인 제15 화소(PX43)와 제8 화소군의 화소인 제16 화소(PX44)에 의해 제2 데이터선(S2)이 공용된다.
구동부(60)는, 제5 주사 기간에 있어서, 제9 화소(PX31) 및 제10 화소(PX32)에 의해 공용되는 제1 데이터선(S1)에 대하여, 부극성의 제9 화소용 데이터 전압을 출력하고, 제11 화소(PX33) 및 제12 화소(PX34)에 의해 공용되는 제2 데이터선(S2)에 대하여, 정극성의 제11 화소용 데이터 전압을 출력한다. 구동부(60)는, 제6 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 부극성의 제10 화소용 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 정극성의 제12 화소용 데이터 전압을 출력한다. 구동부(60)는, 제7 주사 기간에 있어서, 제13 화소(PX41) 및 제14 화소(PX42)에 의해 공용되는 제1 데이터선(S1)에 대하여, 정극성의 제13 화소용 데이터 전압을 출력하고, 제15 화소(PX43) 및 제16 화소(PX44)에 의해 공용되는 제2 데이터선(S2)에 대하여, 부극성의 제15 화소용 데이터 전압을 출력한다. 제8 주사 기간에 있어서, 제1 데이터선(S1)에 대하여, 부극성의 제14 화소용 데이터 전압을 출력하고, 제2 데이터선(S2)에 대하여, 정극성의 제16 화소용 데이터 전압을 출력한다.
본 실시 형태에 의하면, 제3 표시 라인의 제9 화소(PX31), 제10 화소(PX32), 제11 화소(PX33), 제12 화소(PX34)에 대하여, 각각 부극성, 부극성, 정극성, 정극성의 데이터 전압이 기입된다. 또한 제4 표시 라인의 제13 화소(PX41), 제14 화소(PX42), 제15 화소(PX43), 제16 화소(PX44)에 대하여, 각각 정극성, 부극성, 부극성, 정극성의 데이터 전압이 기입된다. 즉, 서로 역극성의 데이터 전압이 기입되는 화소 사이의 경계가, 제3 표시 라인에서는 제10 화소(PX32)와 제11 화소(PX33)의 사이가 되고, 제4 표시 라인에서는 제13 화소(PX41)와 제14 화소(PX42)의 사이 및, 제15 화소(PX43)와 제16 화소(PX44)의 사이가 되고, 당해 경계가 열 방향으로 어긋난다. 이에 따라, 듀얼 게이트 구조의 표시 패널에 있어서 특유의 2열마다의 세로줄의 발생을 억제하는 것이 가능해져, 표시 품질의 향상 등을 도모할 수 있게 된다.
2. 데이터선 구동부
도 6에 데이터선 구동부(40)의 상세한 구성예를 나타낸다. 데이터선 구동부(40)는, 계조 전압 생성 회로(42)와, 복수의 구동 회로(DR1∼DRk)(k는 2 이상의 정수)를 포함한다.
계조 전압 생성 회로(42)는, 화소를 정극성의 데이터 전압으로 구동하는 경우에 이용되는 정극성용의 복수의 계조 전압과, 화소를 부극성의 데이터 전압으로 구동하는 경우에 이용되는 부극성용의 복수의 계조 전압을 생성하고, 그들을 복수의 구동 회로(DR1∼DRk)에 출력한다.
복수의 구동 회로(DR1∼DRk)의 각 구동 회로는, 정극성용의 복수의 계조 전압과 부극성용의 복수의 계조 전압과 제어부(20)로부터의 표시 데이터에 기초하여, 2개의 데이터선을 구동한다. 즉, 제1∼제n 데이터선 구동 단자(TS1∼TSn)에 대하여, k=n/2개의 구동 회로가 형성되어 있다. 각 구동 회로는, 2개의 데이터선을 역극성으로 구동한다. 예를 들면 구동 회로(DR1)를 예로 들면, 한쪽의 데이터선(S1)에 정극성의 데이터 전압(SV1)을 출력하는 경우, 다른 한쪽의 데이터선(S2)에 부극성의 데이터 전압(SV2)을 출력한다. 한쪽의 데이터선(S1)에 부극성의 데이터 전압(SV1)을 출력하는 경우, 다른 한쪽의 데이터선(S2)에 정극성의 데이터 전압(SV2)을 출력한다. 이와 같이 극성의 선택 방법은 2종류 있지만, 각 구동 회로가 어느 쪽의 극성을 선택하는지는 임의(독립)이다.
제어부(20)는, 각 구동 회로에, 그 구동 회로가 구동하는 2개의 데이터선에 대응한 표시 데이터를 출력한다. 예를 들면 주사선(G1, G2)에 접속되는 표시 라인에 있어서, 화소(PX11∼PX14)가 2개의 데이터선(S1, S2)에 접속된다. 즉, 1행의 표시 라인을 구동할 때(1 수평 주사 기간)에, 제어부(20)는 4개의 화소의 표시 데이터를 1개의 구동 회로에 대하여 출력한다. 1행의 표시 라인은 2개의 주사선(G1, G2)에서 시분할로 기입하기 때문에, 1개의 주사선이 화소를 선택하는 기간에서는, 제어부(20)는 2개의 화소의 표시 데이터를 1개의 구동 회로에 대하여 출력한다.
도 7에, 구동 회로의 상세한 구성예를 나타낸다. 도 7에서는 구동 회로(DR1)를 예로서 도시하지만, 구동 회로(DR2∼DRk)도 동일하게 구성할 수 있다. 구동 회로(DR1)는, 제1 스위치 회로(SWA1)와, 제2 스위치 회로(SWA2)와, 정극성용 앰프 회로(AMP)와, 부극성용 앰프 회로(AMM)와, 정극성용 D/A 변환 회로(DAP)와, 부극성용 D/A 변환 회로(DAM)와, 제3 스위치 회로(SWB1)와, 제4 스위치 회로(SWB2)와, 계조 전압 생성 회로(42)를 포함한다.
제1 스위치 회로(SWA1)는, 정극성용 앰프 회로(AMP)의 출력과 데이터선 구동 단자(TS1)를 접속하는 스위치 소자(SPA1)와, 부극성용 앰프 회로(AMM)의 출력과 데이터선 구동 단자(TS1)를 접속하는 스위치 소자(SMA1)를 포함한다.
제2 스위치 회로(SWA2)는, 부극성용 앰프 회로(AMM)의 출력과 데이터선 구동 단자(TS2)를 접속하는 스위치 소자(SMA2)와, 정극성용 앰프 회로(AMP)의 출력과 데이터선 구동 단자(TS2)를 접속하는 스위치 소자(SPA2)를 포함한다.
제3 스위치 회로(SWB1)는, 제1 데이터선(S1)용의 표시 데이터(HD1)를 정극성용 D/A 변환 회로(DAP)에 입력하는 스위치 소자(SPB1)와, 제2 데이터선(S2)용의 표시 데이터(HD2)를 정극성용 D/A 변환 회로(DAP)에 입력하는 스위치 소자(SMB1)를 포함한다.
제4 스위치 회로(SWB2)는, 제2 데이터선(S2)용의 표시 데이터(HD2)를 부극성용 D/A 변환 회로(DAM)에 입력하는 스위치 소자(SMB2)와, 제1 데이터선(S1)용의 표시 데이터(HD1)를 부극성용 D/A 변환 회로(DAM)에 입력하는 스위치 소자(SPB2)를 포함한다.
제1, 제2 스위치 회로(SWA1, SWA2)는, 예를 들면 트랜스퍼 게이트 등의 트랜지스터 회로로 구성된다. 제3, 제4 스위치 회로(SWB1, SWB2)는, 예를 들면 로직 회로에 의한 셀렉터로 구성된다. 이들의 스위치 회로(SWA1, SWA2, SWB1, SWB2)는, 제어부(20)로부터의 제어 신호에 의해 온 오프 제어된다.
계조 전압 생성 회로(42)는, 정극성용의 복수의 계조 전압(VRP1∼VRP256)을 출력하는 정극성용 계조 전압 생성 회로(GCP)와, 부극성용의 복수의 계조 전압(VRM1∼VRM256)을 출력하는 부극성용 계조 전압 생성 회로(GCM)를 포함한다. 또한, 여기에서는 256계조인 경우를 예로 들어 설명하지만, 계조수는 256계조에 한정되지 않는다.
이하, 구동 회로(DR1)의 동작에 대해서 설명한다. 데이터선(S1, S2)을 정극성, 부극성으로 구동하는 제1 상태에서는, 스위치 소자(SPA1, SMA2, SPB1, SMB2)가 온이 된다. 이 경우, 정극성용 D/A 변환 회로(DAP)는, 제1 데이터선(S1)용의 표시 데이터(HD1)에 대응하는 전압(DPQ)을, 복수의 정극성용 계조 전압(VRP1∼VRP256) 중으로부터 선택한다. 정극성용 앰프 회로(AMP)는, 선택된 전압(DPQ)에 기초하여 정극성의 데이터 전압(SV1)으로 제1 데이터선(S1)을 구동한다. 한편, 부극성용 D/A 변환 회로(DAM)는, 제2 데이터선(S2)용의 표시 데이터(HD2)에 대응하는 전압(DMQ)을, 복수의 부극성용 계조 전압(VRM1∼VRM256) 중으로부터 선택한다. 부극성용 앰프 회로(AMM)는, 선택된 전압(DMQ)에 기초하여 부극성의 데이터 전압(SV2)으로 제2 데이터선(S2)을 구동한다.
한편, 데이터선(S1, S2)을 부극성, 정극성으로 구동하는 제2 상태에서는, 스위치 소자(SMA1, SPA2, SMB1, SPB2)가 온이 된다. 이 경우, 부극성용 D/A 변환 회로(DAM)는, 제1 데이터선(S1)용의 표시 데이터(HD1)에 대응하는 전압(DMQ)을, 복수의 부극성용 계조 전압(VRM1∼VRM256) 중으로부터 선택한다. 부극성용 앰프 회로(AMM)는, 선택된 전압(DMQ)에 기초하여 부극성의 데이터 전압(SV1)으로 제1 데이터선(S1)을 구동한다. 한편, 정극성용 D/A 변환 회로(DAP)는, 제2 데이터선(S2)용의 표시 데이터(HD2)에 대응하는 전압(DPQ)을, 복수의 정극성용 계조 전압(VRP1∼VRP256) 중으로부터 선택한다. 정극성용 앰프 회로(AMP)는, 선택된 전압(DPQ)에 기초하여 정극성의 데이터 전압(SV2)으로 제2 데이터선(S2)을 구동한다.
1개의 표시 라인은 2개의 주사선(G1, G2)에서 시분할로 기입하기 때문에, 각 주사선이 화소를 선택하는 기간에 있어서 구동 회로(DR1)는 제1, 제2 상태 중 어느 상태에서 화소에 기입을 행한다. 주사선(G1, G2)가 화소를 선택하는 기간과 제1, 제2 상태의 조합은 임의(독립)이고, 여러 가지 극성 패턴으로의 구동이 가능하다.
상기의 구동 회로(DR1)의 구성과 동작에 의해, 제1 데이터선(S1)에 대하여 제1 극성의 데이터 전압을 출력함과 함께 제2 데이터선(S2)에 대하여 제1 극성과는 역극성인 제2 극성의 데이터 전압을 출력하는 동작이, 실현된다.
3. 정극성용 앰프 회로, 부극성용 앰프 회로
도 8a 및 도 8b에, 정극성용 앰프 회로(AMP)의 상세한 구성예를 나타낸다. 도 8a는 초기화 기간(커패시터(CIA, CFA)에 초기화용의 전압을 설정하는 기간)에 있어서의 스위치 소자의 상태를 나타내고, 도 8b는 출력 기간(출력 전압을 출력하여 구동 대상을 구동하는 기간)에 있어서의 스위치 소자의 상태를 나타낸다.
도 8a에 나타내는 바와 같이, 정극성용 앰프 회로(AMP)는, 오피 앰프(OPA)(연산 증폭기)와, 커패시터(CIA, CFA)와, 스위치 소자(SA1∼SA5)를 갖는다. 이 정극성용 앰프 회로(AMP)는, 입력 전압(DPQ)을 받아, 출력 전압(APQ)을 출력하고, 데이터선을 구동하는 회로이다. 입력 전압(DPQ)은, 예를 들면 0V∼+6V이다.
커패시터(CIA)는, 오피 앰프(OPA)의 제1 입력 단자(반전 입력 단자)에 접속되는 서밍 노드(summing node: NEGA)(반전 입력 단자 노드, 전하 축적 노드)와, 노드(NA1)의 사이에 설치된다. 커패시터(CFA)는, 서밍 노드(NEGA)와 노드(NA2)의 사이에 설치된다. 오피 앰프(OPA)의 제2 입력 단자(비(非)반전 입력 단자)에는, 아날로그 기준 전원(VDDRMP)의 노드가 접속된다.
스위치 소자(SA1)는, 정극성용 앰프 회로(AMP)의 입력 노드(NIA)와 노드(NA1)의 사이에 형성된다. 스위치 소자(SA2)는, 아날로그 기준 전원(VDDRMP)의 노드와 노드(NA1)의 사이에 형성된다. 스위치 소자(SA3)는, 노드(NA2)와 출력 노드(NQA)의 사이에 형성된다. 스위치 소자(SA4)는, 노드(NA2)와 아날로그 기준 전원(VDDRMP)의 노드의 사이에 형성된다. 스위치 소자(SA5)는, 서밍 노드(NEGA)와 출력 노드(NQA)의 사이에 형성된다.
이들의 스위치 소자(SA1∼SA5)는, 예를 들면 트랜스퍼 게이트 등의 트랜지스터 회로로 구성되고, 제어부(20)로부터의 스위치 제어 신호에 의해 온 오프 제어된다. 또한, 아날로그 기준 전원(VDDRMP)은, 정극성용 고(高)전위측 전원(예를 들면 +6V)과 정극성용 저(低)전위측 전원(예를 들면 0V) 사이의 전압(예를 들면 +3V)이고, 회로 장치(100)에 내장되거나 또는 회로 장치(100)의 외부의 도시하지 않은 전원 회로로부터 공급된다.
도 8a에 나타내는 바와 같이, 초기화 기간에서는, 스위치 소자(SA2, SA4, SA5)가 온이 되고, 스위치 소자(SA1, SA3)가 오프가 된다. 스위치 소자(SA2)가 온이 됨으로써, 그 일단(一端)이 서밍 노드(NEGA)에 전기적으로 접속되는 커패시터(CIA)의 타단(他端)이, 아날로그 기준 전원(VDDRMP)으로 설정된다. 동일하게, 스위치 소자(SA4)가 온이 됨으로써, 그 일단이 서밍 노드(NEGA)에 전기적으로 접속되는 커패시터(CFA)의 타단이, 아날로그 기준 전원(VDDRMP)으로 설정된다. 또한 귀환 스위치 소자인 스위치 소자(SA5)가 온이 됨으로써, 오피 앰프(OPA)의 출력이 반전 입력 단자로 귀환되고, 오피 앰프(OPA)의 이미지너리 쇼트 기능에 의해, 서밍 노드(NEGA)가 아날로그 기준 전원(VDDRMP)의 전압으로 설정된다. 정극성용 앰프 회로(AMP)의 출력 전압(APQ)은 아날로그 기준 전원(VDDRMP)의 전압이 된다.
도 8b에 나타내는 바와 같이, 출력 기간에서는, 스위치 소자(SA1, SA3)가 온이 되고, 스위치 소자(SA2, SA4, SA5)가 오프가 된다. 스위치 소자(SA1)가 온이 됨으로써, 일단이 서밍 노드(NEGA)에 접속되는 커패시터(CIA)의 타단이, 입력 전압(DPQ)으로 설정된다. 또한 스위치 소자(SA3)가 온이 됨으로써, 일단이 서밍 노드(NEGA)에 접속되는 커패시터(CFA)의 타단이, 출력 전압(APQ)으로 설정된다. 이에 따라, 출력 전압(APQ)은 하기식 (1)이 된다. 또한 CCIA는 커패시터(CIA)의 용량이고, CCFA는 커패시터(CFA)의 용량이다.
APQ=VDDRMP-(CCIA/CCFA)×(DPQ-VDDRMP) (1)
도 9a 및 도 9b에 부극성용 앰프 회로(AMM)의 상세한 구성예를 나타낸다. 도 9a는 초기화 기간에 있어서의 스위치 소자 상태를 나타내고, 도 9b는 출력 기간에 있어서의 스위치 소자 상태를 나타낸다.
도 9a에 나타내는 바와 같이, 부극성용 앰프 회로(AMM)는, 오피 앰프(OPB)(연산 증폭기)와, 커패시터(CIB, CFB)와, 스위치 소자(SB1∼SB5)를 갖는다. 이 부극성용 앰프 회로(AMM)는, 입력 전압(DMQ)을 받아, 출력 전압(AMQ)을 출력하고, 데이터선을 구동하는 회로이다. 입력 전압(DMQ)은, 예를 들면 0V∼+6V이다.
부극성용 앰프 회로(AMM)의 구성 및 동작은, 정극성용 앰프 회로(AMP)와 동일하다. 즉, 오피 앰프(OPB)는 오피 앰프(OPA)에 대응하고, 커패시터(CIB, CFB)는 커패시터(CIA, CFA)에 대응하고, 스위치 소자(SB1∼SB5)는 스위치 소자(SA1∼SA5)에 대응한다. 단, 스위치 소자(SB4)의 일단 및 오피 앰프(OPB)의 제2 입력 단자(비반전 입력 단자)에 접속되는 아날로그 기준 전원이 VDDRMN이다. 아날로그 기준 전원(VDDRMN)은, 부극성용 고전위측 전원(예를 들면 0V)과 부극성용 저전위측 전원(예를 들면 -6V) 사이의 전압(예를 들면 -3V)이고, 회로 장치(100)에 내장되거나 또는 회로 장치(100)의 외부의 도시하지 않은 전원 회로로부터 공급된다.
도 9a에 나타내는 초기화 기간에서는, 출력 전압(AMQ)은, 아날로그 기준 전원(VDDRMN)의 전압이 된다. 도 9b에 나타내는 출력 기간에서는, 출력 전압(AMQ)은 하기식 (2)가 된다.
AMQ=VDDRMN-(CCIA/CCFA)×(DAC-VDDRMP) (2)
예를 들면, 각 수평 주사 기간에 있어서, 우선 초기화 기간을 설정하여 정극성용 앰프 회로(AMP)와 부극성용 앰프 회로(AMM)의 초기화를 행하고, 다음으로 출력 기간을 설정하여 정극성용 앰프 회로(AMP)와 부극성용 앰프 회로(AMM)에 의한 데이터 전압의 출력을 행한다. 출력 기간에서는, 우선 홀수번의 주사선(예를 들면 주사선(G1))이 선택되고, 그 홀수번의 주사선에 접속되는 화소에 대하여 정극성용 앰프 회로(AMP)와 부극성용 앰프 회로(AMM)가 기입을 행하고, 다음으로 짝수번의 주사선(예를 들면 주사선(G2))이 선택되고, 그 짝수번의 주사선에 접속되는 화소에 대하여 정극성용 앰프 회로(AMP)와 부극성용 앰프 회로(AMM)가 기입을 행한다.
또한, 도 7의 구동 회로에 있어서 도 8a∼도 9b의 앰프 회로를 채용한 경우, 예를 들면 정극성용 D/A 변환 회로(DAP)와 부극성용 D/A 변환 회로(DAM)를 공통화하여, 계조 전압의 전압 범위가 0V∼+6V인 1개의 D/A 변환 회로로 해도 좋다. 이 경우, 정극성용 계조 전압 생성 회로(GCP)와 부극성용 계조 전압 생성 회로(GCM)도 공통화된다. 혹은 도 7과 같이 정극성용 D/A 변환 회로(DAP)와 부극성용 D/A 변환 회로(DAM)를 나누는 경우, 부극성용 D/A 변환 회로(DAM)가 0V∼-6V의 범위의 출력 전압(DMQ)을 출력하고, 그 출력 전압(DMQ)이 부극성용 앰프 회로(AMM)의 입력 노드(NIB)에 입력되어도 좋다. 이 경우, 스위치 소자(SB2)의 일단에는 아날로그 기준 전압(VDDRMN)(예를 들면 -3V)이 입력된다.
4. 극성 패턴
도 10∼도 13을 이용하여, 본 실시 형태의 회로 장치(100)가 듀얼 게이트 구조의 표시 패널을 구동할 때의 극성 패턴(극성 반전 패턴)에 대해서 설명한다. 극성 패턴은, 표시 패널의 각 화소(엄밀하게는, 어느 주사선과 데이터선에 접속되는 화소이거나)와 그 화소에 기입하는 데이터 전압의 극성이 대응지어진 패턴이다. 도 10∼도 13에 있어서 화소의 부호와 함께 「+」, 「-」의 부호를 붙이고 있지만, 「+」는 정극성을 나타내고, 「-」는 부극성을 나타낸다. 도 10∼도 13에는, 어느 1프레임에서의 각 화소의 구동 극성을 나타내고 있고, 그 다음의 프레임에서는 각 화소가 역극성으로 구동된다.
또한 이하에서는 도 14(도 2)에 나타내는 구성의 표시 패널을 예로 설명하지만, 이것에 한정되지 않고, 예를 들면 도 15, 도 16에 나타내는 구성의 표시 패널에도 본 실시 형태의 극성 패턴을 적용할 수 있다.
도 10에, 제1 극성 패턴을 나타낸다. 이하, 화소(PX11∼PX14, PX21∼PX24)에서의 극성 패턴을 예로 설명한다. 다른 화소에서는, 동일한 극성 패턴이 반복된다.
주사선(G1)에 접속되는 화소(PX11, PX13)(제1 화소, 제3 화소)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다. 주사선(G2)에 접속되는 화소(PX12, PX14)(제2 화소, 제4 화소)에는, 데이터선(S1, S2)을 통하여 부극성, 정극성의 데이터 전압이 기입된다. 주사선(G3)에 접속되는 화소(PX21, PX23)(제5 화소, 제7 화소)에는, 데이터선(S1, S2)을 통하여 부극성, 정극성의 데이터 전압이 기입된다. 주사선(G4)에 접속되는 화소(PX22, PX24)(제6 화소, 제8 화소)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다.
극성 설정부(70)에 의해 설정되는 제1 극성, 제2 극성, 제3 극성, 제4 극성은, 각각 정극성, 부극성, 부극성, 정극성에 대응한다.
이 제1 극성 패턴에서는, 1열의 화소의 극성 패턴을 보았을 때에 정극성과 부극성이 교대로 나열되는 패턴으로 되어 있다.
도 11에, 제2 극성 패턴을 나타낸다. 이하, 화소(PX11∼PX14, PX21∼PX24)에서의 극성 패턴을 예로 설명한다. 다른 화소에서는, 동일한 극성 패턴이 반복된다.
주사선(G1)에 접속되는 화소(PX11, PX13)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다. 주사선(G2)에 접속되는 화소(PX12, PX14)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다. 주사선(G3)에 접속되는 화소(PX21, PX23)에는, 데이터선(S1, S2)을 통하여 부극성, 정극성의 데이터 전압이 기입된다. 주사선(G4)에 접속되는 화소(PX22, PX24)에는, 데이터선(S1, S2)을 통하여 부극성, 정극성의 데이터 전압이 기입된다.
극성 설정부(70)에 의해 설정되는 제1 극성, 제2 극성, 제3 극성, 제4 극성은, 각각 정극성, 부극성, 정극성, 부극성에 대응한다.
이 제2 극성 패턴에서는, 제1 극성 패턴과 동일하게, 1열의 화소의 극성 패턴을 보았을 때에 정극성과 부극성이 교대로 나열되는 패턴으로 되어 있다. 제1 극성 패턴과의 차이는, 제1 극성 패턴을 수평 주사 방향으로 1화소분 어긋나게 한 패턴으로 되어 있는 것이다.
도 12에, 제3 극성 패턴을 나타낸다. 이하, 화소(PX11∼PX14, PX21∼PX24, PX31∼PX34, PX41∼PX44)에서의 극성 패턴을 예로 설명한다. 다른 화소에서는, 동일한 극성 패턴이 반복된다.
주사선(G1)에 접속되는 화소(PX11, PX13)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다. 주사선(G2)에 접속되는 화소(PX12, PX14)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다. 주사선(G3)에 접속되는 화소(PX21, PX23)에는, 데이터선(S1, S2)을 통하여 부극성, 정극성의 데이터 전압이 기입된다. 주사선(G4)에 접속되는 화소(PX22, PX24)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다.
주사선(G5)에 접속되는 화소(PX31, PX33)(제9 화소, 제11 화소)에는, 데이터선(S1, S2)을 통하여 부극성, 정극성의 데이터 전압이 기입된다. 주사선(G6)에 접속되는 화소(PX32, PX34)(제10 화소, 제12 화소)에는, 데이터선(S1, S2)을 통하여 부극성, 정극성의 데이터 전압이 기입된다. 주사선(G7)에 접속되는 화소(PX41, PX43)(제13 화소, 제15 화소)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다. 주사선(G8)에 접속되는 화소(PX42, PX44)(제14 화소, 제16 화소)에는, 데이터선(S1, S2)을 통하여 부극성, 정극성의 데이터 전압이 기입된다.
극성 설정부(70)에 의해 설정되는 제1 극성, 제2 극성, 제3 극성, 제4 극성은, 각각 정극성, 부극성, 정극성, 부극성에 대응한다.
이 제3 극성 패턴에서는, 경사 방향(화면의 우측 경사 하측 방향)으로 패턴이 시프트해 나가는 패턴으로 되어 있다. 즉, 1행의 화소의 극성 패턴이 1행마다 1화소분씩 동(同) 방향으로 시프트해 나가는 패턴으로 되어 있다.
도 13에, 제4 극성 패턴을 나타낸다. 이하, 화소(PX11∼PX14, PX21∼PX24)에서의 극성 패턴을 예로 설명한다. 다른 화소에서는, 동일한 극성 패턴이 반복된다.
주사선(G1)에 접속되는 화소(PX11, PX13)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다. 주사선(G2)에 접속되는 화소(PX12, PX14)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다. 주사선(G3)에 접속되는 화소(PX21, PX23)에는, 데이터선(S1, S2)을 통하여 부극성, 정극성의 데이터 전압이 기입된다. 주사선(G4)에 접속되는 화소(PX22, PX24)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다. 극성 설정부(70)에 의해 설정되는 제1 극성, 제2 극성, 제3 극성, 제4 극성은, 각각 정극성, 부극성, 정극성, 부극성에 대응한다.
이 제4 극성 패턴에서는, 경사 방향(화면의 우측 경사 하측 방향, 좌측 경사 하측 방향)으로 패턴이 시프트해 나가지만, 그 시프트 방향이 교대로 바뀌는 패턴으로 되어 있다. 즉, 1행의 화소의 극성 패턴이 다음의 행에서는 1화소분만큼 화면 우측 방향으로 시프트하고, 그 다음의 행에서는 1화소분만큼 화면 좌측 방향으로 시프트한다(원래의 패턴으로 되돌아온다).
이상의 제1∼제4 극성 패턴에서는, 1개의 구동 회로로 구동되는 화소 중, 동일한 주사선에서 선택되는(동시에 구동되는) 2개의 화소(예를 들면 화소(PX11, PX13))에는, 역극성의 데이터 전압이 기입된다. 이에 따라, 수평 주사 방향의 표시 라인에 있어서 2도트마다 극성이 반전하게 된다(2도트 반전 구동). 제1∼제4 극성 패턴은, 이러한 2도트 반전 구동에 있어서의 극성 패턴의 예이다.
또한, 도 15, 도 16에 나타내는 바와 같은 다른 듀얼 게이트 구조의 표시 패널에 상기의 극성 패턴을 적용한 경우에는, 화소와 극성의 대응이 변화된다. 예를 들면 제1 극성 패턴을 도 15의 표시 패널에 적용했다고 한다. 이 경우, 화소(PX11∼PX14)에 대해서는 주사선(G1, G2)과의 접속 관계가 도 10과 동일하기 때문에 화소와 극성의 대응은 동일하다. 한편, 화소(PX21∼PX24)에서는, 주사선(G3)에 화소(PX22, PX24)가 접속되고, 주사선(G4)에 화소(PX21, PX23)가 접속된다. 따라서, 주사선(G3)에 접속되는 화소(PX22, PX24)(제5 화소, 제7 화소)에는, 데이터선(S1, S2)을 통하여 부극성, 정극성의 데이터 전압이 기입되고, 주사선(G4)에 접속되는 화소(PX21, PX23)(제6 화소, 제8 화소)에는, 데이터선(S1, S2)을 통하여 정극성, 부극성의 데이터 전압이 기입된다.
이와 같이, 동일한 극성 패턴으로 구동한 경우라도, 표시 화면 상에서 최종적으로 나타나는 극성의 배치가 듀얼 게이트 구조의 차이에 따라 상이해진다. 그 때문에, 어느 극성 패턴이 표시 품질을 가장 개선할 수 있는지는, 듀얼 게이트 구조의 타입에 따라서 상이한 경우가 있다. 본 실시 형태의 회로 장치(100)는, 상술한 바와 같이 여러 가지 극성 패턴으로 표시 패널을 구동할 수 있기 때문에, 듀얼 게이트 구조의 타입에 따라서 최적의 극성 패턴을 설정할 수 있다.
5. 표시 패널
도 14에 표시 패널의 제1 구성예를 나타내고, 도 15에 표시 패널의 제2 구성예를 나타내고, 도 16에 표시 패널의 제3 구성예를 나타낸다. 본 실시 형태의 회로 장치(100)나 그 동작 수법은, 제1∼제3 구성예의 표시 패널 중 어느 표시 패널에도 적용 가능하다.
표시 패널은, 화소(PX11∼PX38)를 갖는 화소 어레이와, 데이터선(S1∼S4)과, 주사선(G1∼G6)을 포함한다. 화소 어레이에 있어서 예를 들면 제1행 제2열의 화소를 부호 PX12와 같이 나타낸다. 「행」은 수평 주사 방향의 라인이고, 「열」은 수직 주사 방향의 라인이다. 또한 도 15∼도 17에서는 화소 어레이의 일부를 나타내고 있다.
도 14의 제1 구성예에서는, 제1 표시 라인의 화소(PX11∼PX18)에 있어서, 화소(PX11, PX13, PX15, PX17)가 주사선(G1)에 접속되고, 제1 화소군에 대응한다. 화소(PX12, PX14, PX16, PX18)가 주사선(G2)에 접속되고, 제2 화소군에 대응한다. 제2 표시 라인의 화소(PX21∼PX28)에 있어서, 화소(PX21, PX23, PX25, PX27)가 주사선(G3)에 접속되고, 제3 화소군에 대응한다. 화소(PX22, PX24, PX26, PX28)가 주사선(G4)에 접속되고, 제4 화소군에 대응한다.
또한 제1 화소군의 화소(PX11)와 제2 화소군의 화소(PX12)가 데이터선(S1)에 공통 접속되고, 각각 제1 화소, 제2 화소에 대응한다. 제1 화소군의 화소(PX13)와 제2 화소군의 화소(PX14)가 데이터선(S2)에 공통 접속되고, 각각 제3 화소, 제4 화소에 대응한다. 제3 화소군의 화소(PX21)와 제4 화소군의 화소(PX22)가 데이터선(S1)에 공통 접속되고, 각각 제5 화소, 제6 화소에 대응한다. 제3 화소군의 화소(PX23)와 제4 화소군의 화소(PX24)가 데이터선(S2)에 공통 접속되고, 각각 제7 화소, 제8 화소에 대응한다.
도 15의 제2 구성예에서는, 제1 표시 라인의 화소(PX11∼PX18)는 제1 구성예와 동일한 접속 구성으로 되어 있다. 제2 표시 라인의 화소(PX21∼PX28)에 있어서, 화소(PX22, PX24, PX26, PX28)가 주사선(G3)에 접속되고, 제3 화소군에 대응한다. 화소(PX21, PX23, PX25, PX27)가 주사선(G4)에 접속되고, 제4 화소군에 대응한다.
또한 제3 화소군의 화소(PX22)와 제4 화소군의 화소(PX21)가 데이터선(S1)에 공통 접속되고, 각각 제5 화소, 제6 화소에 대응한다. 제3 화소군의 화소(PX24)와 제4 화소군의 화소(PX23)가 데이터선(S2)에 공통 접속되고, 각각 제7 화소, 제8 화소에 대응한다.
도 16의 제3 구성예에서는, 제1 표시 라인의 화소(PX11∼PX18)에 있어서, 화소(PX11, PX14, PX15, PX18)가 주사선(G1)에 접속되고, 제1 화소군에 대응한다. 화소(PX12, PX13, PX16, PX17)가 주사선(G2)에 접속되고, 제2 화소군에 대응한다. 제2 표시 라인의 화소(PX21∼PX28)에 있어서, 화소(PX22, PX23, PX26, PX27)가 주사선(G3)에 접속되고, 제3 화소군에 대응한다. 화소(PX21, PX24, PX25, PX28)가 주사선(G4)에 접속되고, 제4 화소군에 대응한다.
또한 제1 화소군의 화소(PX11)와 제2 화소군의 화소(PX12)가 데이터선(S1)에 공통 접속되고, 각각 제1 화소, 제2 화소에 대응한다. 제1 화소군의 화소(PX14)와 제2 화소군의 화소(PX13)가 데이터선(S2)에 공통 접속되고, 각각 제3 화소, 제4 화소에 대응한다. 제3 화소군의 화소(PX22)와 제4 화소군의 화소(PX21)가 데이터선(S1)에 공통 접속되고, 각각 제5 화소, 제6 화소에 대응한다. 제3 화소군의 화소(PX23)와 제4 화소군의 화소(PX24)가 데이터선(S2)에 공통 접속되고, 각각 제7 화소, 제8 화소에 대응한다.
6. 전기 광학 장치
도 17에, 본 실시 형태의 회로 장치(100)를 적용할 수 있는 전기 광학 장치(350)의 구성예를 나타낸다. 이하에서는 표시 패널(200)이 매트릭스형의 액정 표시 패널인 경우를 예로 설명하지만, 표시 패널(200)은 자(自)발광 소자를 이용한 표시 패널(예를 들면 EL(Electro-Luminescence) 표시 패널) 등이라도 좋다.
전기 광학 장치(350)는, 유리 기판(210)과, 유리 기판(210) 상에 형성되는 화소 어레이(220)와, 유리 기판(210) 상에 실장되는 회로 장치(100)와, 회로 장치(100) 및 화소 어레이(220)의 데이터선을 접속하는 배선군(230)과, 회로 장치(100) 및 화소 어레이(220)의 주사선을 접속하는 배선군(240)과, 표시 컨트롤러(300)에 접속되는 플렉시블 기판(250)과, 플렉시블 기판(250)과 회로 장치(100)를 접속하는 배선군(260)을 포함한다. 배선군(230) 및 배선군(240), 배선군(260)은, 유리 기판(210) 상에 투명 전극(ITO: Indium Tin Oxide) 등으로 형성된다. 화소 어레이(220)는, 화소, 데이터선, 주사선을 포함하고, 유리 기판(210)과 화소 어레이(220)가 표시 패널(200)에 상당한다. 또한 전기 광학 장치는, 플렉시블 기판(250)에 접속된 기판과, 그 기판에 실장되는 표시 컨트롤러(300)를 추가로 포함해도 좋다.
7. 전자 기기
도 18에, 본 실시 형태의 회로 장치(100)를 적용할 수 있는 전자 기기의 구성예를 나타낸다. 본 실시 형태의 전자 기기로서, 예를 들면 차재 표시 장치(예를 들면 미터 패널 등)나, 모니터, 디스플레이, 단판(單板) 프로젝터, 텔레비전 장치, 정보 처리 장치(컴퓨터), 휴대형 정보 단말, 카 내비게이션 시스템, 휴대형 게임 단말, DLP(Digital Light Processing) 장치, 프린터 등의, 표시 장치를 탑재하는 여러 가지 전자 기기를 상정할 수 있다.
도 18에 나타내는 전자 기기는, 전기 광학 장치(350), CPU(310)(넓은 의미로는 처리 장치), 표시 컨트롤러(300)(호스트 컨트롤러), 기억부(320), 유저 인터페이스부(330), 데이터 인터페이스부(340)를 포함한다. 전기 광학 장치(350)는, 회로 장치(100), 표시 패널(200)을 포함한다. 또한, 표시 컨트롤러(300)의 기능을 CPU(310)가 실현하고, 표시 컨트롤러(300)가 생략되어도 좋다. 또한, 회로 장치(100)와 표시 패널(200)이 전기 광학 장치(350)로서 일체로 구성되지 않고, 개개의 구성 요소로서 전자 기기에 조입되어도 좋다.
유저 인터페이스부(330)는, 유저로부터의 여러 가지 조작을 접수하는 인터페이스부이다. 예를 들면, 버튼이나 마우스, 키보드, 표시 패널(200)에 장착된 터치 패널 등으로 구성된다. 데이터 인터페이스부(340)는, 화상 데이터나 제어 데이터의 입출력을 행하는 인터페이스부이다. 예를 들면 USB 등의 유선 통신 인터페이스나, 혹은 무선 LAN 등의 무선통신 인터페이스이다. 기억부(320)는, 데이터 인터페이스부(340)로부터 입력된 화상 데이터를 기억한다. 혹은, 기억부(320)는, CPU(310)나 표시 컨트롤러(300)의 워킹 메모리로서 기능한다. CPU(310)는, 전자 기기의 각부의 제어 처리나 여러 가지 데이터 처리를 행한다. 표시 컨트롤러(300)는 회로 장치(100)의 제어 처리를 행한다. 예를 들면, 표시 컨트롤러(300)는, 데이터 인터페이스부(340)나 기억부(320)로부터 CPU(310)를 통하여 전송된 화상 데이터를, 회로 장치(100)가 접수 가능한 형식으로 변환하고, 그 변환된 화상 데이터를 회로 장치(100)로 출력한다. 회로 장치(100)는, 표시 컨트롤러(300)로부터 전송된 화상 데이터에 기초하여 표시 패널(200)을 구동한다.
또한, 상기와 같이 본 실시 형태에 대해서 상세하게 설명했지만, 본 발명의 신규 사항 및 효과로부터 실체적으로 일탈하지 않는 많은 변형이 가능한 것은 당업자에게는 용이하게 이해할 수 있을 것이다. 따라서, 이러한 변형예는 모두 본 발명의 범위에 포함되는 것으로 한다. 예를 들면, 명세서 또는 도면에 있어서, 적어도 한 번, 보다 넓은 의미 또는 동일한 의미의 상이한 용어와 함께 기재된 용어는, 명세서 또는 도면의 어떠한 개소에 있어서도, 그 상이한 용어로 치환할 수 있다. 또한 본 실시 형태 및 변형예의 모든 조합도, 본 발명의 범위에 포함된다. 또한 구동부, 제어부, 극성 설정부, 구동 회로, 회로 장치, 전기 광학 장치, 전자 기기의 구성 또는 동작 등도, 본 실시 형태에서 설명한 것에 한정되지 않고, 여러 가지 변형 실시가 가능하다.
10 : 인터페이스부
20 : 제어부
40 : 데이터선 구동부
42 : 계조 전압 생성 회로
50 : 주사선 구동부
60 : 구동부
70 : 극성 설정부
100 : 회로 장치
200 : 표시 패널
210 : 유리 기판
220 : 화소 어레이
230 : 배선군
240 : 배선군
250 : 플렉시블 기판
260 : 배선군
300 : 표시 컨트롤러
310 : CPU
320 : 기억부
330 : 유저 인터페이스부
340 : 데이터 인터페이스부
350 : 전기 광학 장치
AMM : 부극성용 앰프 회로
AMP : 정극성용 앰프 회로
DAM : 부극성용 D/A 변환 회로
DAP : 정극성용 D/A 변환 회로
DR1 : 구동 회로
G1 : 주사선
GCM : 부극성용 계조 전압 생성 회로
GCP : 정극성용 계조 전압 생성 회로
PX11 : 화소
S1 : 데이터선
SWA1, SWA2 : 스위치 회로

Claims (14)

  1. 제1 표시 라인에 대응하여 형성된 제1 주사선 및 제2 주사선 중 상기 제1 주사선에 의해 선택되는 제1 화소군과, 상기 제2 주사선에 의해 선택되는 제2 화소군을 갖고, 복수의 데이터선의 각 데이터선이 상기 제1 화소군 중 어느 하나의 화소와 상기 제2 화소군 중 어느 하나의 화소에 의해 공용되는 표시 패널을 구동하는 회로 장치로서,
    표시 데이터에 기초하여 상기 표시 패널을 구동하는 구동부와,
    상기 구동부를 제어하는 제어부와,
    극성 설정부
    를 포함하고,
    상기 구동부는,
    상기 제1 주사선에 의해 상기 제1 화소군이 선택되는 제1 주사 기간에 있어서,
    상기 복수의 데이터선의 제1 데이터선에 대하여, 정극성 및 부극성의 한쪽인 제1 극성의 데이터 전압을 출력하고, 상기 복수의 데이터선의 제2 데이터선에 대하여, 상기 제1 극성과는 역극성인 제2 극성의 데이터 전압을 출력하고,
    상기 제2 주사선에 의해 상기 제2 화소군이 선택되는 제2 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 정극성 및 부극성의 한쪽인 제3 극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 상기 제3 극성과는 역극성인 제4 극성의 데이터 전압을 출력하고,
    상기 극성 설정부는,
    상기 제1 극성, 상기 제2 극성, 상기 제3 극성, 상기 제4 극성을 설정하는 것을 특징으로 하는 회로 장치.
  2. 제1항에 있어서,
    상기 구동부는,
    상기 제1 데이터선, 상기 제2 데이터선에 대응하여 형성되는 구동 회로를 포함하고,
    상기 구동 회로는,
    정극성 전압을 출력하는 정극성용 앰프 회로와,
    부극성 전압을 출력하는 부극성용 앰프 회로와,
    상기 정극성용 앰프 회로와 상기 부극성용 앰프 회로 중 어느 한쪽의 앰프 회로로부터의 출력 전압을, 상기 제1 데이터선에 출력하는 제1 스위치 회로와,
    상기 한쪽과는 상이한 다른 한쪽의 앰프 회로로부터의 출력 전압을, 상기 제2 데이터선에 출력하는 제2 스위치 회로
    를 포함하는 것을 특징으로 하는 회로 장치.
  3. 제1 표시 라인에 대응하여 형성된 제1 주사선 및 제2 주사선 중 상기 제1 주사선에 의해 선택되는 제1 화소군과, 상기 제2 주사선에 의해 선택되는 제2 화소군을 갖고, 복수의 데이터선의 각 데이터선이 상기 제1 화소군 중 어느 하나의 화소와 상기 제2 화소군 중 어느 하나의 화소에 의해 공용되는 표시 패널을 구동하는 회로 장치로서,
    표시 데이터에 기초하여 상기 표시 패널을 구동하는 구동부를 포함하고,
    상기 구동부는,
    상기 제1 주사선에 의해 상기 제1 화소군이 선택되는 제1 주사 기간에 있어서,
    상기 복수의 데이터선의 제1 데이터선에 대하여, 정극성 및 부극성의 한쪽인 제1 극성의 데이터 전압을 출력하고, 상기 복수의 데이터선의 제2 데이터선에 대하여, 상기 제1 극성과는 역극성인 제2 극성의 데이터 전압을 출력하고,
    상기 제2 주사선에 의해 상기 제2 화소군이 선택되는 제2 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 정극성 및 부극성의 한쪽인 제3 극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 상기 제3 극성과는 역극성인 제4 극성의 데이터 전압을 출력하고,
    상기 구동부는,
    상기 제1 데이터선, 상기 제2 데이터선에 대응하여 형성되는 구동 회로를 포함하고,
    상기 구동 회로는,
    정극성 전압을 출력하는 정극성용 앰프 회로와,
    부극성 전압을 출력하는 부극성용 앰프 회로와,
    상기 정극성용 앰프 회로와 상기 부극성용 앰프 회로 중 어느 한쪽의 앰프 회로로부터의 출력 전압을, 상기 제1 데이터선에 출력하는 제1 스위치 회로와,
    상기 한쪽과는 상이한 다른 한쪽의 앰프 회로로부터의 출력 전압을, 상기 제2 데이터선에 출력하는 제2 스위치 회로
    를 포함하는 것을 특징으로 하는 회로 장치.
  4. 제2항 또는 제3항에 있어서,
    상기 제1 주사 기간에서는,
    상기 제1 스위치 회로는, 상기 한쪽의 앰프 회로로부터의 상기 제1 극성의 데이터 전압을 상기 제1 데이터선에 출력하고, 상기 제2 스위치 회로는, 상기 한쪽의 앰프 회로로부터의 상기 제2 극성의 데이터 전압을 상기 제2 데이터선에 출력하고,
    상기 제2 주사 기간에서는,
    상기 제1 스위치 회로는, 상기 한쪽의 앰프 회로로부터의 상기 제3 극성의 데이터 전압을 상기 제1 데이터선에 출력하고, 상기 제2 스위치 회로는, 상기 한쪽의 앰프 회로로부터의 상기 제4 극성의 데이터 전압을 상기 제2 데이터선에 출력하는 것을 특징으로 하는 회로 장치.
  5. 제2항 내지 제4항 중 어느 한 항에 있어서,
    상기 구동 회로는,
    상기 정극성용 앰프 회로의 전단측에 형성되는 정극성용 D/A 변환 회로와,
    상기 부극성용 앰프 회로의 전단측에 형성되는 부극성용 D/A 변환 회로
    를 포함하는 것을 특징으로 하는 회로 장치.
  6. 제5항에 있어서,
    상기 구동부는,
    상기 정극성용 D/A 변환 회로에 대하여 복수의 정극성용 계조 전압을 공급하는 정극성용 계조 전압 생성 회로와,
    상기 부극성용 D/A 변환 회로에 대하여 복수의 부극성용 계조 전압을 공급하는 부극성용 계조 전압 생성 회로
    를 포함하는 것을 특징으로 하는 회로 장치.
  7. 제1항 내지 제6항 중 어느 한 항에 있어서,
    상기 제1 화소군의 화소인 제1 화소와 상기 제2 화소군의 화소인 제2 화소에 의해 상기 제1 데이터선이 공용되고, 상기 제1 화소군의 화소인 제3 화소와 상기 제2 화소군의 화소인 제4 화소에 의해 상기 제2 데이터선이 공용되고,
    상기 구동부는,
    상기 제1 주사 기간에 있어서,
    상기 제1 화소 및 상기 제2 화소에 의해 공용되는 상기 제1 데이터선에 대하여, 상기 제1 극성의 제1 화소용 데이터 전압을 출력하고, 상기 제3 화소 및 상기 제4 화소에 의해 공용되는 상기 제2 데이터선에 대하여, 상기 제2 극성의 제3 화소용 데이터 전압을 출력하고,
    상기 제2 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 상기 제3 극성의 제2 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 상기 제4 극성의 제4 화소용 데이터 전압을 출력하는 것을 특징으로 하는 회로 장치.
  8. 제1항 내지 제6항 중 어느 한 항에 있어서,
    상기 표시 패널은, 제2 표시 라인에 대응하여 형성된 제3 주사선 및 제4 주사선 중 상기 제3 주사선에 의해 선택되는 제3 화소군과, 상기 제4 주사선에 의해 선택되는 제4 화소군을 갖고, 상기 각 데이터선이 상기 제3 화소군 중 어느 하나의 화소와 상기 제4 화소군 중 어느 하나의 화소에 의해 공용되고,
    상기 구동부는,
    상기 제1 주사선에 의해 상기 제1 화소군이 선택되는 상기 제1 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하고,
    상기 제2 주사선에 의해 상기 제2 화소군이 선택되는 상기 제2 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하고,
    상기 제3 주사선에 의해 상기 제3 화소군이 선택되는 제3 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 데이터 전압을 출력하고,
    상기 제4 주사선에 의해 상기 제4 화소군이 선택되는 제4 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하는 것을 특징으로 하는 회로 장치.
  9. 제1 표시 라인에 대응하여 형성된 제1 주사선 및 제2 주사선 중 상기 제1 주사선에 의해 선택되는 제1 화소군과, 상기 제2 주사선에 의해 선택되는 제2 화소군과, 제2 표시 라인에 대응하여 형성된 제3 주사선 및 제4 주사선 중 상기 제3 주사선에 의해 선택되는 제3 화소군과, 상기 제4 주사선에 의해 선택되는 제4 화소군을 갖고, 복수의 데이터선의 각 데이터선이 상기 제1 화소군 중 어느 하나의 화소와 상기 제2 화소군 중 어느 하나의 화소에 의해 공용되고, 상기 각 데이터선이 상기 제3 화소군 중 어느 하나의 화소와 상기 제4 화소군 중 어느 하나의 화소에 의해 공용되는 표시 패널을 구동하는 회로 장치로서,
    표시 데이터에 기초하여 상기 표시 패널을 구동하는 구동부와,
    상기 구동부를 제어하는 제어부
    를 포함하고,
    상기 구동부는,
    상기 제1 주사선에 의해 상기 제1 화소군이 선택되는 제1 주사 기간에 있어서,
    상기 복수의 데이터선의 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 복수의 데이터선의 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하고,
    상기 제2 주사선에 의해 상기 제2 화소군이 선택되는 제2 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하고,
    상기 제3 주사선에 의해 상기 제3 화소군이 선택되는 제3 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 데이터 전압을 출력하고,
    상기 제4 주사선에 의해 상기 제4 화소군이 선택되는 제4 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하는 것을 특징으로 하는 회로 장치.
  10. 제8항 또는 제9항에 있어서,
    상기 제1 화소군의 화소인 제1 화소와 상기 제2 화소군의 화소인 제2 화소에 의해 상기 제1 데이터선이 공용되고, 상기 제1 화소군의 화소인 제3 화소와 상기 제2 화소군의 화소인 제4 화소에 의해 상기 제2 데이터선이 공용되고, 상기 제3 화소군의 화소인 제5 화소와 상기 제4 화소군의 화소인 제6 화소에 의해 상기 제1 데이터선이 공용되고, 상기 제3 화소군의 화소인 제7 화소와 상기 제4 화소군의 화소인 제8 화소에 의해 상기 제2 데이터선이 공용되고,
    상기 구동부는,
    상기 제1 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 정극성의 제1 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 제3 화소용 데이터 전압을 출력하고,
    상기 제2 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 정극성의 제2 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 제4 화소용 데이터 전압을 출력하고,
    상기 제3 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 부극성의 제5 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 제7 화소용 데이터 전압을 출력하고,
    상기 제4 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 정극성의 제6 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 제8 화소용 데이터 전압을 출력하는 것을 특징으로 하는 회로 장치.
  11. 제8항 내지 제10항 중 어느 한 항에 있어서,
    상기 표시 패널은, 제3 표시 라인에 대응하여 형성된 제5 주사선 및 제6 주사선 중 상기 제5 주사선에 의해 선택되는 제5 화소군과, 상기 제6 주사선에 의해 선택되는 제6 화소군과, 제4 표시 라인에 대응하여 형성된 제7 주사선 및 제8 주사선 중 상기 제7 주사선에 의해 선택되는 제7 화소군과, 상기 제8 주사선에 의해 선택되는 제8 화소군을 갖고, 상기 각 데이터선이 상기 제5 화소군 중 어느 하나의 화소와 상기 제6 화소군 중 어느 하나의 화소에 의해 공용되고, 상기 각 데이터선이 상기 제7 화소군 중 어느 하나의 화소와 상기 제8 화소군 중 어느 하나의 화소에 의해 공용되고,
    상기 구동부는,
    상기 제5 주사선에 의해 상기 제5 화소군이 선택되는 제5 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 데이터 전압을 출력하고,
    상기 제6 주사선에 의해 상기 제6 화소군이 선택되는 제6 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 데이터 전압을 출력하고,
    상기 제7 주사선에 의해 상기 제7 화소군이 선택되는 제7 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 정극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 부극성의 데이터 전압을 출력하고,
    상기 제8 주사선에 의해 상기 제8 화소군이 선택되는 제8 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 부극성의 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 데이터 전압을 출력하는 것을 특징으로 하는 회로 장치.
  12. 제11항에 있어서,
    상기 제5 화소군의 화소인 제9 화소와 상기 제6 화소군의 화소인 제10 화소에 의해 상기 제1 데이터선이 공용되고, 상기 제5 화소군의 화소인 제11 화소와 상기 제6 화소군의 화소인 제12 화소에 의해 상기 제2 데이터선이 공용되고, 상기 제7 화소군의 화소인 제13 화소와 상기 제8 화소군의 화소인 제14 화소에 의해 상기 제1 데이터선이 공용되고, 상기 제7 화소군의 화소인 제15 화소와 상기 제8 화소군의 화소인 제16 화소에 의해 상기 제2 데이터선이 공용되고,
    상기 구동부는,
    상기 제5 주사 기간에 있어서,
    상기 제9 화소 및 상기 제10 화소에 의해 공용되는 상기 제1 데이터선에 대하여, 부극성의 제9 화소용 데이터 전압을 출력하고, 상기 제11 화소 및 상기 제12 화소에 의해 공용되는 상기 제2 데이터선에 대하여, 정극성의 제11 화소용 데이터 전압을 출력하고,
    상기 제6 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 부극성의 제10 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 제12 화소용 데이터 전압을 출력하고,
    상기 제7 주사 기간에 있어서,
    상기 제13 화소 및 상기 제14 화소에 의해 공용되는 상기 제1 데이터선에 대하여, 정극성의 제13 화소용 데이터 전압을 출력하고, 상기 제15 화소 및 상기 제16 화소에 의해 공용되는 상기 제2 데이터선에 대하여, 부극성의 제15 화소용 데이터 전압을 출력하고,
    상기 제8 주사 기간에 있어서,
    상기 제1 데이터선에 대하여, 부극성의 제14 화소용 데이터 전압을 출력하고, 상기 제2 데이터선에 대하여, 정극성의 제16 화소용 데이터 전압을 출력하는 것을 특징으로 하는 회로 장치.
  13. 제1항 내지 제12항 중 어느 한 항에 기재된 회로 장치와,
    상기 표시 패널
    을 포함하는 것을 특징으로 하는 전기 광학 장치.
  14. 제1항 내지 제12항 중 어느 한 항에 기재된 회로 장치를 포함하는 것을 특징으로 하는 전자 기기.
KR1020160131459A 2015-10-13 2016-10-11 회로 장치, 전기 광학 장치 및 전자 기기 KR20170043460A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015201981A JP6613786B2 (ja) 2015-10-13 2015-10-13 回路装置、電気光学装置及び電子機器
JPJP-P-2015-201981 2015-10-13

Publications (1)

Publication Number Publication Date
KR20170043460A true KR20170043460A (ko) 2017-04-21

Family

ID=58498886

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160131459A KR20170043460A (ko) 2015-10-13 2016-10-11 회로 장치, 전기 광학 장치 및 전자 기기

Country Status (5)

Country Link
US (1) US10152907B2 (ko)
JP (1) JP6613786B2 (ko)
KR (1) KR20170043460A (ko)
CN (1) CN106898313B (ko)
TW (1) TW201714156A (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105319786B (zh) * 2015-11-26 2018-06-19 深圳市华星光电技术有限公司 具有低切换频率的数据线驱动极性的阵列基板
KR102657989B1 (ko) * 2016-11-30 2024-04-16 삼성디스플레이 주식회사 표시 장치
CN109427250B (zh) 2017-08-31 2020-01-24 昆山国显光电有限公司 显示面板及显示装置
JP6662402B2 (ja) * 2018-03-19 2020-03-11 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
US11594200B2 (en) 2019-01-31 2023-02-28 Novatek Microelectronics Corp. Driving apparatus of display panel and operation method thereof
US10984697B2 (en) * 2019-01-31 2021-04-20 Novatek Microelectronics Corp. Driving apparatus of display panel and operation method thereof
CN111489717A (zh) * 2020-05-12 2020-08-04 Tcl华星光电技术有限公司 液晶显示面板及液晶显示面板的充电控制方法
KR20240027596A (ko) * 2021-07-01 2024-03-04 소니 세미컨덕터 솔루션즈 가부시키가이샤 표시 장치
CN117409694A (zh) * 2022-07-13 2024-01-16 群创光电股份有限公司 显示设备以及用于显示设备的控制方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08248385A (ja) * 1995-03-08 1996-09-27 Hitachi Ltd アクティブマトリックス型液晶ディスプレイとその駆動方法
JP2937130B2 (ja) 1996-08-30 1999-08-23 日本電気株式会社 アクティブマトリクス型液晶表示装置
JP3525018B2 (ja) 1996-11-15 2004-05-10 エルジー フィリップス エルシーディー カンパニー リミテッド アクティブマトリックス型液晶表示装置
JP3504496B2 (ja) 1998-05-11 2004-03-08 アルプス電気株式会社 液晶表示装置の駆動方法および駆動回路
JP4031291B2 (ja) 2001-11-14 2008-01-09 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
KR101171176B1 (ko) 2004-12-20 2012-08-06 삼성전자주식회사 박막 트랜지스터 표시판 및 표시 장치
KR101031667B1 (ko) * 2004-12-29 2011-04-29 엘지디스플레이 주식회사 액정표시장치
CN102254522A (zh) * 2010-05-20 2011-11-23 联咏科技股份有限公司 驱动方法与驱动模块
KR101761674B1 (ko) 2010-09-24 2017-07-27 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 표시 장치
KR101819943B1 (ko) * 2011-05-18 2018-03-02 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR20160019598A (ko) * 2014-08-11 2016-02-22 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
CN106898313B (zh) 2020-12-29
CN106898313A (zh) 2017-06-27
TW201714156A (zh) 2017-04-16
US10152907B2 (en) 2018-12-11
JP2017075985A (ja) 2017-04-20
US20170103695A1 (en) 2017-04-13
JP6613786B2 (ja) 2019-12-04

Similar Documents

Publication Publication Date Title
KR20170043460A (ko) 회로 장치, 전기 광학 장치 및 전자 기기
US8294657B2 (en) Liquid crystal display, driving apparatus, digital-analog converter and output voltage amplifier thereof
KR100497881B1 (ko) 신호 구동 회로, 표시 장치, 전기 광학 장치 및 신호 구동방법
JP4786996B2 (ja) 表示装置
JP3638121B2 (ja) データ信号線駆動回路およびそれを備える画像表示装置
KR100765676B1 (ko) 표시 장치용 구동 장치 및 표시 장치용 구동 방법
TWI386897B (zh) 源極驅動器、光電裝置、及電子機器
KR20150060100A (ko) 표시장치
JP2008116556A (ja) 液晶表示装置の駆動方法およびそのデータ側駆動回路
JP5244402B2 (ja) 液晶表示装置
US8558852B2 (en) Source driver, electro-optical device, and electronic instrument
CN107871479B (zh) 扫描线驱动电路、显示驱动器、电光学装置、设备和驱动方法
KR101475389B1 (ko) 표시장치와 그 구동방법, 및 그것을 구비한 전자기기
JP4321502B2 (ja) 駆動回路、電気光学装置及び電子機器
JP2010164919A (ja) 表示装置及びドライバ
JP4525343B2 (ja) 表示駆動装置、表示装置及び表示駆動装置の駆動制御方法
KR20030028406A (ko) 평면표시장치
JP4991127B2 (ja) 表示信号処理装置および液晶表示装置
CN113614819A (zh) 显示装置
KR20150057855A (ko) 데이터 구동 집적 회로 및 이를 포함하는 액정 표시 장치
JP6601132B2 (ja) 回路装置、電気光学装置及び電子機器
JP6601131B2 (ja) 回路装置、電気光学装置及び電子機器
KR100612103B1 (ko) 고속 저전력 액정소자 구동장치
KR101415686B1 (ko) 액정표시장치의 소스구동회로와 그 구동방법
JP2008107611A (ja) 表示装置用駆動回路

Legal Events

Date Code Title Description
WITB Written withdrawal of application