KR20160139823A - 두 키 값과 바이트 중첩을 이용한 다중 자료형 데이터 패킹 또는 패킹 복원 방법 - Google Patents

두 키 값과 바이트 중첩을 이용한 다중 자료형 데이터 패킹 또는 패킹 복원 방법 Download PDF

Info

Publication number
KR20160139823A
KR20160139823A KR1020150075385A KR20150075385A KR20160139823A KR 20160139823 A KR20160139823 A KR 20160139823A KR 1020150075385 A KR1020150075385 A KR 1020150075385A KR 20150075385 A KR20150075385 A KR 20150075385A KR 20160139823 A KR20160139823 A KR 20160139823A
Authority
KR
South Korea
Prior art keywords
data
byte
packing
lines
line
Prior art date
Application number
KR1020150075385A
Other languages
English (en)
Inventor
손규호
Original Assignee
손규호
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 손규호 filed Critical 손규호
Priority to KR1020150075385A priority Critical patent/KR20160139823A/ko
Publication of KR20160139823A publication Critical patent/KR20160139823A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/60Protecting data
    • G06F21/602Providing cryptographic facilities or services
    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/76Arrangements for rearranging, permuting or selecting data according to predetermined rules, independently of the content of the data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communication
    • H04L9/14Cryptographic mechanisms or cryptographic arrangements for secret or secure communication using a plurality of keys or algorithms

Abstract

본 발명은 전산 데이터의 암호화 보안에 관한 것으로, 특히 다중 자료형으로 구성된 멀티미디어 컨텐츠와 같이 일정 수준의 보안성을 갖춰야 하면서도 빠른 복호화가 필요한 경우에서의 패킹 또는 패킹 복원 방법에 관한 것이다.
다중 자료형의 여러 원본 데이터 셋으로, 서로 자료형이 달라지도록 순서를 이루도록 나누어 배치하여 두 원본 데이터 라인을 구성한다. 두 키 값을 통해 하나의 키 값을 지속적으로 갱신하며, 갱신되는 키 값을 분할하여 중첩 단위를 도출한다. 패킹 시에는 각각의 두 원본 데이터 라인에서 중첩 단위만큼의 데이터를 순서대로 패킹 데이터 라인 끝으로 이동함을 반복하며 패킹을 진행한다. 패킹 복원 시에는 패킹 데이터 라인에서 중첩 단위의 두 배 만큼의 데이터를 반씩 둘로 나누어 각각 두 원본 데이터 라인의 끝에 순서대로 이동함을 반복하며 패킹 복원을 진행한다.

Description

두 키 값과 바이트 중첩을 이용한 다중 자료형 데이터 패킹 또는 패킹 복원 방법 {METHOD OF PACKING OR UNPACKING THAT USES BYTE OVERLAPPING WITH TWO KEY NUMBERS}

본 발명은 전산 데이터의 암호화 보안에 관한 것으로, 특히 다중 자료형으로 구성된 멀티미디어 컨텐츠와 같이 일정 수준의 보안성을 갖춰야 하면서도 빠른 복호화가 필요한 경우에서의 패킹 또는 패킹 복원 방법에 관한 것이다.

선행기술문헌을 포함하는 기존의 패킹 또는 패킹 복원 알고리즘에는 다음과 같은 유형의 기술이 있다.

첫째, 미리 정해진 단순한 교환 규칙을 통해 바이트를 섞는 유형이다. 미리 정해진 일정 바이트 범위 내에서 각 위치의 바이트마다 옮겨질 위치가 정해져 있어, 해당 범위 내의 바이트끼리만 셔플링이 일어나는 방식이다. 해당 범위의 길이마다 같은 규칙이 반복되며 전체 대상 데이터에 대한 패킹이 진행된다.

둘째, 마스크 테이블을 이용한 바이트 셔플링 유형이다. 바이트 데이터의 위치를 바꾸기 위해서, 원본 위치와 이동 후 위치의 정보를 포함하는 복잡하고 비선형적인 마스크 테이블이 미리 제공되며, 이는 대상 데이터의 길이에 비례하는 긴 길이를 가지게 된다.

셋째, 보안 대상 데이터에 대한 산술 연산을 통해, 원본 데이터 자체를 변조하는 유형이다. 원본 데이터 전체에 대하여 주어진 키 값과의 연산을 수행하며 대상 데이터에 대한 패킹을 진행한다. 일례로는 저성능 연산장치에서 자주 이용되는 XOR 연산이 이에 해당한다.

상기 유형들은 각각 아래와 같은 문제점을 가진다.

첫째, 미리 정해진 단순한 교환 규칙을 통해 바이트를 섞을 경우, 컴퓨터를 이용한 간단한 산술 연산의 반복을 통해 해당 규칙을 추측하기 쉬워진다.

둘째, 마스크 테이블을 이용한 바이트 셔플링을 수행할 경우, 원본 데이터 길이에 비례하는 길이의 마스크 테이블을 위한 추가적인 메모리 공간이 필요해진다.

셋째, 보안 대상 데이터에 대한 산술 연산을 통해 원본 데이터 자체를 변조할 경우, 모든 데이터에 대한 산술연산을 하게 되는 만큼 시간적 복잡도가 높게 나타나게 된다.

한국특허 등록번호 10-0831472 (2008.05.15) 한국특허 공개번호 10-2014-0113545 (2014.09.24) 한국특허 등록번호 10-0861581 (2006.11.24) 한국특허 등록번호 10-1233664 (2013.02.08)

본 발명의 목적은 상기 문제점을 해결하기 위한 것으로, 다음을 목표로 한다.

첫째, 컴퓨터를 이용한 단순한 산술 연산의 반복만으로는 복호화할 수 없는 보안의 달성을 가능하게 한다.

둘째, 데이터 이용 시 낮은 수준의 공간적 복잡도를 달성한다.

셋째, 데이터 이용 시 낮은 수준의 시간적 복잡도를 달성한다.

본 발명은, 상기 발명의 목적을 위한, 두 키 값과 바이트 중첩을 이용한 다중 자료형 데이터 패킹 또는 패킹 복원 방법으로서,

2 종류 이상의 다중 자료형의 데이터 셋들과 두 키 값에 대하여, 배치연산 및 중첩단위연산 및 중첩연산의 과정을 포함하는 패킹 방법 또는, 배치연산 및 중첩단위연산 및 중첩복원연산의 과정을 포함하는 패킹 복원 방법을 이용한다.

본 문서에서 키 값이라 함은, 데이터 중첩 규칙을 결정하는 데 필요한 정보로서, 메모리 상에서 같은 비트 표현 체계와 길이를 가지는 두 수를 뜻한다.

본 문서에서 데이터 셋이라 함은, 보조기억장치나 주기억장치에 있는 파일과 같이 하나의 자료형을 가지는 일련의 데이터를 칭한다.

본 문서에서 중첩 테이블이라 함은, 데이터 셋들의 데이터의 중첩 배치 순서에 대한 정보를 담고 있는 표를 칭한다.

본 문서에서 라인이라 함은, 중첩 테이블 내 항목의 한 범주로서, 중첩 및 중첩 복원의 대상이 되는 데이터 셋들의 순서를 칭한다.

본 발명에서의 배치연산은, 데이터 셋들에 대하여 중첩테이블구성을 수행하고, 중첩 테이블의 두 라인에 대하여 바이트동등화를 수행하는 것을 특징으로 한다.

본 발명에서의 중첩테이블구성은, 먼저 데이터 셋들 중 서로 다른 자료형의 두 데이터 셋을 각각 두 라인에 배치하고, 그 뒤 각 라인의 첫 데이터 셋의 자료형과 동일한 자료형을 가진 데이터 셋의 경우 해당 라인에 배치하고 둘 모두와 다른 자료형을 가지는 데이터 셋은 두 라인에 각각 배치된 데이터 셋들의 바이트 길이의 합의 차이가 작아지도록 배치함으로써, 두 라인이 서로 다른 자료형을 가지도록 두 라인에 순서를 이루어 데이터 셋들을 배치하는 것을 특징으로 한다.

본 발명에서의 바이트동등화는, 두 라인 중 총 바이트 길이가 긴 쪽의 데이터에서, 총 바이트 길이의 차이의 뒤쪽 반의 데이터를 역순으로 다른 라인으로 이동해 붙이는 방식으로, 두 라인의 총 바이트 길이의 차이를 1 이하로 만드는 것을 특징으로 한다.

본 발명에서의 중첩단위연산은, 메모리 상에서 같은 비트 표현 체계와 길이를 가지는 두 수 A, B 에 대하여, 키값갱신을 수행한 뒤, 지정된 비트 분할 단위로 A의 비트 표현을 분할하여, 분할된 각각의 비트를 중첩 단위로 도출하는 것을 특징으로 한다.

본 발명에서의 키값갱신은, 두 키 값 A와 B를 해당 비트 표현 체계에서 원래의 숫자보다 길이가 길거나 같은 숫자가 나오게 되는 연산을 수행한 뒤, 그 결과를 A의 길이에 맞춰 A에 저장하는 것을 특징으로 한다.

본 발명에서의 중첩연산은, 중첩 테이블에서의 순서에 따라 나열된 두 원본 데이터 라인의 바이트 데이터에 대하여, 현재 바이트 위치로부터 중첩 단위만큼의 데이터를 각각 순서대로 패킹 데이터 라인의 끝으로 이동하고, 각 라인의 현재 바이트 위치를 중첩 단위만큼 뒤로 진행시키다, 어느 한 쪽 또는 양 쪽의 잔여 바이트 수가 중첩 단위보다 적을 경우 잔여바이트처리를 수행하는 것을 특징으로 한다.

본 발명에서의 중첩단위연산은, 중첩 테이블에서의 패킹 데이터 라인의 바이트 데이터에 대하여, 현재 바이트 위치로부터 중첩 단위 두 배 만큼의 데이터를 반으로 나누어, 각각 순서대로 원본 데이터 라인 끝으로 이동하고, 패킹 데이터 라인의 현재 바이트 위치를 중첩 단위의 두 배 만큼 뒤로 진행시키다, 잔여 바이트 수가 중첩 단위의 두 배보다 적을 경우 잔여바이트처리를 수행하는 것을 특징으로 한다.

본 발병에서의 잔여바이트처리는, 패킹 시에는 두 원본 데이터 라인 각각의 남은 바이트 데이터 모두를 순서대로 패킹 데이터 라인의 끝으로 이동하고, 패킹 복원 시에는 패킹 데이터 라인의 남은 바이트 데이터를 반으로 나누어 각각 순서대로 두 원본 데이터 라인 끝으로 이동하는 것을 특징으로 한다.

본 발명은 다음과 같은 효과를 가진다.

첫째, 패킹 보안 수준의 고도화를 달성할 수 있다. 서로 다른 형식의 데이터들을 두 키 값의 조합을 통해 번갈아 중첩하기 때문에, 패킹 데이터의 보안이 위협받는 상황에서도 원형을 추측하는 것을 매우 어렵게 만들 수 있다. 그리고 중첩 단위가 매번 달라지기 때문에, 패킹 복원 시도도 강력하게 차단하는 것이 가능하다.

둘째, 공간적 복잡도가 완화된다. 패킹 및 패킹 복원 시, 두 키 값의 조합을 통해 하나의 작은 메모리 공간을 반복적으로 접근하여 이용하기 때문에, 패킹 데이터와 원본 데이터를 제외한 추가적인 메모리 공간이 거의 필요하지 않다.

셋째, 시간적 복잡도가 완화된다. 패킹 및 패킹 복원 시, 원본 데이터나 패킹 데이터 자체에 대한 연산이 아닌, 일정 바이트 길이의 이동 연산만을 사용하므로 시간적 복잡도가 낮게 나타나는 장점이 있다.

넷째, 유동적으로 보안 수준을 선택할 수 있다. 두 키 값의 비트 표현 길이가 길수록, 분할 길이가 짧을수록 시간적 복잡도가 올라가는 대신 강한 보안을 달성할 수 있으므로, 보안 수준을 원하는 대로 조절할 수 있다.

도 1. 패킹 시의 절차
도 2. 패킹복원 시의 절차
도 3. 중첩테이블구성 절차
도 4. 바이트동등화 절차
도 6. 키값갱신 절차
도 7. 중첩연산 절차
도 8. 중첩복원연산 절차

본 발명에는 크게 패킹 또는 패킹 복원, 이상 둘의 독립된 절차가 있으므로 각 절차 별로 나누어 설명하도록 한다.

I. 패킹 시의 절차

먼저 패킹 시의 절차에 대해 개괄적으로 설명하자면, 먼저 배치 연산을 통해 중첩 테이블을 도출한다. 그 뒤 중첩 테이블을 바탕으로, 중첩단위연산과 중첩연산을 차례대로 반복하며 두 원본 데이터 라인을 하나의 패킹 데이터 라인으로 합친다. 두 원본 데이터 라인의 모든 데이터가 패킹 데이터 라인으로 이동하고 나면 절차가 종료된다.

도 1 은 패킹 시의 절차를 보여주고 있다. '모든 데이터 이동'이란 두 원본 데이터 라인 각각의 모든 바이트 데이터가 패킹 데이터 라인으로 이동되었는 지를 뜻한다.

I - 1. 배치 연산

데이터 셋이라 함은 보조기억장치나 주기억장치에 있는 파일과 같이 하나의 자료형을 가지는 일련의 데이터이다. 본 절차는 패킹뿐만 아니라, 패킹 복원 시 매 반복 회차의 앞 부분에 수행되어, 최종적인 중첩 테이블을 도출해내는 절차이며, 라인은 중첩 테이블 내 항목의 한 범주이다. 본 절차를 진행하기 위해서는 패킹의 대상이 되는 데이터 셋들 각각의 자료형과 바이트 길이의 정보가 필요하다.

본 절차는 먼저 중첩테이블구성을 수행하고, 그에 의해 도출된 중첩 테이블의 라인들에 대하여 바이트동등화를 수행하는 과정으로 진행되며,이러한 일련의 연산은 주어진 데이터 셋들과 그 자료형의 구분이 동일할 경우 항상 같은 중첩 테이블을 도출하도록 설계된다.

I - 1 - a. 중첩테이블구성

패킹의 대상이 되는 데이터 셋들 중 서로 다른 자료형을 가지는 데이터 셋 둘을 각각 라인 1, 라인 2 에 배치한다. 그 뒤 라인 1에 배치된 데이터 셋과 같은 자료형을 가지는 데이터 셋은 라인 1에, 라인 2에 배치된 데이터 셋과 같은 자료형을 가지는 데이터 셋은 라인 2에 배치한다. 둘 모두와 다른 자료형을 가지는 데이터 셋은 두 라인에 각각 배치된 데이터 셋들의 바이트 길이의 합의 차이가 작아지도록 배치한다.

도 3은 중첩테이블구성 절차를 보여주고 있다. Class1, Class2, Class3은 각 데이터 셋들의 자료형을 뜻한다. Overlap Table은 중첩테이블을 뜻한다. Data set은 데이터 셋을 뜻한다.

I - 1 - b. 바이트동등화

모든 데이터 셋들의 배치가 끝나고 난 뒤, 라인 1, 라인 2 중 어느 한쪽의 총 바이트 길이가 다른 한쪽보다 2 바이트 이상 길 수 있다. 이렇게 다른 한쪽보다 바이트 길이가 길어 남는 부분을 중첩되지 않은 데이터라 하자. 총 바이트 길이가 긴 쪽의 중첩되지 않은 데이터의 뒷부분 반을 잘라 다른 라인의 끝 부분부터 역순으로 배치하여 두 라인의 최종적인 총 바이트 길이가 같거나, 한 바이트만 차이 나도록 한다.

도 4는 바이트동등화 절차를 보여주고 있다. A, B, C 등의 알파벳은 각 바이트 데이터를 뜻한다.

이러한 일련의 연산은 주어진 데이터 셋들과 그 자료형의 구분이 동일할 경우 항상 같은 중첩 테이블을 도출하도록 설계된다.

1 - 2. 중첩단위연산

본 절차는 패킹뿐만 아니라, 패킹 복원 시 매 반복 회차의 앞 부분에 수행되어, 당 회차마다의 중첩 단위를 도출하는 연산이다. 본 절차를 진행하기 위해서는 메모리 상에서 같은 비트 표현 체계와 길이를 가지는 두 수 A, B가 필요하며, 이를 키 값이라 한다.

본 절차에서는 두 수 A, B에 대하여 키값갱신을 수행한 뒤의 숫자 A의 비트 데이터를 일정한 길이로 분할하고, 분할된 각각의 비트 데이터의 숫자들이 각 회차마다의 중첩 단위로 제공된다.

도 5는 Key의 길이를 16bit, 분할 개수를 4개로 가정했을 때의 중첩단위연산 절차를 보여주고 있다. 하나하나의 네모 칸은 각 비트 데이터를 뜻한다. Split line은 분할단위의 구분선을 뜻한다.

I - 2 - a. 키값갱신

A에 B를 곱 연산과 같이, 원래의 숫자보다 해당 비트 표현 체계에서의 길이가 길거나 같은 숫자가 나오게 되는 연산을 수행하여 그 결과를 A에 저장한다. 이때 결과가 되는 숫자가 해당 비트 표현 체계보다 그 비트 길이가 길어질 경우, 해당 비트 표현 체계의 길이에 맞추어 저장하도록 한다.

도 6은 Key의 길이를 16bit로 가정했을 때의 키값갱신 절차를 보여주고 있다. 하나하나의 네모 칸은 각 비트 데이터를 뜻한다.

I - 3. 중첩연산

본 절차는 두 원본 데이터 라인을 하나의 패킹 데이터 라인으로 이동하는 연산이다. 본 절차를 진행하기 위해서는 각 회차마다의 중첩 단위와, 패킹의 대상이 되는 원본 데이터가 필요하다.

각 회차마다의 중첩 단위만큼의 바이트를 원본 데이터 라인인 라인 1, 라인 2에서 패킹 데이터 라인으로 이동시킨다. 각 라인의 끝 부분에서는 남은 바이트 길이가 중첩 단위보다 짧을 수 있으므로, 이때는 남은 바이트 길이만큼만 이동시킨다.

도 7은 중첩연산 절차를 보여주고 있다. 네모 줄 아래에서 위로 향하는 작은 화살표들은 각 데이터 라인에서의 현재 바이트 위치를 뜻한다. cycle은 중첩연산의 각 회차를 뜻한다. Packed line은 패킹 데이터 라인을 뜻한다.

II. 패킹 복원 시의 절차

먼저 패킹 시의 절차에 대해 개괄적으로 설명하자면, 배치 연산을 통해 중첩 테이블을 도출한다. 그 뒤 중첩 테이블을 바탕으로, 중첩단위연산과 중첩복원연산을 차례대로 반복하며 하나의 패킹 데이터 라인을 두 원본 데이터 라인으로 분할한다. 하나의 패킹 데이터 라인의 모든 데이터가 두 원본 데이터 라인으로 이동하고 나면 절차가 종료된다.

도 2는 패킹복원 시의 절차를 보여주고 있다. '모든 데이터 이동'이란 패킹 데이터 라인의 모든 바이트 데이터가 각각의 두 원본 데이터 라인으로 이동되었는 지를 뜻한다.

II - 1. 배치연산

I - 1의 배치연산과 동일하다.

II - 2. 중첩단위연산

I - 2의 중첩단위연산과 동일하다.

II - 3. 중첩복원연산

본 절차는 하나의 패킹 데이터 라인을 두 원본 데이터 라인으로 이동하는 연산이다. 본 절차를 진행하기 위해서는 각 회차마다의 중첩 단위와, 패킹 복원의 대상이 되는 패킹 데이터가 필요하다.

각 회차마다의 중첩 단위만큼의 바이트를 패킹 데이터 라인에서 원본 데이터 라인인 라인 1, 라인 2로 이동시킨다. 패킹 데이터 라인의 끝 부분에서는 남은 바이트 길이가 중첩 단위 * 2보다 짧을 수 있으므로, 이때는 남은 바이트 길이를 반으로 잘라 각각 이동시킨다.

도 8은 중첩복원연산 절차를 보여주고 있다. 네모 줄 아래에서 위로 향하는 작은 화살표는 현재 바이트 위치를 뜻한다. cycle은 중첩연산의 각 회차를 뜻한다. Packed line은 패킹 데이터 라인을 뜻한다.

Claims (8)

  1. 2 종류 이상의 다중 자료형의 데이터 셋들과 두 키 값에 대하여,
    배치연산, 중첩단위연산, 중첩연산을 차례로 수행하며,
    상기 배치연산은 데이터 셋들에 대하여 중첩테이블구성, 바이트동등화를 차례로 수행하는 과정이며,
    상기 중첩단위연산은 메모리 상에서 같은 비트 표현 체계와 길이를 가지는 두 수 A, B 에 대하여, 키값갱신을 수행한 뒤, 지정된 비트 분할 단위로 A의 비트 표현을 분할하여, 분할된 각각의 비트를 중첩 단위로 도출하는 과정이며,
    상기 중첩연산은 중첩 테이블에서의 순서에 따라 나열된 두 원본 데이터 라인의 바이트 데이터에 대하여, 현재 바이트 위치로부터 중첩 단위만큼의 데이터를 각각 순서대로 패킹 데이터 라인의 끝으로 이동하고, 각 라인의 현재 바이트 위치를 중첩 단위만큼 뒤로 진행시키다, 어느 한쪽 또는 양쪽의 잔여 바이트 수가 중첩 단위보다 적을 경우 두 원본 데이터 라인 각각의 남은 바이트 데이터 모두를 순서대로 패킹 데이터 라인의 끝으로 이동하는 과정인 것을 특징으로 하는 패킹 방법
  2. 2 종류 이상의 다중 자료형의 데이터 셋들과 두 키 값에 대하여,
    배치연산, 중첩단위연산, 중첩복원연산을 차례로 수행하며,
    상기 배치연산은 데이터 셋들에 대하여 중첩테이블구성, 바이트동등화를 차례로 수행하는 과정이며,
    상기 중첩단위연산은 메모리 상에서 같은 비트 표현 체계와 길이를 가지는 두 수 A, B 에 대하여, 키값갱신을 수행한 뒤, 지정된 비트 분할 단위로 A의 비트 표현을 분할하여, 분할된 각각의 비트를 중첩 단위로 도출하는 과정이며,
    상기 중첩복원연산은 중첩 테이블에서의 패킹 데이터 라인의 바이트 데이터에 대하여, 현재 바이트 위치로부터 중첩 단위 두 배만큼의 데이터를 반으로 나누어, 각각 순서대로 원본 데이터 라인 끝으로 이동하고, 패킹 데이터 라인의 현재 바이트 위치를 중첩 단위의 두 배만큼 뒤로 진행시키다, 잔여 바이트 수가 중첩 단위의 두 배보다 적을 경우 패킹 데이터 라인의 남은 바이트 데이터를 반으로 나누어 각각 순서대로 두 원본 데이터 라인 끝으로 이동하는 과정인 것을 특징으로 하는 패킹 복원 방법
  3. 제 1 항에 있어서, 중첩테이블구성 시 먼저 상기 데이터 셋들 중 서로 다른 자료형의 두 데이터 셋을 각각 상기 두 라인에 배치하고, 그 뒤 각 라인의 첫 데이터 셋의 자료형과 동일한 자료형을 가진 데이터 셋의 경우 해당 라인에 배치하고 둘 모두와 다른 자료형을 가지는 데이터 셋은 상기 두 라인에 각각 배치된 데이터 셋들의 바이트 길이의 합의 차이가 작아지도록 배치함으로써, 상기 두 라인이 서로 다른 자료형을 가지도록 두 라인에 순서를 이루어 데이터 셋들을 배치하는 것을 특징으로 하는 패킹 방법
  4. 제 2 항에 있어서, 중첩테이블구성 시 먼저 상기 데이터 셋들 중 서로 다른 자료형의 두 데이터 셋을 각각 상기 두 라인에 배치하고, 그 뒤 각 라인의 첫 데이터 셋의 자료형과 동일한 자료형을 가진 데이터 셋의 경우 해당 라인에 배치하고 둘 모두와 다른 자료형을 가지는 데이터 셋은 상기 두 라인에 각각 배치된 데이터 셋들의 바이트 길이의 합의 차이가 작아지도록 배치함으로써, 상기 두 라인이 서로 다른 자료형을 가지도록 두 라인에 순서를 이루어 데이터 셋들을 배치하는 것을 특징으로 하는 패킹 복원 방법
  5. 제 1 항에 있어서, 바이트동등화 시 중첩테이블구성을 통해 도출된 중첩 테이블의 두 데이터 라인 중 총 바이트 길이가 긴 쪽의 데이터에서, 총 바이트 길이의 차이의 뒤쪽 반의 데이터를 역순으로 다른 라인으로 이동해 붙이는 방식으로, 두 라인의 총 바이트 길이의 차이를 1 이하로 만드는 것을 특징으로 하는 패킹 방법
  6. 제 2 항에 있어서, 바이트동등화 시 중첩테이블구성을 통해 도출된 중첩 테이블의 두 데이터 라인 중 총 바이트 길이가 긴 쪽의 데이터에서, 총 바이트 길이의 차이의 뒤쪽 반의 데이터를 역순으로 다른 라인으로 이동해 붙이는 방식으로, 두 라인의 총 바이트 길이의 차이를 1 이하로 만드는 것을 특징으로 하는 패킹 복원 방법
  7. 제 1 항에 있어서, 키값갱신 시 상기 수 A와 B를 해당 비트 표현 체계에서 원래의 숫자보다 길이가 길거나 같은 숫자가 나오게 되는 연산을 수행한 뒤, 그 결과를 A의 길이에 맞춰 A에 저장하는 것을 특징으로 하는 패킹 방법
  8. 제 2 항에 있어서, 키값갱신 시 상기 수 A와 B를 해당 비트 표현 체계에서 원래의 숫자보다 길이가 길거나 같은 숫자가 나오게 되는 연산을 수행한 뒤, 그 결과를 A의 길이에 맞춰 A에 저장하는 것을 특징으로 하는 패킹 복원 방법
KR1020150075385A 2015-05-28 2015-05-28 두 키 값과 바이트 중첩을 이용한 다중 자료형 데이터 패킹 또는 패킹 복원 방법 KR20160139823A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150075385A KR20160139823A (ko) 2015-05-28 2015-05-28 두 키 값과 바이트 중첩을 이용한 다중 자료형 데이터 패킹 또는 패킹 복원 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150075385A KR20160139823A (ko) 2015-05-28 2015-05-28 두 키 값과 바이트 중첩을 이용한 다중 자료형 데이터 패킹 또는 패킹 복원 방법

Publications (1)

Publication Number Publication Date
KR20160139823A true KR20160139823A (ko) 2016-12-07

Family

ID=57573924

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150075385A KR20160139823A (ko) 2015-05-28 2015-05-28 두 키 값과 바이트 중첩을 이용한 다중 자료형 데이터 패킹 또는 패킹 복원 방법

Country Status (1)

Country Link
KR (1) KR20160139823A (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100831472B1 (ko) 2003-06-30 2008-05-22 인텔 코오퍼레이션 데이터 셔플링을 위한 방법 및 장치
KR100861581B1 (ko) 2006-11-24 2008-10-07 이정훈 온라인 콘텐츠의 저작권 보호를 위한 콘텐츠 파일 처리시스템 및 처리 방법
KR101233664B1 (ko) 2010-12-17 2013-02-15 황준일 멀티 코어 시스템에서 메모리 셔플링을 이용한 메모리 해킹 방지 방법 및 장치
KR20140113545A (ko) 2013-03-14 2014-09-24 인텔 코오퍼레이션 다중 데이터 요소-대-다중 데이터 요소 비교 프로세서들, 방법들, 시스템들, 및 명령어들

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100831472B1 (ko) 2003-06-30 2008-05-22 인텔 코오퍼레이션 데이터 셔플링을 위한 방법 및 장치
KR100861581B1 (ko) 2006-11-24 2008-10-07 이정훈 온라인 콘텐츠의 저작권 보호를 위한 콘텐츠 파일 처리시스템 및 처리 방법
KR101233664B1 (ko) 2010-12-17 2013-02-15 황준일 멀티 코어 시스템에서 메모리 셔플링을 이용한 메모리 해킹 방지 방법 및 장치
KR20140113545A (ko) 2013-03-14 2014-09-24 인텔 코오퍼레이션 다중 데이터 요소-대-다중 데이터 요소 비교 프로세서들, 방법들, 시스템들, 및 명령어들

Similar Documents

Publication Publication Date Title
Enayatifar et al. Image encryption using a synchronous permutation-diffusion technique
KR102137956B1 (ko) 블록 마이닝 방법 및 장치
Zhang et al. A novel image fusion encryption algorithm based on DNA sequence operation and hyper-chaotic system
Muthukumar et al. Feedback synchronization of the fractional order reverse butterfly-shaped chaotic system and its application to digital cryptography
Liao et al. A novel image encryption algorithm based on self-adaptive wave transmission
Liu et al. Double image encryption scheme by using random phase encoding and pixel exchanging in the gyrator transform domains
Wei et al. Cryptanalysis of a cryptosystem using multiple one-dimensional chaotic maps
Zhao et al. A novel image encryption scheme based on an improper fractional-order chaotic system
Huang et al. An efficient self-adaptive model for chaotic image encryption algorithm
Luo et al. A parallel image encryption algorithm based on the piecewise linear chaotic map and hyper-chaotic map
CN1993922B (zh) 流密码组合系统和方法
DK1686722T3 (en) Block encryption device and block encryption method comprising rotation key programming
CN1989726B (zh) 用于执行加密计算的方法和装置
Tong Design of an image encryption scheme based on a multiple chaotic map
WO2016010604A3 (en) Systems and methods for security hardening of data in transit and at rest via segmentation, shuffling and multi-key encryption
US7890747B2 (en) Display of decrypted data by a graphics processing unit
US20130156180A1 (en) Method And Device For Securing Block Ciphers Against Template Attacks
Mollaeefar et al. A novel encryption scheme for colored image based on high level chaotic maps
EP1876750A1 (en) Encryption and decryption on a graphics processing unit
US10237074B2 (en) Redactable document signatures
Zhu et al. Improved cryptanalysis and enhancements of an image encryption scheme using combined 1D chaotic maps
US20140233727A1 (en) Method for secure substring search
Gu et al. A fast image encryption method by using chaotic 3D cat maps
CN103825723B (zh) 一种加密方法和装置
Childress Class field theory

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application