KR20150089296A - 논리 레벨에 대응하는 전기 특성 값을 조절하는 송신 장치 및 그것의 신호 전송 방법 - Google Patents

논리 레벨에 대응하는 전기 특성 값을 조절하는 송신 장치 및 그것의 신호 전송 방법 Download PDF

Info

Publication number
KR20150089296A
KR20150089296A KR1020140009753A KR20140009753A KR20150089296A KR 20150089296 A KR20150089296 A KR 20150089296A KR 1020140009753 A KR1020140009753 A KR 1020140009753A KR 20140009753 A KR20140009753 A KR 20140009753A KR 20150089296 A KR20150089296 A KR 20150089296A
Authority
KR
South Korea
Prior art keywords
signal
modulated signal
logic levels
electrical characteristic
unit
Prior art date
Application number
KR1020140009753A
Other languages
English (en)
Other versions
KR102140299B1 (ko
Inventor
장승현
조영균
이성준
박봉혁
정재호
이광천
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020140009753A priority Critical patent/KR102140299B1/ko
Priority to US14/595,653 priority patent/US9300513B2/en
Publication of KR20150089296A publication Critical patent/KR20150089296A/ko
Application granted granted Critical
Publication of KR102140299B1 publication Critical patent/KR102140299B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • H04L27/2627Modulators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3247Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using feedback acting on predistortion circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4902Pulse width modulation; Pulse position modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4917Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using multilevel codes
    • H04L25/4923Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using multilevel codes using ternary codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • H04L27/366Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator
    • H04L27/367Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator using predistortion
    • H04L27/368Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator using predistortion adaptive predistortion

Abstract

본 발명은 입력 신호를 변조하여 셋 이상의 논리 레벨을 갖는 제 1 변조 신호를 생성하기 위한 제 1 변조 유닛, 조절 신호에 기초하여 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절하여 조절된 제 1 변조 신호를 생성하는 특성 조절 유닛, 캐리어 신호에 기초하여 조절된 제 1 변조 신호를 변조하여 제 2 변조 신호를 생성하는 제 2 변조 유닛, 제 2 변조 신호의 전력을 증폭시켜 증폭된 제 2 변조 신호를 출력하는 전력 증폭 유닛, 및 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 및 증폭된 제 2 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값에 기초하여 조절 신호를 생성하는 조절 연산 유닛을 포함하는 송신 장치와 그것의 신호 전송 방법을 제공한다. 본 발명에 따르면, 전력 증폭 유닛에 의해 증폭된 변조 신호의 선형성이 유지될 수 있다.

Description

논리 레벨에 대응하는 전기 특성 값을 조절하는 송신 장치 및 그것의 신호 전송 방법{SIGNAL TRANSMISSION DEVICE ADJUSTING ELECTRIC CHARACTERISTIC VALUE CORRESPONDING LOGIC LEVEL AND SIGNAL TRANSMITTING METHOD THEREOF}
본 발명은 신호 처리에 관한 것으로, 좀 더 구체적으로는 논리 레벨(Logic Level)에 대응하는 전기 특성 값을 조절하는 송신 장치 및 그것의 신호 전송 방법에 관한 것이다.
근래, 다양한 무선 통신이 OFDM(Orthogonal Frequency Division Multiplexing) 방식에 기초하여 이루어지고 있다. OFDM 방식은 하나의 데이터 열(Data String)을 복수의 데이터 열로 나누고, 복수의 데이터 열 각각을 서로 직교(Orthogonal)하는 복수의 캐리어(Carrier) 신호에 기초하여 변조(Modulation)하는 방식이다. 예로서, LTE(Long Term Evolution), WiMAX(Worldwide Interoperability for Microwave Access), WiBro(Wireless Broadband Internet) 등은 OFDM 방식에 기초하여 이루어지는 통신 방식이다. OFDM 방식에 따르면, 빠른 속도를 갖는 이동 통신이 가능하고 주파수 대역(Bandwidth) 활용의 효율이 향상된다.
그런데, GSM(Global System for Mobile Communication) 방식 또는 CDMA(Code Division Multiple Access) 방식과 달리, OFDM 방식에 따르면 통신 시스템의 첨두 전력 대 평균 전력 비(Peak to Average Power Ratio)가 높아진다. 즉, OFDM 방식에 따르면 복수의 변조 신호가 동시에 전송되므로, 전송되는 신호의 레벨 변동량이 크다. 따라서, OFDM 방식에 따르면 송신기에 포함되는 전력 증폭기(Power Amplifier)의 효율이 감소한다. 위 단점을 극복하기 위해 다양한 송신기 구조 및 송신 방법이 제안되었고, 캐리어 버스팅(Carrier Bursting) 송신기가 그 중 하나이다.
예컨대, 캐리어 버스팅 송신기에서, 전송되는 신호의 포락선(Envelope) 정보에 대응하는 신호(이하, '포락선 신호'라 함)가 복수의 논리 레벨을 갖는 신호로 변조된다. 변조된 신호는 전송되는 신호의 위상(Phase) 정보에 대응하는 신호와 함께 재변조된다. 재변조된 신호는 전력 증폭기에 의해 증폭된다. 전력 증폭기는 일반적으로 비선형적인 출력 특성을 갖는다. 높은 효율을 위해, 일반적인 전력 증폭기는 높은 전력을 갖는 신호를 포화 영역(Saturation Region)에서 처리한다. 따라서, 높은 전력을 갖는 신호의 증폭률은 낮은 전력을 갖는 신호의 증폭률에 비해 작다.
포락선 신호가 두 개의 논리 레벨(예컨대, 논리 '0'과 논리 '1')을 갖는 신호로 변조되는 경우, 증폭된 신호의 선형성은 크게 손상되지 않는다. 그러나, 포락선 신호가 세 개 이상의 논리 레벨을 갖는 신호로 변조되는 경우, 논리 레벨 각각이 서로 다른 전력을 갖기 때문에, 서로 다른 논리 레벨을 갖는 신호 구간 각각에서 신호의 증폭률이 다를 수 있다. 따라서, 증폭된 신호의 선형성이 손상될 수 있다. 위 문제를 해결하기 위해 다양한 송신기 구조가 제안되었다. 그러나, 제안된 송신기 구조에 따르면, 송신기의 부피가 커지고, 전력 소모량이 증가하고, 성능이 저하되는 문제가 발생한다.
세 개 이상의 논리 레벨을 갖는 변조 신호의 선형성을 유지하면서 변조 신호를 증폭시키는 송신 장치 및 신호 전송 방법이 제공된다. 특히, 본 발명의 송신 장치에서, 변조 신호가 갖는 세 개 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나가 조절될 수 있다.
본 발명의 일 실시 예에 따른 송신 장치는 입력 신호를 변조하여 셋 이상의 논리 레벨을 갖는 제 1 변조 신호를 생성하기 위한 제 1 변조 유닛; 조절 신호에 기초하여, 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절하여 조절된 제 1 변조 신호를 생성하는 특성 조절 유닛; 캐리어 신호에 기초하여, 조절된 제 1 변조 신호를 변조하여 제 2 변조 신호를 생성하는 제 2 변조 유닛; 제 2 변조 신호의 전력을 증폭시켜 증폭된 제 2 변조 신호를 출력하는 전력 증폭 유닛; 및 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 및 증폭된 제 2 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값에 기초하여 조절 신호를 생성하는 조절 연산 유닛을 포함할 수 있다.
본 발명의 일 실시 예에 따른 송신 장치에서, 제 1 변조 유닛은 델타-시그마 변조 및 펄스 폭 변조 중 적어도 하나를 이용하여 제 1 변조 신호를 생성할 수 있다.
본 발명의 일 실시 예에 따른 송신 장치에서, 특성 조절 유닛은 조절 신호에 기초하여, 증폭된 제 2 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율이 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율과 같아지도록, 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절할 수 있다.
본 발명의 일 실시 예에 따른 송신 장치에서, 제 1 변조 유닛은 입력 신호의 크기 정보에 대응하는 신호를 제공받고, 제 2 변조 유닛은 입력 신호의 위상 정보에 대응하는 신호를 더 제공받을 수 있다.
본 발명의 일 실시 예에 따른 송신 장치는 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 조절 연산 유닛으로 제공하기 위한 초기 특성 제공 유닛을 더 포함할 수 있다. 이 실시 예에 따른 송신 장치에서, 초기 특성 제공 유닛은 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 검출하는 초기 특성 검출기를 포함할 수 있다. 또는, 이 실시 예에 따른 송신 장치에서, 초기 특성 제공 유닛은 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 저장하기 위한 룩-업 테이블을 포함할 수 있다. 나아가, 이 실시 예에서, 조절 신호 및 조절된 제 1 변조 신호 중 적어도 하나에 기초하여, 룩-업 테이블에 저장된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나가 갱신될 수 있다.
본 발명의 일 실시 예에 따른 송신 장치는 증폭된 제 2 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 검출하여 조절 연산 유닛으로 제공하기 위한 출력 특성 검출 유닛을 더 포함할 수 있다.
본 발명의 다른 실시 예에 따른 신호 전송 방법은 입력 신호를 변조하여 셋 이상의 논리 레벨을 갖는 제 1 변조 신호를 생성하는 단계; 제 1 변조 신호의 전력을 증폭시켜 증폭된 제 1 변조 신호를 생성하는 단계; 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 및 증폭된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값에 기초하여 조절 신호를 생성하는 단계; 조절 신호에 기초하여, 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절하여 제 2 변조 신호를 생성하는 단계; 및 제 2 변조 신호의 전력을 증폭시켜 증폭된 제 2 변조 신호를 출력하는 단계를 포함할 수 있다.
본 발명의 다른 실시 예에 따른 신호 전송 방법의 제 2 변조 신호를 생성하는 단계에서, 조절 신호에 기초하여, 증폭된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율이 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율과 같아지도록, 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나가 조절될 수 있다.
본 발명의 다른 실시 예에 따른 신호 전송 방법은 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 검출하는 단계를 더 포함할 수 있다. 이 실시 예에서, 조절 신호는 검출된 전기 특성 값에 기초하여 생성될 수 있다.
본 발명의 다른 실시 예에 따른 신호 전송 방법에서, 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값은 조절 신호가 생성되기 전에 미리 저장되고, 조절 신호는 저장된 전기 특성 값에 기초하여 생성될 수 있다. 이 실시 예에 따른 신호 전송 방법은 조절 신호 및 제 2 변조 신호 중 적어도 하나에 기초하여, 저장된 전기 특성 값 중 적어도 하나를 갱신하는 단계를 더 포함할 수 있다.
본 발명의 다른 실시 예에 따른 신호 전송 방법은 증폭된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 검출하는 단계를 더 포함할 수 있다. 이 실시 예에서, 조절 신호는 검출된 전기 특성 값에 기초하여 생성될 수 있다.
본 발명의 송신 장치 또는 신호 전송 방법이 이용되는 경우, 송신 장치에 포함되는 전력 증폭기에 의해 증폭된 변조 신호의 선형성이 유지될 수 있다. 특히, 본 발명의 송신 장치는 일반적인 송신 장치에 비해 간단한 구성으로 구현될 수 있다. 나아가, 본 발명의 신호 전송 방법은 모뎀(MODEM)과 별도로 구비되는 송신 장치 자체에서 실시될 수 있다.
도 1은 본 발명의 일 실시 예에 따른 송신 장치가 가질 수 있는 구성을 나타낸 블록도이다.
도 2 및 도 3은 본 발명의 실시 예에 따라 변조 신호가 갖는 세 개 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절하는 과정을 설명하기 위한 개념도이다.
도 4 내지 도 8은 본 발명의 일 실시 예에 따른 송신 장치가 가질 수 있는 다른 구성을 나타낸 블록도이다.
도 9 및 도 10은 본 발명의 실시 예에 의해 얻어지는 효과를 설명하기 위한 그래프이다.
도 11 내지 도 14는 본 발명의 다른 실시 예에 따른 신호 전송 방법을 설명하는 흐름도이다.
전술한 특성 및 이하 상세한 설명은 모두 본 발명의 설명 및 이해를 돕기 위한 예시적인 사항이다. 즉, 본 발명은 이와 같은 실시 예에 한정되지 않고 다른 형태로 구체화될 수 있다. 다음 실시 형태들은 단지 본 발명을 완전히 개시하기 위한 예시이며, 본 발명이 속하는 기술 분야의 통상의 기술자들에게 본 발명을 전달하기 위한 설명이다. 따라서, 본 발명의 구성 요소들을 구현하기 위한 방법이 여럿 있는 경우에는, 이들 방법 중 특정한 것 또는 이와 동일성 있는 것 가운데 어떠한 것으로든 본 발명의 구현이 가능함을 분명히 할 필요가 있다.
본 명세서에서 어떤 구성이 특정 요소들을 포함한다는 언급이 있는 경우, 또는 어떤 과정이 특정 단계들을 포함한다는 언급이 있는 경우는, 그 외 다른 요소 또는 다른 단계들이 더 포함될 수 있음을 의미한다. 즉, 본 명세서에서 사용되는 용어들은 특정 실시 형태를 설명하기 위한 것일 뿐이고, 본 발명의 개념을 한정하기 위한 것이 아니다. 나아가, 발명의 이해를 돕기 위해 설명한 예시들은 그것의 상보적인 실시 예도 포함한다.
본 명세서에서 사용되는 용어들은 본 발명이 속하는 기술 분야의 통상의 기술자들이 일반적으로 이해하는 의미를 갖는다. 보편적으로 사용되는 용어들은 본 명세서의 맥락에 따라 일관적인 의미로 해석되어야 한다. 또한, 본 명세서에서 사용되는 용어들은, 그 의미가 명확히 정의된 경우가 아니라면, 지나치게 이상적이거나 형식적인 의미로 해석되지 않아야 한다. 이하 첨부된 도면을 통하여 본 발명의 실시 예가 설명된다.
도 1은 본 발명의 일 실시 예에 따른 송신 장치가 가질 수 있는 구성을 나타낸 블록도이다. 송신 장치(100)는 제 1 변조(Modulation) 유닛(110), 특성 조절 유닛(120), 제 2 변조 유닛(130), 전력 증폭 유닛(140), 및 조절 연산 유닛(150)을 포함할 수 있다.
제 1 변조 유닛(110)은 입력 신호(IN)를 제공받을 수 있다. 제 1 변조 유닛(110)은 입력 신호(IN)를 변조하여 제 1 변조 신호(MS1)를 생성할 수 있다. 본 발명의 실시 예에서, 제 1 변조 신호(MS1)는 셋 이상의 논리 레벨(Logic Level)을 갖는 신호일 수 있다. 실시 예로서, 제 1 변조 유닛(110)은 델타-시그마(Delta-sigma) 변조를 이용하여 제 1 변조 신호(MS1)를 생성할 수 있다. 다른 실시 예로서, 제 1 변조 유닛(110)은 펄스 폭(Pulse Width) 변조를 이용하여 제 1 변조 신호(MS1)를 생성할 수 있다. 제 1 변조 신호(MS1)는 둘 이상의 서로 다른 변조 방식을 동시에 이용하여 생성될 수도 있다. 제 1 변조 유닛(110)에 의해 변조된 신호는 입력 신호(IN)와 같은 특성을 갖는 신호로 복원될 수 있다. 예컨대, 제 1 변조 신호(MS1)가 델타-시그마 변조 및 펄스 폭 변조 중 적어도 하나에 의해 생성된 경우라면, 수신 장치(미도시)는 신호 필터링(Filtering)을 통해 신호를 복조(Demodulation)할 수 있다. 이로써, 수신 장치에서 입력 신호(IN)와 같은 특성을 갖는 신호가 얻어질 수 있다.
특성 조절 유닛(120)은 제 1 변조 신호(MS1)를 제공받을 수 있다. 또한, 특성 조절 유닛(120)은 조절 신호(AS)를 제공받을 수 있다. 특성 조절 유닛(120)은 조절 신호(AS)에 기초하여, 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절할 수 있다. 예로서, 전기 특성은 전압 또는 전류일 수 있다. 즉, 특정 전압 값 또는 특정 전류 값을 갖는 신호는 특정 논리 레벨을 갖는 것으로 취급될 수 있다. 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 조절하는 과정은 도 2 및 도 3에 관한 설명과 함께 자세히 언급된다. 특성 조절 유닛(120)은 위 신호 처리 결과에 따라, 조절된 제 1 변조 신호(Adjusted MS1)를 생성할 수 있다.
제 2 변조 유닛(130)은 조절된 제 1 변조 신호(Adjusted MS1)를 제공받을 수 있다. 또한, 제 2 변조 유닛(130)은 캐리어(Carrier) 신호(CS)를 제공받을 수 있다. 제 2 변조 유닛(130)은 캐리어 신호(CS)에 기초하여, 조절된 제 1 변조 신호(Adjusted MS1)를 변조할 수 있다. 제 2 변조 유닛(130)은 변조 결과에 따라, 제 2 변조 신호(MS2)를 생성할 수 있다. 실시 예로서, 제 2 변조 유닛(130)은 위상 변조(Phase Modulation)를 이용하여 제 2 변조 신호(MS2)를 생성할 수 있다. 그러나, 본 발명의 개념은 이 실시 예로 제한되지 않는다. 예컨대, 제 2 변조 유닛(130)은 주파수 변조(Frequency Modulation)를 이용하여 제 2 변조 신호(MS2)를 생성할 수도 있다. 제 2 변조 신호(MS2)는, 제 1 변조 신호(MS1)와 같이, 셋 이상의 논리 레벨을 갖는 신호일 수 있다.
전력 증폭 유닛(140)은 제 2 변조 신호(MS2)를 제공받을 수 있다. 전력 증폭 유닛(140)은 제 2 변조 신호(MS2)의 전력을 증폭시켜, 증폭된 제 2 변조 신호(Amplified MS2)를 출력할 수 있다. 전력 증폭 유닛(140)은 비선형적인 출력 특성을 가질 수 있다. 높은 효율을 위해, 전력 증폭 유닛(140)은 높은 전력을 갖는 신호를 포화 영역(Saturation Region)에서 처리할 수 있다. 반면, 전력 증폭 유닛(140)은 낮은 전력을 갖는 신호를 선형 영역(Linear Region)에서 처리할 수 있다. 그런데, 제 2 변조 신호(MS2)가 갖는 세 개 이상의 논리 레벨 각각은 서로 다른 전력을 가질 수 있다. 따라서, 서로 다른 논리 레벨을 갖는 신호 구간 각각에서 신호의 증폭률이 다를 수 있다. 결과적으로, 증폭된 제 2 변조 신호(Amplified MS2)의 선형성이 손상될 수 있다. 본 발명의 실시 예에서, 위 문제를 해결하기 위해, 특성 조절 유닛(120) 및 조절 연산 유닛(150)이 사용된다. 증폭된 제 2 변조 신호(Amplified MS2)의 선형성을 유지하는 과정은 도 2 및 도 3에 관한 설명과 함께 자세히 언급된다.
조절 연산 유닛(150)은 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 제공받을 수 있다. 나아가, 조절 연산 유닛(150)은 증폭된 제 2 변조 신호(Amplified MS2)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 제공받을 수 있다. 다만, 전기 특성 값은 조절 연산 유닛(150)에 미리 저장될 수도 있다. 즉, 도 1의 도시 내용은 본 발명의 개념을 제한하기 위한 것이 아니라 본 발명의 개념의 이해를 돕기 위한 예시이다. 조절 연산 유닛(150)은 제공받은 또는 저장된 전기 특성 값에 기초하여, 조절 신호(AS)를 생성할 수 있다. 위에서 언급된 것과 같이, 조절 신호(AS)는 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절하기 위해 생성될 수 있다. 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 조절하는 과정은 도 2 및 도 3에 관한 설명과 함께 자세히 언급된다.
도 2 및 도 3은 본 발명의 실시 예에 따라 변조 신호가 갖는 세 개 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절하는 과정을 설명하기 위한 개념도이다. 구체적으로, 도 2는 본 발명의 실시 예가 적용되지 않은 경우를 보여주고, 도 3은 본 발명의 실시 예가 적용된 경우를 보여준다. 도 2 및 도 3에 관한 설명에서, 변조 신호가 세 개의 논리 레벨을 갖는 것으로 가정된다. 그러나, 위 가정은 설명의 편의 및 발명의 개념의 설명을 위한 것이고, 본 발명의 개념을 제한하기 위한 것이 아니다. 본 발명이 속하는 기술 분야의 통상의 기술자는 변조 신호가 네 개 이상의 논리 레벨을 갖는 경우에도 도 2 및 도 3과 같은 맥락의 설명이 적용될 수 있다는 것을 자명하게 인식할 수 있을 것이다.
먼저, 도 2가 참조된다. 제 1 변조 신호(MS1)가 가질 수 있는 형태가 도 2에 도시되어 있다. 제 1 변조 신호(MS1)는 세 개의 논리 레벨을 갖는다. 발명의 이해를 돕기 위해, 제 1 논리 레벨은 0V의 전압 값에 대응하고, 제 2 논리 레벨은 1V의 전압 값에 대응하고, 제 3 논리 레벨은 2V의 전압 값에 대응하는 것으로 가정된다. 제 1 변조 신호(MS1)는 시간에 따라 제 1 내지 제 3 논리 레벨 각각에 대응하는 전압 값 중 어느 하나를 가질 수 있다.
전력 증폭 유닛(140, 도 1 참조)이 가질 수 있는 출력 특성이 도 2에 도시되어 있다. 예로서, 0V 내지 1V 사이의 전압 값을 갖는 신호는 전력 증폭 유닛(140)에 의해 0V 내지 10V 사이의 전압 값을 갖는 신호로 증폭(즉, 이득 값은 10)되는 것으로 가정된다. 이 증폭 구간은 선형 영역에 대응할 수 있다. 그리고, 1V 내지 2V 사이의 전압 값을 갖는 신호는 전력 증폭 유닛(140)에 의해 10V 내지 15V 사이의 전압 값을 갖는 신호로 증폭(즉, 이득 값은 5)되는 것으로 가정된다. 이 증폭 구간은 포화 영역에 대응할 수 있다. 다만, 도 2에 도시된 전력 증폭 유닛(140)의 출력 특성은 발명의 이해를 돕기 위한 예시임이 명백하다. 전력 증폭 유닛(140)은 도 2에 도시된 것과 다른 출력 특성을 가질 수 있다.
증폭된 제 2 변조 신호(Amplified MS2)가 가질 수 있는 형태가 도 2에 도시되어 있다. 증폭된 제 2 변조 신호(Amplified MS2) 역시 세 개의 논리 레벨을 갖는다. 제 1 변조 신호(MS1)의 제 1 논리 레벨은 0V의 전압 값에 대응하므로, 증폭된 제 1 논리 레벨은 0V의 전압 값에 대응한다. 제 1 변조 신호(MS1)의 제 2 논리 레벨은 1V의 전압 값에 대응하므로, 증폭된 제 2 논리 레벨은 10V의 전압 값에 대응한다. 나아가, 제 1 변조 신호(MS1)의 제 3 논리 레벨은 2V의 전압 값에 대응하므로, 증폭된 제 3 논리 레벨은 15V의 전압 값에 대응한다.
도 2에서, 제 1 변조 신호(MS1)가 갖는 세 개의 논리 레벨 각각은 0V, 1V, 및 2V의 전압 값에 대응한다. 제 1 변조 신호(MS1)의 제 1 내지 제 3 논리 레벨 각각에 대응하는 전압 값의 크기 비율은 0 : 1 : 2이다. 반면, 증폭된 제 2 변조 신호(Amplified MS2)가 갖는 세 개의 논리 레벨 각각은 0V, 10V, 및 15V의 전압 값에 대응한다. 증폭된 제 2 변조 신호(Amplified MS2)의 제 1 내지 제 3 논리 레벨 각각에 대응하는 전압 값의 크기 비율은 0 : 4/3 : 2이다. 전력 증폭 유닛(140)이 비선형적인 출력 특성을 갖기 때문에, 높은 전력을 갖는 신호의 증폭률은 낮은 전력을 갖는 신호의 증폭률에 비해 작다. 즉, 본 발명의 실시 예가 적용되지 않은 경우, 증폭된 제 2 변조 신호(Amplified MS2)의 선형성이 손상될 수 있다. 따라서, 선형성의 유지를 위해, 본 발명의 실시 예가 적용될 필요가 있다.
다음으로, 도 3이 참조된다. 실시 예로서, 조절 신호(AS, 도 1 참조)에 기초하여, 제 1 변조 신호(MS1)의 제 2 논리 레벨에 대응하는 전압 값이 조절되는 것으로 가정된다. 조절 신호(AS)에 기초하여, 제 1 변조 신호(MS1)의 제 2 논리 레벨에 대응하는 전압 값이 1V에서 0.75V로 조절될 수 있다. 위 신호 처리에 의해, 조절된 제 1 변조 신호(Adjusted MS1)가 생성된다. 전력 증폭 유닛(140)의 출력 특성에 따르면, 0.75V의 전압 값을 갖는 신호는 7.5V의 전압 값을 갖는 신호로 증폭된다. 따라서, 증폭된 제 2 변조 신호(Amplified MS2)의 제 2 논리 레벨은 7.5V에 대응한다.
도 3에서, 제 1 변조 신호(MS1)가 갖는 세 개의 논리 레벨 각각은 0V, 1V, 및 2V의 전압 값에 대응한다. 그리고, 증폭된 제 2 변조 신호(Amplified MS2)가 갖는 세 개의 논리 레벨 각각은 0V, 7.5V, 및 15V의 전압 값에 대응한다. 증폭된 제 2 변조 신호(Amplified MS2)의 제 1 내지 제 3 논리 레벨 각각에 대응하는 전압 값의 크기 비율은 0 : 1 : 2이다. 즉, 본 발명의 실시 예가 적용된 경우, 전력 증폭 유닛(140)이 비선형적인 출력 특성을 가짐에도 불구하고, 증폭된 제 2 변조 신호(Amplified MS2)의 선형성이 유지된다.
도 2에서, 증폭된 제 2 변조 신호(Amplified MS2)의 제 1 내지 제 3 논리 레벨 각각에 대응하는 전압 값인 0V, 10V 및 15V의 크기 비율은 0 : 4/3 : 2이다. 증폭된 제 2 변조 신호(Amplified MS2)의 선형성을 유지하기 위해, 제 1 변조 신호(MS1)의 제 2 논리 레벨에 대응하는 전압 값이 1V의 3/4인 0.75V로 조절될 필요가 있다. 도 3에서, 제 1 변조 신호(MS1)의 제 2 논리 레벨에 대응하는 전압 값을 조절함으로써, 증폭된 제 2 변조 신호(Amplified MS2)의 제 1 내지 제 3 논리 레벨 각각에 대응하는 전압 값의 크기 비율은 0 : 1 : 2로 조정된다. 조절 신호(AS)에 기초하여, 제 1 변조 신호(MS1)가 갖는 세 개의 논리 레벨 각각에 대응하는 전압 값의 크기 비율과 증폭된 제 2 변조 신호(Amplified MS2)가 갖는 세 개의 논리 레벨 각각에 대응하는 전압 값의 크기 비율이 같아진다. 즉, 증폭된 제 2 변조 신호(Amplified MS2)의 선형성이 유지된다.
실시 예로서, 조절 연산 유닛(150, 도 1 참조)은 제 1 변조 신호(MS1)가 갖는 세 개의 논리 레벨 각각에 대응하는 전압 값인 0V, 1V, 및 2V를 제공받을 수 있다. 그리고, 조절 연산 유닛(150)은 증폭된 제 2 변조 신호(Amplified MS2)가 갖는 세 개의 논리 레벨 각각에 대응하는 전압 값인 0V, 10V, 및 15V를 제공받을 수 있다. 조절 연산 유닛(150)은 제공받은 전압 값에 기초하여, 증폭된 제 2 변조 신호(Amplified MS2)의 선형성이 손상되었다고 판단할 수 있다. 이때, 조절 연산 유닛(150)은 조절 신호(AS)를 생성할 수 있다.
실시 예로서, 조절 연산 유닛(150)은 제 1 변조 신호(MS1)의 제 2 논리 레벨에 대응하는 전압 값을 3/4으로 줄이기 위한 조절 신호(AS)를 생성할 수 있다. 다른 실시 예로서, 조절 연산 유닛(150)은 제 1 변조 신호(MS1)의 제 2 논리 레벨에 대응하는 전압 값을 소정의 임의의 값(예컨대, 0.01V)만큼 줄이기 위한 조절 신호(AS)를 생성할 수 있다. 이 경우, 제 1 변조 신호(MS1)의 제 2 논리 레벨에 대응하는 전압 값이 0.75V에 도달할 때까지, 조절 신호(AS)가 반복하여 생성될 수 있다.
위에서 언급된 것과 같이, 도 2 및 도 3에 관한 설명은 발명의 이해를 돕기 위한 예시이다. 논리 레벨에 대응하는 전기 특성의 유형, 논리 레벨에 대응하는 전기 특성 값, 논리 레벨의 수, 조절 대상이 되는 논리 레벨의 위치, 조절 대상이 되는 논리 레벨의 수, 조절 신호의 내용 등은 필요에 따라 다양한 형태로 변경될 수 있음이 명백하다.
결론적으로, 본 발명의 송신 장치에서, 특성 조절 유닛(120, 도 1 참조)은 조절 신호(AS)에 기초하여 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절할 수 있다. 이로써, 증폭된 제 2 변조 신호(Amplified MS2)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율이 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율과 같아질 수 있다. 따라서, 본 발명의 송신 장치에서, 증폭된 변조 신호의 선형성이 유지될 수 있다.
도 4는 본 발명의 일 실시 예에 따른 송신 장치가 가질 수 있는 구성을 나타낸 블록도이다. 송신 장치(200)는 제 1 변조 유닛(210), 특성 조절 유닛(220), 제 2 변조 유닛(230), 전력 증폭 유닛(240), 및 조절 연산 유닛(250)을 포함할 수 있다. 제 1 변조 유닛(210), 특성 조절 유닛(220), 제 2 변조 유닛(230), 전력 증폭 유닛(240), 및 조절 연산 유닛(250)의 구성 및 기능에는 도 1의 제 1 변조 유닛(110), 특성 조절 유닛(120), 제 2 변조 유닛(130), 전력 증폭 유닛(140), 및 조절 연산 유닛(150)의 구성 및 기능이 각각 포함될 수 있다. 제 1 변조 유닛(210), 특성 조절 유닛(220), 제 2 변조 유닛(230), 전력 증폭 유닛(240), 및 조절 연산 유닛(250)에 대한 설명은 도 1에 관한 설명과 중복되는 범위에서 생략된다.
입력 신호(IN)는 크기(Amplitude)와 위상을 가질 수 있다. 실시 예로서, 입력 신호(IN)의 크기 정보는 제 1 변조 유닛(210)으로 제공될 수 있다. 제 1 변조 유닛(210)은 입력 신호(IN)의 크기 정보를 이용하여 제 1 변조 신호(MS1)를 생성할 수 있다. 실시 예로서, 입력 신호(IN)의 위상 정보는 제 2 변조 유닛(230)으로 제공될 수 있다. 제 2 변조 유닛(230)은 입력 신호(IN)의 위상 정보 및 캐리어 신호를 이용하여 제 2 변조 신호(MS2)를 생성할 수 있다. 다만, 이것은 실시 예일 뿐이며, 제 1 변조 신호(MS1) 및 제 2 변조 신호(MS2)는 다른 신호 처리를 통해 생성될 수 있다.
도 5는 본 발명의 일 실시 예에 따른 송신 장치가 가질 수 있는 구성을 나타낸 블록도이다. 송신 장치(300)는 제 1 변조 유닛(310), 특성 조절 유닛(320), 제 2 변조 유닛(330), 전력 증폭 유닛(340), 조절 연산 유닛(350), 및 초기 특성 제공 유닛(360)을 포함할 수 있다. 제 1 변조 유닛(310), 특성 조절 유닛(320), 제 2 변조 유닛(330), 전력 증폭 유닛(340), 및 조절 연산 유닛(350)의 구성 및 기능에는 도 1의 제 1 변조 유닛(110), 특성 조절 유닛(120), 제 2 변조 유닛(130), 전력 증폭 유닛(140), 및 조절 연산 유닛(150)의 구성 및 기능이 각각 포함될 수 있다. 제 1 변조 유닛(310), 특성 조절 유닛(320), 제 2 변조 유닛(330), 전력 증폭 유닛(340), 및 조절 연산 유닛(350)에 대한 설명은 도 1에 관한 설명과 중복되는 범위에서 생략된다.
조절 연산 유닛(350)은 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 제공받을 수 있다. 초기 특성 제공 유닛(360)은 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 조절 연산 유닛(350)으로 제공할 수 있다. 실시 예로서, 초기 특성 제공 유닛(360)은 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값의 정보를 제공받을 수 있다. 다른 실시 예로서, 초기 특성 제공 유닛(360)은 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 미리 저장할 수 있다. 초기 특성 제공 유닛(360)의 작동에 관한 자세한 설명은 도 6 및 도 7에 관한 설명과 함께 언급된다.
도 6은 본 발명의 일 실시 예에 따른 송신 장치가 가질 수 있는 구성을 나타낸 블록도이다. 송신 장치(400)는 제 1 변조 유닛(410), 특성 조절 유닛(420), 제 2 변조 유닛(430), 전력 증폭 유닛(440), 조절 연산 유닛(450), 및 초기 특성 제공 유닛(460)을 포함할 수 있다. 제 1 변조 유닛(410), 특성 조절 유닛(420), 제 2 변조 유닛(430), 전력 증폭 유닛(440), 조절 연산 유닛(450), 및 초기 특성 제공 유닛(460)의 구성 및 기능에는 도 5의 제 1 변조 유닛(310), 특성 조절 유닛(320), 제 2 변조 유닛(330), 전력 증폭 유닛(340), 조절 연산 유닛(350), 및 초기 특성 제공 유닛(360)의 구성 및 기능이 각각 포함될 수 있다. 제 1 변조 유닛(410), 특성 조절 유닛(420), 제 2 변조 유닛(430), 전력 증폭 유닛(440), 조절 연산 유닛(450), 및 초기 특성 제공 유닛(460)에 대한 설명은 도 5에 관한 설명과 중복되는 범위에서 생략된다.
초기 특성 제공 유닛(460)은 초기 특성 검출기(462)를 포함할 수 있다. 초기 특성 검출기(462)는 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 검출할 수 있다. 실시 예로서, 초기 특성 검출기(462)는 제 1 변조 유닛(410)의 출력단에 연결되어, 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 검출할 수 있다.
전기 특성 값은 다양한 방법에 의해 검출될 수 있다. 실시 예로서, 초기 특성 검출기(462)는 샘플링(Sampling) 회로로 구성될 수 있다. 이 실시 예에서, 초기 특성 검출기(462)는 제 1 변조 신호(MS1)의 레벨을 추적하여 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전압 값을 검출할 수 있다. 다만, 이것은 실시 예일 뿐이고, 초기 특성 검출기(462)는 위 실시 예와 다른 구성을 가질 수 있다.
초기 특성 제공 유닛(460)은 초기 특성 검출기(462)에 의해 검출된 전기 특성 값을 저장 영역(미도시)에 저장할 수 있다. 초기 특성 제공 유닛(460)은 저장된 전기 특성 값을 조절 연산 유닛(450)으로 제공할 수 있다. 또는, 초기 특성 제공 유닛(460)은 초기 특성 검출기(462)에 의해 검출된 전기 특성 값을 저장하지 않고 실시간으로 조절 연산 유닛(450)으로 제공할 수 있다.
도 7은 본 발명의 일 실시 예에 따른 송신 장치가 가질 수 있는 구성을 나타낸 블록도이다. 송신 장치(500)는 제 1 변조 유닛(510), 특성 조절 유닛(520), 제 2 변조 유닛(530), 전력 증폭 유닛(540), 조절 연산 유닛(550), 및 초기 특성 제공 유닛(560)을 포함할 수 있다. 제 1 변조 유닛(510), 특성 조절 유닛(520), 제 2 변조 유닛(530), 전력 증폭 유닛(540), 조절 연산 유닛(550), 및 초기 특성 제공 유닛(560)의 구성 및 기능에는 도 5의 제 1 변조 유닛(310), 특성 조절 유닛(320), 제 2 변조 유닛(330), 전력 증폭 유닛(340), 조절 연산 유닛(350), 및 초기 특성 제공 유닛(360)의 구성 및 기능이 각각 포함될 수 있다. 제 1 변조 유닛(510), 특성 조절 유닛(520), 제 2 변조 유닛(530), 전력 증폭 유닛(540), 조절 연산 유닛(550), 및 초기 특성 제공 유닛(560)에 대한 설명은 도 5에 관한 설명과 중복되는 범위에서 생략된다.
초기 특성 제공 유닛(560)은 룩-업 테이블(Look-up Table, 564)을 포함할 수 있다. 룩-업 테이블(564)은 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 저장할 수 있다. 룩-업 테이블(564)은 송신 장치(500)의 설계에 부합하는 전기 특성 값을 미리 저장하도록 구성될 수 있다. 또는, 룩-업 테이블(564)은 송신 장치(500)의 사용 중 입력된 전기 특성 값을 저장할 수 있다. 룩-업 테이블(564)에 전기 특성 값을 저장하는 방법은 필요에 따라 다양하게 변경될 수 있다. 초기 특성 제공 유닛(560)은 룩-업 테이블(564)에 저장된 전기 특성 값을 조절 연산 유닛(550)으로 제공할 수 있다.
룩-업 테이블(564)에 저장된 전기 특성 값은 변경되지 않고 유지될 수 있다. 반면, 실시 예로서, 룩-업 테이블(564)에 저장된 전기 특성 값은 송신 장치(500)의 작동 중 일정 시간 간격마다 또는 실시간으로 갱신될 수 있다. 룩-업 테이블(564)에 저장된 전기 특성 값은 조절 신호(AS)에 기초하여 갱신될 수 있다. 즉, 조절 신호(AS)에 기초하여 제 1 변조 신호(MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나가 조절되는 양만큼, 룩-업 테이블(564)에 저장된 전기 특성 값 중 적어도 하나가 조절될 수 있다. 또는, 룩-업 테이블(564)에 저장된 전기 특성 값은 조절된 제 1 변조 신호(Adjusted MS1)에 기초하여 갱신될 수 있다. 즉, 룩-업 테이블(564)에 저장된 전기 특성 값은 조절된 제 1 변조 신호(Adjusted MS1)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값으로 대체될 수 있다. 룩-업 테이블(564)에 저장된 전기 특성 값은 조절 신호(AS)와 조절된 제 1 변조 신호(Adjusted MS1)를 동시에 참조하여 갱신될 수도 있다. 이로써, 송신 장치(500)의 작동 환경이 변경되더라도, 변경된 작동 환경에 부합하는 조절 연산이 수행될 수 있다.
도 8은 본 발명의 일 실시 예에 따른 송신 장치가 가질 수 있는 구성을 나타낸 블록도이다. 송신 장치(600)는 제 1 변조 유닛(610), 특성 조절 유닛(620), 제 2 변조 유닛(630), 전력 증폭 유닛(640), 조절 연산 유닛(650), 및 출력 특성 검출 유닛(670)을 포함할 수 있다. 제 1 변조 유닛(610), 특성 조절 유닛(620), 제 2 변조 유닛(630), 전력 증폭 유닛(640), 및 조절 연산 유닛(650)의 구성 및 기능에는 도 1의 제 1 변조 유닛(110), 특성 조절 유닛(120), 제 2 변조 유닛(130), 전력 증폭 유닛(140), 및 조절 연산 유닛(150)의 구성 및 기능이 각각 포함될 수 있다. 제 1 변조 유닛(610), 특성 조절 유닛(620), 제 2 변조 유닛(630), 전력 증폭 유닛(640), 및 조절 연산 유닛(650)에 대한 설명은 도 1에 관한 설명과 중복되는 범위에서 생략된다.
조절 연산 유닛(650)은 증폭된 제 2 변조 신호(Amplified MS2)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 제공받을 수 있다. 출력 특성 검출 유닛(670)은 증폭된 제 2 변조 신호(Amplified MS2)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 조절 연산 유닛(650)으로 제공할 수 있다. 실시 예로서, 출력 특성 검출 유닛(670)은 전력 증폭 유닛(640)의 출력단에 연결되어, 증폭된 제 2 변조 신호(Amplified MS2)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 검출할 수 있다.
전기 특성 값은 다양한 방법에 의해 검출될 수 있다. 실시 예로서, 출력 특성 검출 유닛(670)은 샘플링 회로로 구성될 수 있다. 이 실시 예에서, 출력 특성 검출 유닛(670)은 증폭된 제 2 변조 신호(Amplified MS2)의 레벨을 추적하여 증폭된 제 2 변조 신호(Amplified MS2)가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전압 값을 검출할 수 있다. 다만, 이것은 실시 예일 뿐이고, 출력 특성 검출 유닛(670)은 위 실시 예와 다른 구성을 가질 수 있다.
출력 특성 검출 유닛(670)은 검출된 전기 특성 값을 저장 영역(미도시)에 저장할 수 있다. 출력 특성 검출 유닛(670)은 저장된 전기 특성 값을 조절 연산 유닛(650)으로 제공할 수 있다. 또는, 출력 특성 검출 유닛(670)은 검출된 전기 특성 값을 저장하지 않고 실시간으로 조절 연산 유닛(650)으로 제공할 수 있다.
본 발명의 송신 장치에서, 변조 신호가 갖는 세 개 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나가 조절될 수 있다. 이로써, 송신 장치에 포함되는 전력 증폭기에 의해 증폭된 변조 신호의 선형성이 유지될 수 있다. 특히, 본 발명의 송신 장치는 입력 신호 전체를 조절하는 것이 아니라, 변조 신호의 논리 레벨에 대응하는 전기 특성 값만을 조절한다. 따라서, 본 발명의 송신 장치는 일반적인 송신 장치에 비해 간단한 구성으로 구현될 수 있다.
도 9 및 도 10은 본 발명의 실시 예에 의해 얻어지는 효과를 설명하기 위한 그래프이다. 구체적으로, 도 9는 본 발명의 실시 예가 적용되지 않은 경우의 증폭된 제 2 변조 신호(Amplified MS2, 도 1 참조)에 대한 그래프이다. 그리고, 도 10은 본 발명의 실시 예가 적용된 경우의 증폭된 제 2 변조 신호(Amplified MS2)에 대한 그래프이다. 도 9 및 도 10의 그래프에서, 가로축은 신호의 주파수 성분을 나타내고, 세로축은 신호의 크기를 나타낸다.
도 9의 그래프와 도 10의 그래프를 비교하면, 5MHz 이상의 주파수 영역에서 신호의 크기 사이의 차이가 발견된다. 본 발명의 실시 예가 적용되지 않은 경우, 5MHz 이상의 주파수 성분을 갖는 증폭된 제 2 변조 신호(Amplified MS2)는 대체로 -40dB 이상의 크기를 갖는다. 반면, 본 발명의 실시 예가 적용된 경우, 5MHz 이상의 주파수 성분을 갖는 증폭된 제 2 변조 신호(Amplified MS2)는 -40dB 미만의 크기를 갖는다. 즉, 증폭된 제 2 변조 신호(Amplified MS2)는 본 발명의 실시 예가 적용되지 않은 경우보다 본 발명의 실시 예가 적용된 경우에 더 적은 양의 비선형 성분을 포함한다. 본 발명의 실시 예가 적용되면, 증폭된 제 2 변조 신호(Amplified MS2)의 선형성이 손상되는 것이 방지될 수 있다.
도 11은 본 발명의 다른 실시 예에 따른 신호 전송 방법을 설명하는 흐름도이다.
S110 단계에서, 제 1 변조 신호가 생성될 수 있다. 입력 신호가 제공되면, 본 발명의 실시 예에 따라 제 1 변조 신호가 생성될 수 있다. 제 1 변조 신호는 셋 이상의 논리 레벨을 갖는 신호일 수 있다.
S120 단계에서, 증폭된 제 1 변조 신호가 생성될 수 있다. 증폭된 제 1 변조 신호는 S110 단계에서 생성된 제 1 변조 신호의 전력을 증폭시킴으로써 생성될 수 있다. 위에서 설명된 것과 같이, 일반적인 전력 증폭 유닛은 비선형적인 출력 특성을 갖기 때문에, 증폭된 제 1 변조 신호의 선형성이 손상될 수 있다.
S130 단계에서, 조절 신호가 생성될 수 있다. 조절 신호는 S110 단계에서 생성된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절하기 위한 신호이다. 조절 신호는 S110 단계에서 생성된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 및 S120 단계에서 생성된 증폭된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값에 기초하여 생성될 수 있다.
S140 단계에서, 제 2 변조 신호가 생성될 수 있다. 제 2 변조 신호는 S140 단계에서 생성된 조절 신호에 기초하여 생성될 수 있다. 제 2 변조 신호는 S110 단계에서 생성된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절하여 생성될 수 있다. 구체적으로, S120 단계에서 생성된 증폭된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율이 S110 단계에서 생성된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율과 같아지도록, 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나가 조절될 수 있다. 조절 신호를 생성하는 과정 및 조절 신호에 기초하여 변조 신호의 논리 레벨에 대응하는 전기 특성 값을 조절하는 과정은 도 2 및 도 3에 관한 설명에서 자세히 언급되었다.
S150 단계에서, 증폭된 제 2 변조 신호가 출력될 수 있다. 증폭된 제 2 변조 신호는 S140 단계에서 생성된 제 2 변조 신호의 전력을 증폭시킴으로써 생성될 수 있다. 위에서 설명된 것과 같이, 일반적인 전력 증폭 유닛이 비선형적인 출력 특성을 가짐에도 불구하고, 증폭된 제 2 변조 신호의 선형성이 유지될 수 있다.
본 발명의 실시 예에서, 증폭된 제 1 변조 신호의 선형성이 손상될 수 있다. 따라서, 본 발명의 실시 예는 송신되는 신호가 제 1 변조 신호에 포함되지 않도록 구현될 필요가 있다. 제 1 변조 신호는 송신되는 신호와 관계없는 신호를 포함하는 것이 바람직하다. 제 1 변조 신호는 미리 정해진 또는 임의의 패턴을 갖는 헤더(Header) 신호일 수 있다. 본 발명의 실시 예는 제 2 변조 신호를 생성하기 위해 소요되는 시간 동안 헤더 신호가 전송되도록 구현될 수 있다.
도 12는 본 발명의 다른 실시 예에 따른 신호 전송 방법을 설명하는 흐름도이다. S210 단계, S230 단계, S240 단계, S250 단계, 및 S260 단계의 처리 내용에는 도 11의 S110 단계, S120 단계, S130 단계, S140 단계, 및 S150 단계의 처리 내용이 각각 포함될 수 있다. S210 단계, S230 단계, S240 단계, S250 단계, 및 S260 단계에 관한 설명은 도 11에 관한 설명과 중복되는 범위에서 생략된다.
S220 단계에서, S210 단계에서 생성된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값이 검출될 수 있다. 실시 예로서, 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값은 실시간으로 검출될 수 있다. 또는, 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값은 일정 시간마다 검출되어 저장 영역에 저장될 수 있다.
S240 단계에서, 조절 신호가 생성될 수 있다. 이 실시 예에서, 조절 신호는 S220 단계에서 검출된 전기 특성 값에 기초하여 생성될 수 있다. 이 실시 예에 관한 자세한 설명은 도 5 및 도 6에 관한 설명과 함께 언급되었다.
도 12에서, S220 단계가 S230 단계보다 먼저 수행되는 것으로 도시되었다. 그러나, S220 단계와 S230 단계의 수행 순서는 서로 바뀌어도 무방하다. S220 단계의 처리 내용과 S230 단계의 처리 내용은 서로 영향을 미치지 않기 때문이다. 도 12의 도시 내용은 본 발명의 이해를 돕기 위한 예시일 뿐이다.
도 13은 본 발명의 다른 실시 예에 따른 신호 전송 방법을 설명하는 흐름도이다. S310 단계, S320 단계, S330 단계, S340 단계, 및 S360 단계의 처리 내용에는 도 11의 S110 단계, S120 단계, S130 단계, S140 단계, 및 S150 단계의 처리 내용이 각각 포함될 수 있다. S310 단계, S320 단계, S330 단계, S340 단계, 및 S360 단계에 관한 설명은 도 11에 관한 설명과 중복되는 범위에서 생략된다.
S330 단계에서, 조절 신호가 생성될 수 있다. 조절 신호는 S310 단계에서 생성된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값에 기초하여 생성될 수 있다. 이 실시 예에서, 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값은 조절 신호가 생성되기 전에 미리 저장될 수 있다. 실시 예로서, 도 13의 신호 전송 방법이 시작되기 전에, 전기 특성 값이 저장 영역에 저장될 수 있다. 다른 실시 예로서, S310 단계에서 제 1 변조 신호가 생성된 후에, 전기 특성 값이 저장 영역에 저장될 수 있다. 조절 신호는 저장된 전기 특성 값에 기초하여 생성될 수 있다.
S350 단계에서, 저장된 전기 특성 값 중 적어도 하나가 갱신될 수 있다. 저장된 전기 특성 값은 S330 단계에서 생성된 조절 신호 및 S340 단계에서 생성된 제 2 변조 신호 중 적어도 하나에 기초하여 갱신될 수 있다. 이 실시 예에 관한 자세한 설명은 도 5 및 도 7에 관한 설명과 함께 언급되었다.
도 14는 본 발명의 다른 실시 예에 따른 신호 전송 방법을 설명하는 흐름도이다. S410 단계, S420 단계, S440 단계, S450 단계, 및 S460 단계의 처리 내용에는 도 11의 S110 단계, S120 단계, S130 단계, S140 단계, 및 S150 단계의 처리 내용이 각각 포함될 수 있다. S410 단계, S420 단계, S440 단계, S450 단계, 및 S460 단계에 관한 설명은 도 11에 관한 설명과 중복되는 범위에서 생략된다.
S430 단계에서, S420 단계에서 생성된 증폭된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값이 검출될 수 있다. 실시 예로서, 증폭된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값은 실시간으로 검출될 수 있다. 또는, 증폭된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값은 일정 시간마다 검출되어 저장 영역에 저장될 수 있다.
S440 단계에서, 조절 신호가 생성될 수 있다. 이 실시 예에서, 조절 신호는 S430 단계에서 검출된 전기 특성 값에 기초하여 생성될 수 있다. 이 실시 예에 관한 자세한 설명은 도 8에 관한 설명과 함께 언급되었다.
본 발명의 신호 전송 방법에서, 변조 신호가 갖는 세 개 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나가 조절될 수 있다. 이로써, 증폭된 변조 신호의 선형성이 유지될 수 있다. 특히, 본 발명의 신호 전송 방법에서, 입력 신호가 조절되는 것이 아니라, 변조 신호의 논리 레벨에 대응하는 전기 특성 값이 조절된다. 따라서, 본 발명의 신호 전송 방법은 모뎀(MODEM)과 별도로 구비되는 송신 장치 자체에서 실시될 수 있다. 뿐만 아니라, 본 발명의 신호 전송 방법은 일반적인 신호 전송 방법에 비해 간단한 알고리즘에 따라 실시될 수 있다.
본 발명의 기술 사상은 높은 작동 효율을 필요로 하고 다중 작동 모드 또는 다중 작동 대역을 지원하는 사용자 단말기에 적용될 수 있다. 뿐만 아니라, 본 발명의 기술 사상은 다양한 크기의 기지국의 송신단에 적용될 수 있다. 특히, 본 발명의 기술 사상은 OFDM(Orthogonal Frequency Division Multiplexing) 방식을 기초로 하고 높은 첨두 전력 대 평균 전력 비(Peak to Average Power Ratio)를 갖는 통신 시스템에서 유용하게 활용될 수 있다. 그러나, 이는 예시일 뿐이며, 본 발명의 기술 사상은 셋 이상의 논리 레벨을 갖는 변조 신호를 이용하는 어떠한 통신 시스템에도 적용될 수 있다.
각각의 블록도에 도시된 장치 구성은 발명의 이해를 돕기 위한 것이다. 각각의 블록은 기능에 따라 더 작은 단위의 블록들로 형성될 수 있다. 또는, 복수의 블록들은 기능에 따라 더 큰 단위의 블록을 형성할 수 있다. 즉, 본 발명의 기술 사상은 블록도에 도시된 구성에 의해 한정되지 않는다.
이상에서 본 발명에 대한 실시 예를 중심으로 본 발명이 설명되었다. 다만, 본 발명이 속하는 기술 분야의 특성상, 본 발명이 이루고자 하는 목적은 본 발명의 요지를 포함하면서도 위 실시 예들과 다른 형태로 달성될 수 있다. 따라서, 위 실시 예들은 한정적인 것이 아니라 설명적인 측면에서 이해되어야 한다. 즉, 본 발명의 요지를 포함하면서 본 발명과 같은 목적을 달성할 수 있는 기술 사상은 본 발명의 기술 사상에 포함되는 것으로 해석되어야 한다.
따라서, 본 발명의 본질적인 특성을 벗어나지 않는 범위 내에서 수정 또는 변형된 기술 사상은 본 발명이 청구하는 보호 범위에 포함되는 것이다. 또한, 본 발명의 보호 범위는 위 실시 예들로 한정되는 것이 아니다.
100, 200, 300, 400, 500, 600 : 송신 장치
110, 210, 310, 410, 510, 610 : 제 1 변조 유닛
120, 220, 320, 420, 520, 620 : 특성 조절 유닛
130, 230, 330, 430, 530, 630 : 제 2 변조 유닛
140, 240, 340, 440, 540, 640 : 전력 증폭 유닛
150, 250, 350, 450, 550, 650 : 조절 연산 유닛
360, 460, 560 : 초기 특성 제공 유닛
462 : 초기 특성 검출기 564 : 룩-업 테이블
670 : 출력 특성 검출 유닛

Claims (15)

  1. 입력 신호를 변조하여 셋 이상의 논리 레벨을 갖는 제 1 변조 신호를 생성하기 위한 제 1 변조 유닛;
    조절 신호에 기초하여, 상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절하여 조절된 제 1 변조 신호를 생성하는 특성 조절 유닛;
    캐리어 신호에 기초하여, 상기 조절된 제 1 변조 신호를 변조하여 제 2 변조 신호를 생성하는 제 2 변조 유닛;
    상기 제 2 변조 신호의 전력을 증폭시켜 증폭된 제 2 변조 신호를 출력하는 전력 증폭 유닛; 및
    상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 및 상기 증폭된 제 2 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값에 기초하여 상기 조절 신호를 생성하는 조절 연산 유닛을 포함하는 송신 장치.
  2. 제 1 항에 있어서,
    상기 제 1 변조 유닛은 델타-시그마 변조 및 펄스 폭 변조 중 적어도 하나를 이용하여 상기 제 1 변조 신호를 생성하는 송신 장치.
  3. 제 1 항에 있어서,
    상기 특성 조절 유닛은 상기 조절 신호에 기초하여, 상기 증폭된 제 2 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율이 상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율과 같아지도록, 상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절하는 송신 장치.
  4. 제 1 항에 있어서,
    상기 제 1 변조 유닛은 상기 입력 신호의 크기 정보에 대응하는 신호를 제공받고, 상기 제 2 변조 유닛은 상기 입력 신호의 위상 정보에 대응하는 신호를 더 제공받는 송신 장치.
  5. 제 1 항에 있어서,
    상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 상기 조절 연산 유닛으로 제공하기 위한 초기 특성 제공 유닛을 더 포함하는 송신 장치.
  6. 제 5 항에 있어서,
    상기 초기 특성 제공 유닛은 상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 검출하는 초기 특성 검출기를 포함하는 송신 장치.
  7. 제 5 항에 있어서,
    상기 초기 특성 제공 유닛은 상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 저장하기 위한 룩-업 테이블을 포함하는 송신 장치.
  8. 제 7 항에 있어서,
    상기 조절 신호 및 상기 조절된 제 1 변조 신호 중 적어도 하나에 기초하여, 상기 룩-업 테이블에 저장된 상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나가 갱신되는 송신 장치.
  9. 제 1 항에 있어서,
    상기 증폭된 제 2 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 검출하여 상기 조절 연산 유닛으로 제공하기 위한 출력 특성 검출 유닛을 더 포함하는 송신 장치.
  10. 입력 신호를 변조하여 셋 이상의 논리 레벨을 갖는 제 1 변조 신호를 생성하는 단계;
    상기 제 1 변조 신호의 전력을 증폭시켜 증폭된 제 1 변조 신호를 생성하는 단계;
    상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 및 상기 증폭된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값에 기초하여 조절 신호를 생성하는 단계;
    상기 조절 신호에 기초하여, 상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나를 조절하여 제 2 변조 신호를 생성하는 단계; 및
    상기 제 2 변조 신호의 전력을 증폭시켜 증폭된 제 2 변조 신호를 출력하는 단계를 포함하는 신호 전송 방법.
  11. 제 10 항에 있어서,
    상기 제 2 변조 신호를 생성하는 단계에서, 상기 조절 신호에 기초하여, 상기 증폭된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율이 상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 각각 사이의 차이의 비율과 같아지도록, 상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값 중 적어도 하나가 조절되는 신호 전송 방법.
  12. 제 10 항에 있어서,
    상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 검출하는 단계를 더 포함하고,
    상기 조절 신호는 상기 검출된 전기 특성 값에 기초하여 생성되는 신호 전송 방법.
  13. 제 10 항에 있어서,
    상기 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값은 상기 조절 신호가 생성되기 전에 미리 저장되고,
    상기 조절 신호는 상기 저장된 전기 특성 값에 기초하여 생성되는 신호 전송 방법.
  14. 제 13 항에 있어서,
    상기 조절 신호 및 상기 제 2 변조 신호 중 적어도 하나에 기초하여, 상기 저장된 전기 특성 값 중 적어도 하나를 갱신하는 단계를 더 포함하는 신호 전송 방법.
  15. 제 10 항에 있어서,
    상기 증폭된 제 1 변조 신호가 갖는 셋 이상의 논리 레벨 각각에 대응하는 전기 특성 값을 검출하는 단계를 더 포함하고,
    상기 조절 신호는 상기 검출된 전기 특성 값에 기초하여 생성되는 신호 전송 방법.
KR1020140009753A 2014-01-27 2014-01-27 논리 레벨에 대응하는 전기 특성 값을 조절하는 송신 장치 및 그것의 신호 전송 방법 KR102140299B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140009753A KR102140299B1 (ko) 2014-01-27 2014-01-27 논리 레벨에 대응하는 전기 특성 값을 조절하는 송신 장치 및 그것의 신호 전송 방법
US14/595,653 US9300513B2 (en) 2014-01-27 2015-01-13 Signal transmission device adjusting electrical characteristic value corresponding to logic level and signal transmitting method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140009753A KR102140299B1 (ko) 2014-01-27 2014-01-27 논리 레벨에 대응하는 전기 특성 값을 조절하는 송신 장치 및 그것의 신호 전송 방법

Publications (2)

Publication Number Publication Date
KR20150089296A true KR20150089296A (ko) 2015-08-05
KR102140299B1 KR102140299B1 (ko) 2020-07-31

Family

ID=53680141

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140009753A KR102140299B1 (ko) 2014-01-27 2014-01-27 논리 레벨에 대응하는 전기 특성 값을 조절하는 송신 장치 및 그것의 신호 전송 방법

Country Status (2)

Country Link
US (1) US9300513B2 (ko)
KR (1) KR102140299B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4700151A (en) * 1985-03-20 1987-10-13 Nec Corporation Modulation system capable of improving a transmission system
US20110051785A1 (en) * 2009-09-01 2011-03-03 Peter Kenington Monitor for spectral degradation of transmitter or receiver

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6072364A (en) * 1997-06-17 2000-06-06 Amplix Adaptive digital predistortion for power amplifiers with real time modeling of memoryless complex gains
US6587514B1 (en) * 1999-07-13 2003-07-01 Pmc-Sierra, Inc. Digital predistortion methods for wideband amplifiers
CN1166138C (zh) * 2000-07-20 2004-09-08 华为技术有限公司 一种宽带发射机的自适应数字预失真方法和装置
SE0102885D0 (en) * 2001-08-28 2001-08-28 Ericsson Telefon Ab L M Calibration of an adaptive signal conditioning systern
US20030058959A1 (en) * 2001-09-25 2003-03-27 Caly Networks. Combined digital adaptive pre-distorter and pre-equalizer system for modems in link hopping radio networks
US7058369B1 (en) * 2001-11-21 2006-06-06 Pmc-Sierra Inc. Constant gain digital predistortion controller for linearization of non-linear amplifiers
US6983026B2 (en) * 2002-03-19 2006-01-03 Motorola, Inc. Method and apparatus using base band transformation to improve transmitter performance
US6937669B2 (en) * 2002-12-03 2005-08-30 Motorola, Inc. Digital predistortion system for linearizing a power amplifier
US7602155B2 (en) * 2005-07-27 2009-10-13 Artesyn Technologies, Inc. Power supply providing ultrafast modulation of output voltage
JP5250636B2 (ja) * 2007-12-07 2013-07-31 ダリ システムズ カンパニー リミテッド ベースバンド導出rfデジタルプリディストーション
US8030997B2 (en) * 2008-11-11 2011-10-04 Philip Brown Resource efficient adaptive digital pre-distortion system
US8185065B2 (en) * 2009-10-15 2012-05-22 Crestcom, Inc. Transmitting unit that reduces PAPR using out-of-band distortion and method therefor
US8446979B1 (en) * 2010-03-02 2013-05-21 Pmc-Sierra, Inc. Predistortion with integral crest-factor reduction and reduced observation bandwidth
KR101440121B1 (ko) 2010-07-28 2014-09-12 한국전자통신연구원 왜곡 보상 장치, 신호 송신 장치 및 그 방법
US8837620B2 (en) * 2011-05-03 2014-09-16 Optis Cellular Technology, Llc Adaptive multi-channel transmitter linearization system using a shared feedback receiver
US8478210B2 (en) * 2011-05-10 2013-07-02 Texas Instruments Incorporated Apparatus and method of digital predistortion for power amplifiers with dynamic nonlinearities
CN103858337B (zh) * 2011-09-22 2017-05-03 大力系统有限公司 用于增加多信道宽带通信系统中数字预失真的带宽的系统和方法
US8633769B2 (en) * 2012-03-15 2014-01-21 Telefonaktiebolaget L M Ericsson (Publ) Dual loop adaptation digital predistortion architecture for power amplifiers
US9001928B2 (en) * 2013-03-28 2015-04-07 Texas Instruments Incorporated Transmitter first/second digital predistortion and first/second adaption circuitry with feedback
KR102052394B1 (ko) * 2013-09-12 2019-12-05 한국전자통신연구원 전력 증폭기의 이중 전원 전압 공급기를 구동하는 구동신호 생성 방법 및 그에 따른 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4700151A (en) * 1985-03-20 1987-10-13 Nec Corporation Modulation system capable of improving a transmission system
US20110051785A1 (en) * 2009-09-01 2011-03-03 Peter Kenington Monitor for spectral degradation of transmitter or receiver

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Young Yun Woo et al., "Adaptive Digital Feedback Predistortion Technique for Linearizing Power Amplifiers," IEEE Transactions on Microwave Theory and Techniques(2007.05.31.)* *

Also Published As

Publication number Publication date
KR102140299B1 (ko) 2020-07-31
US9300513B2 (en) 2016-03-29
US20150215147A1 (en) 2015-07-30

Similar Documents

Publication Publication Date Title
US10530305B2 (en) Nonlinear bandwidth compression circuitry
US10511266B2 (en) Power amplifier control method and apparatus, and power amplifier control system
US10250194B2 (en) Broadband envelope tracking
US20160065137A1 (en) Reduced bandwidth envelope tracking
US9450622B2 (en) Circuit and method for providing a radio frequency signal
JP2009290384A (ja) 歪補償回路及び歪補償方法
US9800141B2 (en) Hysteretic current control with event dithering
JP2010011062A (ja) 送信装置及び電源電圧設定方法
KR102143622B1 (ko) 대역폭 감소를 이용하여 완전 디지털 다중 레벨 아웃페이징을 위한 방법 및 장치
US9729108B2 (en) Apparatus and method for adjusting envelope signal delay in envelope-tracking power amplifier
CN112019221B (zh) 一种信号处理方法、装置和存储介质
CN107070413B (zh) 功率放大器输入电压的调整方法及装置
JP5347885B2 (ja) 無線通信装置および無線通信方法
KR102140299B1 (ko) 논리 레벨에 대응하는 전기 특성 값을 조절하는 송신 장치 및 그것의 신호 전송 방법
US20170310285A1 (en) Signal Amplification Processing Method and Apparatus
US20150214939A1 (en) Modulation through differentially delayed clocks
EP3477866B1 (en) Wireless communication device, wireless communication system, wireless communication method, and storage medium having wireless communication program stored therein
JP2015037284A (ja) 無線通信回路及び無線通信装置
JP2005039725A (ja) データ変換装置および送信機
KR102479301B1 (ko) 포락선-추적 전력 증폭기의 포락선 신호 시간 지연 조정 장치
JP2016119664A (ja) 動的電力供給及びデジタルプリディストーションによる効率的なマルチチャネルsatcomのためのシステム及び方法
JP2011160264A (ja) 信号処理回路とこの回路を有する通信装置
JPWO2013027498A1 (ja) 歪補償増幅装置及び歪補償増幅方法
Iofedov et al. Mutual information of OFDM systems with nonlinear power amplifier
WO2021002789A1 (en) Efficient amplifer operation

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant