KR20130137509A - Resistive random-access memory device, methods of operating and fabricating the same - Google Patents
Resistive random-access memory device, methods of operating and fabricating the same Download PDFInfo
- Publication number
- KR20130137509A KR20130137509A KR1020120098463A KR20120098463A KR20130137509A KR 20130137509 A KR20130137509 A KR 20130137509A KR 1020120098463 A KR1020120098463 A KR 1020120098463A KR 20120098463 A KR20120098463 A KR 20120098463A KR 20130137509 A KR20130137509 A KR 20130137509A
- Authority
- KR
- South Korea
- Prior art keywords
- active
- variable resistance
- active pillar
- film
- layer
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 63
- 239000000758 substrate Substances 0.000 claims abstract description 66
- 230000008859 change Effects 0.000 claims description 106
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical group [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 35
- 229910052760 oxygen Inorganic materials 0.000 claims description 35
- 239000001301 oxygen Substances 0.000 claims description 35
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 12
- 230000005684 electric field Effects 0.000 claims description 11
- 230000005669 field effect Effects 0.000 claims description 10
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 8
- 239000010949 copper Substances 0.000 claims description 8
- 230000003647 oxidation Effects 0.000 claims description 8
- 238000007254 oxidation reaction Methods 0.000 claims description 8
- 229910052710 silicon Inorganic materials 0.000 claims description 8
- 239000010703 silicon Substances 0.000 claims description 8
- 239000010936 titanium Substances 0.000 claims description 8
- 229910000314 transition metal oxide Inorganic materials 0.000 claims description 8
- 238000006722 reduction reaction Methods 0.000 claims description 7
- 239000011575 calcium Substances 0.000 claims description 6
- 239000011651 chromium Substances 0.000 claims description 6
- 239000011572 manganese Substances 0.000 claims description 6
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 4
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 claims description 4
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 4
- 229910052782 aluminium Inorganic materials 0.000 claims description 4
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 4
- 229910052802 copper Inorganic materials 0.000 claims description 4
- 229910052735 hafnium Inorganic materials 0.000 claims description 4
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 claims description 4
- 229910052750 molybdenum Inorganic materials 0.000 claims description 4
- 239000011733 molybdenum Substances 0.000 claims description 4
- 229910052759 nickel Inorganic materials 0.000 claims description 4
- VSZWPYCFIRKVQL-UHFFFAOYSA-N selanylidenegallium;selenium Chemical compound [Se].[Se]=[Ga].[Se]=[Ga] VSZWPYCFIRKVQL-UHFFFAOYSA-N 0.000 claims description 4
- 229910052715 tantalum Inorganic materials 0.000 claims description 4
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 claims description 4
- 229910052719 titanium Inorganic materials 0.000 claims description 4
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 4
- 229910052721 tungsten Inorganic materials 0.000 claims description 4
- 239000010937 tungsten Substances 0.000 claims description 4
- OYPRJOBELJOOCE-UHFFFAOYSA-N Calcium Chemical compound [Ca] OYPRJOBELJOOCE-UHFFFAOYSA-N 0.000 claims description 3
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 claims description 3
- PWHULOQIROXLJO-UHFFFAOYSA-N Manganese Chemical compound [Mn] PWHULOQIROXLJO-UHFFFAOYSA-N 0.000 claims description 3
- 229910052777 Praseodymium Inorganic materials 0.000 claims description 3
- 229910052791 calcium Inorganic materials 0.000 claims description 3
- 229910052804 chromium Inorganic materials 0.000 claims description 3
- 229910052746 lanthanum Inorganic materials 0.000 claims description 3
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 claims description 3
- 229910052748 manganese Inorganic materials 0.000 claims description 3
- PUDIUYLPXJFUGB-UHFFFAOYSA-N praseodymium atom Chemical compound [Pr] PUDIUYLPXJFUGB-UHFFFAOYSA-N 0.000 claims description 3
- 229910052712 strontium Inorganic materials 0.000 claims description 3
- CIOAGBVUUVVLOB-UHFFFAOYSA-N strontium atom Chemical compound [Sr] CIOAGBVUUVVLOB-UHFFFAOYSA-N 0.000 claims description 3
- 238000004519 manufacturing process Methods 0.000 abstract description 27
- 239000010410 layer Substances 0.000 description 238
- 239000010408 film Substances 0.000 description 121
- 239000011229 interlayer Substances 0.000 description 38
- 230000008569 process Effects 0.000 description 28
- 229910052723 transition metal Inorganic materials 0.000 description 13
- 230000004888 barrier function Effects 0.000 description 12
- 238000005516 engineering process Methods 0.000 description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 11
- 239000012535 impurity Substances 0.000 description 11
- 229910052814 silicon oxide Inorganic materials 0.000 description 11
- 238000010586 diagram Methods 0.000 description 10
- 229910052751 metal Inorganic materials 0.000 description 10
- 239000002184 metal Substances 0.000 description 10
- 150000003624 transition metals Chemical class 0.000 description 10
- 239000000463 material Substances 0.000 description 8
- 125000006850 spacer group Chemical group 0.000 description 8
- 238000005530 etching Methods 0.000 description 7
- 230000010365 information processing Effects 0.000 description 7
- 239000012528 membrane Substances 0.000 description 7
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 7
- 229920005591 polysilicon Polymers 0.000 description 7
- 229920006395 saturated elastomer Polymers 0.000 description 6
- 238000000059 patterning Methods 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 5
- 238000009413 insulation Methods 0.000 description 4
- 238000012545 processing Methods 0.000 description 4
- 229910052581 Si3N4 Inorganic materials 0.000 description 3
- 238000002955 isolation Methods 0.000 description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 238000012937 correction Methods 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 230000005055 memory storage Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 229910021332 silicide Inorganic materials 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 238000007792 addition Methods 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 125000004430 oxygen atom Chemical group O* 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000005641 tunneling Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
- H10B43/35—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76251—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
- H01L21/76256—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques using silicon etch back techniques, e.g. BESOI, ELTRAN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/826—Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/883—Oxides or nitrides
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- High Energy & Nuclear Physics (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
Description
본 발명은 저항 변화 메모리 장치에 관한 것으로, 보다 구체적으로는 3차원적으로 배열된 메모리 셀들을 포함하는 저항 변화 메모리 장치, 그 동작 방법 및 제조 방법에 관한 것이다. BACKGROUND OF THE
3D-IC 메모리 기술은 메모리 용량의 증대를 위한 기술로서, 메모리 셀들을 3차원적으로 배열하는 것과 관련된 제반 기술들을 의미한다. 메모리 용량은, 3D-IC 메모리 기술 이외에도, (1) 패턴 미세화 기술 및 (2) 다중 레벨 셀(MLC) 기술을 통해서도 증대될 수 있다. 하지만, 패턴 미세화 기술은 고비용의 문제를 수반하고, MLC 기술은 증가시킬 수 있는 셀당 비트의 수에서 제한될 수 밖에 없다. 이런 이유에서, 3D-IC 기술은 메모리 용량의 증대를 위한 필연적인 방법인 것으로 보인다. 물론, 패턴 미세화 및 MLS 기술들이 3D-IC 기술에 접목될 경우, 더욱 증가된 메모리 용량을 구현할 수 있다는 점에서, 패턴 미세화 및 MLS 기술들 역시 3D-IC 기술과는 독립적으로 발전할 것으로 기대된다. 3D-IC memory technology is a technology for increasing memory capacity, and refers to various technologies related to three-dimensionally arranging memory cells. Memory capacity can be increased by (1) pattern refinement techniques and (2) multilevel cell (MLC) techniques in addition to 3D-IC memory technology. However, pattern refinement involves a costly problem, and MLC techniques are limited in terms of the number of bits per cell that can be increased. For this reason, 3D-IC technology appears to be an inevitable way to increase memory capacity. Of course, pattern refinement and MLS techniques are also expected to evolve independently of 3D-IC technology, in that pattern fining and MLS technologies can be implemented in 3D-IC technology to further increase memory capacity.
3D-IC 기술의 하나로서, 펀치-앤-플러그(punch-and-plug) 기술이 최근 제안되었다. 상기 펀치-앤-플러그 기술은 다층의 박막들을 기판 상에 차례로 형성한 후 상기 박막들을 관통하는 플러그들을 형성하는 단계들을 포함한다. 이 기술을 이용하면, 제조 비용의 큰 증가없이 3D 메모리 소자의 메모리 용량을 크게 증가시킬 수 있기 때문에, 이 기술은 최근 크게 주목받고 있다. As one of the 3D-IC technologies, punch-and-plug technology has recently been proposed. The punch-and-plug technique includes forming sequentially multiple layers of thin films on a substrate and then forming plugs through the thin films. With this technology, the memory capacity of a 3D memory device can be greatly increased without a large increase in manufacturing cost, and this technology has attracted a great deal of attention in recent years.
본 발명이 해결하려는 과제는 누설전류를 방지하고 저전력에서 구동이 가능한 저항 변화 메모리 장치를 제공하는 데 있다. An object of the present invention is to provide a resistance change memory device capable of preventing leakage current and driving at low power.
본 발명이 해결하려는 다른 과제는 프로그램/소거 오류를 방지할 수 있는 3차원 저항 변화 메모리 장치의 동작 방법을 제공하는 데 있다. Another object of the present invention is to provide a method of operating a 3D resistance change memory device capable of preventing a program / erase error.
본 발명이 해결하려는 구현하기가 용이한 상기 3차원 저항 변화 메모리 장치의 제조 방법을 제공하는데 있다.The present invention is to provide a method of manufacturing the three-dimensional resistance change memory device that is easy to implement.
상기 과제를 달성하기 위한 본 발명에 따른 저항 변화 메모리 장치(Resistive RAM)는 기판; 상기 기판 상에 배치되며 중공(hollow) 구조의 활성 기둥; 상기 활성 기둥과 접하되, 산화 및 환원 반응에 의해 저항이 변화하는 가변저항막; 및 상기 활성 기둥 측면에 인접하여 배치되는 게이트를 포함한다. Resistive RAM according to the present invention for achieving the above object is a substrate; An active pillar disposed on the substrate and having a hollow structure; A variable resistance film in contact with the active pillar, the resistance of which is changed by oxidation and reduction reactions; And a gate disposed adjacent to the active pillar side.
일 예에 있어서, 상기 저항 변화 메모리 장치는, 상기 활성 기둥 내부를 채우는 매립 절연막을 더 포함할 수 있으며, 이때 상기 가변 저항막은 상기 활성 기둥과 상기 매립 절연막 사이에 개재될 수 있다. 이때 상기 활성 기둥은 바람직하게는 50nm 이하의 두께를 가질 수 있다.In example embodiments, the resistance change memory device may further include a buried insulation layer filling the inside of the active pillar, wherein the variable resistance layer may be interposed between the active pillar and the buried insulation layer. In this case, the active pillar may preferably have a thickness of 50 nm or less.
다른 예에 있어서, 상기 저항 변화 메모리 장치는, 상기 활성 기둥과 상기 게이트 사이에 개재되는 게이트 절연막을 더 포함할 수 있으며, 이때 상기 가변 저항막은 상기 게이트 절연막과 상기 활성 기둥 사이에 개재될 수 있다. 이때 상기 가변 저항막은 바람직하게는 20nm 이하의 두께를 가질 수 있다. In another example, the resistance change memory device may further include a gate insulating layer interposed between the active pillar and the gate, wherein the variable resistance layer may be interposed between the gate insulating layer and the active pillar. In this case, the variable resistance film may preferably have a thickness of 20 nm or less.
상기 게이트의 양측의 상기 활성 기둥에 생성되는 전계 효과 소오스/드레인 영역들의 전압차 및 전기장 방향에 의해 상기 가변 저항막 내에 산화 또는 환원 반응이 일어나 저항이 변할 수 있다.Oxidation or reduction may occur in the variable resistance layer due to a voltage difference and an electric field direction of the field effect source / drain regions generated in the active pillars on both sides of the gate, thereby changing resistance.
상기 가변 저항막은 전이금속산화물일 수 있다.The variable resistance layer may be a transition metal oxide.
상기 가변 저항막은 지르코늄(Zr), 하프늄(Hf), 알루미늄(Al), 니켈(Ni), 구리(Cu), 몰리브덴(Mo), 탄탈륨(Ta), 티타늄(Ti), 텅스텐(W), 크롬(Cr), 스트론튬(Sr), 란탄(La), 망간(Mn), 칼슘(Ca), 프라세오디뮴(Praseodymium, Pr) 및 실리콘(Si)을 포함하는 그룹에서 선택되는 적어도 하나의 원소의 산화물일 수 있다.The variable resistance film includes zirconium (Zr), hafnium (Hf), aluminum (Al), nickel (Ni), copper (Cu), molybdenum (Mo), tantalum (Ta), titanium (Ti), tungsten (W), and chromium. Oxides of at least one element selected from the group consisting of (Cr), strontium (Sr), lanthanum (La), manganese (Mn), calcium (Ca), praseodymium (Pr) and silicon (Si) have.
상기 저항 변화 메모리 장치는 상기 기판과 상기 활성 기둥 사이에 개재되는 활성 패드를 더 포함할 수 있다. The resistance change memory device may further include an active pad interposed between the substrate and the active pillar.
일 예에 있어서, 상기 가변 저항막은 저항이 변하는 스위칭 막과 상기 스위칭 막과 접하며 상기 스위칭 막과 산소를 교환하는 산소 교환층을 포함할 수 있다. 상기 스위칭 막과 상기 산소 교환층 중에 적어도 하나는 금속과 산소의 비가 화학 양론적 비를 만족시키지 못하는 전이 금속 산화물로 이루어질 수 있다.In one example, the variable resistance film may include a switching film of which resistance changes and an oxygen exchange layer contacting the switching film and exchanging oxygen with the switching film. At least one of the switching film and the oxygen exchange layer may be made of a transition metal oxide in which the ratio of metal and oxygen does not satisfy the stoichiometric ratio.
상기 가변 저항막은 상기 활성 기둥과 접하는 터널 베리어막을 더 포함할 수 있다. 상기 터널 베리어막은 금속과 산소의 비가 화학양론적 비를 만족시키는 전이 금속 산화물로 이루어질 수 있다. The variable resistance layer may further include a tunnel barrier layer in contact with the active pillar. The tunnel barrier layer may be formed of a transition metal oxide in which the ratio of metal and oxygen satisfies the stoichiometric ratio.
상기 스위칭 막과 상기 산소 교환막은 동일한 전이금속을 포함할 수 있으며, 상기 터널 베리어막은 상기 스위칭 막과 상기 산소 교환막 모두와 다른 전이 금속을 포함할 수 있다. 상기 터널 베리어막은 상기 스위칭 막과 상기 산소 교환막 중에 적어도 하나보다 얇을 수 있다. The switching membrane and the oxygen exchange membrane may include the same transition metal, and the tunnel barrier membrane may include a transition metal different from both the switching membrane and the oxygen exchange membrane. The tunnel barrier layer may be thinner than at least one of the switching layer and the oxygen exchange layer.
본 발명의 구체적인 예에 따른 가변 저항 메모리 장치는 기판; 상기 기판으로부터 돌출된 중공 구조의 활성 기둥; 상기 활성 기둥의 하부 측면에 인접한 하부 선택 게이트; 상기 활성 기둥의 상부 측면에 인접하며 상기 하부 선택 게이트와 이격된 상부 선택 게이트; 상기 하부 선택 게이트와 상기 상부 선택 게이트 사이에서 상기 활성 기둥에 인접하는 복수개의 셀 게이트들; 및 상기 셀 게이트들과 인접한 상기 활성 기둥과 접하되, 산화 및 환원 반응에 의해 저항이 변화하는 가변저항막을 포함할 수 있다. In another embodiment, a variable resistance memory device may include a substrate; An active pillar of a hollow structure protruding from the substrate; A bottom select gate adjacent the bottom side of the active pillar; An upper select gate adjacent the upper side of the active pillar and spaced apart from the lower select gate; A plurality of cell gates adjacent to the active pillar between the lower select gate and the upper select gate; And a variable resistance layer in contact with the active pillars adjacent to the cell gates, the resistance of which is changed by oxidation and reduction reactions.
상기 가변 저항막은 연장되어 상기 상부 및 하부 선택 게이트들 중 적어도 하나에 인접할 수 있다. The variable resistance layer may extend to be adjacent to at least one of the upper and lower selection gates.
상기 하부 선택 게이트와 이에 인접한 상기 셀 게이트 간의 간격과 상기 상부 선택 게이트와 이에 인접한 상기 셀 게이트 간의 간격 중 적어도 하나는 상기 셀 게이트들 간의 간격보다 넓을 수 있다. At least one of an interval between the lower select gate and the cell gate adjacent thereto and an interval between the upper select gate and the cell gate adjacent thereto may be wider than an interval between the cell gates.
상기 활성 기둥에 인접한 상기 하부 선택 게이트와 상기 상부 선택 게이트 중 적어도 하나는 복수개로 배치될 수 있다. At least one of the lower selection gate and the upper selection gate adjacent to the active pillar may be provided in plural.
상기 저항 변화 메모리 장치는 상기 기판과 상기 활성 기둥 사이에 개재되는 활성 패드를 더 포함할 수 있으며, 상기 하부 선택 게이트는 상기 활성 패드의 측면에 인접할 수 있다.The resistance change memory device may further include an active pad interposed between the substrate and the active pillar, and the lower selection gate may be adjacent to a side of the active pad.
일 예에 있어서, 상기 저항 변화 메모리 장치는 상기 활성 기둥 내부를 채우는 매립 절연막을 더 포함할 수 있으며, 이때 상기 가변 저항막은 상기 활성 기둥과 상기 매립 절연막 사이에 개재될 수 있다. In example embodiments, the resistance change memory device may further include a buried insulation layer filling the inside of the active pillar, wherein the variable resistance layer may be interposed between the active pillar and the buried insulation layer.
다른 예에 있어서, 상기 저항 변화 메모리 장치는 상기 활성 기둥과 상기 셀 게이트 사이에 개재되는 게이트 절연막을 더 포함할 수 있으며, 이때 상기 가변 저항막은 상기 게이트 절연막과 상기 활성 기둥 사이에 개재될 수 있다. In another example, the resistance change memory device may further include a gate insulating layer interposed between the active pillar and the cell gate, wherein the variable resistance layer may be interposed between the gate insulating layer and the active pillar.
상기 셀 게이트의 양측의 상기 활성 기둥에 생성되는 전계 효과 소오스/드레인 영역들의 전압차와 전기장의 방향에 의해 상기 가변 저항막의 저항이 변할 수 있다. The resistance of the variable resistance layer may be changed by the voltage difference between the field effect source / drain regions generated in the active pillars on both sides of the cell gate and the direction of the electric field.
상기 저항 변화 메모리 장치는 상기 기판에 배치되는 공통 소오스 라인; 및 상기 공통 소오스 라인과 전기적으로 연결되는 더미 비트라인을 더 포함할 수 있다. The resistance change memory device may include a common source line disposed on the substrate; And a dummy bit line electrically connected to the common source line.
상기 저항 변화 메모리 장치는 상기 활성 기둥 내부에서 상기 가변 저항막의 하부면과 상기 활성 기둥의 바닥면 사이에 개재되는 하부 매립 절연막; 및 상기 활성 기둥 내부에서 상기 가변 저항막의 상부면 상에 배치되는 상부 매립 절연막 중에 적어도 하나를 더 포함할 수 있다. The resistance change memory device may include a lower buried insulating layer interposed between a bottom surface of the variable resistance film and a bottom surface of the active pillar in the active pillar; And at least one of an upper buried insulating layer disposed on an upper surface of the variable resistance layer in the active pillar.
상기 다른 과제를 달성하기 위한 본 발명에 따른 저항 변화 메모리 장치의 동작 방법은, 기판; 상기 기판으로부터 돌출된 활성 기둥; 상기 활성 기둥의 하부 측면에 인접한 하부 선택 소자, 상기 활성 기둥의 상부 측면에 인접하며 상기 하부 선택 소자와 이격된 상부 선택 소자, 및 상기 하부 선택 소자와 상기 상부 선택 소자 사이에서 상기 활성 기둥에 인접하는 복수개의 메모리 셀들을 포함하는 메모리 셀 스트링을 포함하되, 상기 메모리 셀들 각각은 셀 트랜지스터와 가변 저항막을 포함하며, 상기 가변 저항막은 상기 활성 기둥과 접하는 저항 변화 메모리 장치의 동작 방법에 있어서, 상기 메모리 셀을 프로그램하는 단계와 소거하는 단계는 상기 가변 저항막 내에 산화 또는 환원 반응을 유발하여 상기 가변 저항막의 저항을 변화시킨다. According to another aspect of the present invention, there is provided a method of operating a resistance change memory device, including: a substrate; An active pillar protruding from the substrate; A lower select element adjacent the lower side of the active pillar, an upper select element adjacent the upper side of the active pillar and spaced apart from the lower select element, and adjacent the active pillar between the lower select element and the upper select element A memory cell string comprising a plurality of memory cells, wherein each of the memory cells includes a cell transistor and a variable resistive layer, and the variable resistive layer is in contact with the active pillar. The programming and erasing step may cause an oxidation or reduction reaction in the variable resistance film to change the resistance of the variable resistance film.
상기 메모리 셀을 프로그램하는 단계와 소거하는 단계는 상기 셀 트랜지스터의 소오스/드레인 영역들에 전압차를 유발하고 전기장의 방향을 변화시킴으로써 진행될 수 있다. The programming and erasing of the memory cell may be performed by causing a voltage difference in the source / drain regions of the cell transistor and changing a direction of an electric field.
상기 메모리 셀의 프로그램, 소거 및 읽기 동작을 수행하는 동안, 상기 셀 트랜지스터는 턴 오프(Turn-off)될 수 있다. During the program, erase, and read operations of the memory cell, the cell transistor may be turned off.
상기 메모리 셀을 프로그램하는 단계는, 상기 가변 저항막에 상기 소오스/드레인 영역들을 연결시키는 전기적 경로를 형성할 수 있다.The programming of the memory cell may form an electrical path connecting the source / drain regions to the variable resistance layer.
상기 메모리 셀을 소거하는 단계는, 상기 가변 저항막에 형성된 상기 전기적 경로를 없앨 수 있다.The erasing of the memory cell may remove the electrical path formed in the variable resistance layer.
상기 저항 변화 메모리 장치는, 일 방향으로 상기 활성 기둥들의 상단을 전기적으로 연결시키는 복수개의 비트라인들; 상기 기판 내에 배치되며 상기 활성 기둥의 하단과 전기적으로 연결되는 공통 소오스 라인; 및 상기 비트라인들 사이에 배치되며 상기 공통 소오스 라인과 직접 연결되는 더미 비트라인들을 더 포함할 수 있으며, 상기 더미 비트라인들 사이에서 동시에 프로그램 또는 소거 전압이 인가되는 비트라인들의 갯수는 더미 비트라인들 사이의 비트라인들의 갯수보다 바람직하게는 작다. The resistance change memory device may include: a plurality of bit lines electrically connecting upper ends of the active pillars in one direction; A common source line disposed in the substrate and electrically connected to a lower end of the active pillar; And dummy bit lines disposed between the bit lines and directly connected to the common source line, wherein the number of bit lines to which a program or erase voltage is simultaneously applied between the dummy bit lines is a dummy bit line. It is preferably smaller than the number of bit lines between them.
상기 메모리 셀을 프로그램하는 단계는 상기 메모리 셀에 제 1 전류 방향으로 전류를 흘러 상기 가변 저항막을 저저항 상태로 만들고, 상기 메모리 셀을 소거하는 단계는 상기 메모리 셀에 상기 제 1 전류 방향의 반대 방향으로 전류를 흘러 상기 가변 저항막을 고저항 상태로 만들 수 있다. The programming of the memory cell may include flowing a current through the memory cell in a first current direction to render the variable resistance layer in a low resistance state, and erasing the memory cell may be performed in a direction opposite to the first current direction in the memory cell. An electric current flows into the variable resistance film to make a high resistance state.
상기 또 다른 과제를 달성하기 위한 본 발명에 따른 저항 변화 메모리 장치의 제조 방법은, 기판 상에 층간절연막들과 희생막들을 교대로 적층하는 단계; 적어도 상기 희생막들과 상기 층간절연막들을 패터닝하여 상기 기판을 노출시키는 활성홀을 형성하는 단계; 상기 활성홀 안에 중공 구조의 활성 기둥과 이에 접하는 가변 저항막을 형성하는 단계; 및 상기 희생막을 도전막으로 대체시키는 단계를 포함하되, 상기 가변 저항막은 산화 및 환원 반응에 의해 저항이 변한다. According to another aspect of the present invention, there is provided a method of manufacturing a resistance change memory device, including: alternately stacking interlayer insulating layers and sacrificial layers on a substrate; Patterning at least the sacrificial layers and the interlayer insulating layers to form an active hole exposing the substrate; Forming an active pillar having a hollow structure and a variable resistance layer in contact with the active hole in the active hole; And replacing the sacrificial film with a conductive film, wherein the variable resistance film is changed in resistance by oxidation and reduction reactions.
일 예에 있어서, 상기 활성홀 안에 중공 구조의 활성 기둥과 이에 접하는 가변 저항막을 형성하는 단계는, 상기 활성홀 안에 활성막을 콘포말하게 형성하여 상기 활성홀을 부분적으로 채우는 단계; 및 상기 활성막의 적어도 측벽을 덮는 가변 저항막을 형성하는 단계를 포함할 수 있다.In one example, the forming of the active pillar of the hollow structure and the variable resistance layer in contact with the active hole in the active hole, forming the active film conformally in the active hole to partially fill the active hole; And forming a variable resistance layer covering at least sidewalls of the active layer.
다른 예에 있어서, 상기 활성홀 안에 중공 구조의 활성 기둥과 이에 접하는 가변 저항막을 형성하는 단계는, 상기 활성홀의 측벽을 덮는 가변저항막을 형성하는 단계; 및 상기 활성홀 안에서 상기 가변저항막의 측벽과 상기 기판을 덮는 활성막을 형성하는 단계를 포함할 수 있다.In another example, the forming of the active pillar of the hollow structure and the variable resistive film in contact with the active hole may include forming a variable resistive film covering the sidewall of the active hole; And forming an active layer covering the sidewall of the variable resistance layer and the substrate in the active hole.
상기 방법은, 상기 활성 기둥을 형성하기 전에, 상기 기판 상에 활성 패드를 형성하는 단계를 더 포함할 수 있다. The method may further comprise forming an active pad on the substrate prior to forming the active pillar.
본 발명에 따른 저항 변화 메모리 장치에서는 가변저항막을 포함하는 메모리 셀들에 선택 소자가 연결되므로, 원치않는 경로로 누설전류가 흐르는 것을 방지할 수 있다.In the resistance change memory device according to the present invention, since the selection device is connected to the memory cells including the variable resistance film, leakage current may be prevented from flowing in an unwanted path.
또한 본 발명에 따른 저항 변화 메모리 장치에서는 메모리 저장 수단으로 전하트랩막이 아닌 전이금속산화막으로 이루어지는 가변저항막을 이용하므로, 전하트랩막보다 상대적으로 낮은 전압에서 프로그램/소거/읽기 동작을 수행할 수 있다. In addition, in the resistance change memory device according to the present invention, a variable resistance film made of a transition metal oxide film, not a charge trap film, is used as a memory storage means, so that the program / erase / read operation can be performed at a voltage lower than that of the charge trap film.
본 발명에 따른 저항 변화 메모리 장치의 구동 방법에서는 더미 비트라인들 사이의 비트라인들 수보다 작은 수의 비트라인들에 동시에 프로그램/소거 전압을 인가하므로, 프로그램/소거 동작시 많은 전류의 양에 의해 공통 소오스 라인의 전압 상승을 막아 프로그램/소거 동작 오류를 방지할 수 있다.In the method of driving a resistance change memory device according to the present invention, since a program / erase voltage is simultaneously applied to a number of bit lines smaller than the number of bit lines between dummy bit lines, a large amount of current is used during program / erase operation. The voltage rise of the common source line can be prevented to prevent program / erase operation errors.
본 발명에 따른 저항 변화 메모리 장치의 제조 방법에서는, 가변 저항막이 활성 기둥과 접하도록 형성되므로 제조하기가 용이하다. In the method of manufacturing the resistance change memory device according to the present invention, since the variable resistance film is formed to be in contact with the active pillar, it is easy to manufacture.
도 1은 본 발명의 일 예에 따른 저항 변화 메모리 장치의 회로도를 나타낸다.
도 2는 본 발명의 실시예 1에 따른 저항 변화 메모리 장치의 평면도이다.
도 3은 본 발명의 실시예 1에 따라 도 2를 I-I'선으로 자른 단면도이다.
도 4a 내지 4c는 본 발명의 예들에 따라 도 3의 'P1' 부분을 확대한 단면도들이다.
도 5a 및 5b는 도 3의 'P1' 부분을 확대한 것으로 각각 프로그램 및 소거된 상태에서 전류의 흐름을 나타낸다.
도 6은 본 발명의 일 예에 있어서, 전류의 흐름을 나타낸다.
도 7은 본 발명의 다른 예에 따른 저항 변화 메모리 장치의 회로도를 나타낸다.
도 8 내지 15는 도 3의 저항 변화 메모리 장치를 제조하는 과정을 순차적으로 나타내는 단면도들이다.
도 16은 본 발명의 실시예 2에 따른 저항 변화 메모리 장치의 단면도이다.
도 17은 본 발명의 실시예 3에 따른 저항 변화 메모리 장치의 단면도이다.
도 18 내지 20은 도 17의 저항 변화 메모리 장치를 제조하는 과정을 순차적으로 나타내는 단면도들이다.
도 21은 본 발명의 실시예 4에 따른 저항 변화 메모리 장치의 단면도이다.
도 22 내지 도 24는 도 21의 저항 변화 메모리 장치를 제조하는 과정을 나타내는 단면도들이다.
도 25는 본 발명의 실시예 5에 따른 저항 변화 메모리 장치의 단면도를 나타낸다.
도 26은 도 25의 저항 변화 메모리 장치를 제조하는 과정을 나타내는 단면도이다.
도 27은 본 발명의 실시예 5에 따른 저항 변화 메모리 장치의 단면도를 나타낸다.
도 28 내지 31은 도 27의 저항 변화 메모리 장치를 제조하는 과정을 순차적으로 나타내는 단면도들이다.
도 32는 본 발명의 실시예 7에 따른 저항 변화 메모리 장치의 단면도이다.
도 33은 본 발명의 실시예 8에 따른 저항 변화 메모리 장치의 단면도이다.
도 34 및 도 35는 도 33의 저항 변화 메모리 장치를 제조하는 과정을 순차적으로 나타내는 단면도들이다.
도 36은 본 발명의 실시예 9에 따른 저항 변화 메모리 장치의 단면도이다.
도 37은 본 발명의 실시예 10에 따른 저항 변화 메모리 장치의 단면도이다.
도 38은 본 발명의 실시예 11에 따른 저항 변화 메모리 장치의 단면도이다.
도 39 및 40은 도 38의 'P2' 부분을 확대한 것으로 각각 프로그램 및 소거된 상태에서 전류의 흐름을 나타낸다.
도 41 내지 45는 실시예 11의 변형예들에 따른 저항 변화 메모리 장치의 단면도들이다.
도 46은 본 발명의 실시예들에 따른 저항 변화 메모리 장치를 포함하는 메모리 시스템의 일 예를 나타내는 개략 블록도이다.
도 47은 본 발명의 실시예들에 따른 저항 변화 메모리 장치를 구비하는 메모리 카드의 일 예를 나타내는 개략 블록도이다.
도 48은 본 발명의 실시예들에 따른 저항 변화 메모리 장치를 장착하는 정보 처리 시스템의 일 예를 나타내는 개략 블록도이다.1 is a circuit diagram of a resistance change memory device according to an exemplary embodiment of the present invention.
2 is a plan view of a resistance change memory device according to
3 is a cross-sectional view taken along line II ′ of FIG. 2 according to
4A through 4C are enlarged cross-sectional views of a portion 'P1' of FIG. 3 according to examples of the present invention.
5A and 5B are enlarged portions of P1 of FIG. 3 and show current flow in the programmed and erased states, respectively.
6 shows the flow of current in an example of the present invention.
7 is a circuit diagram of a resistance change memory device according to another example of the present invention.
8 to 15 are cross-sectional views sequentially illustrating a process of manufacturing the resistance change memory device of FIG. 3.
16 is a sectional view of a resistance change memory device according to Embodiment 2 of the present invention.
17 is a sectional view of a resistance change memory device according to Embodiment 3 of the present invention.
18 through 20 are cross-sectional views sequentially illustrating a process of manufacturing the resistance change memory device of FIG. 17.
21 is a sectional view of a resistance change memory device according to Embodiment 4 of the present invention.
22 to 24 are cross-sectional views illustrating a process of manufacturing the resistance change memory device of FIG. 21.
25 is a sectional view of a resistance change memory device according to Embodiment 5 of the present invention.
FIG. 26 is a cross-sectional view illustrating a process of manufacturing the resistance change memory device of FIG. 25.
27 is a sectional view of a resistance change memory device according to Embodiment 5 of the present invention.
28 to 31 are cross-sectional views sequentially illustrating a process of manufacturing the resistance change memory device of FIG. 27.
32 is a sectional view of a resistance change memory device according to
33 is a sectional view of a resistance change memory device according to
34 and 35 are cross-sectional views sequentially illustrating a process of manufacturing the resistance change memory device of FIG. 33.
36 is a sectional view of a resistance change memory device according to
37 is a sectional view of a resistance change memory device according to Embodiment 10 of the present invention.
38 is a cross sectional view of a resistance change memory device according to
39 and 40 are enlarged portions of P2 of FIG. 38 and illustrate current flow in the programmed and erased states, respectively.
41 to 45 are cross-sectional views of the resistance change memory device according to the modifications of the eleventh embodiment.
46 is a schematic block diagram illustrating an example of a memory system including a resistance change memory device according to example embodiments.
47 is a schematic block diagram illustrating an example of a memory card including a resistance change memory device according to example embodiments.
48 is a schematic block diagram illustrating an example of an information processing system equipped with a resistance change memory device according to example embodiments.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예를 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예는 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전문에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.BRIEF DESCRIPTION OF THE DRAWINGS The advantages and features of the present invention, and how to accomplish them, will become apparent by reference to the embodiments described in detail below with reference to the accompanying drawings. The present invention may, however, be embodied in many different forms and should not be construed as being limited to the embodiments set forth herein. Rather, these embodiments are provided so that this disclosure will be thorough and complete, and will fully convey the concept of the invention to those skilled in the art. Is provided to fully convey the scope of the invention to those skilled in the art, and the invention is only defined by the scope of the claims. Like reference numerals refer to like elements throughout the specification.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 '포함한다(comprises)' 및/또는 '포함하는(comprising)'은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다. 또한, 본 명세서에서, 어떤 막이 다른 막 또는 기판 상에 있다고 언급되는 경우에 그것은 다른 막 또는 기판 상에 직접 형성될 수 있거나 또는 그들 사이에 제 3의 막이 개재될 수도 있다는 것을 의미한다. The terminology used herein is for the purpose of describing particular embodiments only and is not intended to be limiting of the invention. In the present specification, the singular form includes plural forms unless otherwise specified in the specification. As used herein, the terms 'comprises' and / or 'comprising' mean that the stated element, step, operation and / or element does not imply the presence of one or more other elements, steps, operations and / Or additions. Also, in this specification, when it is mentioned that a film is on another film or substrate, it means that it may be formed directly on another film or substrate, or a third film may be interposed therebetween.
또한, 본 명세서에서 기술하는 실시예들은 본 발명의 이상적인 예시도인 단면도 및/또는 평면도들을 참고하여 설명될 것이다. 도면들에 있어서, 막 및 영역들의 두께는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. 따라서, 제조 기술 및/또는 허용 오차 등에 의해 예시도의 형태가 변형될 수 있다. 따라서, 본 발명의 실시예들은 도시된 특정 형태로 제한되는 것이 아니라 제조 공정에 따라 생성되는 형태의 변화도 포함하는 것이다. 예를 들면, 직각으로 도시된 식각 영역은 라운드지거나 소정 곡률을 가지는 형태일 수 있다. 따라서, 도면에서 예시된 영역들은 개략적인 속성을 가지며, 도면에서 예시된 영역들의 모양은 소자의 영역의 특정 형태를 예시하기 위한 것이며 발명의 범주를 제한하기 위한 것이 아니다.In addition, the embodiments described herein will be described with reference to cross-sectional views and / or plan views, which are ideal illustrations of the present invention. In the drawings, the thicknesses of films and regions are exaggerated for effective explanation of technical content. Thus, the shape of the illustrations may be modified by manufacturing techniques and / or tolerances. Accordingly, the embodiments of the present invention are not limited to the specific forms shown, but also include changes in the shapes that are generated according to the manufacturing process. For example, the etched area shown at right angles may be rounded or may have a shape with a certain curvature. Thus, the regions illustrated in the figures have schematic attributes, and the shapes of the regions illustrated in the figures are intended to illustrate specific types of regions of the elements and are not intended to limit the scope of the invention.
이하, 도면들을 참조하여, 본 발명의 실시예들에 대해 상세히 설명하기로 한다. 본 발명의 실시예들에 따른 비휘발성 메모리 장치는 3차원 구조의 저항 변화 메모리 장치의 구조를 갖는다. Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. A nonvolatile memory device according to example embodiments has a structure of a resistance change memory device having a three-dimensional structure.
<실시예 1>≪ Example 1 >
도 1은 본 발명의 일 예에 따른 저항 변화 메모리 장치의 회로도를 나타낸다. 도 2는 본 발명의 실시예 1에 따른 저항 변화 메모리 장치의 평면도이다. 도 3은 본 발명의 실시예 1에 따라 도 2를 I-I'선으로 자른 단면도이다.1 is a circuit diagram of a resistance change memory device according to an exemplary embodiment of the present invention. 2 is a plan view of a resistance change memory device according to
도 1, 2 및 3을 참조하면, 일 실시예에 따른 수직형 반도체 메모리 장치는 공통 소오스 라인(CSL), 복수개의 비트라인들(BL1, BL2, BL3) 및 공통 소오스 라인(CSL)과 비트라인들(BL1-BL3) 사이에 배치되는 복수개의 셀 스트링들(CSTR)을 포함할 수 있다. 1, 2, and 3, a vertical semiconductor memory device according to an embodiment may include a common source line CSL, a plurality of bit lines BL1, BL2, and BL3, and a common source line CSL and a bit line. It may include a plurality of cell strings (CSTR) disposed between the (BL1-BL3).
공통 소오스 라인(CSL)은 기판(1) 내에 배치될 수 있다. 상기 기판(1)은 반도체 기판 자체이거나 그 위에 형성된 에피택시얼 반도체층일 수 있다. 상기 공통 소오스 라인(CSL)은 상기 기판(1) 내에 형성된 불순물 주입 영역일 수 있다. 상기 공통 소오스 라인(CSL)은 상기 기판(1)과 다른 도전형의 불순물로 도핑될 수 있다. 일 예에 있어서, 상기 기판(1)에는 P형 불순물이 도핑될 수 있다. 상기 공통 소오스 라인(CSL)은 예를 들면 N형 불순물로 도핑될 수 있다. The common source line CSL may be disposed in the
상기 기판(1)으로부터 활성 기둥(32)이 제 1 방향(L1)으로 돌출된다. 상기 활성 기둥(32)은 중공(hollow) 구조로 예를 들면 컵 형태를 가질 수 있다. 상기 활성 기둥(32)은 상기 기판(1)과 접할 수 있다. 상기 활성 기둥(32)은 예를 들면 P형 불순물이 도핑되거나 도핑되지 않은 폴리실리콘을 포함할 수 있다. 상기 활성 기둥(32)의 두께는 바람직하게는 50nm 이하이다. 이와 같은 얇은 두께에 의해 후속의 저항 변화 메모리 장치의 구동시에 가변 저항막(34)에 효과적으로 전계가 미칠 수 있다. The
상기 활성 기둥(32) 상부에는 드레인 영역(D)이 배치된다. 상기 드레인 영역(D)에는 상기 공통 소오스 라인(CSL)과 동일한 타입의 불순물이 도핑될 수 있다. The drain region D is disposed on the
상기 비트라인들(BL1-BL3)은 상기 활성 기둥(32) 상에 배치되며 상기 드레인 영역(D)과 전기적으로 연결될 수 있다. 상기 비트라인들(BL1-BL3)은 제 2 방향(L2)으로 연장되며 서로 평행하게 이격된다. The bit lines BL1-BL3 may be disposed on the
상기 비트라인들(BL1-BL3) 각각에는 복수개의 셀 스트링들(CSTR)이 병렬로 연결된다. 상기 셀 스트링들(CSTR)은 상기 공통 소오스 라인(CSL)과 병렬로 연결된다. A plurality of cell strings CSTR are connected in parallel to each of the bit lines BL1 -BL3. The cell strings CSTR are connected in parallel with the common source line CSL.
상기 셀 스트링들(CSTR) 각각은 하나의 상기 활성 기둥(32)에 인접하여 배치된다. 상기 셀 스트링들(CSTR) 각각은 공통 소오스 라인(CSL)에 접속하는 하부 선택 트랜지스터(LST), 비트라인(BL1-BL3)에 접속하는 상부 선택 트랜지스터(UST) 및 하부 및 상부 선택 트랜지스터들(LST, UST) 사이에 배치되는 복수개의 메모리 셀들(MC)로 구성될 수 있다. 상기 하부 선택 트랜지스터(LST), 상기 상부 선택 트랜지스터(UST) 및 상기 메모리 셀들(MC)은 직렬로 연결될 수 있다. 상기 하부 선택 트랜지스터(LST), 상기 상부 선택 트랜지스터(UST) 및 상기 메모리 셀들(MC)에서 모두 상기 활성 기둥(34) 내에 채널 영역이 형성될 수 있다. Each of the cell strings CSTR is disposed adjacent to one
상기 상부 선택 트랜지스터(UST)는 상부 선택 라인(USL1-USL3)을 게이트 전극으로 사용하고, 상기 드레인 영역(D)을 포함할 수 있다. 상기 상부 선택 트랜지스터들(UST)은 상기 기판(1)으로부터 실질적으로 동일한 거리에 배치될 수 있다. 상기 상부 선택 라인들(USL1-USL3)은 제 3 방향(L3)으로 연장되며 서로 평행하다. The upper select transistor UST may use the upper select lines USL1-USL3 as gate electrodes, and may include the drain region D. FIG. The top selection transistors UST may be disposed at substantially the same distance from the
상기 하부 선택 트랜지스터(LST)는 하부 선택 라인(LSL1-LSL3)을 게이트 전극으로 사용할 수 있다. 상기 하부 선택 트랜지스터들(LST)은 상기 기판(1)으로부터 실질적으로 동일한 거리에 배치될 수 있다. 상기 상부 선택 라인들(USL1-USL3)은 제 3 방향(L3)으로 연장되며 서로 평행하다. The lower select transistor LST may use a lower select line LSL1 -LSL3 as a gate electrode. The lower selection transistors LST may be disposed at substantially the same distance from the
상기 메모리 셀들(MC) 각각은 셀 트랜지스터(CT)와 가변 저항막(34)을 포함한다. 상기 셀 트랜지스터(CT)은 워드라인(WL1-WL4)을 게이트 전극으로 사용하며 그 양측의 상기 활성 기둥(32)에 형성될 수 있는 전계 효과 소오스/드레인 영역들을 포함할 수 있다. 상기 기판(1)으로부터 같은 높이에 위치하는 셀 트랜지스터들의 게이트 전극들은 워드라인(WL1-WL4) 중의 하나에 공통으로 연결되어 등전위 상태에 있을 수 있다. Each of the memory cells MC includes a cell transistor CT and a
상기 하부 및 상부 선택 트랜지스터들(LST, UST) 그리고 상기 셀 트랜지스터(CT)는 상기 활성 기둥(32)을 채널 영역으로 사용하는 모오스 전계 효과 트랜지스터(MOSFET)일 수 있다. The lower and upper select transistors LST and UST and the cell transistor CT may be Morse field effect transistors (MOSFETs) using the
상기 가변 저항막(34)은 상기 활성 기둥(34)과 직접 접한다. 상기 활성 기둥(32) 내부는 매립 절연막(36)으로 채워질 수 있다. 상기 매립 절연막(36)은 예를 들면 실리콘 산화막 계열의 물질을 포함할 수 있다. 상기 가변 저항막(34)은 상기 매립 절연막(36)과 상기 활성 기둥(32) 사이에 개재된다. 본 실시예에서 상기 가변 저항막(34)은 상기 활성 기둥(32)의 내부 바닥과 측벽을 덮는 컵 형태를 가질 수 있다. The
도 4a 내지 4c는 본 발명의 예들에 따라 도 3의 'P1' 부분을 확대한 단면도들이다. 4A through 4C are enlarged cross-sectional views of a portion 'P1' of FIG. 3 according to examples of the present invention.
도 4a를 참조하면, 상기 가변 저항막(34)은 저항이 변하는 스위칭 막의 단일막으로 이루어질 수 있다. 상기 가변 저항막(34)은 전기장의 방향과 세기, 또는 양단에 걸리는 전압차이에 따라 내부 저항이 바뀌는 물질로 형성될 수 있다. 예를 들면 상기 가변 저항막(34)은 상기 셀 트랜지스터(CT)의 전계 효과 소오스/드레인 영역들 사이의 전압차에 의해 저항이 바뀔 수 있다. 상기 가변 저항막(34)은 전이금속산화물을 포함할 수 있다. 상기 가변 저항막은 지르코늄(Zr), 하프늄(Hf), 알루미늄(Al), 니켈(Ni), 구리(Cu), 몰리브덴(Mo), 탄탈륨(Ta), 티타늄(Ti), 텅스텐(W), 크롬(Cr), 스트론튬(Sr), 란탄(La), 망간(Mn), 칼슘(Ca), 프라세오디뮴(Praseodymium, Pr) 및 실리콘(Si)을 포함하는 그룹에서 선택되는 적어도 하나의 원소의 산화물을 포함할 수 있다. 그러나 상기 가변 저항막(34)에 포함되는 전이금속산화물 또는 실리콘 산화물에서 금속과 산소 또는 실리콘과 산소의 원자 비율은 화학양론적인 비를 만족시키지 않을 수 있다. 특히 산소의 함량은 화학양론적 함량보다 예를 들면 10~20% 정도 부족할 수 있다. Referring to FIG. 4A, the
또는 도 4b를 참조하면, 상기 가변 저항막(34)은 저항이 변하는 스위칭막(34a)과 상기 스위칭막(34a)과 산소를 교환하는 산소 교환막(34b)의 이중막으로 이루어질 수 있다. 상기 스위칭 막(34a)은 도 4a를 참조하여 설명한 가변 저항막(34)과 같을 수 있다. 즉, 상기 스위칭막(42c)은 상기 셀 트랜지스터(CT)의 전계 효과 소오스/드레인 영역들 사이의 전압차 또는 전기장의 방향 및 세기에 따라 필라멘트와 같은 전기적 경로가 형성되거나 사라짐으로써 전기적 저항이 변하는 층이다. 상기 산소 교환막(34b)은 상기 스위칭막(34a)과 접한다. 상기 가변 저항막(34)이 프로그램될 때, 상기 스위칭 막(34a)내에 포함된 산소들이 일부 상기 산소 교환막(34b)으로 이동하여 상기 스위칭 막(34a)의 전기 저항이 저저항 상태로 변할 수 있다. 또는 상기 가변 저항막(34)이 소거될 때, 상기 산소 교환막(34b)에 포함된 산소가 상기 스위칭막(34a)으로 이동하여 상기 스위칭막(34a)의 전기 저항이 고저항 상태로 변할 수 있다. 상기 산소 교환막(34b)은 상기 스위칭막(34a)과 동일한 전이 금속을 포함하는 산화물로 형성될 수 있다. 상기 산소 교환막(34b)은 상기 스위칭 막(34a) 보다는 산소의 함량이 많을 수 있으나, 역시 전이 금속과 산소의 원소비가 화학양론적 비를 만족시키지 못할 수 있다. Alternatively, referring to FIG. 4B, the
또는 도 4c를 참조하면, 상기 가변 저항막(34)은 상기 스위칭막(34a), 상기 산소 교환막(34b) 및 상기 활성 기둥(32)과 접하는 터널 베리어막(34c)의 삼중막으로 이루어질 수 있다. 이때 상기 스위칭막(34a)과 상기 산소 교환막(34b)에 대한 설명은 위와 같을 수 있다. 상기 터널 베리어막(34c)은 상기 스위칭 막(34a)에 포함된 전이금속과는 다른 전이금속을 포함하는 산화물일 수 있다. 상기 터널 베리어막(34c)은 상기 스위칭막(34a) 및 상기 산소 교환막(34b) 보다는 안정적이며, 여기에 포함된 전이 금속과 산소의 원소비는 화학양론적 비를 만족시킬 수 있다. 상기 터널 베리어막(34c)은 상기 스위칭막(34a) 및 상기 산소교환막(34b)에 포함된 산소가 상기 활성 기둥(32)으로 빠져 나가는 것을 막고 이들 간의 물리적 반응을 막을 수 있다. 또한, 상기 터널 베리어막(34c)은 터널링 베리어 역할을 한다. 상기 터널 베리어막(34c)은 상기 스위칭 막(34a) 및 상기 산소 교환막(34b) 중 적어도 하나보다 얇은 두께를 가질 수 있다. Alternatively, referring to FIG. 4C, the
도 4b와 4c에서 상기 가변 저항막(34)에서 상기 스위칭막(34b)과 상기 산소 교환막(34b)의 위치는 서로 바뀔 수 있다. 또한 상기 가변 저항막(34)은 교대로 또는 임의대로 배치되는 다층의 스위칭막들(34b), 산소 교환막들(34b) 및 터널 베리어막들(34c)의 구조를 가질 수도 있다. 4B and 4C, the positions of the
계속해서, 도 1 내지 3을 참조하면, 상기 상부 선택 라인(USL1-USL3), 상기 워드라인들(WL1-WL4), 상기 하부 선택 라인(LSL1-LSL3) 및 상기 기판(1) 사이에는 층간절연막들(11~17)이 개재된다. 상기 층간절연막들(11~17)은 실리콘 산화막 계열의 물질을 포함할 수 있다. 1 to 3, an interlayer insulating layer is formed between the upper select line USL1-USL3, the word lines WL1-WL4, the lower select line LSL1-LSL3, and the
상기 활성 기둥(32)과 상기 라인들(USL1-USL3, WL1-WL4, LSL1-LSL3) 사이에는 게이트 절연막(42)이 개재된다. 상기 게이트 절연막(42)은 실리콘 산화막을 포함할 수 있으며, 이때 상기 실리콘 산화막에서 실리콘과 산소의 원자비는 화학양론적 비인 1:2를 따를 수 있다. 상기 게이트 절연막(42)은 연장되어 상기 라인들(USL1-USL3, WL1-WL4, LSL1-LSL3)과 상기 층간절연막들(11~17) 사이에 개재될 수 있다. A
상기 라인들(BL1-BL3, USL1-USL3, WL1-WL4, LSL1-LSL3)은 불순물이 도핑된 폴리실리콘, 및/또는 금속, 금속 질화물 및 금속 실리사이드과 같은 금속 함유막을 포함할 수 있다. The lines BL1-BL3, USL1-USL3, WL1-WL4, and LSL1-LSL3 may include polysilicon doped with impurities and / or metal-containing films such as metals, metal nitrides, and metal silicides.
상기 라인들(USL1-USL3, WL1-WL4, LSL1-LSL3)은 이들을 관통하며 제 3 방향(Y)으로 연장되는 분리 절연막(46)에 의해 분리될 수 있다. 상기 분리 절연막(46)은 실리콘 산화막, 실리콘 질화막 및 실리콘 산화질화막과 같은 절연물질을 포함할 수 있다. 상기 분리 절연막(46)은 상기 기판(1)과 접할 수 있다. 상기 상부 선택 라인들(USL1, USL2, USL3)과 이에 가장 인접한 워드라인(WL4) 간의 간격(W1) 및 상기 하부 선택 라인들(LSL1, LSL2, LSL3)과 이에 가장 인접한 워드라인(WL1) 간의 간격(W3) 중 적어도 하나는 워드라인들(WL1~WL4) 간의 간격(W2)보다 넓다. The lines USL1-USL3, WL1-WL4, and LSL1-LSL3 may be separated by a
다음은, 본 발명의 일 예에 따른 저항 변화 메모리 장치의 프로그램, 소거 및 읽기 동작에 관하여 설명하기로 한다. Next, program, erase, and read operations of the resistance change memory device according to an exemplary embodiment of the present invention will be described.
도 5a 및 5b는 도 3의 'P1' 부분을 확대한 것으로 각각 프로그램 및 소거된 상태에서 전류의 흐름을 나타낸다. 도 6은 본 발명의 일 예에 있어서, 전류의 흐름을 나타낸다. 5A and 5B are enlarged portions of P1 of FIG. 3 and show current flow in the programmed and erased states, respectively. 6 shows the flow of current in an example of the present invention.
먼저 프로그램 동작에 대해 살펴보기로 한다.First, let's look at the program behavior.
도 1, 3 및 5a를 참조하여, 프로그램하고자 선택된 메모리 셀(MC)이 'P1'에 해당한다고 하면, 이 메모리 셀(MC)이 속한 블럭(또는 셀 스트링)에서, 선택된 메모리 셀(MC)의 게이트 전극인 제 3 워드라인(WL3)에는 해당 메모리 셀(MC)의 셀 트랜지스터(CT)가 턴 오프(Turn off)되도록 0V 또는 셀 트랜지스터(CT)의 문턱 전압(Vth)보다 작은 전압이 상기 제 3 워드라인(WL3)에 인가된다. 이때 상기 선택된 메모리 셀(MC)이 속한 블럭에서 다른 비선택된 제 1, 2 및 4 워드라인들(WL1,WL2,WL4)에는 이들의 셀 트랜지스터들(CT)의 드레인 전류(Id)가 포화(Saturation)되는 전압(Vsat) 이상의 전압(>Vsat)이 인가된다. 그리고 선택된 메모리 셀(MC)이 속한 스트링의 제 1 상부 선택 라인(USL1)과 제 1 하부 선택 라인(LSL1)에는 상기 드레인 전류(Id)가 포화(Saturation)되는 전압(Vsat) 이상의 전압(>Vsat)이 인가된다. 선택된 메모리 셀(MC)이 속한 스트링에 연결된 비트라인(BL2)에는 상기 가변 저항막(32) 내에 필라멘트(PM)와 같은 전류 경로가 형성되는 포밍 전압(Forming voltage) 이상의 전압을 인가한다. 공통 소오스 라인(CSL)에는 0V를 인가한다. 선택된 메모리 셀(MC)이 속하지 않은 비선택 블럭에서는 모든 워드라인들(WL), 상부 선택 라인(USL2, USL3),하부 선택 라인(LSL2, LSL3), 비트라인(BL1, BL3)에 0V를 인가한다. Referring to FIGS. 1, 3, and 5A, when the memory cell MC selected for programming corresponds to 'P1', the block (or cell string) to which the memory cell MC belongs belongs to the selected memory cell MC. In the third word line WL3, which is a gate electrode, a voltage smaller than 0 V or the threshold voltage Vth of the cell transistor CT is turned off so that the cell transistor CT of the corresponding memory cell MC is turned off. 3 is applied to the word line WL3. At this time, the drain current Id of the cell transistors CT is saturated in the other unselected first, second and fourth word lines WL1, WL2, and WL4 in the block to which the selected memory cell MC belongs. A voltage (> Vsat) equal to or greater than the voltage Vsat is applied. Further, a voltage (> Vsat) equal to or greater than the voltage Vsat at which the drain current Id is saturated in the first upper select line USL1 and the first lower select line LSL1 of the string to which the selected memory cell MC belongs. ) Is applied. A voltage higher than a forming voltage in which a current path such as filament PM is formed in the
이와 같이 전압을 인가하면, 도 5a와 같이, 선택된 메모리 셀(MC)의 셀 트랜지스터(CT)는 턴 오프(Turn off) 되어도, 이 스트링의 다른 트랜지스터들(LST, UST, CT)은 모두 턴 온(Turn on)되고, 이의 게이트 전극(WL3) 주변의 상기 활성 기둥(32)에, 이웃하는 워드라인들(WL2, WL4)의 프린지 필드(Fringe field)에 의해 전계 효과 소오스/드레인 영역들(SD1, SD2)이 형성된다. 이때 제 1 소오스/드레인 영역(SD1)에는 상기 비트라인(BL2)에 인가된 포밍 전압 이상의 전압이 걸릴 수 있고, 제 2 소오스/드레인 영역(SD2)에는 상기 공통 소오스 라인(CSL)에 인가된 0V가 걸릴 수 있다. 이로써 상기 소오스/드레인 영역들(SD1, SD2) 간의 전압 차가 발생하고, 전류가 비트라인(BL)으로부터 공통 소오스 라인(CSL)로 (이를 예시적으로 '제 1 전류 방향으로' 라고 명명함.) 흐르면서 전기장의 방향과 세기가 변하게 된다. 이로써, 상기 가변 저항막(32) 내에 함유되어 있는 전이 금속 원소들이 이동하거나 이에 결합되어 있던 산소가 다른 곳으로 이동하여(즉, 전이금속이 환원되어) 필라멘트(PM)와 같은 전기적 경로(electrical path)를 만들 수 있다. 상기 필라멘트(PM)는 상기 소오스/드레인 영역들(SD1, SD2)에 인접하여 거의 이들을 연결하도록 형성될 수 있다. 또한 상기 필라멘트(PM)은 상기 활성 기둥(32)에 인접하도록 형성될 수 있다. 이와 같이 필라멘트(PM)가 형성된 메모리 셀(MC)을 데이터 '1'이 저장된 것, 또는 '온(ON) 상태로 간주할 수 있다. 상기 필라멘트(PM)의 형태는 이해를 돕기 위해 예시적으로 도시한 것으로, 실제로 다양할 수 있다. When the voltage is applied in this manner, as shown in FIG. 5A, even when the cell transistor CT of the selected memory cell MC is turned off, all other transistors LST, UST, and CT of this string are turned on. (Turn on), the field effect source / drain regions SD1 by the fringe field of neighboring word lines WL2 and WL4 on the
다음으로 소거 동작에 대하여 살펴보기로 한다. Next, the erase operation will be described.
소거하고자 선택된 메모리 셀(MC)이 'P1'에 해당한다고 하면, 이 메모리 셀(MC)이 속한 블럭(또는 셀 스트링)에서, 선택된 메모리 셀(MC)의 게이트 전극인 제 3 워드라인(WL3)에는 해당 메모리 셀(MC)의 셀 트랜지스터(CT)가 턴 오프(Turn off)되도록 0V 또는 셀 트랜지스터(CT)의 문턱 전압(Vth)보다 작은 전압이 상기 제 3 워드라인(WL3)에 인가된다. 이때 상기 선택된 메모리 셀(MC)이 속한 블럭에서 다른 비선택된 제 1, 2 및 4 워드라인들(WL1,WL2,WL4)에는 이들의 셀 트랜지스터들(CT)의 드레인 전류(Id)가 포화(Saturation)되는 전압(Vsat) 이상의 전압(>Vsat)이 인가된다. 그리고 선택된 메모리 셀(MC)이 속한 스트링의 제 1 상부 선택 라인(USL1)과 제 1 하부 선택 라인(LSL1)에는 상기 드레인 전류(Id)가 포화(Saturation)되는 전압(Vsat) 이상의 전압(>Vsat)이 인가된다. 선택된 메모리 셀(MC)이 속한 스트링에 연결된 비트라인(BL2)에는 0V를 인가한다. 다른 비트라인은 플로팅시키거나 또는 포밍 전압을 인가한다. 공통 소오스 라인(CSL)에는 상기 가변 저항막(32)의 포밍 전압(Forming voltage) 이상의 전압을 인가한다. 선택된 메모리 셀(MC)이 속하지 않은 비선택 블럭에서는 모든 워드라인들(WL), 상부 선택 라인(USL2, USL3),하부 선택 라인(LSL2, LSL3), 비트라인(BL1, BL3)에 0V를 인가한다. If the memory cell MC selected for erasing corresponds to 'P1', the third word line WL3, which is a gate electrode of the selected memory cell MC, is included in the block (or cell string) to which the memory cell MC belongs. A voltage smaller than 0 V or the threshold voltage Vth of the cell transistor CT is applied to the third word line WL3 such that the cell transistor CT of the memory cell MC is turned off. At this time, the drain current Id of the cell transistors CT is saturated in the other unselected first, second and fourth word lines WL1, WL2, and WL4 in the block to which the selected memory cell MC belongs. A voltage (> Vsat) equal to or greater than the voltage Vsat is applied. Further, a voltage (> Vsat) equal to or greater than the voltage Vsat at which the drain current Id is saturated in the first upper select line USL1 and the first lower select line LSL1 of the string to which the selected memory cell MC belongs. ) Is applied. 0V is applied to the bit line BL2 connected to the string to which the selected memory cell MC belongs. The other bit line floats or applies a forming voltage. A voltage higher than the forming voltage of the
이와 같이 전압을 인가하면, 도 5b와 같이, 선택된 메모리 셀(MC)이 셀 트랜지스터(CT)는 턴 오프(Turn off) 되어도, 이 스트링의 다른 트랜지스터들(LST, UST, CT)은 모두 턴 온(Turn on)되고, 이의 게이트 전극(WL3) 주변의 상기 활성 기둥(32)에, 이웃하는 워드라인들(WL2, WL4)에 의해 전계 효과 소오스/드레인 영역들(SD1, SD2)이 형성된다. 이때 제 1 소오스/드레인 영역(SD1)에는 상기 비트라인(BL2)에 인가된 0V가 걸릴 수 있고, 제 2 소오스/드레인 영역(SD2)에는 상기 공통 소오스 라인(CSL)에 인가된 포밍 전압 이상의 전압이 걸릴 수 있다. 이로써 상기 소오스/드레인 영역들(SD1, SD2) 간의 전압 차가 발생하고, 전류가 공통 소오스 라인(CSL)으로부터 비트라인(BL)로 (이를 예시적으로 '제 1 전류 방향의 반대 방향으로' 라고 명명함.) 흐르면서 전기장의 방향과 세기가 변하게 된다. 이로써, 상기 필라멘트(PM)를 이루던 상기 전이 금속 원소들이 다른 곳으로 이동하거나 또는 산소 원자가 상기 전이 금속 원소 쪽으로 이동하여 상기 전이 금속과 결합함으로써(즉, 상기 전이금속이 산화되어) 상기 필라멘트(PM)가 없어질 수 있다. 이와 같이 필라멘트(PM)가 없는 메모리 셀(MC)을 데이터 '0'이 저장된 것, 또는 '오프(Off)' 상태로 간주할 수 있다.When the voltage is applied in this manner, as shown in FIG. 5B, even when the selected memory cell MC turns off the cell transistor CT, all other transistors LST, UST, and CT of this string are turned on. It is turned on and the field effect source / drain regions SD1 and SD2 are formed by the adjacent word lines WL2 and WL4 in the
상기 프로그램/소거 동작은 페이지(page) 단위로 진행될 수 있다. The program / erase operation may be performed in units of pages.
다음은 읽기(또는 확인(verify)) 동작에 대하여 살펴보기로 한다. Next, the read (or verify) operation will be described.
읽고자(또는 확인하고자) 선택된 메모리 셀(MC)이 'P1'에 해당한다고 하면, 이 메모리 셀(MC)이 속한 블럭(또는 셀 스트링)에서, 선택된 메모리 셀(MC)의 게이트 전극인 제 3 워드라인(WL3)에는 해당 메모리 셀(MC)의 셀 트랜지스터(CT)가 턴 오프(Turn off)되도록 0V 또는 셀 트랜지스터(CT)의 문턱 전압(Vth)보다 작은 전압이 상기 제 3 워드라인(WL3)에 인가된다. 이때 상기 선택된 메모리 셀(MC)이 속한 블럭에서 다른 비선택된 제 1, 2 및 4 워드라인들(WL1,WL2,WL4)에는 이들의 셀 트랜지스터들(CT)의 드레인 전류(Id)가 포화(Saturation)되는 전압(Vsat) 이상의 전압(>Vsat)이 인가된다. 그리고 선택된 메모리 셀(MC)이 속한 스트링의 제 1 상부 선택 라인(USL1)과 제 1 하부 선택 라인(LSL1)에는 상기 드레인 전류(Id)가 포화(Saturation)되는 전압(Vsat) 이상의 전압(>Vsat)이 인가된다. 선택된 메모리 셀(MC)이 속한 스트링에 연결된 비트라인(BL2)에는 센싱 전압(Vsensing)을 인가한다. 다른 비트라인은 플로팅시키거나 또는 0V를 인가한다. 공통 소오스 라인(CSL)에는 0V를 인가한다. 선택된 메모리 셀(MC)이 속하지 않은 비선택 블럭에서는 모든 워드라인들(WL), 상부 선택 라인(USL2, USL3),하부 선택 라인(LSL2, LSL3), 비트라인(BL1, BL3)에 0V를 인가한다. If the selected memory cell MC to be read (or verified) corresponds to 'P1', the third block, which is a gate electrode of the selected memory cell MC, is included in the block (or cell string) to which the memory cell MC belongs. In the word line WL3, a voltage smaller than 0 V or the threshold voltage Vth of the cell transistor CT is turned on so that the cell transistor CT of the corresponding memory cell MC is turned off. Is applied. At this time, the drain current Id of the cell transistors CT is saturated in the other unselected first, second and fourth word lines WL1, WL2, and WL4 in the block to which the selected memory cell MC belongs. A voltage (> Vsat) equal to or greater than the voltage Vsat is applied. Further, a voltage (> Vsat) equal to or greater than the voltage Vsat at which the drain current Id is saturated in the first upper select line USL1 and the first lower select line LSL1 of the string to which the selected memory cell MC belongs. ) Is applied. The sensing voltage Vsensing is applied to the bit line BL2 connected to the string to which the selected memory cell MC belongs. The other bitline is either floating or applying 0V. 0V is applied to the common source line CSL. In the unselected block to which the selected memory cell MC does not belong, 0 V is applied to all the word lines WL, the upper select lines USL2 and USL3, the lower select lines LSL2 and LSL3, and the bit lines BL1 and BL3. do.
이와 같이 전압을 인가하면, 선택된 메모리 셀(MC)의 셀 트랜지스터(CT)는 턴 오프된 상태이므로 이를 통해 전류가 흐를 수 없어 감지된 전류가 없어야 한다. 그러나 도 5a 및 6과 같이, 선택된 메모리 셀(MC)의 가변 저항막(32) 내에 필라멘트(PM)가 형성된 경우, 전류가 화살표(CF)를 따라 흐르게 되어 감지될 수 있다. 따라서 이 경우 메모리 셀(MC)에 데이터 '1'이 저장되었음을 알 수 있다. 만약 도 5b에서 상기 선택된 메모리 셀(MC)의 가변 저항막(32) 내에 필라멘트(PM)의 형성이 없다면 전류가 흐르지 않는다. 이 경우 메모리 셀(MC)에 데이터 '0'이 저장되었음을 알 수 있다. When the voltage is applied in this way, since the cell transistor CT of the selected memory cell MC is turned off, no current can flow through it, and thus no current must be detected. However, as shown in FIGS. 5A and 6, when the filament PM is formed in the
이상에서 알 수 있듯이, 프로그램/소거/읽기 동작시에 선택된 메모리 셀(MC)의 셀 트랜지스터(CT)는 모두 그 동작 동안 턴 오프된다. As can be seen from above, all of the cell transistors CT of the selected memory cell MC in the program / erase / read operation are turned off during the operation.
도 7은 본 발명의 다른 예에 따른 저항 변화 메모리 장치의 회로도를 나타낸다. 7 is a circuit diagram of a resistance change memory device according to another example of the present invention.
도 7을 참조하면, 본 예에 따른 저항 변화 메모리 장치는 상기 공통 소오스 라인(CSL)과 직접 연결되는 더미 비트라인들(DBL)을 포함한다. 상기 더미 비트라인들(DBL) 사이의 각각의 블럭에는 n개의 비트라인들(BL1~BLn)이 배치될 수 있다. 상기 더미 비트라인(DBL)은 프로그램/소거시 상기 공통 소오스 라인(CSL)의 전압이 일정 이상 높아지지 않도록 잡아주는 역할을 할 수 있다. 각각의 블럭에서 같은 갯수(m)의 비트라인들에 동시에 프로그램/소거 작업이 진행될 수 있다. 프로그램/소거 동작시에 동시에 프로그램/소거 전압이 인가되는 비트라인들(BL1~BLm)의 갯수(m)는 상기 더미 비트라인들(DBL) 사이의 비트라인들(BL1~BLn)의 갯수(n) 보다는 작게 한다. 이로써 프로그램/소거 동작시 많은 전류의 양에 의해 공통 소오스 라인(CSL)의 과도한 전압 상승에 의한 프로그램/소거 오류를 방지할 수 있다. Referring to FIG. 7, the resistance change memory device according to the present example includes dummy bit lines DBL directly connected to the common source line CSL. N bit lines BL1 to BLn may be disposed in each block between the dummy bit lines DBL. The dummy bit line DBL may serve to hold the voltage of the common source line CSL so as not to increase by a predetermined time when programming / erasing. Program / erase operations may be performed simultaneously on the same number m of bit lines in each block. The number m of bit lines BL1 to BLm to which the program / erase voltage is simultaneously applied during the program / erase operation is the number n of bit lines BL1 to BLn between the dummy bit lines DBL. Smaller than). This prevents a program / erase error due to excessive voltage rise of the common source line CSL due to a large amount of current during the program / erase operation.
본 발명에 따른 저항 변화 메모리 장치에서는 가변저항막(32)을 포함하는 메모리 셀들(MC) 상하부에 선택 소자(UST, LST)가 연결되므로, 원치않는 경로로 누설전류가 흐르는 것을 방지할 수 있다.In the resistance change memory device according to the present invention, since the selection elements UST and LST are connected to upper and lower portions of the memory cells MC including the
또한 본 발명에 따른 저항 변화 메모리 장치에서는 메모리 저장 수단으로 전하트랩막이 아닌 전이금속산화막으로 이루어지는 가변저항막(34)을 이용한다. 전하트랩막을 이용하는 저항 변화 메모리 장치에서는 전하를 모으기 위하여 프로그램시 약 20V의 높은 전압을 필요로 한다. 그러나 본 발명에서는 워드라인들(WL1~WL4)을 턴온/턴오프 시킬 수 있는 전압만 인가하면 되고 비트라인(BL)/공통 소오스 라인(CSL)에 5V정도의 포밍 전압만 인가하면 되므로 낮은 전압에서 프로그램/소거/읽기 동작을 수행할 수 있다. 이와 같이 낮은 전압에서 구동이 가능하므로, 고전압 영역이 필요 없는 메모리 셀 어레이 구조를 구현할 수 있다. 또한 낮은 전압으로 구동될 수 있어 상기 워드라인들(WL1~WL4) 사이의 간격을 보다 낮출 수 있다. 이로써 전체 저항 변화 메모리 장치의 높이를 줄일 수 있다. In addition, in the resistance change memory device according to the present invention, the
도 8 내지 15는 도 3의 저항 변화 메모리 장치를 제조하는 과정을 순차적으로 나타내는 단면도들이다.8 to 15 are cross-sectional views sequentially illustrating a process of manufacturing the resistance change memory device of FIG. 3.
도 8을 참조하면, 기판(1) 상에 층간절연막들(11~17)과 희생막들(21~26)을 교대로 반복하여 적층한다. 상기 층간절연막들(11~17)은 실리콘 산화막 계열의 물질로 형성될 수 있다. 상기 희생막들(21~26)은 상기 층간절연막들(11~17)과 식각 선택비를 가지는 물질로 예를 들면 실리콘 질화막으로 형성될 수 있다.Referring to FIG. 8,
도 9를 참조하면, 상기 층간절연막들(11~17)과 상기 희생막들(21~26)을 차례대로 식각하여 상기 기판(1)을 노출시키는 활성홀들(30)을 형성한다. Referring to FIG. 9, the
도 10을 참조하면, 상기 활성홀들(30)이 형성된 상기 기판(1) 상에 활성막(32)과 가변저항막(34)을 차례대로 콘포말하게 적층한다. 상기 활성막(32)은 상기 기판(1)과 같은 도전형의 불순물이 도핑되거나 또는 어떠한 불순물도 도핑되지 않은 폴리실리콘막으로 형성될 수 있다. 상기 가변저항막(34)은 지르코늄(Zr), 하프늄(Hf), 알루미늄(Al), 니켈(Ni), 구리(Cu), 몰리브덴(Mo), 탄탈륨(Ta), 티타늄(Ti), 텅스텐(W), 및 실리콘(Si) 중에 선택되는 적어도 하나의 원소의 산화물로 형성될 수 있다. 상기 활성막(32)과 상기 가변저항막(34)은 상기 활성홀들(30)을 부분적으로 채우도록 형성된다. 상기 가변저항막(34) 상에 매립 절연막(36)을 형성하여 상기 활성홀(30)을 채운다. 상기 매립 절연막(36)은 예를 들면 실리콘산화막 계열의 물질로 형성될 수 있다. Referring to FIG. 10, an
도 11을 참조하면, 평탄화 식각 공정을 진행하여 제 7 층간절연막(17) 상의 상기 활성막(32), 상기 가변 저항막(34) 및 상기 매립 절연막(36)을 제거하고 상기 제 7 층간절연막(17)의 상부면을 노출시킨다. 이로써, 상기 활성홀(30) 안에 활성 기둥(32)과 가변저항막(34)을 형성할 수 있다. Referring to FIG. 11, a planarization etching process is performed to remove the
도 12를 참조하면, 상기 활성 기둥(32)과 이격된 상기 층간절연막들(11~17) 및 상기 희생막들(21~26)을 패터닝하여 상기 기판(1)을 노출시키는 그루브(38)를 형성한다. 상기 그루브들(38)은 제 3 방향(L3)으로 연장되도록 형성된다. 이때 이온주입 공정을 진행하여 상기 그루브(38)를 통해 노출된 상기 기판(1) 내에 공통 소오스 라인(CSL)을 형성할 수 있다. Referring to FIG. 12, a
도 13을 참조하면, 상기 그루브(38)를 통해 상기 희생막들(21~26)을 선택적으로 제거하여 상기 층간절연막들(11~17)의 상하부면들과 상기 활성 기둥(32)의 측벽을 노출시킨다.Referring to FIG. 13, the
도 14를 참조하면, 상기 기판(1) 상에 게이트 절연막(42)을 콘포말하게 형성한다. 상기 게이트 절연막(42)은 적어도 상기 활성 기둥(32)의 측벽과 상기 기판(1)의 바닥면에 형성될 수 있다. 상기 게이트 절연막(42)은 실리콘 산화막으로 형성될 수 있다. 상기 절연막(42)은 증착 공정 또는 열산화 공정에 의해 형성될 수 있다. 도전막(44)을 적층하여 상기 그루브들(38) 및 상기 층간절연막들(11~17) 사이의 공간을 채운다. 상기 도전막(44)은 불순물이 도핑된 폴리실리콘, 금속막, 금속질화막 및 금속 실리사이드막 중에 적어도 하나를 포함할 수 있다. Referring to FIG. 14, a
도 15를 참조하면, 상기 그루브(38) 안의 상기 도전막(44)과 상기 게이트 절연막(42)을 제거하고 분리 절연막(46)으로 채운다. 이로써 하부 선택 라인들(LSL1~LSL3), 워드라인들(WL1~WL4) 및 상부 선택 라인들(USL1~USL3)이 서로 분리될 수 있다.Referring to FIG. 15, the
다시 도 3을 참조하여, 이온 주입 공정을 상기 활성 기둥(32) 상에 드레인 영역(D)을 형성한다. 그리고 상기 제 7 층간절연막(17) 상에 도전막을 적층하고 패터닝하여 상기 제 2 방향(L2)으로 연장되는 복수개의 비트라인들(BL1~BL3)을 형성한다. Referring to FIG. 3 again, an ion implantation process forms a drain region D on the
본 발명에 따른 저항 변화 메모리 장치의 제조 방법에서는, 가변 저항막(34)이 활성 기둥(32)과 접하도록 형성되므로 제조하기가 용이하다. In the method of manufacturing the resistance change memory device according to the present invention, since the
<실시예 2><Example 2>
도 16은 본 발명의 실시예 2에 따른 저항 변화 메모리 장치의 단면도이다. 16 is a sectional view of a resistance change memory device according to Embodiment 2 of the present invention.
도 16을 참조하면, 가변 저항막(34)이 활성 기둥(32)의 내부 측벽을 덮는 스페이서 형태를 가질 수 있다. 그 외의 구조는 도 3과 동일/유사할 수 있다.Referring to FIG. 16, the
도 16의 저항 변화 메모리 장치는 도 10에서 활성막(32)과 가변저항막(34)을 형성한 후, 매립 절연막(36)을 형성하기 전에, 상기 가변 저항막(34)에 대하여 이방성 식각 공정을 진행하여 상기 활성홀(30) 바닥과 상기 제 7 층간절연막(17) 상의 상기 가변 저항막(34)을 제거한다. 이로써 상기 가변 저항막(34)을 스페이서 형태로 만들 수 있다. 후속으로 상기 매립 절연막(36)을 형성하고 실시예 1에서 설명한 바와 동일한 공정을 진행할 수 있다.In the resistance change memory device of FIG. 16, after forming the
<실시예 3><Example 3>
도 17은 본 발명의 실시예 3에 따른 저항 변화 메모리 장치의 단면도이다.17 is a sectional view of a resistance change memory device according to Embodiment 3 of the present invention.
도 17을 참조하면, 본 실시예에 따른 저항 변화 메모리 장치에서는 활성 기둥(32)이 제 1 활성막(32a)과 제 2 활성막(32b)으로 이루어진다. 게이트 절연막(42)은 제 1 게이트 절연막(42a)과 제 2 게이트 절연막(42b)을 포함한다. 상기 제 1 게이트 절연막(42a)은 활성홀(30)의 측벽을 덮는 'L'자형 단면의 스페이서 형태를 가질 수 있다. 상기 제 1 게이트 절연막(42a)은 상기 활성홀(30) 내에서 층간절연막들(11~17)의 측벽들을 덮도록 형성된다. 상기 제 2 게이트 절연막(42b)은 상기 층간절연막들(11~17)과 라인들(LS1~LS3, WL1~WL4, USL1~USL3) 사이에 개재될 수 있다. 상기 제 1 활성막(32a)은 상기 활성홀(30) 안에서 상기 제 1 게이트 절연막(42a)의 측벽을 덮는 스페이서 형태를 가질 수 있다. 상기 활성홀(30) 안에서 상기 제 2 활성막(32b)은 상기 제 1 활성막(32a)의 측벽을 덮으며 상기 기판(1)을 덮는다. 상기 제 1 및 제 2 활성막들(32a, 32b)은 서로 동일한 물질로 형성될 수 있다. 상기 제 1 및 제 2 게이트 절연막들(42a, 42b)은 서로 동일한 물질로 형성될 수 있다. Referring to FIG. 17, in the resistance change memory device according to the present exemplary embodiment, the
그 외의 구성은 실시예 1과 동일/유사할 수 있다. Other configurations may be the same as or similar to those of the first embodiment.
도 18 내지 20은 도 17의 저항 변화 메모리 장치를 제조하는 과정을 순차적으로 나타내는 단면도들이다.18 through 20 are cross-sectional views sequentially illustrating a process of manufacturing the resistance change memory device of FIG. 17.
도 18을 참조하면, 도 9와 같이 층간절연막들(11~17)과 희생막(21~26)을 패터닝하여 기판(1)을 노출시키는 활성홀(30)을 형성한 후에, 제 1 게이트 절연막(42a)과 제 1 활성막(32a)을 콘포말하게 형성한다. 상기 제 1 게이트 절연막(42a)은 실리콘 산화막으로 형성될 수 있다. 상기 제 1 활성막(32a)은 불순물이 도핑되거나 도핑되지 않은 폴리실리콘막으로 형성될 수 있다. Referring to FIG. 18, after forming the
도 19를 참조하면, 상기 제 1 활성막(32a)과 상기 제 1 게이트 절연막(42a)에 대하여 이방성 식각 공정을 진행하여 상기 활성홀(30) 안에 스페이서 형태의 상기 제 1 활성막(32a)과 상기 제 1 게이트 절연막(42a)을 남긴다. 그리고 제 2 활성막(32b), 가변저항막(34) 및 매립 절연막(36)을 형성하여 상기 활성홀(30)을 채운다. Referring to FIG. 19, anisotropic etching is performed on the first
도 20을 참조하면, 평탄화 식각 공정을 진행하여 상기 제 7 층간절연막(17) 상의 상기 제 2 활성막(32b), 상기 가변저항막(34) 및 상기 매립 절연막(36)을 제거하고 상기 제 7 층간절연막(17)의 상부면을 노출시킨다.Referring to FIG. 20, the planarization etching process may be performed to remove the second
다시 도 17을 참조하여, 상기 층간절연막들(11~17) 및 상기 희생막들(21~26)을 패터닝하여 그루브(38)를 형성하고 이를 통해 희생막들(21~26)을 선택적으로 제거한다. 그리고 제 2 게이트 절연막(42b)과 도전막을 콘포말하게 형성한다. 후속으로 실시예 1과 동일한 과정을 진행할 수 있다. Referring to FIG. 17 again, the
<실시예 4><Example 4>
도 21은 본 발명의 실시예 4에 따른 저항 변화 메모리 장치의 단면도이다.21 is a sectional view of a resistance change memory device according to Embodiment 4 of the present invention.
도 21을 참조하면, 본 실시예에 따른 저항 변화 메모리 장치에서는 활성 기둥(32)과 기판(1) 사이에 활성 패드(9)가 개재된다. 상기 활성 패드(9)는 상기 활성 기둥(32)과 동일한 물질로 형성될 수 있다. 상기 활성 패드(9)의 폭은 상기 활성 기둥(32)의 폭 보다 넓을 수 있다. 상기 활성 패드(9)와 상기 활성 기둥(32)이 만나는 경계 부분에 인접하는 제 2 층간절연막(12)은 제 1 서브 층간절연막(12a)과 제 2 서브 층간절연막(12b)의 이중막으로 형성될 수 있다. 상기 활성 패드(9)는 상기 제 1 서브 층간절연막(12a)의 상부면과 동일한 높이의 상부면을 가질 수 있다. 하부 선택 라인(LSL1~LSL3)은 상기 활성 패드(9)의 측면에 인접할 수 있다. 가변 저항막(34)은 하부 선택 라인(LSL1~LSL3)을 제외한 워드라인들(WL1~WL4) 및 상부 선택 라인(USL1~USL3)에 인접하도록 배치될 수 있다. 그 외의 구성은 실시예 1과 동일/유사할 수 있다. Referring to FIG. 21, in the resistance change memory device according to the present exemplary embodiment, an
도 22 내지 도 24는 도 21의 저항 변화 메모리 장치를 제조하는 과정을 나타내는 단면도들이다.22 to 24 are cross-sectional views illustrating a process of manufacturing the resistance change memory device of FIG. 21.
도 22를 참조하면, 기판(1) 상에 제 1 층간절연막(11), 제 1 희생막(21) 및 제 1 서브 층간절연막(12a)을 차례로 적층한다. 상기 제 1 서브 층간절연막(12a), 상기 제 1 희생막(21) 및 상기 제 1 층간절연막(11)을 차례로 패터닝하여 상기 기판(1)을 노출시키는 하부 활성홀(7)을 형성한다. 그리고 상기 하부 활성홀(7)을 채우는 활성 패드(9)를 형성한다. 상기 활성 패드(9)는 폴리실리콘막을 적층하여 상기 하부 활성홀(7)을 채운 후에 평탄화 식각함으써 형성될 수 있다. 이때 열처리 공정을 진행하여 상기 폴리실리콘막을 단결정 실리콘으로 바꿀 수도 있다. Referring to FIG. 22, a first
도 23을 참조하면, 상기 활성 패드(9)가 형성된 상기 기판(1) 상에 제 2 서브 층간절연막(12b)을 적층하고 이 위에 제 2 내지 제 6 희생막들(22~26) 및 제 3 내지 제 7 층간절연막들(13~17)을 교대로 적층한다. 그리고 상기 제 3 내지 제 7 층간절연막들(13~17), 상기 제 2 내지 제 6 희생막들(22~26) 및 상기 제 2 서브 층간절연막(12b)을 차례로 패터닝하여 상기 활성 패드(9)를 노출시키는 활성홀(30)을 형성한다. 이때 상기 활성 패드(9)는 식각 방지막의 역할을 할 수 있다. Referring to FIG. 23, a second sub interlayer insulating layer 12b is stacked on the
도 24를 참조하면, 상기 활성홀(30) 안에 실시예 1에서 설명한 바와 같이 활성막(32), 가변저항막(34) 및 매립 절연막(36)을 형성하고 평탄화식각한다. 후속으로 실시예 1과 동일/유사한 공정을 진행한다. Referring to FIG. 24, the
이와 같이 형성된 저항 변화 메모리 장치에서, 상기 활성 패드(9)는 소오스 라인(CSL)과 활성 기둥(32) 간의 전류 흐름을 좋게 하여 상기 활성 기둥(32)으로 흐르는 전류의 양을 증대시킬 수 있다. 이를 구체적으로 설명하기로 한다.In the resistance change memory device formed as described above, the
도 9에서처럼, 층간절연막들(11~17)과 희생막들(21~26)을 패터닝하여 활성홀(30)을 형성할 때, 구멍이 안뚫려 기판이 노출되지 않는 낫 오픈(not open) 문제를 방지하기 위하여 실제로는 상기 활성홀(30)의 바닥의 위치는 상기 기판(1)의 상부면의 위치보다 낮게 형성될 수 있다. 이때, 실시예 3에서와 같이 활성홀 안에 게이트 절연막을 형성하거나, 또는 활성홀 안에 측벽 희생막으로 절연막을 형성하는 경우, 게이트 절연막(또는 절연막)의 하부도 상기 기판(1)의 상부면 아래로 돌출되도록 형성될 수 있다. 이 경우 상기 기판(1)의 상부면 아래로 돌출된 게이트 절연막은 공통 소오스 라인과 활성 기둥 사이의 전류의 흐름을 방해할 수 있다. 따라서 상기 게이트 절연막을 활성홀 안에 형성하기 전에, 기판(1)의 상부면 보다 높은 상부면을 가지는 활성 패드(9)를 형성할 경우, 상기 게이트 절연막에 의한 전류 흐름 방해를 방지할 수 있다. As shown in FIG. 9, when the
<실시예 5><Example 5>
도 25는 본 발명의 실시예 5에 따른 저항 변화 메모리 장치의 단면도를 나타낸다. 25 is a sectional view of a resistance change memory device according to Embodiment 5 of the present invention.
도 25를 참조하면, 본 실시예에 따른 저항 변화 메모리 장치에서 활성홀(30) 안에 활성 기둥(32)과 기판(1) 사이에 활성 패드(9)가 배치될 수 있다. 이때 상기 활성 패드(9)의 측면은 상기 활성 기둥(32)의 측면과 정렬될 수 있다. 하부 선택 라인(LSL1~LSL3)은 상기 활성 패드(9)의 측면에 인접할 수 있다. 가변 저항막(34)은 하부 선택 라인(LSL1~LSL3)을 제외한 워드라인들(WL1~WL4) 및 상부 선택 라인(USL1~USL3)에 인접하도록 배치될 수 있다. 그 외의 구성은 실시예 1과 동일/유사할 수 있다. 그외의 구성은 실시예 1과 동일/유사할 수 있다. Referring to FIG. 25, an
도 26은 도 25의 저항 변화 메모리 장치를 제조하는 과정을 나타내는 단면도이다. FIG. 26 is a cross-sectional view illustrating a process of manufacturing the resistance change memory device of FIG. 25.
도 26을 참조하면, 도 9와 같이 활성홀(30)을 형성한 후에, 선택적 에피택시얼 성장(Selective epitaxial growth) 방법으로 상기 활성홀(30) 바닥에 노출된 상기 기판(1)의 표면으로부터 소정 높이까지 반도체 에피택시얼층을 성장시켜 상기 활성 패드(9)를 형성한다. 후속으로 상기 활성홀(30) 안에 실시예 1에서 설명한 방법과 유사하게 활성 기둥(32)과 가변저항막(34)을 형성한다. 그 외의 과정은 실시예 1과 동일/유사할 수 있다. Referring to FIG. 26, after the
<실시예 6><Example 6>
도 27은 본 발명의 실시예 5에 따른 저항 변화 메모리 장치의 단면도를 나타낸다. 27 is a sectional view of a resistance change memory device according to Embodiment 5 of the present invention.
도 27을 참조하면, 본 실시예에 따른 저항 변화 메모리 장치에서는 활성홀(30) 안에 활성 기둥(32)과 가변 저항막(34)이 배치되나, 상기 가변 저항막(34)의 하부면과 상기 활성 기둥(32) 사이에 하부 매립 절연막(8)이 개재된다. 상기 가변 저항막(34)의 하부면은 하부 선택 라인(LSL1~LSL3)과 제 1 워드라인(WL1) 사이에 위치할 수 있다. 상기 하부 매립 절연막(8)은 실리콘 산화막, 실리콘 질화막 및 실리콘 산화질화막과 같은 절연물질로 형성될 수 있다. 그 외의 구성은 실시예 1과 동일/유사할 수 있다. Referring to FIG. 27, in the resistance change memory device according to the present exemplary embodiment, an
도 28 내지 31은 도 27의 저항 변화 메모리 장치를 제조하는 과정을 순차적으로 나타내는 단면도들이다. 28 to 31 are cross-sectional views sequentially illustrating a process of manufacturing the resistance change memory device of FIG. 27.
도 28을 참조하면, 도 9와 같이 활성홀(9)이 형성된 상태에서 상기 기판(1) 상에 활성막(32)을 콘포말하게 형성한다. 그리고 상기 활성막(32) 상에 하부 매립 절연막(8)을 형성하여 상기 활성홀(30)을 채운다. Referring to FIG. 28, the
도 29를 참조하면, 상기 하부 매립 절연막(8)을 에치백하여 상기 활성홀(30) 하부에 상기 하부 매립 절연막(8)을 일부 잔존시킨다. 이때 상기 하부 매립 절연막(8)의 상부면의 높이가 하부 선택 라인(LSL1~LSL3)과 제 1 워드라인(WL1) 사이에 되도록 할 수 있다. 이때 상기 하부 매립 절연막(8) 상의 상기 활성막(32)은 노출될 수 있다.Referring to FIG. 29, the lower buried insulating
도 30을 참조하면, 상기 기판(1)의 전면 상에 가변 저항막(34)을 콘포말하게 적층하고 매립 절연막(36)을 적층하여 상기 활성홀(30)을 채울 수 있다.Referring to FIG. 30, the
도 31을 참조하면, 평탄화 식각 공정을 진행하여 제 7 층간 절연막(17) 상의 상기 활성막(32), 상기 가변 저항막(34) 및 상기 매립 절연막(36)을 제거한다. 후속으로 실시예 1과 동일/유사한 공정을 진행할 수 있다. Referring to FIG. 31, a planar etching process is performed to remove the
<실시예 7>≪ Example 7 >
도 32는 본 발명의 실시예 7에 따른 저항 변화 메모리 장치의 단면도이다. 32 is a sectional view of a resistance change memory device according to
도 32를 참조하면, 본 실시예에 따른 저항 변화 메모리 장치에서는 하부 선택 라인들(LSL1~LSL3)이 두 층에 걸쳐 배치되고 상부 선택 라인들(USL1~USL3)도 두 층에 걸쳐 배치될 수 있다. 즉 하나의 셀 스트링에 상부 선택 트랜지스터(UST)와 하부 선택 트랜지스터(LST)가 두개씩 배치되는 구조이다. 그 외의 구성은 실시예 1과 동일/유사할 수 있다. Referring to FIG. 32, in the resistance change memory device according to the present exemplary embodiment, the lower select lines LSL1 to LSL3 may be disposed over two layers, and the upper select lines USL1 to USL3 may be disposed over two layers. . That is, two upper select transistors UST and two lower select transistors LST are disposed in one cell string. Other configurations may be the same as or similar to those of the first embodiment.
<실시예 8>≪ Example 8 >
도 33은 본 발명의 실시예 8에 따른 저항 변화 메모리 장치의 단면도이다. 33 is a sectional view of a resistance change memory device according to
도 33을 참조하면, 실시예 6의 도 27과 같은 상태에서, 활성홀(30) 안의 가변저항막(34)과 매립 절연막(36)의 상부면의 높이가 제 4 워드라인(WL4)과 상부 선택 라인(USL1~USL3) 사이에 위치한다. 그리고 상기 활성홀(30) 안에서 상기 가변저항막(34)과 비트라인(BL1~BL3) 사이 그리고 상기 매립 절연막(36)과 비트라인(BL1~BL3) 사이에 상부 매립 절연막(48)이 개재된다. 그 외의 구성은 실시예 6과 동일/유사할 수 있다. Referring to FIG. 33, in the same state as in FIG. 27 of the sixth embodiment, the heights of the upper surfaces of the
도 34 및 도 35는 도 33의 저항 변화 메모리 장치를 제조하는 과정을 순차적으로 나타내는 단면도들이다.34 and 35 are cross-sectional views sequentially illustrating a process of manufacturing the resistance change memory device of FIG. 33.
도 34를 참조하면, 도 30과 같은 상태에서 매립 절연막(36)과 가변 저항막(34)에 대하여 에치백 공정을 진행하여 상기 활성홀(30) 안에 상기 매립 절연막(36)과 가변 저항막(34)의 상부면의 높이가 제 4 워드라인(WL4)과 상부 선택 라인(USL1~USL3) 사이에 위치하도록 형성한다. 이때 상기 가변 저항막(34) 상의 상기 활성막(32)은 식각되지 않고 노출될 수 있다. Referring to FIG. 34, the buried insulating
도 35를 참조하면, 상기 기판(1) 상에 상부 매립 절연막(48)을 적층하여 상기 활성홀(30) 상부를 채운다. 후속으로 평탄화 식각 공정을 진행하여 상기 제 7 층간절연막(17) 상의 상기 활성막(32) 및 상기 상부 매립 절연막(48)을 제거한다. 그리고 실시예 1과 동일/유사한 공정을 진행할 수 있다. Referring to FIG. 35, an upper buried insulating
<실시예 9>≪ Example 9 >
도 36은 본 발명의 실시예 9에 따른 저항 변화 메모리 장치의 단면도이다. 36 is a sectional view of a resistance change memory device according to
도 36을 참조하면, 본 실시예에 따른 저항 변화 메모리 장치에서는 활성홀(30) 안에서 활성 기둥(32)과 기판(1) 사이에 활성 패드(9)가 개재된다. 가변 저항막(34)은 워드라인들(WL1~WL4)의 측벽에 인접한 활성 기둥(32)의 내부 측벽을 덮는 스페이서 형태를 가질 수 있다. 가변저항막(34)은 상부 선택 라인들(USL1~USL3) 및 하부 선택 라인들(LSL1~LSL3)과는 인접하지 않고 이격되도록 배치될 수 있다. 상기 가변 저항막(34)과 비트라인(BL1~BL3) 사이 그리고 매립 절연막(36)과 비트라인(BL1~BL3) 사이에 상부 매립 절연막(48)이 개재된다. 그 외의 구성 및 이의 제조 방법은 실시예 5 및 8과 동일/유사할 수 있다. Referring to FIG. 36, in the resistance change memory device according to the present exemplary embodiment, an
<실시예 10>≪ Example 10 >
도 37은 본 발명의 실시예 10에 따른 저항 변화 메모리 장치의 단면도이다. 37 is a sectional view of a resistance change memory device according to Embodiment 10 of the present invention.
도 37을 참조하면, 본 실시예에 따른 저항 변화 메모리 장치에서는 활성홀(30) 안의 가변 저항막(34)과 매립 절연막(36)이 상부 선택 라인(USL1~USL3)을 제외한 워드라인들(WL1~WL4) 및 하부 선택 라인(LSL1~LSL3)에 인접하도록 배치된다. 상기 활성홀(30) 안에서 상기 가변 저항막(34)과 비트라인(BL1~BL3) 사이 그리고 매립 절연막(36)과 비트라인(BL1~BL3) 사이에 상부 매립 절연막(48)이 개재된다. 그 외의 구성 및 이의 제조 방법은 실시예 1과 동일/유사할 수 있다. Referring to FIG. 37, in the resistance change memory device according to the present exemplary embodiment, the
<실시예 11><Example 11>
도 38은 본 발명의 실시예 11에 따른 저항 변화 메모리 장치의 단면도이다. 도 39 및 40은 도 38의 'P2' 부분을 확대한 것으로 각각 프로그램 및 소거된 상태에서 전류의 흐름을 나타낸다.38 is a cross sectional view of a resistance change memory device according to
도 38을 참조하면, 본 실시예에 따른 저항 변화 메모리 장치에서는 활성홀(30)의 측벽을 가변 저항막(34)이 스페이서 형태로 덮는다. 그리고 상기 가변 저항막(34)의 측벽을 활성 기둥(32)이 덮는다. 즉 게이트 절연막(42)과 상기 활성 기둥(32) 사이에 가변 저항막(34)이 개재된다. 이때 상기 가변 저항막(34)의 두께는 바람직하게는 20nm 이하이다. 이와 같은 얇은 두께에 의해 후속의 저항 변화 메모리 장치의 구동시에 상기 활성 기둥(32)에 효과적으로 전계가 미칠 수 있다. 그 외의 구성은 실시예 1과 동일/유사할 수 있다.Referring to FIG. 38, in the resistance change memory device according to the present exemplary embodiment, the
도 38의 저항 변화 메모리 장치의 프로그램, 소거 및 읽기 동작은 실시예 1에서 설명한 바와 동일할 수 있다. 프로그램 동작시에 도 39에서처럼 가변 저항막(34) 내에 필라멘트(PM)가 형성될 수 있으며 소거 동작시에 도 40에서처럼 상기 필라멘트(PM)가 없어질 수 있다. 읽기 동작시에 선택된 셀 트랜지스터가 턴 오프되어도 도 39에서처럼 상기 필라멘트(PM)를 통해 전류가 흐를 수 있다. Program, erase, and read operations of the resistance change memory device of FIG. 38 may be the same as those described in the first embodiment. In the program operation, as illustrated in FIG. 39, the filament PM may be formed in the
도 38의 저항 변화 메모리 장치를 제조하는 과정은 도 9와 같이 활성홀(30)을 형성한 상태에서 상기 활성홀(30)의 측벽을 덮는 가변 저항막(34)을 먼저 형성한다. 이때 상기 가변 저항막(34)은 스페이서 형태로 형성되어 상기 기판(1)을 노출시킨다. 그리고 활성 기둥(32)을 형성한다. 그 외의 제조 과정은 실시예 1과 동일/유사할 수 있다. In the process of manufacturing the resistance change memory device of FIG. 38, the
도 41 내지 45는 실시예 11의 변형예들에 따른 저항 변화 메모리 장치의 단면도들이다.41 to 45 are cross-sectional views of the resistance change memory device according to the modifications of the eleventh embodiment.
도 41을 참조하면, 본 저항 변화 메모리 장치에서는 활성홀(30) 안에 활성 기둥(32)과 기판(1) 사이에 활성 패드(9)가 개재된다. 워드라인들(WL1~WL4)의 측벽의 게이트 절연막(42)과 상기 활성 기둥(32) 사이에 가변 저항막(34)이 개재된다. 상기 가변 저항막(34)은 활성 패드(9)와 하부 선택 라인(LSL1~LSL3) 사이 그리고 상기 활성 기둥(32)과 상부 선택 라인(USL1~USL3) 사이에는 개재되지 않는다. 그 외의 구성은 도 38을 참조하여 설명한 바와 같다. Referring to FIG. 41, in the resistance change memory device, an
도 42를 참조하면, 본 저항 변화 메모리 장치에서는 도 41과 유사하나 활성 패드(9)가 존재하지 않는다. 활성 기둥(32)이 기판(1)과 직접 접한다. 그 외의 구성은 도 41을 참조하여 설명한 바와 같다. Referring to FIG. 42, the resistance change memory device is similar to FIG. 41, but no
도 43을 참조하면, 본 저항 변화 메모리 장치에서는 도 42와 유사하나, 가변 저항막(34)이 연장되어 상부 선택 라인(USL1~USL3)과 활성 기둥(32) 사이에 개재된다. 그 외의 구성은 도 42를 참조하여 설명한 바와 같다. Referring to FIG. 43, the resistance change memory device is similar to FIG. 42, but the
도 44를 참조하면, 본 저항 변화 메모리 장치에서는 도 43과 유사하나, 활성 기둥(32)과 상기 기판(1) 사이에 활성 패드(9)가 개재된다. 그 외의 구성은 도 43을 참조하여 설명한 바와 같다.Referring to FIG. 44, the resistance change memory device is similar to FIG. 43, but an
도 45를 참조하면, 본 저항 변화 메모리 장치에서는 도 38과 유사하나, 가변 저항막(34)이 상부 선택 라인(USL1~USL3)과 활성 기둥(32) 사이에는 개재되지 않는다. 그 외의 구성은 도 38을 참조하여 설명한 바와 같다. Referring to FIG. 45, the resistance change memory device is similar to FIG. 38, but the
도 41 내지 45를 참조하여 설명한 저항 변화 메모리 장치들의 제조 방법은 실시예 1 내지 11을 참조하여 설명한 방법들과 유사할 수 있다. The method of manufacturing the resistance change memory devices described with reference to FIGS. 41 to 45 may be similar to the methods described with reference to the first to eleventh embodiments.
도 46은 본 발명의 실시예들에 따른 저항 변화 메모리 장치를 포함하는 메모리 시스템의 일 예를 나타내는 개략 블록도이다. 46 is a schematic block diagram illustrating an example of a memory system including a resistance change memory device according to example embodiments.
도 46을 참조하면, 메모리 시스템(1100)은 PDA, 포터블(portable) 컴퓨터, 웹 타블렛(web tablet), 무선 전화기(wireless phone), 모바일 폰(mobile phone), 디지털 뮤직 플레이어(digital music player), 메모리 카드(memory card), 또는 정보를 무선환경에서 송신 및/또는 수신할 수 있는 모든 소자에 적용될 수 있다.Referring to FIG. 46, the
메모리 시스템(1100)은 컨트롤러(1110), 키패드(keypad), 키보드 및 디스플레이와 같은 입출력 장치(1120), 메모리(1130), 인터페이스(1140), 및 버스(1150)를 포함한다. 메모리(1130)와 인터페이스(1140)는 버스(1150)를 통해 상호 소통된다.The
컨트롤러(1110)는 적어도 하나의 마이크로 프로세서, 디지털 시그널 프로세서, 마이크로 컨트롤러, 또는 그와 유사한 다른 프로세스 장치들을 포함한다. 메모리(1130)는 컨트롤러에 의해 수행된 명령을 저장하는 데에 사용될 수 있다. 입출력 장치(1120)는 시스템(1100) 외부로부터 데이터 또는 신호를 입력받거나 또는 시스템(1100) 외부로 데이터 또는 신호를 출력할 수 있다. 예를 들어, 입출력 장치(1120)는 키보드, 키패드 또는 디스플레이 소자를 포함할 수 있다.The controller 1110 includes at least one microprocessor, digital signal processor, microcontroller, or other similar process device.
메모리(1130)는 본 발명의 실시예들에 따른 저항 변화 메모리 장치를 포함한다. 메모리(1130)는 또한 다른 종류의 메모리, 임의의 수시 접근이 가능한 휘발성 메모리, 기타 다양한 종류의 메모리를 더 포함할 수 있다.The
인터페이스(1140)는 데이터를 통신 네트워크로 송출하거나, 네트워크로부터 데이터를 받는 역할을 한다.The
도 47은 본 발명의 실시예들에 따른 저항 변화 메모리 장치를 구비하는 메모리 카드의 일 예를 나타내는 개략 블록도이다. 47 is a schematic block diagram illustrating an example of a memory card including a resistance change memory device according to example embodiments.
도 47을 참조하면, 고용량의 데이터 저장 능력을 지원하기 위한 메모리 카드(1200)는 본 발명에 따른 플래시 메모리 장치(1210)를 장착한다. 본 발명에 따른 메모리 카드(1200)는 호스트(Host)와 플래시 메모리 장치(1210) 간의 제반 데이터 교환을 제어하는 메모리 컨트롤러(1220)를 포함한다. Referring to FIG. 47, a
SRAM(1221)은 프로세싱 유닛(1222)의 동작 메모리로써 사용된다. 호스트 인터페이스(1223)는 메모리 카드(1200)와 접속되는 호스트의 데이터 교환 프로토콜을 구비한다. 에러 정정 블록(1224)은 멀티 비트 플래시 메모리 장치(1210)로부터 독출된 데이터에 포함되는 에러를 검출 및 정정한다. 메모리 인터페이스(1225)는 본 발명의 플래시 메모리 장치(1210)와 인터페이싱 한다. 프로세싱 유닛(1222)은 메모리 컨트롤러(1220)의 데이터 교환을 위한 제반 제어 동작을 수행한다. 비록 도면에는 도시되지 않았지만, 본 발명에 따른 메모리 카드(1200)는 호스트(Host)와의 인터페이싱을 위한 코드 데이터를 저장하는 ROM(미도시됨) 등이 더 제공될 수 있음은 이 분야의 통상적인 지식을 습득한 자들에게 자명하다. The
이상의 본 발명의 플래시 메모리 장치 및 메모리 카드 또는 메모리 시스템에 따르면, 더미 셀들의 소거 특성이 개선된 플래시 메모리 장치(1210)를 통해서 신뢰성 높은 메모리 시스템을 제공할 수 있다. 특히, 최근 활발히 진행되는 반도체 디스크 장치(Solid State Disk: 이하 SSD) 장치와 같은 메모리 시스템에서 본 발명의 플래시 메모리 장치가 제공될 수 있다. 이 경우, 더미 셀로부터 야기되는 읽기 에러를 차단함으로써 신뢰성 높은 메모리 시스템을 구현할 수 있다. According to the above flash memory device and memory card or memory system of the present invention, it is possible to provide a reliable memory system through the
도 48은 본 발명의 실시예들에 따른 저항 변화 메모리 장치를 장착하는 정보 처리 시스템의 일 예를 나타내는 개략 블록도이다.48 is a schematic block diagram illustrating an example of an information processing system equipped with a resistance change memory device according to example embodiments.
도 48을 참조하면, 모바일 기기나 데스크 탑 컴퓨터와 같은 정보 처리 시스템에 본 발명의 플래시 메모리 시스템(1310)이 장착된다. 본 발명에 따른 정보 처리 시스템(1300)은 플래시 메모리 시스템(1310)과 각각 시스템 버스(1360)에 전기적으로 연결된 모뎀(1320), 중앙처리장치(1330), 램(1340), 유저 인터페이스(1350)를 포함한다. 플래시 메모리 시스템(1310)은 앞서 언급된 메모리 시스템 또는 플래시 메모리 시스템과 실질적으로 동일하게 구성될 것이다. 플래시 메모리 시스템(1310)에는 중앙처리장치(1330)에 의해서 처리된 데이터 또는 외부에서 입력된 데이터가 저장된다. 여기서, 상술한 플래시 메모리 시스템(1310)이 반도체 디스크 장치(SSD)로 구성될 수 있으며, 이 경우 정보 처리 시스템(1300)은 대용량의 데이터를 플래시 메모리 시스템(1310)에 안정적으로 저장할 수 있다. 그리고 신뢰성의 증대에 따라, 플래시 메모리 시스템(1310)은 에러 정정에 소요되는 자원을 절감할 수 있어 고속의 데이터 교환 기능을 정보 처리 시스템(1300)에 제공할 것이다. 도시되지 않았지만, 본 발명에 따른 정보 처리 시스템(1300)에는 응용 칩셋(Application Chipset), 카메라 이미지 프로세서(Camera Image Processor: CIS), 입출력 장치 등이 더 제공될 수 있음은 이 분야의 통상적인 지식을 습득한 자들에게 자명하다.Referring to FIG. 48, the
또한, 본 발명에 따른 플래시 메모리 장치 또는 메모리 시스템은 다양한 형태들의 패키지로 실장 될 수 있다. 예를 들면, 본 발명에 따른 플래시 메모리 장치 또는 메모리 시스템은 PoP(Package on Package), Ball grid arrays(BGAs), Chip scale packages(CSPs), Plastic Leaded Chip Carrier(PLCC), Plastic Dual In-Line Package(PDIP), Die in Waffle Pack, Die in Wafer Form, Chip On Board(COB), Ceramic Dual In-Line Package(CERDIP), Plastic Metric Quad Flat Pack(MQFP), Thin Quad Flatpack(TQFP), Small Outline(SOIC), Shrink Small Outline Package(SSOP), Thin Small Outline(TSOP), Thin Quad Flatpack(TQFP), System In Package(SIP), Multi Chip Package(MCP), Wafer-level Fabricated Package(WFP), Wafer-Level Processed Stack Package(WSP) 등과 같은 방식으로 패키지화되어 실장될 수 있다.Further, the flash memory device or memory system according to the present invention can be mounted in various types of packages. For example, the flash memory device or the memory system according to the present invention may be implemented as a package on package (PoP), ball grid arrays (BGAs), chip scale packages (CSPs), plastic leaded chip carriers (PDIP), Die in Waffle Pack, Die in Wafer Form, Chip On Board (COB), Ceramic Dual In-Line Package (CERDIP), Plastic Metric Quad Flat Pack (MQFP), Thin Quad Flatpack (TQFP) SOIC), Shrink Small Outline Package (SSOP), Thin Small Outline (TSOP), Thin Quad Flatpack (TQFP), System In Package (SIP), Multi Chip Package (MCP), Wafer-level Fabricated Package Level Processed Stack Package (WSP) or the like.
이상, 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예에는 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. While the present invention has been described in connection with what is presently considered to be practical exemplary embodiments, it is to be understood that the invention is not limited to the disclosed embodiments, but, on the contrary, It will be understood. It is therefore to be understood that the above-described embodiments are illustrative and not restrictive in every respect.
1: 기판 CSL: 공통 소오스 라인
LSL1~LSL3: 하부 선택 라인 USL1~USL3: 상부 선택 라인
WL1~WL4: 워드라인 BL1~BLn: 비트라인
11~17: 층간절연막 21~26: 희생막
9: 활성 패드 32: 활성 기둥
34: 가변 저항막 8, 36, 48: 매립 절연막
42: 게이트 절연막 46: 분리 절연막1: Substrate CSL: Common Source Line
LSL1 to LSL3: bottom select line USL1 to USL3: top select line
WL1 to WL4: Word line BL1 to BLn: Bit line
11 ~ 17:
9: active pad 32: active pillar
34: variable
42: gate insulating film 46: isolation insulating film
Claims (20)
상기 기판 상에 배치되며 중공(hollow) 구조의 활성 기둥;
상기 활성 기둥과 접하되, 산화 및 환원 반응에 의해 저항이 변화하는 가변저항막; 및
상기 활성 기둥 측면에 인접하여 배치되는 게이트를 포함하는 저항 변화 메모리 장치(Resistive RAM). Board;
An active pillar disposed on the substrate and having a hollow structure;
A variable resistance film in contact with the active pillar, the resistance of which is changed by oxidation and reduction reactions; And
Resistive RAM comprising a gate disposed adjacent the active pillar side.
상기 활성 기둥 내부를 채우는 매립 절연막을 더 포함하되,
상기 가변 저항막은 상기 활성 기둥과 상기 매립 절연막 사이에 개재되는 저항 변화 메모리 장치. The method of claim 1,
Further comprising a buried insulating film filling the inside of the active pillar,
And the variable resistance film is interposed between the active pillar and the buried insulating film.
상기 활성 기둥은 50nm 이하의 두께를 가지는 저항 변화 메모리 장치. 3. The method of claim 2,
And the active pillar has a thickness of 50 nm or less.
상기 활성 기둥과 상기 게이트 사이에 개재되는 게이트 절연막을 더 포함하되,
상기 가변 저항막은 상기 게이트 절연막과 상기 활성 기둥 사이에 개재되는 저항 변화 메모리 장치. The method of claim 1,
Further comprising a gate insulating film interposed between the active pillar and the gate,
The variable resistance film is a resistance change memory device interposed between the gate insulating film and the active pillar.
상기 가변 저항막은 20nm 이하의 두께를 가지는 저항 변화 메모리 장치. 5. The method of claim 4,
The variable resistance layer has a resistance change memory device having a thickness of less than 20nm.
상기 게이트의 양측의 상기 활성 기둥에 생성되는 전계 효과 소오스/드레인 영역들의 전압차 및 전기장 방향에 의해 상기 가변 저항막의 저항이 변하는 저항 변화 메모리 장치. The method of claim 1,
And a resistance of the variable resistance film is changed by a voltage difference and an electric field direction of field effect source / drain regions generated in the active pillars on both sides of the gate.
상기 가변 저항막은 전이금속산화물인 저항 변화 메모리 장치. The method of claim 1,
And the variable resistance layer is a transition metal oxide.
상기 가변 저항막은 지르코늄(Zr), 하프늄(Hf), 알루미늄(Al), 니켈(Ni), 구리(Cu), 몰리브덴(Mo), 탄탈륨(Ta), 티타늄(Ti), 텅스텐(W), 크롬(Cr), 스트론튬(Sr), 란탄(La), 망간(Mn), 칼슘(Ca), 프라세오디뮴(Praseodymium, Pr) 및 실리콘(Si)을 포함하는 그룹에서 선택되는 적어도 하나의 원소의 산화물인 저항 변화 메모리 장치. The method of claim 1,
The variable resistance film includes zirconium (Zr), hafnium (Hf), aluminum (Al), nickel (Ni), copper (Cu), molybdenum (Mo), tantalum (Ta), titanium (Ti), tungsten (W), and chromium. Resistance, which is an oxide of at least one element selected from the group consisting of (Cr), strontium (Sr), lanthanum (La), manganese (Mn), calcium (Ca), praseodymium (Pr), and silicon (Si) Change memory device.
상기 기판과 상기 활성 기둥 사이에 개재되는 활성 패드를 더 포함하는 저항 변화 메모리 장치. The method of claim 1,
The resistance change memory device further comprises an active pad interposed between the substrate and the active pillar.
상기 가변 저항막은 저항이 변하는 스위칭 막과 상기 스위칭 막과 접하며 상기 스위칭 막과 산소를 교환하는 산소 교환층을 포함하는 저항 변화 메모리 장치. The method of claim 1,
The variable resistance film may include a switching film having a variable resistance and an oxygen exchange layer in contact with the switching film and exchanging oxygen with the switching film.
상기 기판으로부터 돌출된 중공 구조의 활성 기둥;
상기 활성 기둥의 하부 측면에 인접한 하부 선택 게이트;
상기 활성 기둥의 상부 측면에 인접하며 상기 하부 선택 게이트와 이격된 상부 선택 게이트;
상기 하부 선택 게이트와 상기 상부 선택 게이트 사이에서 상기 활성 기둥에 인접하는 복수개의 셀 게이트들; 및
상기 셀 게이트들과 인접한 상기 활성 기둥과 접하되, 산화 및 환원 반응에 의해 저항이 변화하는 가변저항막을 포함하는 저항 변화 메모리 장치. Board;
An active pillar of a hollow structure protruding from the substrate;
A bottom select gate adjacent the bottom side of the active pillar;
An upper select gate adjacent the upper side of the active pillar and spaced apart from the lower select gate;
A plurality of cell gates adjacent to the active pillar between the lower select gate and the upper select gate; And
And a variable resistance layer in contact with the active pillars adjacent to the cell gates, the resistance of which is changed by oxidation and reduction reactions.
상기 가변 저항막은 연장되어 상기 상부 및 하부 선택 게이트들 중 적어도 하나에 인접하는 저항 변화 메모리 장치. The method of claim 11,
The variable resistance layer extends adjacent to at least one of the upper and lower select gates.
상기 하부 선택 게이트와 이에 인접한 상기 셀 게이트 간의 간격과 상기 상부 선택 게이트와 이에 인접한 상기 셀 게이트 간의 간격 중 적어도 하나는 상기 셀 게이트들 간의 간격보다 넓은 저항 변화 메모리 장치. The method of claim 11,
And at least one of an interval between the lower select gate and the cell gate adjacent thereto and an interval between the upper select gate and the cell gate adjacent thereto is wider than an interval between the cell gates.
상기 활성 기둥에 인접한 상기 하부 선택 게이트와 상기 상부 선택 게이트 중 적어도 하나는 복수개로 배치되는 저항 변화 메모리 장치. The method of claim 11,
And at least one of the lower select gate and the upper select gate adjacent to the active pillar is disposed in plurality.
상기 기판과 상기 활성 기둥 사이에 개재되는 활성 패드를 더 포함하되,
상기 하부 선택 게이트는 상기 활성 패드의 측면에 인접하는 저항 변화 메모리 장치. The method of claim 11,
Further comprising an active pad interposed between the substrate and the active pillar,
And the lower select gate is adjacent to a side of the active pad.
상기 활성 기둥 내부를 채우는 매립 절연막을 더 포함하되,
상기 가변 저항막은 상기 활성 기둥과 상기 매립 절연막 사이에 개재되는 저항 변화 메모리 장치. The method of claim 11,
Further comprising a buried insulating film filling the inside of the active pillar,
And the variable resistance film is interposed between the active pillar and the buried insulating film.
상기 활성 기둥과 상기 셀 게이트 사이에 개재되는 게이트 절연막을 더 포함하되,
상기 가변 저항막은 상기 게이트 절연막과 상기 활성 기둥 사이에 개재되는 저항 변화 메모리 장치. The method of claim 11,
Further comprising a gate insulating film interposed between the active pillar and the cell gate,
The variable resistance film is a resistance change memory device interposed between the gate insulating film and the active pillar.
상기 셀 게이트의 양측의 상기 활성 기둥에 생성되는 전계 효과 소오스/드레인 영역들의 전압차와 전기장의 방향에 의해 상기 가변 저항막의 저항이 변하는 저항 변화 메모리 장치. The method of claim 11,
And a resistance of the variable resistance film is changed by a direction of an electric field and a voltage difference between field effect source / drain regions generated in the active pillars on both sides of the cell gate.
상기 기판에 배치되는 공통 소오스 라인; 및
상기 공통 소오스 라인과 전기적으로 연결되는 더미 비트라인을 더 포함하는 저항 변화 메모리 장치. The method of claim 11,
A common source line disposed on the substrate; And
And a dummy bit line electrically connected to the common source line.
상기 활성 기둥 내부에서 상기 가변 저항막의 하부면과 상기 활성 기둥의 바닥면 사이에 개재되는 하부 매립 절연막; 및
상기 활성 기둥 내부에서 상기 가변 저항막의 상부면 상에 배치되는 상부 매립 절연막 중에 적어도 하나를 더 포함하는 저항 변화 메모리 장치. The method of claim 11,
A lower buried insulating layer interposed between the lower surface of the variable resistance film and the bottom surface of the active pillar in the active pillar; And
And at least one of an upper buried insulating layer disposed on an upper surface of the variable resistance layer in the active pillar.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/783,663 US9093369B2 (en) | 2012-06-07 | 2013-03-04 | Three-dimensional resistive random access memory devices, methods of operating the same, and methods of fabricating the same |
TW102118140A TW201407841A (en) | 2012-06-07 | 2013-05-23 | Three-dimensional resistive random access memory devices, methods of operating the same, and methods of fabricating the same |
CN201310226492.1A CN103490008B (en) | 2012-06-07 | 2013-06-07 | Three-dimensional resistance ram device, its operating method and its manufacture method |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120061129 | 2012-06-07 | ||
KR20120061129 | 2012-06-07 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20130137509A true KR20130137509A (en) | 2013-12-17 |
KR102010928B1 KR102010928B1 (en) | 2019-10-21 |
Family
ID=49983729
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120098463A KR102010928B1 (en) | 2012-06-07 | 2012-09-05 | Resistive random-access memory device, methods of operating and fabricating the same |
Country Status (2)
Country | Link |
---|---|
KR (1) | KR102010928B1 (en) |
TW (1) | TW201407841A (en) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150121766A (en) * | 2014-04-21 | 2015-10-30 | 삼성전자주식회사 | Semiconductor Memory Device And Method Of Fabricating The Same |
KR20200000664A (en) * | 2018-06-25 | 2020-01-03 | 삼성전자주식회사 | Thin film transistor and vertical non-volatile memory device including transition metal-induced polycrystalline metal oxide channel layer |
WO2020027532A1 (en) * | 2018-07-30 | 2020-02-06 | 한양대학교 산학협력단 | Vertical nonvolatile memory element and thin film transistor comprising aluminum oxide film and polycrystalline metal oxide channel layer crystallization-induced by transition metal |
US10600804B2 (en) | 2017-11-30 | 2020-03-24 | Samsung Electronics Co., Ltd. | Vertical memory devices |
KR20200103197A (en) * | 2019-02-18 | 2020-09-02 | 삼성전자주식회사 | Semiconductor device and method of fabricating the same |
KR20210089075A (en) * | 2020-01-06 | 2021-07-15 | 윈본드 일렉트로닉스 코포레이션 | Resistive random-access memory device and manufacturing method thereof |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101603971B1 (en) * | 2014-07-30 | 2016-03-17 | 피에스케이 주식회사 | Substrate treating apparatus and Substrate treating method |
JP2020038911A (en) * | 2018-09-05 | 2020-03-12 | キオクシア株式会社 | Semiconductor memory device and method for manufacturing semiconductor memory device |
CN111354739A (en) * | 2018-12-21 | 2020-06-30 | 芯恩(青岛)集成电路有限公司 | Three-dimensional junction semiconductor memory device and manufacturing method thereof |
JP2022146030A (en) * | 2021-03-22 | 2022-10-05 | キオクシア株式会社 | Semiconductor storage device and manufacturing method for the same |
KR20220143247A (en) * | 2021-04-16 | 2022-10-25 | 삼성전자주식회사 | Semiconductor devices having edge insulating layers |
KR20230000055A (en) | 2021-06-24 | 2023-01-02 | 에스케이하이닉스 주식회사 | Resistive memory device and operating method thereof |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011056281A1 (en) * | 2009-11-06 | 2011-05-12 | Rambus Inc. | Three-dimensional memory array stacking structure |
KR20110090393A (en) * | 2010-02-03 | 2011-08-10 | 삼성전자주식회사 | Semiconductor device using variable resistance material and method of driving the same |
KR20120003351A (en) * | 2010-07-02 | 2012-01-10 | 삼성전자주식회사 | Three dimensional non-volatile memory device and operating method thereof |
KR20120010050A (en) * | 2010-07-23 | 2012-02-02 | 삼성전자주식회사 | Nonvolatile memory element and memory device including the same |
-
2012
- 2012-09-05 KR KR1020120098463A patent/KR102010928B1/en active IP Right Grant
-
2013
- 2013-05-23 TW TW102118140A patent/TW201407841A/en unknown
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011056281A1 (en) * | 2009-11-06 | 2011-05-12 | Rambus Inc. | Three-dimensional memory array stacking structure |
KR20110090393A (en) * | 2010-02-03 | 2011-08-10 | 삼성전자주식회사 | Semiconductor device using variable resistance material and method of driving the same |
KR20120003351A (en) * | 2010-07-02 | 2012-01-10 | 삼성전자주식회사 | Three dimensional non-volatile memory device and operating method thereof |
KR20120010050A (en) * | 2010-07-23 | 2012-02-02 | 삼성전자주식회사 | Nonvolatile memory element and memory device including the same |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150121766A (en) * | 2014-04-21 | 2015-10-30 | 삼성전자주식회사 | Semiconductor Memory Device And Method Of Fabricating The Same |
US10600804B2 (en) | 2017-11-30 | 2020-03-24 | Samsung Electronics Co., Ltd. | Vertical memory devices |
US11069709B2 (en) | 2017-11-30 | 2021-07-20 | Samsung Electronics Co., Ltd. | Vertical memory devices |
KR20200000664A (en) * | 2018-06-25 | 2020-01-03 | 삼성전자주식회사 | Thin film transistor and vertical non-volatile memory device including transition metal-induced polycrystalline metal oxide channel layer |
US10892366B2 (en) | 2018-06-25 | 2021-01-12 | Samsung Electronics Co., Ltd. | Thin film transistor and vertical non-volatile memory device including transition metal-induced polycrystalline metal oxide channel layer |
US11942553B2 (en) | 2018-06-25 | 2024-03-26 | Samsung Electronics Co., Ltd. | Method for fabricating a semiconductor device |
WO2020027532A1 (en) * | 2018-07-30 | 2020-02-06 | 한양대학교 산학협력단 | Vertical nonvolatile memory element and thin film transistor comprising aluminum oxide film and polycrystalline metal oxide channel layer crystallization-induced by transition metal |
KR20200013431A (en) * | 2018-07-30 | 2020-02-07 | 한양대학교 산학협력단 | Thin film transistor and vertical non-volatile memory device including transition metal-induced polycrystalline metal oxide channel layer and aluminium oxide layer |
KR20200103197A (en) * | 2019-02-18 | 2020-09-02 | 삼성전자주식회사 | Semiconductor device and method of fabricating the same |
KR20210089075A (en) * | 2020-01-06 | 2021-07-15 | 윈본드 일렉트로닉스 코포레이션 | Resistive random-access memory device and manufacturing method thereof |
Also Published As
Publication number | Publication date |
---|---|
TW201407841A (en) | 2014-02-16 |
KR102010928B1 (en) | 2019-10-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102010928B1 (en) | Resistive random-access memory device, methods of operating and fabricating the same | |
US9093369B2 (en) | Three-dimensional resistive random access memory devices, methods of operating the same, and methods of fabricating the same | |
US10483323B2 (en) | Three-dimensional semiconductor device | |
US10903227B2 (en) | Semiconductor devices and methods of fabricating the same | |
US9466613B2 (en) | Vertical type memory device | |
US9059395B2 (en) | Resistive random access memory devices having variable resistance layers and related methods | |
US9711523B2 (en) | Semiconductor devices | |
US7843718B2 (en) | Non-volatile memory devices including stacked NAND-type resistive memory cell strings and methods of fabricating the same | |
KR101991943B1 (en) | Semiconductor devices and methods of manufacturing the same | |
KR101835114B1 (en) | Three Dimensional Semiconductor Device And Method Of Fabricating The Same | |
US8541832B2 (en) | Integrated circuit memory devices having vertical transistor arrays therein and methods of forming same | |
KR20170090183A (en) | Integrated circuit device including vertical memory device and method of manufacturing the same | |
KR20160049619A (en) | Three dimensional semiconductor device | |
US9287167B2 (en) | Vertical type memory device | |
KR20160021376A (en) | Semiconductor device | |
US20120168848A1 (en) | Non-volatile memory device and method for fabricating the same | |
KR20150002947A (en) | Semiconductor device | |
CN110767657B (en) | Semiconductor device and method for manufacturing semiconductor device | |
JP2012038835A (en) | Nonvolatile semiconductor memory device and method of manufacturing the same | |
US20120223382A1 (en) | Non-volatile memory device and method for fabricating the same | |
CN103715176A (en) | Semiconductor device | |
KR100798816B1 (en) | Nand-type non volatile memory devcie and method of the same | |
KR20130071006A (en) | Variable resistance memory device and method of forming the same | |
KR101458957B1 (en) | Selection transistor and method of fabricating the same | |
KR101642929B1 (en) | Nonvolatile memory device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |