KR20090076668A - 플라즈마 디스플레이 패널 - Google Patents
플라즈마 디스플레이 패널 Download PDFInfo
- Publication number
- KR20090076668A KR20090076668A KR1020080002732A KR20080002732A KR20090076668A KR 20090076668 A KR20090076668 A KR 20090076668A KR 1020080002732 A KR1020080002732 A KR 1020080002732A KR 20080002732 A KR20080002732 A KR 20080002732A KR 20090076668 A KR20090076668 A KR 20090076668A
- Authority
- KR
- South Korea
- Prior art keywords
- portions
- electrode
- discharge
- line
- scan
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/24—Sustain electrodes or scan electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/34—Vessels, containers or parts thereof, e.g. substrates
- H01J11/38—Dielectric or insulating layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/10—AC-PDPs with at least one main electrode being out of contact with the plasma
- H01J11/12—AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/34—Vessels, containers or parts thereof, e.g. substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/24—Sustain electrodes or scan electrodes
- H01J2211/245—Shape, e.g. cross section or pattern
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/32—Disposition of the electrodes
- H01J2211/323—Mutual disposition of electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Gas-Filled Discharge Tubes (AREA)
Abstract
본 발명은 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은 서로 나란한 스캔 전극과 서스테인 전극이 배치되는 전면 기판과, 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극이 배치되는 후면 기판 및 전면 기판과 후면 기판 사이에서 방전셀을 구획하는 격벽을 포함하고, 스캔 전극 및 서스테인 전극은 단일층(One Layer)이고, 어드레스 전극과 교차하는 라인부와, 라인부로부터 돌출되는 제 1 부분과 제 2 부분과, 제 1 부분의 끝단에서 제 1 부분과 다른 방향으로 연장되는 제 3 부분 및 제 2 부분의 끝단에서 제 2 부분과 다른 방향으로 연장되는 제 4 부분을 포함할 수 있다.
Description
본 발명은 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널은 격벽으로 구획된 방전 셀(Cell) 내에 형성되는 형광체 층을 포함하고, 아울러 복수의 전극(Electrode)을 포함한다.
플라즈마 디스플레이 패널의 전극에 구동 신호를 공급하면, 방전 셀 내에서는 공급되는 구동 신호에 의해 방전이 발생한다. 여기서, 방전 셀 내에서 구동 신호에 의해 방전이 될 때, 방전 셀 내에 충진 되어 있는 방전 가스가 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 이러한 진공 자외선이 방전 셀 내에 형성된 형광체를 발광시켜 가시 광을 발생시킨다. 이러한 가시 광에 의해 플라즈마 디스플레이 패널의 화면상에 영상이 표시된다.
본 발명은 전면 기판에 배치되는 전극을 개선하여 영상의 휘도가 과도하게 저하되는 것을 방지하고, 방전전류를 감소시키는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
본 발명에 따른 플라즈마 디스플레이 패널은 서로 나란한 스캔 전극과 서스테인 전극이 배치되는 전면 기판과, 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극이 배치되는 후면 기판 및 전면 기판과 후면 기판 사이에서 방전셀을 구획하는 격벽을 포함하고, 스캔 전극 및 서스테인 전극은 단일층(One Layer)이고, 어드레스 전극과 교차하는 라인부와, 라인부로부터 돌출되는 제 1 부분과 제 2 부분과, 제 1 부분의 끝단에서 제 1 부분과 다른 방향으로 연장되는 제 3 부분 및 제 2 부분의 끝단에서 제 2 부분과 다른 방향으로 연장되는 제 4 부분을 포함할 수 있다.
또한, 제 3 부분과 제 4 부분은 이격되어 배치될 수 있다.
또한, 라인부로부터 제 1 부분 및 제 2 부분 중 적어도 하나와 역방향으로 돌출되는 적어도 하나의 제 5 부분을 더 포함할 수 있다.
또한, 제 1 부분 및 제 2 부분 중 적어도 하나와 제 5 부분은 일직선상에 배치될 수 있다.
또한, 제 1 부분과 제 2 부분은 방전셀의 후방으로 돌출될 수 있다.
또한, 제 1 부분과 제 3 부분이 연결되는 부분, 제 2 부분과 제 4 부분이 연결되는 부분은 곡률을 가질 수 있다.
또한, 제 1 부분과 제 3 부분이 연결되는 지점에서 제 1 부분 및 제 3 부분과 다른 방향으로 돌출되는 제 6 부분과, 제 2 부분과 제 4 부분이 연결되는 지점에서 제 2 부분 및 제 4 부분과 다른 방향으로 돌출되는 제 7 부분을 더 포함할 수 있다.
또한, 제 3 부분 및 제 4 부분 중 적어도 하나는 라인부와 나란할 수 있다.
또한, 제 3 부분이 연장되는 방향과 제 4 부분이 연장되는 방향은 서로 역방향일 수 있다.
또한, 서로 나란한 스캔 전극과 서스테인 전극이 배치되는 전면 기판과, 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극이 배치되는 후면 기판 및 전면 기판과 후면 기판 사이에서 방전셀을 구획하는 격벽을 포함하고, 스캔 전극 및 상기 서스테인 전극은 단일층(One Layer)이고, 어드레스 전극과 교차하는 라인부와, 라인부로부터 돌출되는 방전셀의 중심방향으로 돌출되는 제 1 부분과 제 2 부분과, 제 1 부분의 끝단에서 제 1 부분과 다른 방향으로 연장되는 제 3 부분 및 제 2 부분의 끝단에서 제 2 부분과 다른 방향으로 연장되는 제 4 부분을 포함할 수 있다.
또한, 제 1 부분과 제 3 부분이 연결되는 지점에서 제 1 부분 및 제 3 부분과 다른 방향으로 돌출되는 제 8 부분과, 제 2 부분과 제 4 부분이 연결되는 지점에서 제 2 부분 및 제 4 부분과 다른 방향으로 돌출되는 제 9 부분을 더 포함할 수 있다.
또한, 제 8 부분은 제 1 부분과 일직선상에 배치되고, 제 9 부분은 제 2 부분과 일직선상에 배치될 수 있다.
본 발명에 따른 플라즈마 디스플레이 패널은 영상의 휘도가 과도하게 저하되는 것을 방지하여 영상의 화질을 향상시키고, 방전전류를 감소시켜 구동효율을 향상시키는 효과가 있다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 패널을 상세히 설명하기로 한다.
도 1은 플라즈마 디스플레이 패널의 구조에 대해 설명하기 위한 도면이다.
도 1을 살펴보면 플라즈마 디스플레이 패널(100)은 서로 나란한 스캔 전극(102, Y)과 서스테인 전극(103, Z)이 형성되는 전면 기판(101)과, 스캔 전극(102, Y) 및 서스테인 전극(103, Z)과 교차하는 어드레스 전극(113, X)이 형성되는 후면 기판(111)을 포함할 수 있다.
스캔 전극(102, Y)과 서스테인 전극(103, Z)의 상부에는 스캔 전극(102, Y) 및 서스테인 전극(103, Z)의 방전 전류를 제한하며 스캔 전극(102, Y)과 서스테인 전극(103, Z) 간을 절연시키는 상부 유전체 층(104)이 배치될 수 있다.
상부 유전체 층(104)의 상부에는 방전 조건을 용이하게 하기 위한 보호 층(105)이 형성될 수 있다. 이러한 보호 층(105)은 2차 전자 방출 계수가 높은 재 질, 예컨대 산화마그네슘(MgO) 재질을 포함할 수 있다.
후면 기판(111) 상에는 어드레스 전극(113, X)이 형성되고, 이러한 어드레스 전극(113, X)의 상부에는 어드레스 전극(113, X)을 절연시키는 하부 유전체 층(115)이 형성될 수 있다.
하부 유전체 층(115)의 상부에는 방전 공간 즉, 방전 셀을 구획하기 위한 스트라이프 타입(Stripe Type), 웰 타입(Well Type), 델타 타입(Delta Type), 벌집 타입 등의 격벽(112)이 형성될 수 있다. 이에 따라, 전면 기판(101)과 후면 기판(111)의 사이에서 적색(Red : R)광을 방출하는 제 1 방전 셀, 청색(Blue : B)광을 방출하는 제 2 방전 셀 및 녹색(Green : G)광을 방출하는 제 3 방전 셀 등이 형성될 수 있다.
또한, 제 1, 2, 3 방전 셀 이외에 백색(White : W) 또는 황색(Yellow : Y)광을 방출하는 제 4 방전 셀이 더 형성되는 것도 가능하다.
한편, 제 1, 2, 3 방전 셀의 폭은 실질적으로 동일할 수도 있지만, 제 1 방전 셀, 제 2 방전 셀 및 제 3 방전 셀 중 적어도 하나의 폭이 다른 방전 셀의 폭과 다르게 할 수도 있다.
예컨대, 적색(R)광을 방출하는 제 1 방전 셀의 폭이 가장 작고, 녹색(G)광을 방출하는 제 3 방전 셀 및 청색(B)광을 방출하는 제 2 방전 셀의 폭을 제 1 방전 셀의 폭보다 크게 할 수 있다. 그러면, 구현되는 영상의 색온도 특성이 향상될 수 있다. 제 2 방전 셀의 폭은 제 3 방전 셀의 폭과 실질적으로 동일하거나 상이할 수 있다.
또한, 격벽(112)은 서로 교차하는 제 1 격벽(112a)과 제 2 격벽(112b)을 포함하고, 여기서, 제 1 격벽(112a)의 높이와 제 2 격벽(112b)의 높이가 서로 다를 수 있다. 여기서, 제 1 격벽(112a)은 후면 기판(111)의 장변과 나란하고, 제 2 격벽(112b)은 후면 기판(111)의 단변과 나란할 수 있다.
또한, 도 1에 도시된 격벽(112)의 구조뿐만 아니라, 다양한 형상의 격벽의 구조도 가능할 것이다. 제 1 격벽(112a) 또는 제 2 격벽(112b) 중 하나 이상에 배기 통로로 사용 가능한 채널(Channel)이 형성된 채널형 격벽 구조, 제 1 격벽(112a) 또는 제 2 격벽(112b) 중 하나 이상에 홈(Hollow)이 형성된 홈형 격벽 구조 등이 가능할 것이다.
또한, 제 1, 2, 3 방전 셀 각각이 동일한 선상에 배열되는 것으로 도시 및 설명되고 있지만, 다른 형상으로 배열되는 것도 가능할 것이다. 예컨대, 제 1, 2, 3 방전 셀이 삼각형 형상으로 배열되는 델타(Delta) 타입의 배열도 가능할 것이다. 또한, 방전 셀의 형상도 사각형상뿐만 아니라 오각형, 육각형 등의 다양한 다각 형상도 가능할 것이다.
또한, 여기 도 1에서는 후면 기판(111)에 격벽(112)이 형성된 경우만을 도시하고 있지만, 격벽(112)은 전면 기판(101) 또는 후면 기판(111) 중 적어도 어느 하나에 형성될 수 있다.
격벽(112)에 의해 구획된 방전 셀 내에는 방전 가스가 채워질 수 있다.
아울러, 격벽(112)에 의해 구획된 방전 셀 내에는 어드레스 방전 시 화상표시를 위한 가시 광을 방출하는 형광체 층(114)이 형성될 수 있다. 예를 들면, 적색 광을 발생시키는 제 1 형광체 층, 청색 광을 발생시키는 제 2 형광체 층 및 녹색 광을 발생시키는 제 3 형광체 층이 형성될 수 있다.
또한, 제 1, 2, 3 형광체 이외에 백색(White : W) 및/또는 황색(Yellow : Y) 광을 발생시키는 제 4 형광체 층이 더 형성되는 것도 가능하다.
또한, 제 1, 2, 3 형광체 층의 두께가 다른 형광체 층과 상이할 수 있다. 예를 들면, 제 2 형광체 층 또는 제 3 형광체 층의 두께가 제 1 형광체 층의 두께보다 더 두꺼울 수 있다. 여기서, 제 2 형광체 층의 두께는 제 3 형광체 층의 두께와 실질적으로 동일하거나 상이할 수 있다.
또한, 이상의 설명에서는 상부 유전체 층(104) 및 하부 유전체 층(115)이 각각 하나의 층(Layer)인 경우만을 도시하고 있지만, 이러한 상부 유전체 층(104) 및 하부 유전체 층(115) 중 하나 이상은 복수의 층으로 이루지는 것도 가능한 것이다.
아울러, 격벽(112)으로 인한 외부 광의 반사를 방지하기 위해 격벽(112)의 상부에 외부 광을 흡수할 수 있는 블랙 층(미도시)을 더 배치하는 것도 가능하다.
또한, 격벽(112)과 대응되는 전면 기판(101) 상의 특정 위치에 또 다른 블랙 층(미도시)이 더 형성되는 것도 가능하다.
또한, 후면 기판(111) 상에 형성되는 어드레스 전극(113)은 폭이나 두께가 실질적으로 일정할 수도 있지만, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 폭이나 두께와 다를 수도 있을 것이다. 예컨대, 방전 셀 내부에서의 폭이나 두께가 방전 셀 외부에서의 그것보다 더 넓거나 두꺼울 수 있을 것이다.
도 2는 플라즈마 디스플레이 패널의 구동방법을 설명하기 위한 도면이다.
도 2를 살펴보면, 프레임(Frame)의 복수의 서브필드(Sub-Field) 중 적어도 하나의 서브필드의 초기화를 위한 리셋 기간(RP)에서는 스캔 전극(Y)으로 상승 신호(RS)와 하강 신호(FS)가 공급될 수 있다.
예를 들면, 리셋 기간의 셋업 기간(SU)에서는 스캔 전극에 상승신호가 공급되고, 셋업 기간 이후의 셋다운 기간(SD)에서는 스캔 전극에 하강신호가 공급될 수 있다.
스캔 전극에 상승 신호가 공급되면, 상승 신호에 의해 방전 셀 내에는 약한 암방전(Dark Discharge), 즉 셋업 방전이 일어난다. 이 셋업 방전에 의해 방전 셀 내에는 벽 전하(Wall Charge)의 분포가 균일해질 수 있다.
상승 신호가 공급된 이후, 스캔 전극에 하강 신호가 공급되면, 방전 셀 내에서 미약한 소거 방전(Erase Discharge), 즉 셋다운 방전이 발생한다. 이 셋다운 방전에 의해 방전 셀 내에는 어드레스 방전이 안정되게 일어날 수 있을 정도의 벽전하가 균일하게 잔류될 수 있다.
리셋 기간 이후의 어드레스 기간(AP)에서는 하강 신호의 최저 전압보다는 높은 전압을 갖는 스캔 바이어스 신호(Vsc)가 스캔 전극에 공급될 수 있다.
또한, 어드레스 기간에서는 스캔 바이어스 신호로부터 하강하는 스캔 신호(Scan)가 스캔 전극에 공급될 수 있다.
한편, 적어도 하나의 서브필드의 어드레스 기간에서 스캔 전극으로 공급되는 스캔 신호의 펄스폭은 다른 서브필드의 스캔 신호의 펄스폭과 다를 수 있다. 예컨대, 시간상 뒤에 위치하는 서브필드에서의 스캔 신호의 폭이 앞에 위치하는 서브필 드에서의 스캔 신호의 폭보다 작을 수 있다. 또한, 서브필드의 배열 순서에 따른 스캔 신호 폭의 감소는 2.6㎲(마이크로초), 2.3㎲, 2.1㎲, 1.9㎲ 등과 같이 점진적으로 이루어질 수 있거나 2.6㎲, 2.3㎲, 2.3㎲, 2.1㎲......1.9㎲, 1.9㎲ 등과 같이 이루어질 수도 있다.
이와 같이, 스캔 신호가 스캔 전극으로 공급될 때, 스캔 신호에 대응되게 어드레스 전극(X)에 데이터 신호(Data)가 공급될 수 있다.
이러한 스캔 신호와 데이터 신호가 공급되면, 스캔 신호와 데이터 신호 간의 전압 차와 리셋 기간에 생성된 벽 전하들에 의한 벽 전압이 더해지면서 데이터 신호가 공급되는 방전 셀 내에는 어드레스 방전이 발생될 수 있다.
어드레스 기간 이후의 서스테인 기간(SP)에서는 스캔 전극 또는 서스테인 전극 중 적어도 하나에 서스테인 신호(SUS)가 공급될 수 있다. 예를 들면, 스캔 전극과 서스테인 전극에 교번적으로 서스테인 신호가 공급될 수 있다.
이러한 서스테인 신호가 공급되면, 어드레스 방전에 의해 선택된 방전 셀은 방전 셀 내의 벽 전압과 서스테인 신호의 서스테인 전압(Vs)이 더해지면서 서스테인 신호가 공급될 때 스캔 전극과 서스테인 전극 사이에 서스테인 방전 즉, 표시방전이 발생될 수 있다.
도 3은 스캔 전극, 서스테인 전극 및 블랙층에 대해 설명하기 위한 도면이다.
도 3을 살펴보면, 스캔 전극(102)과 서스테인 전극(103)은 단일 층(One Layer)구조일 수 있다. 즉, 스캔 전극(102)과 서스테인 전극(103)은 투명 전극이 생략된 버스(Bus) 전극인 것이다.
또한, 스캔 전극(102) 및 서스테인 전극(103)과 전면 기판(101) 사이에는 각각 블랙층(120, 130)이 배치될 수 있다.
스캔 전극(102)과 서스테인 전극(103)은 전기 전도성이 우수하고, 성형하기 쉬운 금속성 재질, 예컨대 음(Ag), 금(Au), 구리(Cu), 알루미늄(Al) 등의 재질로 이루어질 수 있다.
블랙층(120. 130)은 흑색도(Degree of Darkness)가 상대적으로 높은 재질, 예컨대 코발트(Co) 재질과 루테늄(Ru)을 포함할 수 있다.
이와 같이, 스캔 전극(102) 및 서스테인 전극(103)과 전면 기판(101) 사이에 블랙층(120, 130)이 배치되면, 패널 반사율을 저감시켜 구현되는 영상의 콘트라스트(Contrast) 특성이 향상될 수 있다.
도 4 내지 도 5는 스캔 전극과 서스테인 전극의 구조를 보다 상세히 설명하기 위한 도면이다.
먼저, 도 4를 살펴보면 스캔 전극(102)과 서스테인 전극(103)은 어드레스 전극(113)과 교차하는 라인부(400, 401)와, 라인부(400, 401)로부터 돌출되는 제 1 부분(410, 411)과 제 2 부분(420, 421)고, 제 1 부분(410, 411)의 끝단에서 제 1 부분(410, 411)과 다른 방향으로 연장되는 제 3 부분(430, 431)과, 제 2 부분(420, 421)의 끝단에서 제 2 부분(420, 421)과 다른 방향으로 연장되는 제 4 부분(440, 441)을 포함할 수 있다.
여기서, 제 3 부분(430, 431) 및 제 4 부분(440, 441) 중 적어도 하나는 라 인부(400, 401)와 나란할 수 있다. 또한, 제 3 부분(430, 431)이 연장되는 방향과 제 4 부분(440, 441)이 연장되는 방향은 서로 역방향인 것이 바람직할 수 있다.
스캔 전극(102) 및 서스테인 전극(103) 중 적어도 하나에 구동신호가 공급되면, 스캔 전극(102)과 서스테인 전극(103)의 사이에서 방전이 개시되고, 개시된 방전은 제 1 부분(410, 411)과 제 2 부분(420, 421) 및 제 3 부분(430, 431)과 제 4 부분(440, 441)을 타고 방전셀의 후방으로 확산될 수 있다.
여기서, 스캔 전극(102)과 서스테인 전극(103) 사이에 개시된 방전이 방전셀의 후방으로 용이하게 확산되도록 하기 위해 제 1 부분(410, 411)과 제 2 부분(420, 421)은 격벽(112)에 의해 구획된 방전셀의 후방으로 돌출될 수 있다.
또한, 방전셀에서 스캔 전극(102) 또는 서스테인 전극(103)에 의해 가려지는 부분의 면적을 줄이기 위해서 제 3 부분(430, 431)과 제 4 부분(440, 441)은 이격되어 배치되는 것이 바람직할 수 있다.
다음, 도 5를 살펴보면 스캔 전극(102)과 서스테인 전극(103)은 라인부(400, 410)로부터 제 1 부분(410, 411) 및 제 2 부분(420, 421) 중 적어도 하나의 역방향으로 돌출되는 적어도 하나의 제 5 부분(450a, 450b, 451a, 451b)을 더 포함할 수 있다. 자세하게는 제 1 부분(410, 411)과 제 2 부분(420, 421)은 방전셀의 후방으로 돌출되고, 제 5 부분(450a, 450b, 451a, 451b)은 방전셀의 중심방향으로 돌출될 수 있다.
이러한 경우에는 스캔 전극(102) 및 서스테인 전극(103) 중 적어도 하나에 구동신호가 공급되면, 스캔 전극(102)의 제 5 부분(450a, 450b)과 서스테인 전 극(103)의 제 5 부분(451a, 451b)의 사이에서 방전이 개시될 수 있다. 그러면, 스캔 전극(102)과 서스테인 전극(103) 간의 방전 개시 전압이 낮아짐으로써 구동효율이 향상될 수 있다.
아울러, 스캔 전극(102)의 제 5 부분(450a, 450b)과 서스테인 전극(103)의 제 5 부분(451a, 451b)의 사이에서 개시된 방전이 방전셀 후방으로 보다 용이하게 확산되도록 하기 위해, 제 1 부분(410, 411) 및 제 2 부분(420, 421) 중 적어도 하나와 제 5 부분(450a, 450b, 451a, 451b)은 일직선상에 배치되는 것이 바람직할 수 있다.
도 5에서는 스캔 전극(102)과 서스테인 전극(103)이 각각 두 개의 제 5 부분을 포함하는 경우만을 도시하고 있지만, 제 5 부분의 개수는 이에 한정되지 않는다. 예를 들면 스캔 전극(102)과 서스테인 전극(103)이 각각 1개씩의 제 5 부분을 포함하는 것도 가능하고, 또는 스캔 전극(102)이 3개의 제 5 부분을 포함하고, 서스테인 전극(103)은 2개의 제 5 부분을 포함하는 것도 가능한 것이다. 그러나, 스캔 전극(102)과 서스테인 전극(103) 간의 방전 전압을 낮추어 구동 효율을 향상시키기 위해서는 스캔 전극(102)과 서스테인 전극(103)이 각각 하나 또는 두 개의 제 5 부분을 포함하는 것이 바람직할 수 있다.
아울러, 라인부(400, 401)의 선폭은 W1이고, 제 3 부분(430, 431)의 선폭은 W2이고, 제 4 부분(440, 441)의 선폭은 W3일 수 있다. 여기서, W1, W2, W3이 실질적으로 동일한 것도 가능하고, W1, W2 또는 W3 중 어느 하나가 상이한 값을 갖는 것도 가능하다. 예를 들면, W2와 W3은 실질적으로 동일하고 W1은 W2 및 W3보다 작 을 수 있다.
또한, 제 5 부분(450a, 450b, 451a, 451b) 간의 간격(g1)은 제 1 부분(410, 411)과 제 2 부분(420, 421) 간의 간격(g2)과 실질적으로 동일할 수 있다.
도 6은 방전 확산 영역에 대해 설명하기 위한 도면이다.
도 6을 살펴보면, (a)에는 제 3 부분(430, 431)과 제 4 부분(440, 441)이 이격되지 않고, 연결부(460, 461)에 의해 연결된 경우의 일례가 나타나 있다. 또한, (b)에는 제 3 부분(430, 431)과 제 4 부분(440, 441)이 소정 거리 이격된 경우의 일례가 나타나 있다.
도면에 점선으로 표시된 영역은 방전셀 내에서 방전이 확산되는 영역이다. 이러한 방전 확산 영역이 상대적으로 넓은 것은 방전이 넓게 확산되어 휘도가 상대적으로 높은 것을 의미할 수 있고, 반대로 광 발생 영역이 상대적으로 좁은 것은 방전이 원활하게 확산되지 못하여 휘도가 상대적으로 낮음을 의미할 수 있다.
(a)의 경우에는 제 3 부분(430, 431)과 제 4 부분(440, 441)을 연결하는 연결부(460, 461)에 의해 방전이 상대적으로 넓게 확산되는 것은 가능하지만, 방전셀에서 연결부(460, 461)에 의해 가려지는 부분의 면적이 과도하게 증가함으로써 휘도는 오히려 저하될 수 있다.
반면에, (b)와 같이 제 3 부분(430, 431)과 제 4 부분(440, 441)이 이격되게 배치된 경우에는 방전 확산 영역은 (a)에 비해 작을 수 있지만, 방전셀에서 스캔 전극(102) 또는 서스테인 전극(103)에 의해 가려지는 부분의 면적을 줄일 수 있어서 휘도는 오히려 (a)에 비해 더 향상될 수 있다.
(a)와 (b)의 경우의 소비 전력과 구동 효율을 비교하면 다음 표 1과 같다.
표 1은 (a)와 (b)의 경우에서 플라즈마 디스플레이 패널의 화면상에 풀-화이트(Full White) 패턴의 영상을 표시하는 경우에 소비되는 전력과 구동효율을 측정한 데이터이다.
(a) | (b) | ||
소비 전력[W] | 217 | 208 | |
구동 효율[lm/W] | 0.89 | 0.92 |
- 표 1 -
이상의 표 1을 살펴보면, (a)의 경우에서 풀-화이트 패턴의 영상에 대한 소비 전력은 대략 217W이고, 이때 구동효율은 대략 0.89lm/W인 것을 알 수 있다.
반면에, (b)의 경우에는 풀-화이트 패턴의 영상에 대한 소비 전력은 대략 208W이고, 이때 구동효율은 대략 0.92lm/W인 것을 알 수 있다. 이와 같이 (b)의 경우에서 소비 전력이 감소하고 구동효율이 증가한 것은 (b)의 경우에는 제 3 부분(430, 431)과 제 4 부분(440, 441)이 이격되게 배치됨으로써 방전 시 방전의 패스(Path)가 길어질 수 있고, 아울러 무효 전류가 감소하기 때문일 수 있다.
이상에서와 같이, 제 3 부분(430, 431)과 제 4 부분(440, 441)이 이격되게 배치된 경우(b)가 제 3 부분(430, 431)과 제 4 부분(440, 441)이 연결부(460, 461)에 의해 연결된 경우(a)에 비해 소비 전력은 더 낮고, 구동 효율은 더 높을 수 있 다.
도 7 내지 도 8은 제 6 부분 내지 제 7 부분에 대해 설명하기 위한 도면이다.
먼저, 도 7을 살펴보면 스캔 전극(102)과 서스테인 전극(103)은 제 1 부분(410, 411)과 제 3 부분(430, 431)이 연결되는 지점에서 제 1 부분(410, 411) 및 제 3 부분(430, 431)과 다른 방향으로 돌출되는 제 6 부분(470, 471)과, 제 2 부분(420, 421)과 제 4 부분(440, 441)이 연결되는 지점에서 제 2 부분(420, 421) 및 제 4 부분(440, 441)과 다른 방향으로 돌출되는 제 7 부분(480, 481)을 더 포함할 수 있다.
여기서, 제 6 부분(470, 471)은 제 4 부분(440, 441), 제 3 부분(430, 431) 및 라인부(400, 401) 중 적어도 하나와 나란할 수 있다.
또한, 제 7 부분(480, 481)도 제 4 부분(440, 441), 제 3 부분(430, 431) 및 라인부(400, 401) 중 적어도 하나와 나란할 수 있고, 또는 제 7 부분(480, 481)의 돌출방향과 제 6 부분(470, 471)의 돌출방향은 서로 역방향일 수 있다.
또한, 제 7 부분(480, 481)과 제 6 부분(470, 471) 사이 간격(g3)은 제 5 부분(450a, 450b, 451a, 451b)간의 간격(g1)에 비해 더 작을 수 있다. 이러한 경우에는 스캔 전극(102)의 제 5 부분(450a, 450b)과 서스테인 전극(103)의 제 5 부분(451a, 451b) 사이에서 개시된 방전이 방전셀의 후방으로 보다 용이하게 확산될 수 있다.
또는, 도 8과 같이 제 7 부분(480, 481)의 돌출방향과 제 6 부분(470, 471) 의 돌출방향은 서로 나란할 수 있다. 또한, 제 7 부분(480, 481)과 제 6 부분(470, 471) 간의 간격(g4)은 제 5 부분(450a, 450b, 451a, 451b)간의 간격(g1)과 실질적으로 동일한 것도 가능하다.
또한, 제 6 부분(470, 471)은 제 1 부분(410, 411), 제 5 부분(450a, 450b, 451a, 451b) 중 적어도 하나와 일직선상에 배치될 수 있고, 또한 제 7 부분(480, 481)도 제 2 부분(420, 421) 및 제 5 부분(450a, 450b, 451a, 451b)과 일직선상에 배치될 수 있다.
이러한 경우에도, 스캔 전극(102)의 제 5 부분(450a, 450b)과 서스테인 전극(103)의 제 5 부분(451a, 451b) 사이에서 개시된 방전이 방전셀의 후방으로 보다 용이하게 확산될 수 있다.
도 9는 제 3 부분과 제 4 부분의 방향의 또 다른 일례에 대해 설명하기 위한 도면이다.
도 9를 살펴보면, 제 3 부분(430, 431)과 제 4 부분(440, 441)은 라인부(400, 401)와 나란하지 않고, 사선 방향으로 배치될 수 있다. 이러한 경우에는 스캔 전극(102)의 제 5 부분(450a, 450b)과 서스테인 전극(103)의 제 5 부분(451a, 451b) 사이에서 개시된 방전이 방전셀의 후방 및 방전셀의 측면으로 보다 용이하게 확산될 수 있다.
도 10은 스캔 전극과 서스테인 전극의 다른 구조의 일례에 대해 설명하기 위한 도면이다.
도 10을 살펴보면, 스캔 전극(102)과 서스테인 전극(103)은 제 1 부분(410, 411)과 제 3 부분(430, 431)이 연결되는 부분과, 제 2 부분(420, 421)과 제 4 부분(440, 441)이 연결되는 부분은 곡률(Curvature)을 가질 수 있다. 아울러, 제 5 부분(450a, 450b, 451a, 451b)은 곡률을 갖는 부분을 포함할 수 있다.
이와 같이 구조에서는 스캔 전극(102)과 서스테인 전극(103)의 제조 공정이 보다 용이해질 수 있다. 아울러, 구동 시 벽 전하가 특정 위치에 과도하게 집중되는 것을 방지할 수 있어서 구동을 안정시킬 수 있다.
도 11 내지 도 12는 스캔 전극과 서스테인 전극의 또 다른 구조의 일례에 대해 설명하기 위한 도면이다. 이하에서는 이상에서 상세히 설명한 내용에 대해서는 중복되는 설명을 생략하기로 한다.
도 11을 살펴보면, 스캔 전극(102)과 서스테인 전극(103)에서 라인부(400, 401)로부터 돌출되는 제 1 부분(410, 411)과 제 2 부분(420, 421)은 방전셀의 중심방향으로 돌출되는 것이 가능하다.
아울러, 제 1 부분(410, 411)의 끝단에서 제 1 부분(410, 411)과 다른 방향으로 연장되는 제 3 부분(430, 431) 및 제 2 부분(420, 421)의 끝단에서 제 2 부분(420, 421)과 다른 방향으로 연장되는 제 4 부분(440, 441)을 더 포함할 수 있다.
이러한 경우에는, 스캔 전극(102)의 제 3 부분(430) 및 제 4 부분(440)과 서스테인 전극(103)의 제 3 부분(431) 및 제 4 부분(441) 사이에 방전이 개시될 수 있고, 개시된 방전은 제 1 부분(410, 411)과 제 2 부분(420, 421)을 타고 라인부(400, 401) 방향으로 확산될 수 있다.
여기 도 11과 같은 구조에서는 가시광선의 발생량이 상대적으로 많은 방전셀의 중심부분이 가려지는 것을 최대한 억제함으로써 구현되는 영상의 휘도를 향상시킬 수 있다.
다음, 도 12를 살펴보면 스캔 전극(102)과 서스테인 전극(103)은 제 1 부분(410, 411)과 제 3 부분(430, 431)이 연결되는 지점에서 제 1 부분(410, 411) 및 제 3 부분(430, 431)과 다른 방향으로 돌출되는 제 8 부분(1200, 1201)과, 제 2 부분(420, 421)과 제 4 부분(440, 441)이 연결되는 지점에서 제 2 부분(420, 421) 및 제 4 부분(440, 441)과 다른 방향으로 돌출되는 제 9 부분(1210, 1211)을 더 포함할 수 있다.
이와 같이, 스캔 전극(102)과 서스테인 전극(103)이 제 8 부분(1200, 1201)과 제 9 부분(1210, 1211)을 포함하게 되면, 제 8 부분(1200, 1201)들 사이 및 제 9 부분(1210, 1211)들 사이에서 방전이 개시될 수 있어서, 스캔 전극(102)과 서스테인 전극(103) 간의 구동전압을 낮출 수 있고, 아울러 구동 효율을 향상시킬 수 있다.
여기서, 제 8 부분(1200, 1201)은 제 1 부분(410, 411)과 일직선상에 배치되고, 제 9 부분(1210, 1211)은 제 2 부분(420, 421)과 일직선상에 배치되는 것이 바람직할 수 있다. 그러면, 제 8 부분(1200, 1201)들 사이 및 제 9 부분(1210, 1211)들 사이에서 개시된 방전이 방전셀의 후방으로 보다 용이하게 확산될 수 있다.
이와 같이, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체 적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 전술한 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
도 1은 플라즈마 디스플레이 패널의 구조에 대해 설명하기 위한 도면.
도 2는 플라즈마 디스플레이 패널의 구동방법을 설명하기 위한 도면.
도 3은 스캔 전극, 서스테인 전극 및 블랙층에 대해 설명하기 위한 도면.
도 4 내지 도 5는 스캔 전극과 서스테인 전극의 구조를 보다 상세히 설명하기 위한 도면.
도 6은 방전 확산 영역에 대해 설명하기 위한 도면.
도 7 내지 도 8은 제 6 부분 내지 제 7 부분에 대해 설명하기 위한 도면.
도 9는 제 3 부분과 제 4 부분의 방향의 또 다른 일례에 대해 설명하기 위한 도면.
도 10은 스캔 전극과 서스테인 전극의 다른 구조의 일례에 대해 설명하기 위한 도면.
도 11 내지 도 12는 스캔 전극과 서스테인 전극의 또 다른 구조의 일례에 대해 설명하기 위한 도면.
<도면의 주요 부분에 대한 번호의 설명>
101 : 전면 기판 102 : 스캔 전극
103 : 서스테인 전극 104 : 상부 유전체층
105 : 보호층 111 : 후면 기판
112 : 격벽 113 : 어드레스 전극
114 : 형광체층 115 : 하부 유전체층
Claims (12)
- 서로 나란한 스캔 전극과 서스테인 전극이 배치되는 전면 기판;상기 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극이 배치되는 후면 기판; 및상기 전면 기판과 후면 기판 사이에서 방전셀을 구획하는 격벽;을 포함하고,상기 스캔 전극 및 상기 서스테인 전극은 단일층(One Layer)이고,상기 어드레스 전극과 교차하는 라인부;상기 라인부로부터 돌출되는 제 1 부분과 제 2 부분;상기 제 1 부분의 끝단에서 상기 제 1 부분과 다른 방향으로 연장되는 제 3 부분; 및상기 제 2 부분의 끝단에서 상기 제 2 부분과 다른 방향으로 연장되는 제 4 부분;을 포함하는 플라즈마 디스플레이 패널.
- 제 1 항에 있어서,상기 제 3 부분과 상기 제 4 부분은 이격되어 배치되는 플라즈마 디스플레이 패널.
- 제 1 항에 있어서,상기 라인부로부터 상기 제 1 부분 및 상기 제 2 부분 중 적어도 하나와 역방향으로 돌출되는 적어도 하나의 제 5 부분을 더 포함하는 플라즈마 디스플레이 패널.
- 제 1 항에 있어서,상기 제 1 부분 및 상기 제 2 부분 중 적어도 하나와 상기 제 5 부분은 일직선상에 배치되는 플라즈마 디스플레이 패널.
- 제 1 항에 있어서,상기 제 1 부분과 상기 제 2 부분은 상기 방전셀의 후방으로 돌출되는 플라즈마 디스플레이 패널.
- 제 1 항에 있어서,상기 제 1 부분과 상기 제 3 부분이 연결되는 부분, 상기 제 2 부분과 상기 제 4 부분이 연결되는 부분은 곡률을 갖는 플라즈마 디스플레이 패널.
- 제 1 항에 있어서,상기 제 1 부분과 상기 제 3 부분이 연결되는 지점에서 상기 제 1 부분 및 상기 제 3 부분과 다른 방향으로 돌출되는 제 6 부분과, 상기 제 2 부분과 상기 제 4 부분이 연결되는 지점에서 상기 제 2 부분 및 상기 제 4 부분과 다른 방향으로 돌출되는 제 7 부분을 더 포함하는 플라즈마 디스플레이 패널.
- 제 1 항에 있어서,상기 제 3 부분 및 상기 제 4 부분 중 적어도 하나는 상기 라인부와 나란한 플라즈마 디스플레이 패널.
- 제 1 항에 있어서,상기 제 3 부분이 연장되는 방향과 상기 제 4 부분이 연장되는 방향은 서로 역방향인 플라즈마 디스플레이 패널.
- 서로 나란한 스캔 전극과 서스테인 전극이 배치되는 전면 기판;상기 스캔 전극 및 서스테인 전극과 교차하는 어드레스 전극이 배치되는 후면 기판; 및상기 전면 기판과 후면 기판 사이에서 방전셀을 구획하는 격벽;을 포함하고,상기 스캔 전극 및 상기 서스테인 전극은 단일층(One Layer)이고,상기 어드레스 전극과 교차하는 라인부;상기 라인부로부터 돌출되는 상기 방전셀의 중심방향으로 돌출되는 제 1 부분과 제 2 부분;상기 제 1 부분의 끝단에서 상기 제 1 부분과 다른 방향으로 연장되는 제 3 부분; 및상기 제 2 부분의 끝단에서 상기 제 2 부분과 다른 방향으로 연장되는 제 4 부분;을 포함하는 플라즈마 디스플레이 패널.
- 제 10 항에 있어서,상기 제 1 부분과 상기 제 3 부분이 연결되는 지점에서 상기 제 1 부분 및 상기 제 3 부분과 다른 방향으로 돌출되는 제 8 부분과, 상기 제 2 부분과 상기 제 4 부분이 연결되는 지점에서 상기 제 2 부분 및 상기 제 4 부분과 다른 방향으로 돌출되는 제 9 부분을 더 포함하는 플라즈마 디스플레이 패널.
- 제 11 항에 있어서,상기 제 8 부분은 상기 제 1 부분과 일직선상에 배치되고, 상기 제 9 부분은 상기 제 2 부분과 일직선상에 배치되는 플라즈마 디스플레이 패널.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080002732A KR20090076668A (ko) | 2008-01-09 | 2008-01-09 | 플라즈마 디스플레이 패널 |
PCT/KR2008/006889 WO2009088157A1 (en) | 2008-01-09 | 2008-11-21 | Plasma display panel |
US12/678,238 US20100295757A1 (en) | 2008-01-09 | 2008-11-21 | Plasma display panel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080002732A KR20090076668A (ko) | 2008-01-09 | 2008-01-09 | 플라즈마 디스플레이 패널 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20090076668A true KR20090076668A (ko) | 2009-07-13 |
Family
ID=40853249
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080002732A KR20090076668A (ko) | 2008-01-09 | 2008-01-09 | 플라즈마 디스플레이 패널 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20100295757A1 (ko) |
KR (1) | KR20090076668A (ko) |
WO (1) | WO2009088157A1 (ko) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001160361A (ja) * | 1999-09-21 | 2001-06-12 | Mitsubishi Electric Corp | プラズマディスプレイパネル用基板及びプラズマディスプレイパネル |
KR100536215B1 (ko) * | 2003-08-05 | 2005-12-12 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR20060079991A (ko) * | 2005-01-04 | 2006-07-07 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR100707090B1 (ko) * | 2005-08-09 | 2007-04-13 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 |
KR100806306B1 (ko) * | 2006-06-09 | 2008-02-27 | 엘지전자 주식회사 | 플라즈마 디스플레이 장치 |
-
2008
- 2008-01-09 KR KR1020080002732A patent/KR20090076668A/ko not_active Application Discontinuation
- 2008-11-21 WO PCT/KR2008/006889 patent/WO2009088157A1/en active Application Filing
- 2008-11-21 US US12/678,238 patent/US20100295757A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
WO2009088157A1 (en) | 2009-07-16 |
US20100295757A1 (en) | 2010-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7535177B2 (en) | Plasma display panel having electrodes arranged within barrier ribs | |
JP2005123191A (ja) | プラズマディスプレイパネル | |
JP5007036B2 (ja) | プラズマディスプレイパネル | |
KR100659064B1 (ko) | 플라즈마 디스플레이 패널 | |
US8076849B2 (en) | Plasma display panel having a bus electrode | |
KR100700516B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20050105412A (ko) | 플라즈마 디스플레이 패널 | |
US7652427B2 (en) | Plasma display panel | |
KR20090076668A (ko) | 플라즈마 디스플레이 패널 | |
US7576495B2 (en) | Plasma display panel | |
KR100615239B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100648725B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100592299B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100599615B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100581929B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100581943B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100592309B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100581933B1 (ko) | 플라즈마 디스플레이 패널 | |
US20080100539A1 (en) | Plasma display panel | |
KR100570664B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100570665B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100578874B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100670316B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20090076667A (ko) | 플라즈마 디스플레이 패널 | |
JP2002184316A (ja) | プラズマディスプレイパネル用基板、プラズマディスプレイパネル及びプラズマディスプレイ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |